KR100552355B1 - 화상 신호 처리 장치 - Google Patents

화상 신호 처리 장치 Download PDF

Info

Publication number
KR100552355B1
KR100552355B1 KR1020030059082A KR20030059082A KR100552355B1 KR 100552355 B1 KR100552355 B1 KR 100552355B1 KR 1020030059082 A KR1020030059082 A KR 1020030059082A KR 20030059082 A KR20030059082 A KR 20030059082A KR 100552355 B1 KR100552355 B1 KR 100552355B1
Authority
KR
South Korea
Prior art keywords
clamp
circuit
gain
time constant
video signal
Prior art date
Application number
KR1020030059082A
Other languages
English (en)
Other versions
KR20040018982A (ko
Inventor
다까하시다쯔야
와따나베도루
다바따오사무
Original Assignee
산요덴키가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요덴키가부시키가이샤 filed Critical 산요덴키가부시키가이샤
Publication of KR20040018982A publication Critical patent/KR20040018982A/ko
Application granted granted Critical
Publication of KR100552355B1 publication Critical patent/KR100552355B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit
    • H04N5/185Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit for the black level
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level
    • H04N5/18Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level by means of "clamp" circuit operated by switching circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

화상 신호 처리 장치에서, 영상 신호의 게인을 크게 하면, 직류 레벨에 중첩되는 노이즈에 클램프가 추종하여, 톱니형상의 노이즈가 생기기 쉽다. AGC 회로(70)는, 게인 설정 회로(56)가 출력하는 게인에 대응하여 영상 신호를 증폭한다. 클램프 회로(72)는, 클램프 시상수 설정 회로(58)에 의해 설정된 시상수에 따른 클램프 능력으로, AGC 회로(70)의 출력 신호에서의 직류 레벨의 클램프를 행한다. 클램프 시상수 설정 회로(58)는, 게인 설정 회로(56)가 생성하는 게인을 취득한다. 비교 회로(120)는 취득한 게인을 기준값과 비교하여, 게인이 기준값을 넘는 경우에는, 상대적으로 큰 시상수를 출력한다. 이 시상수에 따라서 클램프 회로(72)의 클램프 능력이 제어되고, 게인이 큰 경우에는 완만한 클램프가 행해져서 직류 레벨에 중첩되는 노이즈에 추종하기 어렵게 되어, 톱니형상의 노이즈가 억제된다.
게인값, 노이즈, 촬상 소자, 클램프 회로, 비교 회로, 펄스

Description

화상 신호 처리 장치{IMAGE SIGNAL PROCESSING APPARATUS}
도 1은 본 발명의 실시예인 화상 신호 처리 장치의 개략의 회로 구성을 도시한 블록도.
도 2는 본 장치의 동작의 일례를 설명하는 타이밍도.
도 3은 클램프 능력이 높게 설정되어 있는 상태에서의 CLP 출력 신호의 파형의 확대도.
도 4는 클램프 능력이 낮게 설정되어 있는 상태에서의 CLP 출력 신호의 파형의 확대도.
도 5는 본 장치에 영상 신호를 입력하는 CCD 이미지 센서의 화소 배열의 모식도.
도 6은 종래의 화상 신호 처리 장치의 모식적인 회로도.
〈도면의 주요 부분에 대한 부호의 설명〉
50 : 아날로그 신호 처리 회로
52 : A/D 변환 회로
54 : 디지털 신호 처리 회로
56 : 게인 설정 회로
58 : 클램프 시상수 설정 회로
70 : AGC 회로
72 : 클램프 회로
74 : D/A 변환 회로
80 : 적분 회로
82 : 판정 회로
120 : 비교 회로
124 : 클램프 펄스 생성 회로
본 발명은, 촬상 소자로부터 출력되는 영상 신호를 처리하는 화상 신호 처리 장치에 관한 것으로, 특히, 영상 신호의 직류 레벨의 제어에 관한 것이다.
CCD(Charge Coupled Device) 이미지 센서 등의 촬상 소자로 얻어진 영상 신호는, 통상적으로 용량 결합하여 추출된다. 그 때문에, 영상 신호의 직류 레벨은 영상 신호 레벨에 의해 변동될 수 있다. 따라서, 촬상 소자의 화소 배열의 주연 부분에 형성된 옵티컬 블랙(Optical Black :OPB) 영역에 대응하여 얻어지는 영상 신호(OPB 영상 신호)를 소정의 흑 레벨로 하는 클램프 처리가 이루어진다. 또한, 그 후단에 구비되는 AGC(Auto Gain Control) 회로의 출력에서도, 영상 신호의 직류 레벨이 AGC 회로의 게인에 대응하여 변동될 수 있다. 그 때문에, AGC 회로의 후에 직류 레벨을 제어하는 클램프 회로가 구비된다.
도 6은 종래의 화상 신호 처리 장치의 모식적인 회로도이다. 이 장치는 아날로그 신호 처리 회로(2), 디지털 신호 처리 회로(6), 게인 설정 회로(8)를 포함하여 구성된다. 아날로그 신호 처리 회로(2)에서는, AGC 회로(20)가, CCD 이미지 센서로부터의 영상 신호에, 게인 설정 회로(8)에 의해 설정되는 게인을 제공하여 영상 신호의 레벨을 제어하고, 그 출력이 클램프 회로(22)에 의해 클램프된다. 디지털 신호 처리 회로(6)에서는, 적분 회로(24)가 1 화면분의 영상 신호를 적분한다. 판정 회로(26)는 적분 결과와 소정의 기준값을 비교한다. 그 비교 결과에 기초하여 게인 설정 회로(8)는 게인을 증감한다. 이와 같이, CCD 이미지 센서로부터의 영상 신호의 화면 단위의 평균 레벨이 소정의 범위 내에 있도록 피드백 제어된다.
클램프 회로(22)는, 수평 동기 신호 HD에 동기하여, OPB 영상 신호 기간 내의 일정 기간, 신호선을 기준 전압원에 접속한다. 이것에 의해 영상 신호의 직류 레벨이 소정 전위로 클램프되어, 흑 레벨이 일정 레벨로 설정된다. 클램프 회로(22)의 클램프 시상수는, 클램프 펄스 생성 회로(28)에서 생성되는 클램프 펄스 CL에 의해 정해진다. 구체적으로는, 클램프 펄스 생성 회로(28)는, 각 회의 클램프 동작에서의 기준 전압원으로부터 신호선으로의 전류 공급량을 조절한다. 예를 들면, 1회의 클램프 동작에서의 전류 공급량이 클수록 시상수는 작아지고, 직류 레벨은 기준 전원의 전압을 향하여 신속하게 수속한다.
또한, OPB 영상 신호는 노이즈 성분을 포함할 수 있다. 노이즈 성분이 중첩된 직류 레벨을 클램프하면, 클램프 후의 직류 레벨이 노이즈 성분에 추종한다. 즉, 노이즈 성분의 변동의 영향을 받아, 수평 라인마다 클램프 후의 직류 레벨이 변동하게 되어, 이것은, 재생 화상에서 톱니형상의 노이즈로서 관찰된다. 노이즈 성분에의 추종의 영향은, 클램프의 시상수에 의존하며, 구체적으로는, 클램프의 시상수를 작게 하면, 클램프 후의 직류 레벨이, 클램프 기간 중의 노이즈 성분에 추종하기 쉽게 된다. 즉, 클램프의 시상수는, 소정 레벨로의 클램프가 비교적 많은 라인에 걸쳐 달성되어 톱니형상의 노이즈가 경감된다는 관점에서는 크게 설정하는 것이 바람직하다. 한편, 흑 레벨의 수속을 가능한 한 신속하게 실현한다는 관점에서는 작게 설정하는 것이 바람직하다. 종래는, 이들의 조건을 고려하여, 클램프의 시상수는, 장치의 실제 사용 상태에서 적합한 재생 화상이 얻어지도록 한 일정값으로 설정되어 있다.
노이즈 성분에의 추종의 영향은, 클램프의 시상수뿐만 아니라, 노이즈 성분의 크기에도 의존한다. 여기서, 증폭 회로의 출력에서의 영상 신호에 포함되는 노이즈 성분의 크기는, 그 증폭 회로의 게인에 의존한다. 종래, 이 증폭 회로의 출력측에서 행해지는 클램프 처리에서는, 게인에 따른 노이즈 성분의 변동을 고려하지 않고 클램프의 시상수가 설정되어 있었다. 그 때문에, 게인을 크게 한 경우에, 클램프가 불안정해져서, 톱니형상의 노이즈가 생기기 쉽다는 문제가 있었다.
본 발명은 상기 문제점을 해결하기 위해 이루어진 것으로, 영상 신호의 직류 레벨의 클램프가 적절하게 행해져서, 양호한 화질의 화상이 얻어지는 화상 신호 처리 장치를 제공하는 것을 목적으로 한다.
본 발명에 따른 화상 신호 처리 장치는, 1화면 단위로 연속하는 영상 신호에 대하여 임의의 게인을 제공하는 증폭 회로와, 증폭된 영상 신호의 기준 레벨을 소정의 레벨로 클램프하는 클램프 회로를 구비하며, 상기 클램프 회로는, 상기 영상 신호의 클램프 시의 시상수가 전의 게인에 대응하여 가변 설정된다.
본 발명에 따르면, 예를 들면, 증폭 회로의 게인이 클수록, 시상수가 크게 설정된다. 게인에 대응한 시상수의 변화는, 연속적이어도 단계적이어도 무방하다. 게인이 큰 경우에, 시상수를 크게 하여 노이즈에 추종하기 어렵게 함으로써, 톱니형상의 노이즈의 발생이 억제된다. 직류 레벨을 소정 레벨로 시프트시키는 클램프 회로의 시상수는, 그 클램프 능력에 의존하고, 클램프 펄스 폭을 작게 하거나 클램프 전원의 공급 전류를 작게 하여 클램프 능력을 내리면, 시상수는 커진다.
본 발명의 바람직한 형태는, 상기 클램프 회로가, 클램프 펄스에 응답하여 상기 영상 신호를 클램프하고, 상기 클램프 펄스의 펄스 폭이 신축 제어되어 상기 클램프의 시상수가 가변 설정되는 화상 신호 처리 장치이다.
본 발명의 더욱 바람직한 형태는, 상기 증폭 회로의 게인량을 나타내는 게인값을 소정의 기준값과 비교하는 비교 회로와, 상기 비교 회로의 비교 결과에 대응하여 상기 클램프 펄스의 펄스 폭을 신축 제어하는 클램프 펄스 생성 회로를 갖는 화상 신호 처리 장치이다.
본 발명에 따른 다른 화상 신호 처리 장치는, 상기 비교 회로가, 제1 기준값과 제2 기준값을 갖고, 상기 제1 및 제2 기준값과 상기 게인값과의 비교에서, 히스 테리시스 특성을 갖는다.
본 발명에 따르면, 게인에 대한 시상수의 변화에 히스테리시스 특성이 부여된다. 예를 들면, 제2 기준값이 제1 기준값보다 크게 설정되는 것으로 한다. 이 때, 게인이 감소하는 경우에는, 예를 들면, 제2 기준값의 통과 시에는 클램프 펄스의 펄스 폭은 비교적 큰 클램프 시상수에 대응하는 그 때까지의 값을 유지하고, 제1 기준값의 통과 시에는, 작은 시상수에 대응하는 펄스 폭으로 전환한다. 한편, 게인이 증가하는 경우에는, 예를 들면, 제1 기준값의 통과 시에는 펄스 폭은 작은 시상수에 대응하는 펄스 폭을 유지하고, 제2 기준값의 통과 시에 큰 시상수에 대응하는 펄스 폭으로 전환한다. 이 히스테리시스 특성에 의해, 제1 기준값 및 제2 기준값 각각의 근방에서 게인이 변동하여도, 클램프의 시상수의 빈번한 전환이 방지되고, 나아가서는 그에 기인한 화질의 빈번한 변화가 회피된다.
다음에, 본 발명의 실시예에 대하여 도면을 참조하여 설명한다.
도 1은 본 발명의 실시예인 화상 신호 처리 장치의 개략적인 회로 구성을 도시한 블록도이다. 이 장치는, 아날로그 신호 처리 회로(50), A/D(Analog-to-Digital) 변환 회로(52), 디지털 신호 처리 회로(54), 게인 설정 회로(56), 클램프 시상수 설정 회로(58)를 포함하여 구성된다.
아날로그 신호 처리 회로(50)는, AGC 회로(70), 클램프 회로(72), D/A(Digital-to-Analog) 변환 회로(74)를 구비한다. AGC 회로(70)는, CCD 이미지 센서로부터의 영상 신호를 입력받고, 그 영상 신호를 게인 설정 회로(56)로부터 제공되는 게인에 대응하여 증폭한다. 클램프 회로(72)는, AGC 회로(70)에서 증폭된 영상 신호의 직류 레벨을 클램프하는 회로로서, CCD 구동을 위한 클램프 제어 회로(도시 생략)에서 생성되는 수평 동기 신호 HD에 동기하여, 각 수평 라인의 OPB 영상 신호 기간에서 클램프 동작을 행한다. 그 클램프의 시상수는, 클램프 시상수 설정 회로(58)에 의해 설정된다. 클램프 회로(72)는, 구체적으로는, 기준 전압원 및 이것을 영상 신호선에 접속하는 스위치를 포함하여 구성된다. 클램프 회로(72)는 설정된 시상수에 대응하여, 클램프 능력을 변경한다.
클램프 능력은, 예를 들면, 스위치를 온 상태로 하는 클램프 펄스의 폭을 제어하거나, 기준 전압원의 전류 공급 능력을 제어함으로써 변경된다. 구체적으로는, 클램프 펄스의 폭을 길게 하거나, 기준 전압원의 전류 공급 능력을 올림으로써, 1회의 클램프 동작으로 기준 전압원으로부터 영상 신호선에 공급되는 전류량이 증가하여 클램프 능력이 증가한다.
클램프의 시상수는 기본적으로 클램프 능력에 반비례한다. 따라서, 클램프 시상수를 변경·설정하는 것은 클램프 능력을 변경·설정하는 것과 기본적으로 같은 의미이다. 예를 들면, 설정된 클램프의 시상수가 작을수록, 클램프 능력이 올라가고, 흑 레벨에 상당하는 OPB 영상 신호의 전위가, 신속하게 (즉, 보다 적은 클램프 횟수로) 기준 전압원의 전압으로 근접한다.
클램프 회로(72)에서 직류 레벨을 조정받은 영상 신호는, A/D 변환 회로(52)에 의해, 디지털 신호로 변환되고, 디지털 신호 처리 회로(54)에 입력된다.
디지털 신호 처리 회로(54)는, 디지털 영상 신호를 이용하여, 휘도 신호나 색차 신호의 생성 처리 외에, 각종 화상 처리를 행하도록 구성할 수 있다. 이들 중, 도 1에는, 본 화상 신호 처리 장치의 게인의 피드백 제어에 관계하는 적분 회로(80), 판정 회로(82)가 도시되어 있다. 적분 회로(80)는, 예를 들면, 1 화면분의 영상 신호의 적분값을 구한다. 판정 회로(82)는, 적분 회로(80)에서 얻어진 적분값과 소정의 목표 범위를 비교하여, 적분값이 목표 범위를 하회하면 게인을 올려야 된다는 취지의 판정, 적분값이 목표 범위를 상회하면 게인을 내려야 된다는 취지의 판정, 또한 적분값이 목표 범위 내에 있으면 게인을 현상대로 유지하여야 한다는 취지의 판정을 행한다. 부언하면, 적분 회로(80)에서 얻어진 적분값은, 상술한 각종 신호 처리의 일례로서, 오토 아이리스 제어에 이용할 수 있다.
판정 회로(82)에서 생성된 판정 결과는, 게인 설정 회로(56)에 통지된다. 게인 설정 회로(56)는, 레지스터(100)에 AGC 회로(70)에 대한 게인값을 미리 복수 종류 저장하고 있으며, 통지된 판정 결과에 대응하여, 이들 게인값 중 어느 하나를 판독하여 출력한다. 예를 들면, 게인 설정 회로(56)는, 레지스터(100)의 바로 근처에서 판독된 어드레스를 기억하고, 판정 결과가 게인을 올리는 지시인 경우에는, 그 기억하고 있는 어드레스에 저장되는 게인값보다 큰 게인값을 저장하는 어드레스를 지정하고, 그 보다 큰 게인값을 출력한다. 반대로 판정 결과가 게인을 내리는 지시인 경우에는, 현재보다 작은 게인값을 출력한다. 또한, 현재 상태의 게인을 유지하는 지시에 대해서는 게인값의 새로운 값을 판독하는 처리는 행하지 않는다.
게인값은 게인 설정 회로(56)로부터 디지털값으로 출력되고, D/A 변환 회로(74)에서 아날로그 신호로 변환된다. AGC 회로(70)는 이 아날로그의 게인 신호에 대응하여 영상 신호의 증폭을 행한다.
그런데, 게인 설정 회로(56)로부터 출력된 게인은 클램프 시상수 설정 회로(58)에도 입력된다. 클램프 시상수 설정 회로(58)는, 비교 회로(120), 이 비교 회로(120)에서 이용되는 기준값을 저장하는 레지스터(122), 및 클램프 펄스 생성 회로(124)를 구비하고 있다.
비교 회로(120)는, 레지스터(122)로부터 제1 및 제2 기준값 A, B(A〉B)를 설정하고, 이들 기준값과 입력된 게인값 G와의 대소를 비교하여, 그 비교 결과에 기초하여 2개의 클램프 시상수 τ1, τ2(τ1<τ2) 중 어느 하나를 선택한다. 여기서, B 이하의 범위를 RL, B를 초과하고 A 이하의 범위를 RM, A를 초과하는 범위를 RH로 표시한다. 구체적으로는, 비교 회로(120)는 게인값 G가 RH에 속하는 경우에는 시상수 τ2를 선택하여 출력한다. 한편, 비교 회로(120)는 게인값 G가 RL에 속하는 경우에는 시상수 τ1를 선택하여 출력한다. 게인값 G가 RM에 속하는 경우에는, 그 전에 속해 있던 범위가 범위 RL이면 시상수 τ1, 한편, 범위 RH이면 시상수 τ2가 출력된다. 이와 같이, 비교 회로(120)는, 제1 및 제2 기준값 A, B와 게인값 G와의 비교에서, 히스테리시스 특성을 갖고 있다.
클램프 펄스 생성 회로(124)는, 클램프 회로(72)의 스위치 소자의 온/오프를 제어하는 클램프 펄스 CL를 생성한다. 이 클램프 펄스 생성 회로(124)는, 비교 회로(120)의 비교 결과에 대응하여 클램프 펄스 CL의 펄스 폭을 변경함으로써, 클램프 회로(72)의 클램프 시상수를 변경시킨다. 구체적으로는, 비교 회로(120)에서 클램프 시상수를 크게 하는 취지의 판정이 내려지면, 클램프 펄스 CL의 펄스 폭을 좁게 하도록 동작한다. 이것에 의해, 클램프 회로(72) 내의 스위치 소자가 온 상 태로 되는 시간이 짧아져, 이 결과, 신호선과 기준 전압원이 접속되는 시간이 짧아져서, 클램프 회로(72)의 클램프 능력이 낮게 설정된다. 한편, 비교 회로(120)에서 클램프 시상수를 작게 하는 취지의 판정이 내려지면, 클램프 펄스 CL의 펄스 폭을 넓게 하도록 동작한다. 이것에 의해, 클램프 회로(72) 내의 스위치 소자가 온 상태로 되는 시간이 길어져, 이 결과, 신호선과 기준 전압원이 접속되는 시간이 길어져서, 클램프 회로(72)의 클램프 능력이 높게 설정된다.
도 2는 본 장치의 동작의 일례를 설명하는 타이밍도로서, 복수의 수직 주사 기간 동안의 각종 신호가 도시되어 있다. 도 2에서, 신호 (a)는 수직 동기 신호 VD, 신호 (b)는 AGC 회로(70)에 설정되는 게인값 G, 신호 (c)는 AGC 회로(70)의 출력 신호인 AGC 출력 신호, 신호 (d)는 클램프 회로(72)의 출력 신호인 CLP 출력 신호, 그래프 (e)는 클램프 회로(72)의 클램프 능력을 나타낸다. 또, 상술한 바와 같이 클램프 능력은 클램프의 시상수의 역수에 비례하기 때문에, 그래프 (e)로부터, 클램프 시상수 설정 회로(58)에서 구해지는 클램프의 시상수의 변화를 판독할 수 있다.
수직 동기 신호 VD에 나타나는 수직 동기 펄스(140)는 수직 블랭킹 기간(V-BLK)에 대응하고, 그 간격이 1 화면의 수직 주사 기간에 상당한다. 적분 회로(80)는 이 수직 주사 기간 동안에 CLP 출력을 적분한다. 그리고, 그 적분값이 얻어지는 수직 주사 기간의 종료 타이밍 t1∼t7에 동기하여, 판정 회로(82)에서의 판정, 및 게인 설정 회로(56)에서의 게인 설정 동작이 행해진다. 예를 들면, 적분 회로(80)에서의 적분 결과에 기초하여, 화상이 기준보다 어둡다고 판정된 시각 t1, t2, t4에서는 게인값 G가 증가되고, 한편, 화상이 기준보다 밝다고 판정된 시각 t6, t7에서는 게인값 G가 감소된다. 이 게인값 G의 변경에 대응하여, AGC 출력 신호의 직류 레벨이 변동된다. 이것은, 도 2에서, 기준 흑 레벨로부터의 수직 블랭킹 기간에서의 AGC 출력 신호 레벨의 어긋남량이, 게인값 G가 클수록 증가하는 것으로 나타나 있다. 그리고, 도 2의 CLP 출력 신호에서는, 이 직류 레벨의 어긋남이, 클램프 회로(72)에 의해 보정되고, 수직 블랭킹 기간의 신호 레벨이 기준 흑 레벨에 맞춰지는 것이 도시되어 있다.
비교 회로(120)는, 예를 들면 제1 기준값 A로서 "4", 제2 기준값 B로서 "2"를 설정한다. 이 경우, "0", "1"이 제1 범위 RL, "2∼4"가 제2 범위 RM, "5"가 제3 범위 RH로 된다. 게인값 G는 시각 t1 이전의 값 "1"로부터 점점 올라가고, 시각 t4에서의 게인 변경에 의해, 제1 기준값 A를 초과하여 제3 범위 RH에 속하도록 된다. 비교 회로(120)는 이 과정에서, 시각 t4까지는 시상수 τ1를 출력하고, 시각 t4 이후에는 τ1보다 큰 시상수 τ2를 출력한다. 즉, 시각 t4에서, 클램프 능력이 높은 상태로부터 낮은 상태로 전환된다(도 2의 (e) 참조).
한편, 게인값 G는 시각 t6 이후에서는 값 "5"로부터 점점 내려가고, 시각 t7에서의 게인 변경에 의해, 제2 기준값 B를 하회하고, 제1 범위 RL에 속하도록 된다. 비교 회로(120)는 이 과정에서, 시각 t7까지는 시상수 τ2를 출력하고, 시각 t7 이후에는 시상수 τ1를 출력한다. 즉, 시각 t7에서, 클램프 능력이 낮은 상태로부터 높은 상태, 즉 통상의 상태로 전환된다(도 2의 (e) 참조).
또한, 시각 t1 및 t2에서는, 게인값 G가 제2 기준값 B와 같게 되고, 제1 범 위 RL로부터 제2 범위 RM로 이행하도록 된다. 이 경우, 시각 t1의 시상수 τ1를 유지하고, 클램프 능력의 설정을 유지시킨다. 이것은, 시각 t6으로부터 t7로의 경우에서 마찬가지이며, 게인값 G가 제3 범위 RH로부터 제2 범위 RM로 이행하지만, 시각 t6의 시상수 τ2를 유지한다.
도 3은 클램프 능력이 높게 설정되어 있는 상태에서의 CLP 출력 신호의 파형의 확대도이고, 도 4는 클램프 능력이 낮게 설정되어 있는 상태에서의 CLP 출력 신호의 파형의 확대도이다. 또한, 도 5는 본 장치에 영상 신호를 입력하는 CCD 이미지 센서의 화소 배열의 모식도이다. 도 5는 CCD 이미지 센서의 촬상면에서, 유효 화소 영역(160)의 주위에 OPB 영역(162)이 형성되고, 특히 촬상면의 하부(즉 1화면의 영상 신호의 선두에 판독되는 부분)에 예를 들면 5라인의 OPB 영역(164)이 형성되어 있다. 도 3 및 도 4의 5H의 OPB 기간은, OPB 영역(164)에 대응한다.
도 3 및 도 4는, 각각 게인값 G가 변경된 타이밍 ts에서의 AGC 출력에서의 직류 레벨의 변동에 기인하여, CLP 출력 신호가, 그 때까지 유지되어 있던 기준 흑 레벨로부터 갑자기 저하되고, 그 후, 클램프 회로(72)가 각 라인마다 클램프 동작을 행함으로써, CLP 출력 신호의 직류 레벨이 1H 기간마다 서서히 기준 흑 레벨로 복귀하는 모습을 나타내고 있다. 또, OPB 기간에 이어지는 파형은, 유효 화소 영역(160)의 라인에 대응하는 신호 파형이다.
여기서, 클램프 능력이 높게 설정되어 있는 상태에서는, 1회의 클램프 동작에서의 복귀 전위 폭 ΔV1이 커, 그 때문에 적은 횟수(도 3에 도시한 예에서는 2회)로 빠르게 기준 흑 레벨로 복귀하는 것이 가능하다. 한편, 클램프 능력이 낮게 설정되어 있는 상태에서는, 1회의 클램프 동작에서의 복귀 전위 폭 ΔV2가 적고, 그 때문에 비교적 많은 횟수(도 4에 도시한 예에서는 4회)로 기준 흑 레벨로 복귀한다.
본 발명의 화상 신호 처리 장치에 따르면, AGC 회로 등의 증폭 회로의 게인의 전환 등에 의해 생기는 영상 신호의 직류 레벨의 어긋남을 클램프할 때에, 게인이 비교적 큰 경우에는, 게인이 비교적 작은 경우보다도 클램프의 시상수가 크게 설정된다. 이것에 의해 완만하게 클램프되어, 톱니형상의 노이즈가 억제되고, 양호한 화질의 화상이 얻어진다.

Claims (4)

1화면 단위로 연속하는 영상 신호에 대하여 임의의 게인을 제공하는 증폭 회로와,
증폭된 영상 신호의 기준 레벨을 소정의 레벨로 클램프하는 클램프 회로
를 구비하며,
상기 클램프 회로는, 상기 영상 신호의 클램프 시의 시상수가 전의 게인에 대응하여 가변 설정되는 것을 특징으로 하는 화상 신호 처리 장치.
제1항에 있어서,
상기 클램프 회로는, 클램프 펄스에 응답하여 상기 영상 신호를 클램프하고, 상기 클램프 펄스의 펄스 폭이 신축 제어되어 상기 클램프의 시상수가 가변 설정되는 것을 특징으로 하는 화상 신호 처리 장치.
제2항에 있어서,
상기 증폭 회로의 게인량을 나타내는 게인값을 소정의 기준값과 비교하는 비교 회로와,
상기 비교 회로의 비교 결과에 응답하여 상기 클램프 펄스의 펄스 폭을 신축 제어하는 클램프 펄스 생성 회로
를 구비하는 것을 특징으로 하는 화상 신호 처리 장치.
제3항에 있어서,
상기 비교 회로는, 제1 기준값과 제2 기준값을 갖고,
상기 제1 및 제2 기준값과 상기 게인값과의 비교에서, 히스테리시스 특성을 갖는 것을 특징으로 하는 화상 신호 처리 장치.
KR1020030059082A 2002-08-27 2003-08-26 화상 신호 처리 장치 KR100552355B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2002246554A JP2004088406A (ja) 2002-08-27 2002-08-27 画像信号処理装置
JPJP-P-2002-00246554 2002-08-27

Publications (2)

Publication Number Publication Date
KR20040018982A KR20040018982A (ko) 2004-03-04
KR100552355B1 true KR100552355B1 (ko) 2006-02-15

Family

ID=32054428

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030059082A KR100552355B1 (ko) 2002-08-27 2003-08-26 화상 신호 처리 장치

Country Status (5)

Country Link
US (1) US20040090558A1 (ko)
JP (1) JP2004088406A (ko)
KR (1) KR100552355B1 (ko)
CN (1) CN1212000C (ko)
TW (1) TWI220840B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1594307A3 (en) * 2004-05-07 2006-03-22 Nikon Corporation Clamp level adjusting apparatus, electronic camera, image processing apparatus, and image processing program
US7084795B2 (en) * 2004-06-02 2006-08-01 Mstar Semiconductor, Inc. Video signal processing system with a dynamic ADC calibration loop and related methods
TWI313128B (en) * 2006-09-11 2009-08-01 Sog detection circuit
JP2011071730A (ja) * 2009-09-25 2011-04-07 Toshiba Corp 黒レベル調整装置および黒レベル調整方法
JP6320037B2 (ja) * 2013-12-27 2018-05-09 キヤノン株式会社 撮像装置、その制御方法、および制御プログラム
US10903743B2 (en) * 2019-01-14 2021-01-26 Texas Instruments Incorporated Methods and apparatus to adjust a transient response

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59125177A (ja) * 1982-12-29 1984-07-19 Sony Corp 撮像出力のクランプ回路
JPS59172887A (ja) * 1983-03-23 1984-09-29 Hitachi Ltd 固体撮像装置の駆動方法及びその回路
US4742392A (en) * 1983-08-04 1988-05-03 Canon Kabushiki Kaisha Clamp circuit with feed back
US4707741A (en) * 1986-04-11 1987-11-17 Harris Corporation Video signal clamping with clamp pulse width variation with noise
US5325187A (en) * 1988-04-27 1994-06-28 Canon Kabushiki Kaisha Image processing apparatus with back porch period sampling and clamping
JP3047927B2 (ja) * 1991-04-09 2000-06-05 三菱電機株式会社 映像信号クランプ回路
JP3153918B2 (ja) * 1991-09-30 2001-04-09 ソニー株式会社 固体撮像装置および遮光検出装置
JPH07131677A (ja) * 1993-11-02 1995-05-19 Nec Corp ビデオ信号のサグ補正回路
US5708482A (en) * 1994-09-08 1998-01-13 Asahi Kogaku Kogyo Kabushiki Kaisha Image-signal clamping circuit for electronic endoscope
JP3363648B2 (ja) * 1995-03-27 2003-01-08 キヤノン株式会社 撮像装置
JP2000278132A (ja) * 1999-03-24 2000-10-06 Matsushita Electric Ind Co Ltd 多信号のクランプ装置
WO2001078377A1 (en) * 2000-04-06 2001-10-18 Koninklijke Philips Electronics N.V. Front-end device for ccd with hybrid sampler
US6956621B2 (en) * 2002-06-05 2005-10-18 Broadcom Corporation High impedance digital full line video clamp
US6967691B2 (en) * 2002-08-07 2005-11-22 Thomson Licensing Color difference signal processing

Also Published As

Publication number Publication date
JP2004088406A (ja) 2004-03-18
CN1212000C (zh) 2005-07-20
CN1484435A (zh) 2004-03-24
KR20040018982A (ko) 2004-03-04
TW200404461A (en) 2004-03-16
TWI220840B (en) 2004-09-01
US20040090558A1 (en) 2004-05-13

Similar Documents

Publication Publication Date Title
KR100625721B1 (ko) 화상 신호 처리 장치
US7456899B2 (en) Imaging apparatus and control circuit of imaging device
US20030184661A1 (en) Light exposure control method, light exposure control circuit, image pickup apparatus, program and storage medium
US20160219229A1 (en) Image capturing apparatus and control method thereof
KR100552355B1 (ko) 화상 신호 처리 장치
US5144399A (en) Color image pickup apparatus
EP0688132B1 (en) Video signal processing apparatus
KR100589571B1 (ko) 화상 신호 처리 장치 및 화상 신호 처리 방법
US8059205B2 (en) Image signal processing apparatus and image signal processing method for controlling optical black level of image signal
US5260794A (en) Video signal processing apparatus for use with a video camera
JP3751187B2 (ja) 固体撮像装置
JPH04298167A (ja) フリッカー補正回路
US5343244A (en) Video signal processing apparatus for use with a video camera
JP2003348453A (ja) 画像信号処理装置
JP2957824B2 (ja) 液晶映像表示装置の階調補正回路
KR101005444B1 (ko) 촬상 디바이스 및 촬상 디바이스를 제어하기 위한 방법
JP7457568B2 (ja) 撮像装置
KR920008996Y1 (ko) 휘도펄스 부가방식에 의한 휘도제어회로
KR100268758B1 (ko) 감도특성을 개선한 폐쇄회로용 카메라
JPH0421267A (ja) デジタルスキャナの感度調整装置
KR100394498B1 (ko) 영상신호의윤곽보정회로
KR910001710Y1 (ko) 화이트 클립 레벨 보정회로
JPH0568203A (ja) ビデオカメラ
JP3368121B2 (ja) カラーテレビジョンカメラ
JPH0486072A (ja) 映像信号処理回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee