KR100539129B1 - 면 방전형 플라즈마 디스플레이 패널 및 면 방전형 플라즈마 디스플레이 장치 - Google Patents

면 방전형 플라즈마 디스플레이 패널 및 면 방전형 플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR100539129B1
KR100539129B1 KR10-2003-7016456A KR20037016456A KR100539129B1 KR 100539129 B1 KR100539129 B1 KR 100539129B1 KR 20037016456 A KR20037016456 A KR 20037016456A KR 100539129 B1 KR100539129 B1 KR 100539129B1
Authority
KR
South Korea
Prior art keywords
electrode
vertical
partition wall
transparent electrode
recording
Prior art date
Application number
KR10-2003-7016456A
Other languages
English (en)
Other versions
KR20040004714A (ko
Inventor
하라다시게키
사노고우
유라신스케
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20040004714A publication Critical patent/KR20040004714A/ko
Application granted granted Critical
Publication of KR100539129B1 publication Critical patent/KR100539129B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/365Pattern of the spacers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 이등변 델타 배열형 픽셀을 갖는 AC 구동 면 방전형 플라즈마 디스플레이 패널에 관한 것이다. 배경기술은, 오기록 방전이 발생하기 쉽고, 기록 전압 마진이 낮다고 하는 문제점을 갖는다. 그래서, 본 발명은, 이등변 델타 배열형 픽셀(P1)의 제 1 및 제 2 페어 서브픽셀 영역(PSPR1, PSPR2) 내에서의 X 전극용 투명 전극(T3, T4)을 고립 서브픽셀 영역(ISPR)의 제 1 기록 전극(Wj(B))으로부터 보다 멀리 떨어진 개소에 배치하고 있다. 즉, 제 3 투명 전극(T3)의 수직 방향(v)에 따른 중심축은, 제 1 페어 서브픽셀 영역(PSPR1)의 수직 방향 중심축으로부터, 제 2 기록 전극(Wj(A))의 연장부(WAE)측에 편재하고 있다. 마찬가지로, 제 4 투명 전극 (T4)의 수직 방향 중심축은, 제 2 페어 서브픽셀 영역(PSPR2)의 수직 방향 중심축으로부터, 제 3 기록 전극(Wj(C))의 연장부(WCE)측에 편재하고 있다. 본 발명의 주된 용도는 플라즈마 텔레비전 등의 디스플레이 장치이다.

Description

면 방전형 플라즈마 디스플레이 패널 및 면 방전형 플라즈마 디스플레이 장치{SURFACE-DISCHARGE PLASMA DISPLAY PANEL}
본 발명은, 이등변 삼각형의 각 정점(頂点)에 배치된 3개의 서브픽셀(서브픽셀을 간단히 셀이라고도 부름)로 구성되는 이등변 델타 배열형 픽셀을 갖는 면 방전형 플라즈마 디스플레이 패널(이하, 플라즈마 디스플레이 패널을 간단히 PDP라고도 부름)에 관한 것이다. 특히 본 발명은 PDP의 구동 특성을 높이기 위한 기술에 관한 것이다.
델타 배열형 픽셀이란, 삼각형의 정점에 배열된 3개의 서브픽셀로 구성되는 1 픽셀(화소)이며, 이러한 델타 배열형 픽셀을 AC 면 방전형 PDP에 적용한 예가 일본 특허 출원된 일본 특허 공개 제 2000-357463 호 공보에 개시되어 있다.
또한, 이 구조를 기본으로 하면서, 2개의 데이터 전극을 공통화함으로써 회로 비용을 삭감하는 방법(이 방법을 「W 전극 공통 어드레스 구동 방법」이라고 부름)이 일본 특허 출원된 일본 특허 공개 제 2000-298451 호 공보에서 개시되고 있다.
또한, 일본 특허 출원된 일본 특허 공개 제 2001-135242 호 공보에서는, 유지 방전 전류의 경로를 분산시킴으로써, 방전 전류의 피크 전류값을 감소시켜, 회로 비용을 삭감하는 방법(이 방법을 「전류 분산 방법」이라고 부름)이 개시되어 있다.
또한, 델타 배열형 픽셀을 갖는 AC 면 방전형 PDP에서, 유사적 비월 구동을 함으로써 해상도를 향상시키는 방법(미공개 기술 : no prior art)이, 최근 미쓰비시 덴끼 가부시키가이샤에 의해 제안되어 있다(일본 특허 출원 번호 : 특허 출원 제 2001-293473 호, 미국 특허 출원 번호 : 09/990344).
이와 같이, 델타 배열형 픽셀을 갖는 PDP는 상기한 바와 같은 수많은 이점을 갖는다.
그러나, 지금까지의 제안된 공개 및 미공개의 델타 배열형 픽셀을 갖는 PDP에서는, 각각의 서브픽셀의 간격이 비교적 크기 때문에, 빨강, 파랑 및 초록의 색이 혼합되어 표시광이 백색으로 보이지 않는다고 하는 「색 분리」가 발생되기 쉬운 점이 지적되어 있다.
그래서, 이 「색 분리」의 문제점을 해결하기 위해서, 미쓰비시 덴끼 가부시키가이샤에 의해, 미공개 기술(no prior art)이지만, 새로운 델타 배열형 픽셀을 갖는 PDP가 제안되어 있다(일본 특허 출원 번호 : 특허 출원 제 2002-7360 호). 즉, 이 미공개 기술에서는, 이등변 삼각형의 저변(底邊)을 이루는 양 정점에 위치하는 2개의 서브픽셀을 접근시킴으로써, 서브픽셀끼리 사이의 거리를 비교적 짧게 설정하고 있다. 이 구성에 의해서, 동일 픽셀 내의 각 서브픽셀간 피치가 비교적 작아져, 「색 분리」의 문제를 해결하는 것이 가능해진다. 이 때의 델타 배열형 픽셀을 이후 「이등변 델타 배열형 픽셀」이라고 부르기로 한다.
발명의 개시
그러나, 이등변 델타 배열형 픽셀을 갖는 AC 면 방전형 PDP에서는, 기록 전압의 마진이 작아진다고 하는 새로운 문제점이 발생하고 있다.
본 발명은 상기와 같은 문제점을 해결하기 위해서 행해진 것으로서, 이등변 델타 배열형 픽셀을 갖는 AC 면 방전형 PDP에 있어서, 기록 전압의 마진을 확대하여, 페어(pair) 서브픽셀 내에서의 오(誤)기록 방전의 발생을 억압하는 것을 주목적으로 한다.
또한, 본 발명은 각 서브픽셀 사이에서의 기록 전압의 마진의 어긋남을 억제하는 것을 그 부(副)목적으로 한다.
또한, 본 발명은 서브픽셀의 중심과 발광 분포의 중심과의 사이의 어긋남을 억제하는 것을 그 부목적으로 한다.
제 1 국면에 따른 발명은, 이등변 삼각형의 각 정점에 위치하는 제 1, 제 2 및 제 3 서브픽셀로 구성되는 픽셀을 갖는 면 방전형 플라즈마 디스플레이 패널로서, 수직 방향에 연재하는 제 1 기록 전극과, 상기 제 1 기록 전극을 사이에 두고 상기 수직 방향으로 서로 연장하는 제 2 및 제 3 기록 전극을 갖는 배면 기판과, 상기 배면 기판과 봉착(封着)되는 주변부와, 표시면을 이루는 외측 표면과, 상기 배면 기판의 내측 표면에 대향하는 내측 표면을 갖는 전면 기판과, 상기 배면 기판의 상기 내측 표면 상에 형성되고, 상기 수직 방향과 직교하는 수평 방향으로 연장하는 제 1 수평 격벽과, 상기 배면 기판의 상기 내측 표면 상에 형성되고, 상기 제 1 수평 격벽을 사이에 두고 상기 수평 방향으로 연장하는 제 2 및 제 3 수평 격벽과, 상기 배면 기판의 상기 내측 표면 내에서 상기 제 1 기록 전극의 바로 위에 위치하는 부분 위에 형성되고, 상기 수직 방향으로 연장하면서 상기 제 1 및 제 2 수평 격벽을 서로 연결하는 제 1 수직 격벽과, 상기 배면 기판의 상기 내측 표면 상에 형성되고, 상기 제 1 수직 격벽을 사이에 두고 상기 수직 방향으로 연장하고, 또한, 상기 제 1 및 제 2 수평 격벽을 서로 연결하는 제 2 및 제 3 수직 격벽과, 상기 배면 기판의 상기 내측 표면 내에서 상기 제 1 기록 전극과 상기 제 2 기록 전극 사이에 위치하는 부분 위에 형성되고, 상기 수직 방향으로 연장하여 상기 제 1 및 제 3 수평 격벽을 서로 연결하는 제 4 수직 격벽과, 상기 배면 기판의 상기 내측 표면 내에서 상기 제 1 기록 전극과 상기 제 3 기록 전극 사이에 위치하는 부분 위에 형성되고, 상기 수직 방향으로 연장하여 상기 제 1 및 제 3 수평 격벽을 서로 연결하는 제 5 수직 격벽과, 상기 전면 기판의 상기 내측 표면 상에 형성되고, 또한, 상기 수평 방향으로 연장하여 상기 제 1, 제 2 및 제 3 기록 전극과 입체 교차하는 유지 전극과, 상기 전면 기판의 상기 내측 표면 상에 형성되고, 상기 유지 전극을 사이에 두고 상기 수평 방향으로 연장함과 아울러, 상기 제 1, 제 2 및 제 3 기록 전극과 입체 교차하는 제 1 및 제 2 주사 전극과, 상기 전면 기판의 상기 내측 표면 상에 형성되어 있고, 상기 유지 전극, 상기 제 1 주사 전극 및 상기 제 2 주사 전극을 피복하고, 또한, 상기 제 1 수평 격벽, 상기 제 2 수평 격벽, 상기 제 3 수평 격벽, 상기 제 1 수직 격벽, 상기 제 2 수직 격벽, 상기 제 3 수직 격벽, 상기 제 4 수직 격벽 및 상기 제 5 수직 격벽의 각각의 정부와 접촉하는 표면을 갖는 유전체층을 구비하되, 상기 제 1 기록 전극은 상기 제 4 수직 격벽의 수직 방향 중심축과, 상기 제 5 수직 격벽의 수직 방향 중심축과, 상기 제 1 수평 격벽의 수평 방향 중심축과, 상기 제 3 수평 격벽의 수평 방향 중심축으로 규정되는 고립 서브픽셀 영역 내에 적어도 위치하고 있으며, 상기 제 2 기록 전극은 상기 제 1 수직 격벽의 수직 방향 중심축과, 상기 제 2 수직 격벽의 수직 방향 중심축과, 상기 제 1 수평 격벽의 상기 수평 방향 중심축과, 상기 제 2 수평 격벽의 수평 방향 중심축으로 규정되는 제 1 페어 서브픽셀 영역 내에 적어도 위치하고 있으며, 상기 제 3 기록 전극은 상기 제 1 수직 격벽의 상기 수직 방향 중심축과, 상기 제 3 수직 격벽의 수직 방향 중심축과, 상기 제 1 수평 격벽의 상기 수평 방향 중심축과, 상기 제 2 수평 격벽의 수평 방향 중심축으로 규정되는 제 2 페어 서브픽셀 영역 내에 적어도 위치하고 있으며, 상기 제 1 페어 서브픽셀 영역은 상기 이등변 삼각형의 저변을 구성하는 한쪽의 정점에 위치하는 상기 제 1 서브픽셀을 형성하고 있으며, 상기 고립 서브픽셀 영역은 상기 저변에 대향하는 상기 이등변 삼각형의 정점에 위치하는 상기 제 2 서브픽셀을 형성하고 있으며, 상기 제 2 페어 서브픽셀 영역은 상기 저변을 구성하는 다른쪽의 정점에 위치하는 상기 제 3 서브픽셀을 형성하고 있으며, 상기 면 방전형 플라즈마 디스플레이 패널은 적어도 상기 제 1 페어 서브픽셀 영역 내에서의 상기 배면 기판의 상기 내측 표면 상에 형성된 제 1 형광체층과, 적어도 상기 고립 페어 서브픽셀 영역 내에서의 상기 배면 기판의 상기 내측 표면 상에 형성된 제 2 형광체층과, 적어도 상기 제 2 페어 서브픽셀 영역 내에서의 상기 배면 기판의 상기 내측 표면 상에 형성된 제 3 형광체층을 더 구비하고 있으며, 상기 유지 전극은 상기 제 1 수평 격벽의 바로 위에 위치하고 또한 상기 수평 방향으로 연장하는 제 1 금속 보조 전극과, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 1 수평 격벽과 상기 제 2 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 제 1 주사 전극을 향해서 돌출하고, 또한, 상기 제 1 페어 서브픽셀 영역 내에 위치하는 제 1 투명 전극과, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 1 수평 격벽과 상기 제 3 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 제 1 주사 전극을 향해서 돌출하고, 또한, 상기 제 2 페어 서브픽셀 영역 내에 위치하는 제 2 투명 전극과, 상기 제 1 금속 보조 전극 내에서, 적어도, 상기 제 1 기록 전극과의 입체 교차 부분에 인접하고 또한 상기 제 3 기록 전극측에 위치하는 부분으로부터, 상기 제 1 기록 전극에 평행하게 상기 제 2 주사 전극을 향해서 돌출하고, 또한, 상기 고립 서브픽셀 영역 내에 위치하는 제 5 투명 전극을 구비하며, 상기 제 1 주사 전극은, 상기 제 2 수평 격벽의 바로 위에 위치하고 또한 상기 수평 방향으로 연장하는 제 2 금속 보조 전극과, 상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 2 수평 격벽과 상기 제 2 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 유지 전극을 향해서 돌출하고, 또한, 상기 제 1 페어 서브픽셀 영역 내에 위치하는 제 3 투명 전극과, 상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 2 수평 격벽과 상기 제 3 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 유지 전극을 향해서 돌출하고, 또한, 상기 제 2 페어 서브픽셀 영역 내에 위치하는 제 4 투명 전극을 구비하며, 상기 제 2 주사 전극은 상기 제 3 수평 격벽의 바로 위에 위치하고 또한 상기 수평 방향으로 연장하는 제 3 금속 보조 전극과, 상기 제 3 금속 보조 전극 내에서, 적어도, 상기 제 1 기록 전극과의 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극측에 위치하는 부분으로부터, 상기 제 1 기록 전극에 평행하게 상기 유지 전극을 향해서 돌출하고, 또한, 상기 고립 서브픽셀 영역 내에 위치하는 제 6 투명 전극을 구비하며, 상기 제 3 투명 전극은 상기 제 2 기록 전극의 바로 위에 위치하고 있고, 또, 상기 제 3 투명 전극의 수직 방향 중심축은 상기 제 1 페어 서브픽셀 영역의 수직 방향 중심축으로부터 상기 제 2 수직 격벽측으로 위치하고 있으며, 상기 제 4 투명 전극은 상기 제 3 기록 전극의 바로 위에 위치하고 있고, 또, 상기 제 4 투명 전극의 수직 방향 중심축은 상기 제 2 페어 서브픽셀 영역의 수직 방향 중심축으로부터 상기 제 3 수직 격벽측으로 위치하고 있는 것을 특징으로 한다.
제 2 국면에 따른 발명은, 청구의 범위 제 1 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 2 기록 전극은, 상기 수직 방향으로 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부와, 상기 연장부 내에서 상기 제 1 페어 서브픽셀 영역 내에 위치하는 부분으로부터 상기 제 1 기록 전극을 향해서 상기 수평 방향을 따라서 돌출하는 돌출부를 구비하며, 상기 제 3 기록 전극은, 상기 수직 방향으로 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부와, 상기 연장부 내에서 상기 제 2 페어 서브픽셀 영역 내에 위치하는 부분으로부터 상기 제 1 기록 전극을 향해서 상기 수평 방향을 따라서 돌출하는 돌출부를 구비하며, 상기 제 1 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 2 기록 전극측에 인접하는 부분으로부터, 상기 수직 방향으로 평행하게 연장하고 있고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있으며, 상기 제 2 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 3 기록 전극측에 인접하는 부분으로부터, 상기 수직 방향으로 평행하게 연장하고 있고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있으며, 상기 제 3 투명 전극은, 상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 2 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 1 기록 전극측에 인접하는 부분으로부터, 상기 제 1 투명 전극의 측면과 대향하면서, 상기 수직 방향으로 평행하게 연장하고 있고, 직사각형 형상의 횡단면 형상을 갖고, 또한, 상기 제 2 기록 전극의 상기 돌출부의 바로 위에 위치하고 있고, 상기 제 4 투명 전극은, 상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 3 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 1 기록 전극측에 인접하는 부분으로부터, 상기 제 2 투명 전극의 측면과 대향하면서, 상기 수직 방향으로 평행하게 연장하고 있으며, 직사각형 형상의 횡단면 형상을 갖고, 또한, 상기 제 3 기록 전극의 상기 돌출부의 바로 위에 위치하고 있으며, 상기 제 1 투명 전극, 상기 제 2 투명 전극, 상기 제 3 투명 전극 및 상기 제 4 투명 전극은 서로 동일 형상 및 동일 치수를 갖는 것을 특징으로 한다.
제 3 국면에 따른 발명은, 청구의 범위 제 2 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 5 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 기록 전극과의 상기 입체 교차 부분, 당해 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극측에 위치하는 부분, 및 당해 입체 교차 부분에 인접하고 또한 상기 제 3 기록 전극측에 위치하는 부분으로부터 돌출하고 있으며, 상기 제 6 투명 전극은, 상기 제 3 금속 보조 전극 중에서, 상기 제 1 기록 전극과의 상기 입체 교차 부분, 당해 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극측에 위치하는 부분 및 당해 입체 교차 부분에 인접하고 또한 상기 제 3 기록 전극측에 위치하는 부분으로부터 돌출하고 있으며, 상기 제 6 투명 전극의 선단부는, 소정의 간격을 두고, 상기 제 5 투명 전극의 선단부에 대향하고 있으며, 상기 제 5 투명 전극 및 상기 제 6 투명 전극은 동일 형상 및 동일 치수를 갖고 있으며, 상기 제 1 기록 전극은, 상기 수직 방향에 평행하게 연장하고, 또한, 직사각형 형상의 횡단면 형상을 갖는 연장부와, 상기 제 1 기록 전극의 상기 연장부 내에서 상기 고립 서브픽셀 영역 내에 위치하고 또한 상기 제 6 투명 전극의 바로 아래에 위치하는 부분으로부터, 상기 제 6 투명 전극의 측면의 바로 아래 부분을 향해서 상기 수평 방향을 따라서 돌출하는 돌출부를 구비하는 것을 특징으로 한다.
제 4 국면에 따른 발명은, 청구의 범위 제 2 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 1 기록 전극은, 상기 수직 방향에 평행하게 연장하고, 또한, 직사각형 형상의 횡단면 형상을 갖는 연장부와, 상기 제 1 기록 전극의 상기 연장부 중에서 상기 고립 서브픽셀 영역 내에 위치하는 부분으로부터, 상기 제 2 기록 전극을 향해서 상기 수평 방향을 따라서 돌출하는 돌출부를 구비하며, 상기 제 5 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 기록 전극과의 상기 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극 및 상기 제 3 기록 전극의 한쪽측에 위치하는 부분으로부터, 상기 수직 방향에 평행하게 돌출하고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있으며, 상기 제 6 투명 전극은, 상기 제 3 금속 보조 전극 내에서, 상기 제 1 기록 전극과의 상기 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극 및 상기 제 3 기록 전극의 다른쪽측에 위치하는 부분으로부터, 상기 제 5 투명 전극의 측면과 대향하면서, 상기 수직 방향에 평행하게 돌출하고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있으며, 상기 제 5 투명 전극 및 상기 제 6 투명 전극은 모두 상기 제 1 투명 전극과 동일 형상 및 동일 치수를 갖는 것을 특징으로 한다.
제 5 국면에 따른 발명은, 청구의 범위 제 1 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 2 기록 전극은, 상기 수직 방향에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부를 구비하고 있으며, 상기 제 2 기록 전극의 상기 연장부 내에서 상기 제 1 페어 서브픽셀 영역 내에 위치하는 부분은, 상기 제 1 수직 격벽의 제 1 대향 측면과 상기 제 2 수직 격벽의 대향 측면 사이에 위치하고, 또한, 상기 제 2 수직 격벽의 상기 대향 측면쪽에 위치하고 있으며, 상기 제 3 기록 전극은, 상기 수직 방향에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부를 구비하고 있으며, 상기 제 3 기록 전극의 상기 연장부 내에서 상기 제 2 페어 서브픽셀 영역 내에 위치하는 부분은, 상기 제 1 대향 측면과는 반대측의 상기 제 1 수직 격벽의 제 2 대향 측면과 상기 제 3 수직 격벽의 대향 측면 사이에 위치하고, 또한, 상기 제 3 수직 격벽의 상기 대향 측면쪽에 위치하고 있으며, 상기 제 1 투명 전극 및 상기 제 3 투명 전극은 모두 상기 제 2 기록 전극의 상기 연장부 내에서 상기 제 1 페어 서브픽셀 영역 내에 위치하는 상기 부분의 바로 위에 위치하고 있으며, 게다가, 직사각형 형상의 횡단면 형상을 갖고 있으며, 상기 제 1 투명 전극의 선단부는, 소정의 간격을 두고, 상기 제 3 투명 전극의 선단부와 대향하고 있으며, 상기 제 2 투명 전극 및 상기 제 4 투명 전극은, 모두, 상기 제 3 기록 전극의 상기 연장부 내에서 상기 제 2 페어 서브픽셀 영역 내에 위치하는 상기 부분의 바로 위에 위치하고 있으며, 게다가, 직사각형 형상의 횡단면 형상을 갖고 있으며, 상기 제 2 투명 전극의 선단부는, 상기 소정의 간격을 두고, 상기 제 4 투명 전극의 선단부와 대향하고 있으며, 상기 제 1 투명 전극, 상기 제 2 투명 전극, 상기 제 3 투명 전극 및 상기 제 4 투명 전극은 서로 동일 형상 및 동일 치수를 갖는 것을 특징으로 한다.
제 6 국면에 따른 발명은, 청구의 범위 제 5 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 5 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 기록 전극과의 상기 입체 교차 부분, 당해 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극측에 위치하는 부분, 및 당해 입체 교차 부분에 인접하고 또한 상기 제 3 기록 전극측에 위치하는 부분으로부터 돌출하고 있으며, 상기 제 6 투명 전극은, 상기 제 3 금속 보조 전극 내에서, 상기 제 1 기록 전극과의 상기 입체 교차 부분, 당해 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극측에 위치하는 부분 및 당해 입체 교차 부분에 인접하고 또한 상기 제 3 기록 전극측에 위치하는 부분으로부터 돌출하고 있으며, 상기 제 6 투명 전극의 선단부는, 상기 소정의 간격을 두고, 상기 제 5 투명 전극의 선단부에 대향하고 있으며, 상기 제 5 투명 전극 및 상기 제 6 투명 전극은 모두 상기 제 1 투명 전극과 동일 형상 및 동일 치수를 갖는 것을 특징으로 한다.
제 7 국면에 따른 발명은, 청구의 범위 제 6 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 1 투명 전극, 상기 제 2 투명 전극, 상기 제 3 투명 전극 및 상기 제 4 투명 전극의 각각은, 대향하는 투명 전극과의 사이에 상기 소정의 간격을 유지하면서, 상기 선단부 및 그 근방 부분으로부터 상기 제 1 기록 전극측을 향해서 제 1 돌출 거리만큼 상기 수평 방향으로 돌출하는 돌출부를 구비하고 있으며, 각 투명 전극은 L자형의 횡단면 형상을 갖는 것을 특징으로 한다.
제 8 국면에 따른 발명은, 청구의 범위 제 7 항에 기재된 면 방전형 플라즈마 디스플레이 패널로서, 상기 제 5 투명 전극 및 상기 제 6 투명 전극의 각각은, 대향하는 투명 전극과의 사이에 상기 소정의 간격을 유지하면서, 상기 선단부 및 그 근방 부분으로부터 상기 제 2 기록 전극측 및 상기 제 3 기록 전극측의 쌍방에 향해서 제 2 돌출 거리만큼 상기 수평 방향으로 돌출하는 돌출부를 구비하고 있으며, 상기 제 5 투명 전극 및 상기 제 6 투명 전극의 각각은 T자형의 횡단면 형상을 갖는 것을 특징으로 한다.
제 9 국면에 따른 발명은, 면 방전형 플라즈마 디스플레이 장치로서, 청구의 범위 제 1 항에 기재된 상기 면 방전형 플라즈마 디스플레이 패널과, 상기 면 방전형 플라즈마 디스플레이 패널을 구동하는 신호를 생성하기 위해서 마련된 드라이버를 구비하는 것을 특징으로 한다.
제 10 국면에 따른 발명은, 청구의 범위 제 1 항에 기재된 상기 면 방전형 플라즈마 디스플레이 패널에 이용되는 전면 패널로서, 상기 전면 기판과, 상기 유지 전극과, 상기 제 1 주사 전극과, 상기 제 2 주사 전극과, 상기 유전체층을 구비하는 것을 특징으로 한다.
본 발명의 제 1, 제 2, 제 5, 제 9 및 제 10의 각 국면에 따르면, 제 1 페어 서브픽셀 영역의 제 3 투명 전극, 및 제 2 페어 서브픽셀 영역의 제 4 투명 전극이, 모두 고립 서브픽셀 영역을 선택하기 위한 제 1 기록 전극으로부터 보다 멀리 떨어진 위치에 배치되어 있기 때문에, 고립 서브픽셀을 선택하고 또한 양 페어 서브픽셀을 비선택으로 하는 경우에, 각 페어 서브픽셀 영역 내에서 오방전이 발생하기 어렵게 되어, 그 결과, 기록 전압의 마진을 확대할 수 있다고 하는 효과를 나타낸다.
본 발명의 제 3 국면에 따르면, 고립 서브픽셀 영역 내에서의 제 1 기록 전극과 제 6 투명 전극 사이의 기록 방전을 보다 한층 일으키기 쉽게 할 수 있다고 하는 효과를 나타낸다.
본 발명의 제 4 및 제 6 국면에 따르면, 각각의 서브픽셀에서의 기록 전압 마진을 동일한 값으로 할 수 있기 때문에, 전체의 전압 마진을 보다 한층 확대할 수 있다고 하는 효과를 나타낸다.
본 발명의 제 7 국면에 따르면, 각 페어 서브픽셀 영역에서의, 당해 영역의 수직 방향 중심축의 위치와, 발광 분포의 중심 위치와의 어긋남의 발생을 없앨 수 있기 때문에, 색 분리 개선 효과가 얻기 쉽게 된다고 하는 효과를 나타낸다.
본 발명의 제 8 국면에 따르면, 고립 서브픽셀 영역에서도, 당해 영역의 수직 방향 중심축의 위치와, 발광 분포의 중심 위치와의 어긋남의 발생을 없앨 수 있기 때문에, 색 분리 개선 효과가 더욱 한층 쉽게 얻어진다고 하는 효과를 나타낸다.
본 발명의 목적, 특징, 국면 및 이점에 대해서는, 상술한 것 외에, 그 이외의 것도 포함시켜, 첨부 도면과 함께 이하에 상술한다.
도 1은 본 발명에 따른 AC 구동 면 방전 반사형 PDP이 갖는 이등변 델타 배열형 픽셀의 구성을 모식적으로 나타내는 도면,
도 2는 실시예 1에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도,
도 3은 표시면측에서 바라보았을 때의, 기록 전극과 리브의 관계를 나타내는 투시 평면도,
도 4는 표시면측에서 바라보았을 때의, 기록 전극과 X 전극 및 Y 전극의 관계를 나타내는 투시 평면도,
도 5는 제 1 및 제 2 페어 서브픽셀 영역의 구조를 나타내는 종단면도,
도 6은 고립 서브픽셀 영역을 확대하여 나타내는 투시 평면도,
도 7 및 도 8은 고립 서브픽셀 영역의 구조를 나타내는 종단면도,
도 9는 실시예 1의 변형예에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도,
도 10 및 도 11은 비교예로서, 미공개 기술(no prior art)에서의 문제점을 나타내는 종단면도,
도 12는 실시예 2에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도,
도 13은 실시예 3에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도,
도 14는 실시예 4에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도,
도 15는 실시예 1-4에 따른 AC 구동 면 방전 반사형 PDP을 갖는 플라즈마 디스플레이 장치의 구성을 모식적으로 나타내는 블럭도이다.
발명을 실시하기 위한 최선의 형태
본 발명에 따른 AC 구동 면 방전 반사형 PDP은 이등변 델타 배열형 픽셀을 갖기 때문에, 먼저, 도면을 참조하면서, 이등변 델타 배열형 픽셀의 구성 및 각 서브픽셀의 정의에 대하여 기재한다.
여기서, 도 1은 이등변 델타 배열형 픽셀의 구성을 모식적으로 나타내는 도면이다. 도 1에서는, 서로 인접하는 4개의 이등변 델타 배열형 픽셀 P1, P2, P3, P4가 도시되어 있고, 수직 방향(제 2 방향) v에 인접하는 픽셀 P1, P3은 모두 동일한 서브픽셀 배열 구성을 갖고 있으며, 동일하게, 픽셀 P2, P4도 또한 동일한 서브픽셀 배열 구성을 갖고 있다. 여기서는, 픽셀 P1을 예로 취해들임으로써, 각 픽셀 P1, P2, P3, P4의 구성을 기재하는 것으로 한다.
도 1에 나타내는 바와 같이, 피치 p를 갖는 정방형으로서 표시되는 픽셀 P1은 3개의 서브픽셀 PSP1, PSP2, ISP로 구성되어 있고, 이들 서브픽셀 PSP1, PSP2, ISP의 중심점은 이등변 삼각형의 정점 A1, A3, A2에 배치되어 있다. 이들 서브픽셀 내에서, 이등변 삼각형의 저변(底邊) TB를 구성하는 양 정점 A1, A3에 위치하는 2개의 서브픽셀 PSP1, PSP2를 「페어 서브픽셀」이라고 정의한다. 특히, 이등변 삼각형의 저변 TB를 이루는 한쪽의 정점 A1에 위치하는 중심점을 갖는 제 1 서브픽셀 PSP1을 「제 1 페어 서브픽셀 A」라고 부르고, 상기 저변 TB를 이루는 다른쪽의 정점 A3에 위치하는 중심점을 갖는 제 3 서브픽셀 PSP2를 「제 2 페어 서브픽셀 C」라고 부른다. 또, 상기 저변 TB에 대향하는 이등변 삼각형의 나머지의 한 정점 A2에 위치하는 중심점을 갖는 제 2 서브픽셀 ISP을 「고립 서브픽셀 B」라고 정의한다.
그리고, 제 1 페어 서브픽셀 A, 고립 서브픽셀 B 및 제 2 페어 서브픽셀 C의 각각은 빨강(R), 초록(G) 및 파랑(B)으로 이루어지는 광의 3원색 중의 어떤 색을 발생하는 서브픽셀에 대응하고 있지만, 명세서에서는, 일반화의 관점에서, 특히 각 서브픽셀에 대응하는 색을 표기하는 것은 하지 않는다. 또한, 예컨대 서브픽셀 A, B, C의 색이 각각 R, G, B인 경우에는, 표시면 내에서 수직 방향(제 2 방향) v와 직교하는 수평 방향(제 1 방향) h에 관해서, (R, G, B, R, G, B)로 이루어지는 색 배열이 형성된다.
또한, 도 1의 픽셀 P2에서의 제 1 페어 서브픽셀 A 및 제 2 페어 서브픽셀 C의 위치를 서로 역전시킴으로써, 픽셀 P2의 서브픽셀 배열 구성을 픽셀 P1의 그것과 동일하게 하도록 하더라도 된다.
(실시예 1)
<패널의 구조>
도 2는 본 실시예에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도이며, 편의상, 서로 인접하는 4개의 픽셀 P1, P2, P3, P4를 구성하는 구조만을 확대하여 도시한 도면이다. 즉, 도 2는 전극 쌍을 이루는 X 전극(주사 전극이라고도 부름) 및 Y 전극(유지 전극 또는 공통 전극이라고도 부름), W 전극(데이터 전극 또는 기록 전극이라고도 부름), 및 격벽(간단히 리브라고도 함)의 위치 관계를 나타내는 것이다. 여기서, 도 2의 각 픽셀 P1, P2, P3, P4는 각각 도 1에 나타내는 이등변 델타 배열형 픽셀 P1, P2, P3, P4에 상당하고 있다. 따라서, 각 픽셀 P1, P2, P3, P4는 2개의 페어 서브픽셀 PSP1(A), PSP2(C), 및 1개의 고립 서브픽셀 ISP(B)로 구성되어 있다.
서브필드 계조법에서의 각 전극의 역할을 이하에 간단히 기재한다. 먼저, X 전극(Xi, Xi+1, Xi+2 등)은, 각 서브필드 내의 기록 기간에 있어서, 각 행에 대응하여 스캔 펄스가 인가되는 전극이다. 또, Y 전극은, 각 서브필드 내의 유지 방전 기간에 있어서, X 전극과의 사이에서 유지 방전을 발생시키는 전극이다. 또한, W 전극(Wj(A), Wj(B), Wj(C) 등)은, 각 서브필드 내의 기록 기간에 있어서, 각 행의 각 색에 대응하여, 선택 또는 비선택을 나타내는 데이터 펄스가 인가되는 전극이다. 또한, 도 2 및 후술하는 도면에 있어서는, 각 전극을 제 1, 제 2 및 제 3 서브픽셀 A, B, C에 대응시켜 표시할 때는, 대응하는 서브픽셀을 나타내는 참조 부호(A, B, C)를 괄호로 둘러싼 기호를 각 전극의 참조 부호에 부기하는 것으로 하고 있다. 예컨대, 제 j 번째의 열에 속하는 제 1 서브픽셀 A의 W 전극은 Wj(A) 전극으로 표기되어 있다.
또, 도 3은 도 2에 나타내는 W 전극과 리브의 관계를 나타내는 투시 평면도이고, 도 4는 도 2에 나타내는 W 전극, X 전극 및 Y 전극의 관계를 나타내는 투시 평면도이다. 또, 도 5는 도 2에서의 C1-C2선에 따른 종단면도이다. 또한, 도 6은 도 2에서의 고립 서브픽셀 영역 ISPR을 확대하여 나타내는 투시 평면도이고, 도 7은 도 6의 A1-A2선에 따른 종단면도이며, 도 8은 도 6의 B1-B2선에 따른 종단면도이다.
이하에서는, 도 2 내지 도 8의 도면을 참조하면서, 도 2의 제 1 픽셀 P1의 구조를 대표예로서 기재함으로써, 본 실시예에 따른 AC 구동 면 방전 반사형 PDP의 구조를 기재하는 것으로 한다.
먼저, 본 PDP는, 크게 나누어, 서로 주위에서 봉착된 전면(前面) 패널 FP과 배면 패널 RP로 이루어진다. 그리고, 전면 패널 FP은, 전면 유리 기판(간단히 전면 기판이라도 부름) FS와, X 전극 및 Y 전극의 전극 쌍과, 유전체층을 포함한다. 여기서, MgO막 등의 보호막을 유전체층의 표면 상에 마련할 때에는, 이 보호막과 그 하지(下地)의 유전체층을 합친 절연층을 「유전체층」이라고 정의한다. 한편, 배면 패널 RP은 배면 기판 RS와, 리브와, 형광체층을 갖는다. 여기서, 배면 기판 RS는 배면 유리 기판 RGS와, W 전극과, 글레이즈층 GL으로 이루어지고, 이 경우에는, 글레이즈층 GL의 상측 표면이 배면 기판 RS의 내측 표면 RSIS에 해당한다. 이에 반하여, 글레이즈층 GL을 마련하지 않는 경우에는, 배면 기판 RS의 내측 표면 RSIS란, 배면 유리 기판 RGS의 내측 표면과 W 전극의 표면에 해당한다. 이하, 각부의 구성의 상세를 순차적으로 기재한다.
배면 기판 RS는, 수직 방향 v로 연장하는 제 1 기록 전극 Wj(B)와, 제 1 기록 전극 Wj(B)를 사이에 두고 수직 방향 v로 서로 연장하는 제 2 기록 전극 Wj(A) 및 제 3 기록 전극 Wj(C)를 갖는다. 이들 기록 전극 Wj(A), Wj(B), Wj(C)는 배면 유리 기판 RGS의 내측 표면 RGSIS 상에 형성되어 있고, 또한, 외부로의 취출 단자부(도시하지 않음)를 제외하고 글레이즈층 GL에 의해서 피복되어 있다.
전면 기판 FS는, 배면 기판 RS의 주변부(도시하지 않음)와 봉착되는 주변부(도시하지 않음)와, 표시면을 이루는 외측 표면 FS0S와, 배면 기판 RS의 내측 표면 RSIS에 대향하는 내측 표면 FSIS를 갖는다.
그리고, 상술한 구조를 구비하는 전면 유리 기판 FS와 배면 유리 기판 RGS 사이에 형성되는 방전 공간 내에는, Ne+Xe 혼합 가스 또는 He+Xe 혼합 가스 등의 방전용 가스가, 대기압 이하의 압력으로, 봉입되어 있다.
다음에, 글레이즈층 GL의 표면 상에 격자 형상으로 형성되어 있다, 제 1 픽셀 P1 내의 격벽군에 대하여 도 3을 참조하면서 기재한다. 이 격자 형상 격벽군은, 각 방전 셀을 분리하는 역활을 담당하고, 또한, PDP가 대기압에 의해 찌그러지지 않도록 하기 위해서 전면 패널 FP을 지지하는 지주로서의 역할도 담당한다.
도 3에 나타내는 바와 같이, 제 1 수평 격벽 HR1이, 수직 방향 v와 직교하는 수평 방향 h에 평행하게 연장하도록, 배면 기판 RS의 내측 표면 RSIS 상에 형성되어 있다. 또한, 제 2 수평 격벽 HR2 및 제 3 수평 격벽 HR3이, 제 1 수평 격벽 HR1을 사이에 두고 수평 방향 h에 평행하게 연장하도록, 배면 기판 RS의 내측 표면상 RSIS에 형성되고 있다. 여기서, 제 1 수평 격벽 HR1의 수평 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)과 제 2 수평 격벽 HR2의 수평 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내고 있는 축)의 간격은 피치 p/2이며, 동일하게, 제 1 수평 격벽 HR1의 수평 방향 중심축과 제 3 수평 격벽 HR3의 수평 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)의 간격도 또한 피치 p/2이다. 또한, 이들의 수평 격벽 HR1, HR2, HR3은 수평 방향 h에 일렬로 배열하고 있는 모든 픽셀에 걸쳐 형성되어 있다. 도 3에서는, 수평 격벽 HR1, HR2, HR3이 제 1 및 제 2 픽셀 P1, P2에 걸쳐 형성되어 있다.
이에 반하여, 제 1 수직 격벽 VR1은, 글레이즈층 GL의 내측 표면 RSIS 내에서 제 1 기록 전극 Wj(B)의 바로 위에 위치하는 부분 상에 형성되어 있고, 또한, 수직 방향 v에 평행하게 연장하면서, 제 1 및 제 2 수평 격벽 HR1, HR2를 서로 연결하고 있다.
또한, 제 2 수직 격벽 VR2 및 제 3 수직 격벽 VR3은, 제 1 수직 격벽 VR1을 사이에 두고 수직 방향 v에 평행하게 연장하도록, 글레이즈층 GL의 내측 표면 RSIS 상에 형성되어 있고, 또한, 제 1 및 제 2 수평 격벽 HR1, HR2를 서로 연결되어 있다. 여기서, 제 1 수직 격벽 VR1의 수직 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)과 제 2 수직 격벽 VR2의 수직 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)의 간격, 및, 제 1 수직 격벽 VR1의 수직 방향 중심축과 제 3 수직 격벽 VR3의 수직 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)의 간격은 모두 피치 d(=p/3)이다(도 1 및 도 4 참조).
또한, 제 4 수직 격벽 VR4는, 배면 기판 RS의 내측 표면 RSIS 내에서 제 1 기록 전극 Wj(B)와 제 2 기록 전극 Wj(A) 사이에 위치하는 부분 상에 형성되어 있고, 또한, 수직 방향 v에 평행하게 연장하여 제 1 및 제 3 수평 격벽 HR1, HR3을 서로 연결되어 있다. 덧붙여, 제 5 수직 격벽 VR5는, 배면 기판 RS의 내측 표면 RSIS 내에서 제 1 기록 전극 Wj(B)와 제 3 기록 전극 Wj(C) 사이에 위치하는 부분 상에 형성되어 있고, 또한, 제 4 수직 격벽 VR4와 대향하면서 수직 방향 v에 평행하게 연장하여 제 1 및 제 3 수평 격벽 HR1, HR3을 서로 연결되어 있다. 그리고, 제 4 수직 격벽 VR4의 수직 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)과 제 5 수직 격벽 VR5의 수직 방향 중심축(도 3 중에서 검은 원의 배열에 의해서 나타내어져 있는 축)의 간격은 피치 d 이다.
또한, 제 2 픽셀 P2에 있어서는, 수평 격벽 HR2는 「제 3 수평 격벽」에 해당하고, 수평 격벽 HR3은 「제 2 수평 격벽」에 해당한다.
또한, 각 수직 격벽 VR1-VR5는 똑바로 일직선으로 연장하는 것은 아니고, 절곡되면서 수직 방향 v로 연장하는 형상을 갖고 있더라도 된다(예컨대, Asia Dispay/IDW'01 pp.865-868의 Fig.1에 도시된 격벽의 형상).
여기서, 「고립 서브픽셀 영역 ISPR」는, 제 4 수직 격벽 VR4의 상기 수직 방향 중심축과, 제 5 수직 격벽 VR5의 상기 수직 방향 중심축과, 제 1 수평 격벽 HR1의 상기 수평 방향 중심축과, 제 3 수평 격벽 HR3의 상기 수평 방향 중심축으로 규정되거나, 내지는, 둘러싸이는 3차원 영역으로서 정의된다. 이 영역 ISPR은 도 1의 고립 서브픽셀 ISP을 형성한다. 그리고, 해당 영역 ISPR 내에는, 제 1 기록 전극 Wj(B)가 배치되어 있고, 또한, 동 전극 Wj(B)의 수직 방향 중심축과 고립 서브픽셀 영역 ISPR의 수직 방향 중심축은 일치한다. 또한, 제 2 형광체층 FL2은 적어도 고립 서브픽셀 영역 ISPR 내에서의 글레이즈층 GL의 내측 표면 RSIS 상에 형성되어 있다. 여기서는, 제 2 형광체층 FL2는, 고립 서브픽셀 영역 ISPR을 규정 내지는 둘러싸는 각 격벽 VR4, VR5, HR1, HR3의 측면 위, 및, 고립 서브픽셀 영역 ISPR 내의 글레이즈층 GL의 내측 표면 RSIS 위에 전면적(全面的)으로 형성되어 있다.
또, 「제 1 페어 서브픽셀 영역 PSPR1」은, 제 1 수직 격벽 VR1의 상기 수직 방향 중심축과, 제 2 수직 격벽 VR2의 상기 수직 방향 중심축과, 제 1 수평 격벽 HR1의 상기 수평 방향 중심축과, 제 2 수평 격벽 HR2의 상기 수평 방향 중심축으로 규정되거나, 혹은, 둘러싸이는 3차원 영역으로서 정의된다. 이 영역 PSPR1은 도 1의 제 1 페어 서브픽셀 PSP1을 형성한다. 그리고, 당해 영역 PSPR1 내에는 제 2 기록 전극 Wj(A)가 배치되어 있다. 덧붙여, 제 1 형광체층 FL1은, 적어도 제 1 페어 서브픽셀 영역 PSPR1 내에서의 글레이즈층 GL의 내측 표면 RSIS 상에 형성되어 있다. 여기서는, 제 1 형광체층 FL1은, 제 1 페어 서브픽셀 영역 PSPR1을 규정 내지는 둘러싸는 각 격벽 VR1, VR2, HR1, HR2의 측면 위, 및, 제 1 페어 서브픽셀 영역 PSPR1 내의 글레이즈층 GL의 내측 표면 RSIS 상에 전면적으로 형성되어 있다.
또, 「제 2 페어 서브픽셀 영역 PSPR2」는, 제 1 수직 격벽 VR1의 상기 수직 방향 중심축과, 제 3 수직 격벽 VR3의 상기 수직 방향 중심축과, 제 1 수평 격벽 HR1의 상기 수평 방향 중심축과, 제 2 수평 격벽 HR2의 상기 수평 방향 중심축으로 규정되거나, 내지는, 둘러싸이는 3차원 영역으로서 정의된다. 이 영역 PSPR2는 도 1의 제 2 페어 서브픽셀 PSP2를 형성한다. 그리고, 당해 영역 PSPR2 내에는 제 3 기록 전극 Wj(C)가 배치되어 있다. 덧붙여, 제 3 형광체층 FL3은 적어도 제 2 페어 서브픽셀 영역 PSPR2 내에서의 글레이즈층 GL의 내측 표면 RSIS 상에 형성되어 있다. 여기서는, 제 3 형광체층 FL3은 제 2 페어 서브픽셀 영역 PSPR2를 규정 내지는 둘러싸는 각 격벽 VR1, VR3, HR1, HR2의 측면 위, 및, 제 2 페어 서브픽셀 영역 PSPR2 내의 글레이즈층 GL의 내측 표면 RSIS 위에 전면적으로 형성되어 있다.
여기서, 도 3 중의 참조 부호 NDR은 면 방전이 발생하지 않는 비방전 영역이며, 비방전 셀을 구성한다. 그리고, 제 1 픽셀 P1에서의, 고립 서브픽셀 영역 ISPR에 인접하는 양 비방전 영역 NDR 내에는 후술하는 제 2 및 제 3 기록 전극 Wj(A), Wj(C)의 연장부 WAE, WCE가 배치되어 있다. 또한, 비방전 영역 NDR의 바로 위에 위치하는 전면 패널 FP의 부분 내에(예컨대, 비방전 영역 NDR의 바로 위에 위치하는 전면 기판 FS의 내측 표면 FSIS 상에), 외광(外光)의 반사를 억제하기 위한 흑색층(도시하지 않음)을 마련하도록 하더라도 된다.
다음에, 각 기록 전극 Wj(A), Wj(B), Wj(C)의 구성에 대하여 도 2, 도 3 및 도 4를 참조하면서 상술한다.
먼저, 제 1 기록 전극 Wj(B)는, 수직 방향 v에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부만으로 이루어지며, 그 수직 방향 중심축은 제 1 수직 격벽 VR1의 수직 방향 중심축에 대응한다.
다음에, 제 2 기록 전극 Wj(A)는, (1) 수직 방향 v에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부 WAE와, (2) 돌출부 WAP로 이루어진다. 이들 내에서, 연장부 WAE의 수직 방향 중심축은 제 2 수직 격벽 VR2의 수직 방향 중심축에 상당한다. 또, 돌출부 WAP는, 연장부 WAE 내에서 제 1 페어 서브픽셀 영역 PSPR1 내에 위치하는 부분으로부터, 제 1 기록 전극 Wj(B)을 향해서 수평 방향 h를 따라 평행하게 돌출하고 있다.
또한, 제 3 기록 전극 Wj(C)는, (1) 수직 방향 v에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부 WCE와, (2) 돌출부 WCP로 이루어진다. 이들 내에서, 연장부 WCE의 수직 방향 중심축은 제 3 수직 격벽 VR3의 수직 방향 중심축에 상당한다. 또, 돌출부 WCP는, 연장부 WCE 내에서 제 2 페어 서브픽셀 영역 PSPR2 내에 위치하는 부분으로부터, 제 1 기록 전극 Wj(B)를 향해서 수평 방향 h를 따라 평행하게 돌출하고 있다.
다음에, 제 1 픽셀 P1 내에서의 X 전극(Xi, Xi+1) 및 Y 전극에 대해서 도 2 및 도 4에 근거하여 상술한다. 전극쌍을 이루는 X 전극 및 Y 전극은 자외선을 생성하는 유지 방전(표시 방전)의 형성에 기여하는 전극이다.
먼저, 모든 픽셀에 공통하는 유지 전극(Y 전극)(105)이, 수평 방향 h에 평행하게 연장하도록, 또한, 제 2, 제 1 및 제 3 기록 전극 Wj(A), Wj(B), Wj(C)와 입체 교차하도록, 전면 기판 FS의 내측 표면 FSIS 상에 형성되어 있다. 여기서, 인접하는 유지 전극(105)의 수평 방향 중심축끼리의 간격은 피치 p이다. 그리고, 유지 전극(105)은, (1) 대응하는 형광체층으로부터 출사되는 가시 광선을 양호한 효율로 표시면에 취출하기 위한 복수의 투명 전극과, (2) 투명 전극에 외부의 구동 회로로부터 전류를 공급하기 위해서 마련되는, 투명 전극과 비교하여 충분히 저저항의 금속 보조 전극(버스 전극이라고도 부름)으로 구성되어 있다. 이 점을 이하에 상술한다.
즉, 유지 전극(105)은, 제 1 수평 격벽 HR1의 바로 위에 위치하고, 또한, 수평 방향 h에 평행하게 연장하는 제 1 금속 보조 전극 M1을 갖는다. 또한, 제 1 금속 보조 전극 M1을 전면 기판 FS의 내측 표면 FSIS 상에 직접 형성하더라도 되는데(단, 후술하는 투명 전극과의 연결 부분에서는 제 1 금속 보조 전극 M1이 당해 투명 전극 위에 형성됨), 이 대신에, 제 1 수평 격벽 HR1의 바로 위에 위치하고, 또한, 수평 방향 h에 평행하게 연장하고, 또한, 제 1 금속 보조 전극 M1과 동일한 폭 치수를 갖는 수평 방향 투명 전극(도시하지 않음)을 전면 기판 FS의 내측 표면 FSIS 상에 직접 형성한 후에, 이 수평 방향 투명 전극 위에 제 1 금속 보조 전극 M1을 겹치도록 형성하는 쪽이 보다 바람직하다.
또한, 유지 전극(105)은 제 1 투명 전극 T1을 갖는다. 이 제 1 투명 전극 T1은, 제 1 페어 서브픽셀 영역 PSPR1 내에 위치하고, 또한, 제 1 금속 보조 전극 M1 내에서, 제 1 수평 격벽 HR1과 제 1 수직 격벽 VR1의 연결 부분의 바로 위에 위치하는 부분과, 제 1 수평 격벽 HR1과 제 2 수직 격벽 VR2의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 전극 부분(제 1 기록 전극 Wj(B)측으로 치우친 부분)으로부터 제 1 주사 전극(1041)의 버스 전극을 향해서 돌출하고 있다. 즉, 제 1 투명 전극 T1은, 제 1 금속 보조 전극 M1 내에서, 제 1 수평 격벽 HR1과 제 1 수직 격벽 VR1의 상기 연결 부분의 바로 위에 위치하는 상기 전극 부분에 대하여 제 2 기록 전극 Wj(A)측에 인접하는 전극 부분으로부터 수직 방향 v에 평행하게 연장하고 있고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있다.
또한, 유지 전극(105)은 제 2 투명 전극 T2를 갖는다. 이 제 2 투명 전극 T2는, 제 2 페어 서브픽셀 영역 PSPR2 내에 위치하고, 또한, 제 1 금속 보조 전극 M1 내에서, 제 1 수평 격벽 HR1과 제 1 수직 격벽 VR1의 상기 연결 부분의 바로 위에 위치하는 상기 전극 부분과, 제 1 수평 격벽 HR1과 제 3 수직 격벽 VR3의 연결 부분의 바로 위에 위치하는 전극 부분 사이에 위치하는 전극 부분(제 1 기록 전극 Wj(B)측으로 치우친 부분)으로부터 제 1 주사 전극(1041)의 버스 전극을 향해서 돌출하고 있다. 즉, 제 2 투명 전극 T2는, 제 1 금속 보조 전극 M1 내에서, 제 1 수평 격벽 HR1과 제 1 수직 격벽 VR1의 상기 연결 부분의 바로 위에 위치하는 상기 전극 부분에 대하여 제 3 기록 전극 Wj(C)측에 인접하는 부분으로부터 수직 방향 v에 평행하게 연장하고 있고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있다. 바꾸어 말하면, 제 1 및 제 2 투명 전극 T1, T2는 그 사이에 제 1 기록 전극 Wj(B)를 입체적으로 끼우도록, 서로 대면하면서 동일거리만큼 제 1 금속 보조 전극 M1로부터 돌출하고 있다(동일 형상·동일 치수). 또한, 제 1 및 제 2 투명 전극 T1, T2는 각각 제 2 기록 전극 Wj(A)의 돌출부 WAP의 바로 위 및 제 3 기록 전극 Wj(C)의 돌출부 WCP의 바로 위에 위치하고 있다.
또한, 유지 전극(105)은 제 5 투명 전극 T5를 갖는다. 동 전극 T5는 고립 서브픽셀 영역 ISPR 내에 위치한다. 그리고, 동 전극 T5는, 제 1 금속 보조 전극 M1 내에서, 적어도 제 1 기록 전극 Wj(B)와의 입체 교차 전극 부분에 인접하고 또한 제 3 기록 전극 Wj(C)측에 위치하는 전극 부분으로부터 제 1 기록 전극 Wj(B)에 평행하게 제 2 주사 전극(1042)측을 향해서 돌출하고 있다. 여기서는, 제 5 투명 전극 T5는, 제 1 금속 보조 전극 M1 내에서, 제 1 기록 전극 Wj(B)과의 상기 입체 교차 전극 부분, 당해 입체 교차 전극 부분에 인접하고 또한 제 2 기록 전극 Wj(A)측에 위치하는 부분, 및 당해 입체 교차 전극 부분에 인접하고 또한 제 3 기록 전극 Wj(C)측에 위치하는 부분으로부터 돌출하고 있으며, 동 전극 T5의 수직 방향 중심축은, 동 전극 T5를 표시면측에서 바라본 경우에는, 제 1 기록 전극 Wj(B)의 수직 방향 중심축과 일치한다.
이에 반하여, 제 1 주사 전극(Xi+1 전극)(1041) 및 제 2 주사 전극(Xi 전극)(1042)은, 유지 전극(105)을 사이에 두고 수평 방향 h에 평행하게 연장하도록, 또한, 제 1, 제 2 및 제 3 기록 전극 Wj(B), Wj(A), Wj(C)와 입체 교차하도록, 전면 기판 FS의 내측 표면 FSIS 상에 형성되어 있다. 유지 전극(105)과 마찬가지로, 양 주사 전극(1041, 1042)은 모두 금속 보조 전극과, 동 보조 전극으로부터 돌출하는 복수의 투명 전극으로 이루어진다. 여기서도, 수평 방향 h에 평행하게 연장하고 또한 금속 보조 전극과 동일한 폭을 갖는 수평 방향 투명 전극(도시하지 않음)을 내측 표면 FSIS 상에 형성한 후에, 그 위에 금속 보조 전극을 겹치도록 형성하는 것이 바람직하다고 말할 수 있지만, 반드시 그렇게 할 필요성은 없다. 예컨대, 후술하는 수직 방향 v로 돌출하는 각 투명 전극만을 내측 표면 FSIS 상에 형성한 간격, 각 투명 전극과의 연결 부분에서는 당해 투명 전극 위에 금속 보조 전극의 일부분을 형성하고(금속 보조 전극이 당해 투명 전극을 타고 넘도록 형성함), 금속 보조 전극의 그 외의 부분을 내측 표면 FSIS 상에 직접 형성하더라도 된다. 이하, 양 주사 전극(1041, 1042)의 각각에 대하여 도 2 및 도 4를 참조하면서 상술한다.
또한, 제 2 픽셀 P2에서는, 주사 전극(1041)이 「제 2 주사 전극」에 해당하고, 주사 전극(1042)이 「제 1 주사 전극」에 해당한다.
먼저, 제 1 주사 전극(1041)은, 제 2 수평 격벽 HR2의 바로 위에 위치하고 또한 수평 방향 h에 평행하게 연장하는 제 2 금속 보조 전극 M2를 갖는다. 이 제 2 금속 보조 전극 M2의 수평 방향 중심축(도 4 중, 일점 쇄선으로 나타내어진 것에 상당)과 후술하는 제 3 금속 보조 전극 M3의 수평 방향 중심축(도 4 중 일점 쇄선으로 나타내어진 것에 상당)의 간격은 피치 p이며, 또, 제 2 금속 보조 전극 M2의 수평 방향 중심축과 제 1 금속 보조 전극 M1의 수평 방향 중심축의 간격은 피치 p/2이다.
또한, 제 1 주사 전극(1041)은 제 1 페어 서브픽셀 PSPR1 영역 내에 위치하고 있는 제 3 투명 전극 T3을 갖는다. 동 전극 T3은, 제 2 금속 보조 전극 M2 내에서, 제 2 수평 격벽 HR2와 제 1 수직 격벽 VR1의 연결 부분의 바로 위에 위치하는 전극 부분과, 제 2 수평 격벽 HR2와 제 2 수직 격벽 VR2의 연결 부분의 바로 위에 위치하는 전극 부분 사이에 위치하는 부분(제 2 기록 전극 Wj(A)측에 치우친 부분)으로부터 유지 전극(105)의 제 1 금속 보조 전극 M1을 향해서 돌출하고 있다. 즉, 제 3 투명 전극 T3은, 제 2 금속 보조 전극 M2 내에서, 제 2 수평 격벽 HR2와 제 2 수직 격벽 VR2의 상기 연결 부분의 바로 위에 위치하는 상기 전극 부분에 대하여 제 1 기록 전극 Wj(B)측에 인접하는 부분으로부터 제 1 갭 g1만큼 떨어진 제 1 투명 전극 T1의 측면과 대향하면서, 수직 방향 v에 평행하게 연장하고 있다. 그리고, 동 전극 T3은, 직사각형 형상의 횡단면 형상을 갖고 있고, 또한, 제 1 투명 전극 T1과 동일 형상 및 동일 치수를 갖는다. 덧붙여, 동 전극 T3은 제 2 기록 전극 Wj(A)의 돌출부 WAP의 바로 위에 위치하고 있다.
또한, 제 1 주사 전극(1041)은 제 2 페어 서브픽셀 PSPR2 영역 내에 위치하고 있는 제 4 투명 전극 T4를 갖는다. 동 전극 T4는, 제 2 금속 보조 전극 M2 내에서, 제 2 수평 격벽 HR2와 제 1 수직 격벽 VR1의 상기 연결 부분의 바로 위에 위치하는 상기 전극 부분과, 제 2 수평 격벽 HR2와 제 3 수직 격벽 VR3의 연결 부분의 바로 위에 위치하는 전극 부분 사이에 위치하는 부분(제 3 기록 전극 Wj(C)측으로 치우친 부분)으로부터 유지 전극(105)의 제 1 금속 보조 전극 M1을 향해서 돌출하고 있다. 즉, 제 4 투명 전극 T4는, 제 2 금속 보조 전극 M2 내에서, 제 2 수평 격벽 HR2와 제 3 수직 격벽 VR3의 상기 연결 부분의 바로 위에 위치하는 상기 전극 부분에 대하여 제 1 기록 전극 Wj(B)측에 인접하는 부분으로부터 상기 제 1 갭 g1만큼 떨어진 제 2 투명 전극 T2의 측면과 대향하면서, 수직 방향 v에 평행하게 연장하고 있다. 게다가, 동 전극 T4는, 직사각형 형상의 횡단면 형상을 갖고 있고, 제 2 및 제 3 투명 전극 T2, T3과 동일 형상 및 동일 치수를 갖는다. 따라서, 제 1 투명 전극 T1, 제 2 투명 전극 T2, 제 3 투명 전극 T3 및 제 4 투명 전극 T4는 서로 동일 형상 및 동일 치수를 갖고 있다. 덧붙여, 동 전극 T4은 제 3 기록 전극 Wj(C)의 돌출부 WCP의 바로 위에 위치하고 있다.
그리고, 제 1 투명 전극 T1 및 제 3 투명 전극 T3의 조합과, 제 2 투명 전극 T2 및 제 4 투명 전극 T4의 조합은 제 1 기록 전극 Wj(B)의 수직 방향 중심축에 대해서 선대칭의 관계에 있다.
여기서, 본 실시예에서의 중핵(中核)적 구조는 다음 점에 있다고 말할 수 있다. 즉, 제 3 투명 전극 T3은, 제 2 기록 전극 Wj(A)의 바로 위에 위치하고 있고, 게다가, 제 3 투명 전극 T3의 수직 방향 중심축 VCAT3은 제 1 페어 서브픽셀 영역 PSPR1의 수직 방향 중심축 CA1에서 보아, 제 2 수직 격벽 VR2측에 내지는 제 2 기록 전극 Wj(A)의 연장부 WAE쪽에 편재하고 있다. 마찬가지로, 제 4 투명 전극 T4는, 제 3 기록 전극 Wj(C)의 바로 위에 위치하고 있고, 게다가, 제 4 투명 전극 T4의 수직 방향 중심축 VCAT4는 제 2 페어 서브픽셀 영역 PSPR2의 수직 방향 중심축 CA2에서 보아, 제 3 수직 격벽 VR3측에 내지는 제 3 기록 전극 Wj(C)의 연장부 WCE쪽에 편재하고 있다.
한편, 제 2 주사 전극(1042)은, 제 3 수평 격벽 HR3의 바로 위에 위치하고, 또한, 수평 방향 h로 연장하는 제 3 금속 보조 전극 M3을 갖는다. 이 보조 전극 M3의 수평 방향 중심축(도 4 중 일점 쇄선으로 나타내어진 것에 상당)과, 제 1 금속 보조 전극 M1의 수평 방향 중심축의 간격도 또한 피치 p의 절반이다.
또한, 제 2 주사 전극(1042)은 고립 서브픽셀 영역 ISPR 내에 위치하는 제 6 투명 전극 T6을 갖는다. 이 제 6 투명 전극 T6은, 제 3 금속 보조 전극 M3 내에서, 적어도 제 1 기록 전극 Wj(B)와 입체 교차하는 전극 부분에 인접하고 또한 제 2 기록 전극 Wj(A)측에 위치하는 부분으로부터 제 1 기록 전극 Wj(B)에 평행하게 유지 전극(105)의 제 1 금속 보조 전극 M1을 향해서 돌출하고 있다. 여기서는, 동 전극 T6은, 제 3 금속 보조 전극 M3 내에서, 제 1 기록 전극 Wj(B)과 입체 교차하는 상기 전극 부분, 당해 입체 교차 전극 부분에 인접하고 또한 제 2 기록 전극 Wj(A)측에 위치하는 부분, 및, 당해 입체 교차 전극 부분에 인접하고 또한 제 3 기록 전극 Wj(C)측에 위치하는 부분으로부터 제 5 투명 전극 T5에 대면하도록 돌출하고 있다. 즉, 제 6 투명 전극 T6의 선단부는, 제 2 갭 g2(소정의 간격)로서, 제 5 투명 전극 T5의 선단부에 대향하고 있다. 그리고, 제 5 투명 전극 T5 및 제 6 투명 전극 T6은 모두 동일 형상 및 동일 치수를 갖고 있으며, 또한, 제 1 기록 전극 Wj(B)의 수직 방향 중심축에 관해서 선대칭인 횡단면 형상을 갖는다.
또, 유전체층 DL이 전면 기판 FS의 내측 표면 FSIS 상에 형성되어 있다. 이 유전체층 DL은 유지 전극(105), 제 1 주사 전극(1041) 및 제 2 주사 전극(1042)을 각 전극의 취출 단자부(도시하지 않음)를 제외하고 피복하고 있다. 게다가, 유전체층 DL은 제 1 수평 격벽 HR1, 제 2 수평 격벽 HR2, 제 3 수평 격벽 HR3, 제 1 수직 격벽 VR1, 제 2 수직 격벽 VR2, 제 3 수직 격벽 VR3, 제 4 수직 격벽 VR4 및 제 5 수직 격벽 VR5의 각각의 정부와 접촉하는 표면 DLS를 갖는다.
이상과 같이, 본 실시예의 PDP에서는, 제 1 및 제 2 페어 서브픽셀 영역 PSPR1, PSPR2 내에서의 제 1-제 4 투명 전극 T1-T4의 배치 관계에 그 특징점이 있다. 이 점을 정리하는 관점에서 재차 설명하면, 다음과 같다. 즉, 도 5에 나타내는 바와 같이, 투명 전극부 T3과 투명 전극부 T4는, 각각의 페어 서브픽셀 내에서, 제 1 기록 전극 Wj(B)로부터 셀 내에서 가장 떨어진 장소에 배치되어 있다. 한편, 투명 전극부 T1과 투명 전극부 T2는 각각의 서브픽셀 내에서, 제 1 기록 전극 Wj(B)W(b)에 가까운 장소에 배치되어 있다. 이러한 구조를 설정하기 위해서, 도 4에 나타내는 바와 같이, 투명 전극부 T3과 투명 전극부 T1은 제 1 페어 서브픽셀 PSP1의 수직 방향 중심축 CA1에 대해서 서로 대향하는 위치 관계를 갖고 있다. 마찬가지로, 투명 전극부 T4 및 투명 전극부 T2도, 제 2 페어 서브픽셀 PSP2의 수직 방향 중심축 CA2에 대해서 서로 대향하는 위치 관계를 갖고 있다. 즉, 고립 서브픽셀 ISP에서는, X 투명 전극부 T6 및 Y 투명 전극부 T5가 고립 서브픽셀 ISP의 수평 방향 중심축에 대해서 서로 대향하도록 배치되어 있지만, 각 페어 서브픽셀 PSP1, PSP2에서는, X 전극의 투명 전극부 및 Y 전극의 투명 전극부는 대응하는 페어 서브픽셀의 수직 방향 중심축 CA1, CA2에 대해서 서로 대향하도록 배치되어 있다.
<구조 상의 변형예>
이하, W 전극의 형상의 변형예에 대하여 도 9를 참조하면서 기재한다.
(1) 도 4에서는, 고립 서브픽셀 ISP을 선택하기 위한 제 1 기록 전극 Wj(B)는, 표시면 FSOS(도 5)측에서 본 패널을 바라보았을 때에는, 고립 서브픽셀 영역 ISPR 내의 X 전극용 투명 전극부 T6 및 Y 전극용 투명 전극부 T5의 수직 방향 중심축과 겹치는 수직 방향 중심축 CA를 갖고, 또한, 그 횡단면 형상은 직사각형이다.
이 대신에, 고립 서브픽셀 영역 ISPR 내의 X 전극용 투명 전극부 T6과 제 1 기록 전극 Wj(B)의 기록 대향 방전을 보다 한층 일어나 쉽게 하기 위해서, 도 9에 나타내는 바와 같이, 제 1 기록 전극 Wj(B)가, 제 6 투명 전극 T6의 바로 아래에 닿는 부분으로부터 수평 방향 h로 넓어진 형상을 갖도록 하더라도 된다.
즉, 본 변형예 1에서는, 제 1 기록 전극 Wj(B)는, (I) 수직 방향 v에 평행하게 연장하고, 또한, 직사각형 형상의 횡단면 형상을 갖는 연장부 WBE와, (Ⅱ) 연장부 WBE 내에서 고립 서브픽셀 영역 ISPR 내에 위치하고 또한 제 6 투명 전극 T6의 바로 아래에 위치하는 부분으로부터 제 6 투명 전극 T6의 측면의 바로 아래 부분을 향해서 수평 방향 h를 따라 돌출하는 돌출부 WBP를 구비한다.
(2) 도 4에서는, 페어 서브픽셀 PSP1, PSP2를 선택하기 위한 제 2 및 제 3 기록 전극 Wj(A), Wj(C)에서의, 주요 부분으로 되는 연장부 WAE, WCE는 제 1 기록 전극 Wj(B)로부터 수평 방향 h로 등피치 d로 배치되어 있다. 그리고, 도 4에서는, 페어 서브픽셀에서의 기록 방전을 일으키기 쉽게 하기 위해서, 가지 부분의 돌출부 WAP, WCP가 각각 Y 전극용 투명 전극부 T1, T2의 바로 아래에까지 신장하고 있다.
그러나, 예컨대 무효 전력을 저감시킬 목적을 중시하는 경우에는, 도 9에 나타내는 바와 같이, 가지 부분의 전극부 WAP, WCP의 돌출 길이를 각각 연장부로부터 X 전극용 투명 전극부 T3, T4의 바로 아래 위치까지의 길이로 한정하더라도 된다.
<본 패널의 구동 방법>
다음에, 본 PDP의 구동 방법을 기재한다. 단, 본 실시예의 특징점은 그 패널 구조에 있으며, 거기서 이용되는 구동 방법으로서는, 기본적으로 종래의 구동 방식을 채용할 수 있다. 따라서, 구동 방법에 대해서는, 각 전극의 역할을 명확히 하는 정도로 간단히 기재하는 것에 그친다.
서브필드 계조법에서는, 1 화면 내에서의 모든 셀의 발광 및 비발광의 제어를 하는 최소의 시간 단위는 「서브필드」라고 불린다. 이 서브필드는 「리세트 기간」, 「기록 기간」 및 「유지 방전 기간」의 3개의 기간으로 더 나누어진다.
먼저, 「리세트 기간」에서는, 직전의 서브 필드에서의 방전 이력의 리세트를 행한다. 즉, 직전의 서브필드에 있어서, 유전체층 DL의 표면 DLS 내에서 X 전극 및 Y 전극의 바로 위에 위치하는 부분 상에 축적된 「벽전하」를 전압 인가에 의해 상쇄(cancel)한다.
다음의 「기록 기간」에서는, 그 후에 연속하는 「유지 방전 기간」에서 유지 방전(표시 방전)을 발생시키고자 하는 셀에 대해서만 벽전하를 인가한다. 즉, 선(線) 순위 주사에 의해서 X 전극에 순차적으로 부(負)의 펄스 전압을 인가하고, 그 펄스 전압의 타이밍에 따라서, 화상 데이타에 근거하여 생성되는 정(正)의 펄스 전압을 W 전극에 인가한다. 이에 따라, 소망하는 셀의 X 전극과 W 전극 사이에 「기록 대향 방전」을 발생시킨다. 또, 기록 기간 동안은, Y 전극에도, 상시 정의 전압이 인가되고 있다. 이 경우의 Y 전극으로의 인가 전압은, X 전극과 W 전극 사이의 「기록 대향 방전」이 트리거 방전으로서 작용함으로써 X 전극과 Y 전극 사이에 방전이 야기되는 경우를 제외하고는, 단독으로는 X 전극과 Y 전극 사이에 방전이 일어날 수 없는 값으로 미리 설정되어 있다. 그 때문에, X 전극과 W 전극 사이에서 「기록 대향 방전」이 일어나면, 이 방전을 트리거로서, 쌍을 이루는 X 전극과 Y 전극 사이에서 방전이 일어난다. 이 방전을 「기록 면 방전」이라고 부르며, 「기록 대향 방전」과 「기록 면 방전」을 합하여 이루는 방전을 「기록 방전」이라고 부른다. 이 「기록 방전」에 의해서, X 전극 바로 위의 유전체층 표면 상에 정의 벽전하가 축적되는 한편, Y 전극 바로 위의 유전체층 표면 상에는 부의 벽전하가 축적된다.
다음 「유지 방전 기간」에서는, X 전극 및 Y 전극 사이에 교대로 외부로부터 펄스 형상의 전압이 인가된다. 그리고, 외부 인가 전압과, 「기록 기간」에서 X 전극 위 및 Y 전극 위에 축적된 「벽전하」에 의해 생성되는 전압을 중첩하여 이루는 전압이 방전 개시 전압 이상으로 되면, 유지 방전이 발생한다. 이 유지 방전에 의해 발생하는 자외선이 형광체층 FL1-FL3을 여기하고, 자외면은 가시 광선으로 변환되며, 각 형광체층 FL1-FL3에 대응한 색의 가시광이 발생한다.
<본 패널의 작용·효과>
본 패널의 작용·효과를 기재하기 전에, 비교예로서, 기술한 미공개 기술(no prior art)에서의 작용에 대하여 고찰을 하기로 한다.
여기서, 도 10은 미공개 기술(no prior art)에 있어서의 문제점을 나타내기 위한 고립 서브픽셀 B의 종단면도이다. 또, 도 11은 당해 미공개 기술(no prior art)에 있어서의 문제점을 나타내기 위한 제 1 및 제 2 페어 서브픽셀 A, C의 종단면도이다.
예컨대, 서브픽셀 내에서 대향하고 있는 X 전극과 W 전극 사이의 방전 개시 전압이 200V라고 가정한다. 그리고, X 전극에 인가하는 스캔 펄스의 전압 Vxa를 파라미터로 하고, W 전극에 인가하는 데이터 펄스의 전압 Vwa가 50V라고 하면, 기록 방전이 일어나는 최소의 전압 Vxa는 -150V이다.
양 도 10, 11로부터 이해되는 바와 같이, 동일 서브픽셀 내에서 대향하고 있는 전극간 거리는 다른 서브픽셀 사이에서 대향하고 있는 전극간 거리보다도 작기 때문에, 다른 서브픽셀 사이에서 대향하고 있는 양 전극에 인가되는 전압에 기인하여 발생할 수 있는 방전의 개시 전압은 동일 서브픽셀 내에서 대향하고 있는 전극간에서 발생할 수 있는 방전의 개시 전압보다도 높아진다. 예컨대, 전극 X(B)와 전극 Wj(A) 사이의 방전 개시 전압, 및, 전극 X(B)와 전극 Wj(C) 사이의 방전 개시 전압이 모두 250V라고 한다. 이 때, 서브픽셀 A, C를 선택하고, 또한, 서브픽셀 B를 선택하지 않은 경우에는, 전압 Vwa=50V이면, 전극 X(B)와 전극 Wj(A) 사이, 및, 전극 X(B)와 전극 Wj(C) 사이에서 오방전이 일어날 때의 최소의 전압 Vxa는 -200V이다. 이 경우, 전압 Vxa의 마진은 -150V에서 -200V까지의 전압 범위로 해당하는 50V로 된다.
이에 반하여, 서브픽셀 A, C를 비선택으로 하고 또한 서브픽셀 B를 선택한 경우에는, X(A)-Wj(B) 전극간 거리와 X(C)-Wj(B) 전극간 거리가 X(B)-Wj(A) 전극간 거리 및 X(B)-Wj(C) 전극간 거리와 동일하면, X(A)-Wj(B) 전극 사이, 및, X(C)-Wj(B) 전극 사이에서 오방전이 일어날 때의 최소의 전압 Vxa는 -200V이며, 전압 마진도 50V이다.
그러나, 당해 선행 미공개 기술에 따른 이등변 델타 배열형 AC 면 방전형 PDP에서는, X(A)-Wj(B) 전극간 거리, 및, X(C)-Wj(B) 전극간 거리는 X(B)-Wj(A) 전극간 거리, 및, X(B)-Wj(C) 전극간 거리와 비교하면 작다. 그 때문에, 서브픽셀 A, C를 비선택으로 하고, 서브픽셀 B를 선택한 경우에는, X(A)-Wj(B) 전극 사이, 및, X(C)-Wj(B) 전극 사이에서 오방전이 일어날 때의 최소의 전압 Vxa는 -200V보다도 낮게 되어, 기록 전압 마진은 50V보다도 작아져 버린다고 하는 문제점이 현출(顯出)한다. 기록 방전에서의 방전 개시 전압은 시간 경과적으로 변화하기 때문에, 기록 전압의 마진은 넓을수록 양호한 것이다.
이에 반하여, 본 실시예에서는 그와 같은 문제점은 발생하지 않는다. 즉, 방전 경로의 거리를 모식적으로 도시한 도 5를 참조하면 명확한 바와 같이, X 전극용 투명 전극부 T3과 제 1 기록 전극 Wj(B)의 전극간의 전계 및 X 전극용 투명 전극부 T4와 제 1 기록 전극 Wj(B)의 전극간의 전계는 양투명 전극 T3, T4가 제 1 기록 전극 Wj(B)로부터 거리적으로 보다 한층 떨어진 분만큼, 도 10 및 도 11에 나타내는 선행 미공개 기술(no prior art)의 경우와 비교하면 약하게 된다. 그 때문에, 제 1 페어 서브픽셀 A 및 제 2 페어 서브픽셀 C에 있어서, 제 1 기록 전극 Wj(B)의 인가 전압에 기인하여 발생할 수 있는 오방전의 개시 전압을 상승시킬 수 있어, 그 결과, 기록 전압의 마진을 확대할 수 있다.
한편, 기록 기간에서 Y 전극(105)에는 제 1 기록 전극 Wj(B)와 마찬가지로 정의 전위가 인가되어 있기 때문에, Y 전극용 투명 전극부 T1 및 Y 전극용 투명 전극부 T2와, 제 1 기록 전극 Wj(B)의 전위차는 작다. 그 때문에, 제 1 기록 전극 Wj(B)와 제 1 및 제 2 투명 전극 T1, T2가 접근하고 있더라도, 기록 기간에서는 제 1 기록 전극 Wj(B)와 Y 전극(105)의 사이에서 오기록 방전이 발생하는 일은 없다.
(실시예 2)
<착안점>
실시예 1에서는, 고립 서브픽셀 영역에서의 X 전극, Y 전극, 및 W 전극의 형상과, 양 페어 서브픽셀 영역에서의 X 전극, Y 전극, 및 W 전극의 형상은 서로 상위(相違)하고 있다. 그러나, 각 서브픽셀 사이에서 전극 형상이 다른 경우에는, 각 서브픽셀 사이에서 전압 마진이 다른 것으로 되어, 각 서브픽셀에서의 마진의 중첩 부분인 전체의 마진은 모든 서브픽셀에서 전극 형상이 서로 동일한 경우와 비교하면, 작아지지 않는 것을 얻지 못한다. 실시예 2의 목적은 이 문제점을 해결하는 것에 있다.
<구성>
도 12는 본 실시예에 따른, 이등변 델타 배열형 픽셀을 갖는 AC 구동 면 방전 반사형 PDP의 구성을 모식적으로 나타내는 투시 평면도이며, 실시예 1의 도 4에 대응하는 것이다. 따라서, 도 12 중 도 4와 동일한 구성 요소에 대해서는 동일한 참조 부호를 부여하고 있다. 본 실시예가 실시예 1과 서로 다른 점은 고립 서브픽셀 영역 ISPR 내에서의, 제 5 및 제 6 투명 전극의 형상·치수와 제 1 기록 전극의 형상에 있다. 이하, 도 12를 참조하면서, 이 특징점에 대해서만 기재하는 것으로 하고, 실시예 1과 공통되는 구성 요소의 기재에 대해서는 실시예 1중의 대응하는 기재를 원용하는 것으로 한다.
도 12에 나타내는 바와 같이, 제 1 기록 전극 Wj(B)는, (1) 수직 방향 v에 평행하게 연장하고, 또한, 직사각형 형상의 횡단면 형상을 갖는 연장부 WBE와, (2) 연장부 WBE 내에서 고립 서브픽셀 영역 ISPR 내에 위치하는 부분 WBEI로부터, 적어도 제 2 기록 전극 Wj(A)측을 향해서, 수평 방향 h를 따라 돌출하는 돌출부 WBP를 구비한다. 이 예에서는, 돌출부 WBP는, 제 2 기록 전극 Wj(A)측뿐만 아니라, 제 3 기록 전극 Wj(c)측에도 등거리만큼 돌출하고 있다. 이와 같이, 고립 서브픽셀 영역 ISPR의 제 1 기록 전극 Wj(B)는 동 전극 Wj(B)과 고립 서브픽셀 영역 ISPR 내의 X 전극용 투명 전극부 T6A의 전극간 거리가 최소로 되도록 돌출된 부분 WBP을 갖는다.
또, 제 1 픽셀 P1에서의 제 5 투명 전극 T5A는, 제 1 금속 보조 전극 M1 내에서, 제 1 기록 전극 Wj(B)와 입체 교차하는 상기 전극 부분에 인접하고 또한 제 2 기록 전극 및 제 3 기록 전극의 한쪽측(여기서는, 제 3 기록 전극 Wj(C)측)에 위치하는 부분으로부터, 수직 방향 v에 평행하게 돌출하고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있다. 또한, 제 2 픽셀 P2에서의 제 5 투명 전극 T5A는 상기 입체 교차 전극 부분에 인접하고 또한 제 2 기록 전극 Wj+1(A)측에 위치하는 부분으로부터 돌출하고 있다.
이에 반하여, 제 6 투명 전극 T6A는, 제 3 금속 보조 전극 M3 내에서, 제 1 기록 전극 Wj(B)와 입체 교차하는 상기 전극 부분에 인접하고 또한 제 2 기록 전극 및 상기 제 3 기록 전극의 다른쪽측(여기서는, 제 2 기록 전극 Wj(A)측)에 위치하는 부분으로부터, 연장부 WBEI를 끼우도록 제 5 투명 전극 T5A의 측면과 대향하면서, 수직 방향 v에 평행하게 돌출하고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있다. 또한, 제 2 픽셀 P2에서의 제 6 투명 전극 T6A는 상기 입체 교차 전극 부분에 인접하고 또한 제 3 기록 전극 Wj+1(C)측에 위치하는 부분으로부터 돌출하고 있다.
그리고, 제 5 투명 전극 T5A 및 제 6 투명 전극 T6A는 모두 제 1 투명 전극 T1과 동일 형상 및 동일 치수를 갖는다. 따라서, 본 실시예에서는, 모든 투명 전극 T1, T2, T3, T4, T5A, T6A가 서로 동일 형상 및 동일 치수를 갖는 것이다.
<작용·효과>
이상과 같이, 고립 서브픽셀 및 양 페어 서브픽셀은 모두 마찬가지의 형상·치수의 전극을 갖고 있기 때문에, 각 서브픽셀 사이에서의 기록 전압의 마진에 어긋남이 없어져, 그 결과, 전체의 기록 전압의 마진을 실시예 1보다도 크게 할 수 있다.
(실시예 3)
<구성>
도 13은 실시예 3에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도이며, 실시예 1의 도 4에 대응하는 것이다. 단, 도 13에서는, 격벽군도 함께 투시적으로 도시되어 있다. 또, 도 13에서는, 평면도를 보기 쉽게 한다고 하는 관점에서, 각 부재의 중첩 순서가 실시예 1의 도 1에 나타내어지는 것과는 상이하지만, 실시예 3에서의 실제의 부재의 상하 관계는 실시예 1의 그것과 동일하다.
본 실시예의 동작 원리는 기본적으로는 실시예 1의 그것과 동일하지만, 양 형태의 구조 상의 상위점은, 제 1 투명 전극 및 제 3 투명 전극의 형상 및 배치, 제 2 투명 전극 및 제 4 투명 전극의 형상 및 배치, 제 2 수직 격벽, 제 3 수직 격벽, 제 4 수직 격벽, 및 제 5 수직 격벽의 배치, 및, 제 2 기록 전극 및 제 3 기록 전극의 형상에 있다. 이하, 도 13에 근거하여, 상위점을 중심으로, 본 실시예에서의 구조 상의 특징점을 기재한다. 또한, 실시예 1과 공통하는 구성 요소에 대해서는 실시예 1에서 이용한 참조 부호를 여기서도 원용한다.
먼저, 제 1 격벽 VR1의 수직 방향 중심축과 제 2 격벽 VR2의 수직 방향 중심축의 간격 dA는 도 4에 나타내는 간격 d보다도 크게 되어 있다. 즉, 도 4에서는, 제 2 격벽 VR2는 제 2 기록 전극 Wj(A)의 바로 위에 위치하고 있지만(양 부재의 수직 방향 중심축도 일치하고 있음), 도 13에서는, 제 2 기록 전극 Wj(A)가 양 격벽 VR1, VR2 사이에 위치하도록, 간격 dA가 설정되어 있다.
마찬가지로, 제 1 격벽 VR1의 수직 방향 중심축과 제 3 격벽 VR3의 수직 방향 중심축의 간격 dA도 또한 도 4에 나타내는 간격 d보다도 크게 되어 있다. 즉, 도 4에서는, 제 3 격벽 VR3은 제 3 기록 전극 Wj(C)의 바로 위에 위치하고 있지만(양 부재의 수직 방향 중심축도 일치하고 있음), 도 13에서는, 제 3 기록 전극 Wj(C)가 양 격벽 VR1, VR3 사이에 위치하도록, 간격 dA가 설정되어 있다.
동일하게, 제 4 격벽 VR4의 수직 방향 중심축과 제 5 격벽 VR5의 수직 방향 중심축의 간격 dA도 또한 도 4에서의 대응하는 간격 d보다도 크게 되어 있다. 즉, 제 1 기록 전극 Wj(B)의 수직 방향 중심축이 양 격벽 VR4, VR5 사이의 중심에 위치하도록, 간격 dA가 설정되어 있다.
그리고, 제 2 기록 전극 Wj(A)는 수직 방향 v에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부만으로 이루어진다. 게다가, 제 2 기록 전극 Wj(A)의 연장부 내에서 제 1 페어 서브픽셀 영역 PSPR1내에 위치하는 부분은, 제 1 수직 격벽 VR1의 제 1 대향 측면 SS1과 제 2 수직 격벽 VR2의 대향 측면 사이에 위치하고, 또한, 제 2 수직 격벽 VR2의 상기 대향 측면쪽에 위치하고 있다.
마찬가지로, 제 3 기록 전극 Wj(C)는 수직 방향 v에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부만으로 이루어진다. 게다가, 제 3 기록 전극 Wj(C)의 연장부 내에서 제 2 페어 서브픽셀 영역 PSPR2 내에 위치하는 부분은, 제 1 대향 측면 SS1과는 반대측의 제 1 수직 격벽 VR1의 제 2 대향 측면 SS2와 제 3 수직 격벽 VR3의 대향 측면과의 사이에 위치하고, 또한, 제 3 수직 격벽 VR3의 상기 대향 측면쪽에 위치하고 있다.
이에 반하여, 제 1 투명 전극 T1B 및 제 3 투명 전극 T3B는 모두 제 2 기록 전극 Wj(A)의 상기 연장부 내에서 제 1 페어 서브픽셀 영역 PSPR1 내에 위치하는 상기 부분의 바로 위에 위치하고 있어, 게다가, 직사각형 형상의 횡단면 형상을 갖고 있다. 그리고, 제 1 투명 전극 T1B의 선단부는 소정의 간격 g를 두고, 제 3 투명 전극 T3B의 선단부와 대향하고 있으며, 양 부분 T1B, T3B의 형상·치수는 서로 동일하다.
마찬가지로, 제 2 투명 전극 T2B 및 제 4 투명 전극 T4B는 모두 제 3 기록 전극 Wj(C)의 상기 연장부 내에서 제 2 페어 서브픽셀 PSPR2 영역 내에 위치하는 상기 부분의 바로 위에 위치하고 있으며, 게다가, 직사각형 형상의 횡단면 형상을 갖고 있다. 그리고, 제 2 투명 전극 T2B의 선단부는, 소정의 간격 g를 두고, 제 4 투명 전극 T4B의 선단부와 대향하고 있으며, 양쪽 부분 T2B, T4B의 형상·치수는 서로 동일하다. 게다가, 제 1 투명 전극 T1B, 제 2 투명 전극 T2B, 제 3 투명 전극 T3B 및 제 4 투명 전극 T4B는 서로 동일 형상 및 동일 치수를 갖는다.
또, 고립 서브픽셀 영역 ISPR의 구성에 주목하면, 제 5 투명 전극 T5는, 제 1 금속 보조 전극 M1 내에서, 제 1 기록 전극 Wj(B)와의 상기 입체 교차 전극 부분, 당해 입체 교차 전극 부분에 인접하고 또한 제 2 기록 전극 Wj(A)측에 위치하는 부분, 및 당해 입체 교차 전극 부분에 인접하고 또한 제 3 기록 전극 Wj(C)측에 위치하는 부분으로부터 수직 방향 v로 돌출하고 있다. 또, 제 6 투명 전극 T6은, 제 3 금속 보조 전극 M3 내에서, 제 1 기록 전극 Wj(B)와의 상기 입체 교차 전극 부분, 당해 입체 교차 전극 부분에 인접하고 또한 제 2 기록 전극 Wj(A)측에 위치하는 부분 및 당해 입체 교차 전극 부분에 인접하고 또한 제 3 기록 전극 Wj(c)측에 위치하는 부분으로부터 수직 방향 v로 돌출하고 있다. 그리고, 제 6 투명 전극 T6의 선단부는, 소정의 간격 g를 두고, 제 5 투명 전극 T5의 선단부에 대향하고 있으며, 제 5 투명 전극 T5 및 제 6 투명 전극 T6은 모두 제 1 투명 전극 T1B와 동일 형상 및 동일 치수를 갖는다. 따라서, 모든 투명 전극 T1B, T2B, T3B, T4B, T5, T6은 동일 형상 및 동일 치수를 갖는다.
그리고, 도 13에서도, 제 1 및 제 3 투명 전극 T1B, T3B의 수직 방향 중심축 VCAT3은, 제 1 페어 서브픽셀 영역 PSPR1의 수직 방향 중심축 CA1에서 보아, 제 2 수직 격벽 VR2측에 편재하고 있다. 따라서, 제 3 투명 전극 T3B는 제 1 기록 전극 Wj(B)로부터 가장 떨어진 개소에 배치되어 있는 것이다.
마찬가지로, 제 2 및 제 4 투명 전극 T2B, T4B의 수직 방향 중심축 VCAT4는, 제 2 페어 서브픽셀 영역 PSPR2의 수직 방향 중심축 CA2에서 보아, 제 3 수직 격벽 VR3측에 편재하고 있다. 따라서, 제 4 투명 전극 T4B도 또한 제 1 기록 전극 Wj(B)로부터 가장 떨어진 반대측의 개소에 배치되어 있는 것이다.
이에 반하여, 제 5 및 제 6 투명 전극 T5, T6의 수직 방향 중심축은, 표시면 FSOS측에서 본 PDP를 바라보았을 때에는, 고립 서브픽셀 영역 ISPR 내지는 제 1 기록 전극 Wj(B)의 수직 방향 중심축 CA와 일치한다.
이상과 같이, 실시예 3에서는, 고립 서브픽셀 영역 ISPR 내의 X 전극용 투명 전극부 T6 및 Y 전극용 투명 전극부 T5의 전극 구조와, 양 페어 서브픽셀 영역 PSPR1, PSPR2 내의 X 전극용 투명 전극부 T3B, Y 전극용 투명 전극부 T1B, X 전극용 투명 전극부 T4B, 및 Y 전극용 투명 전극부 T2B의 전극 구조는 형상 및 치수에서, 동일하게 되어 있다. 덧붙여, 각 기록 전극 Wj(A), Wj(B), Wj(C)는, 돌출 부분을 갖지 않으며, 그 횡단면 형상은 단순한 직사각형이다. 그리고, 고립 서브픽셀에서는, 4개의 리브로 구성되는 고립 서브픽셀 영역 ISPR의 수직 방향 중심축 CA와, 양 투명 전극부 T5, T6 및 제 1 기록 전극 Wj(B)의 수직 방향 중심축이 일치하고 있다. 한편, 양 페어 서브픽셀에서는, 그 한쪽의 제 1 서브픽셀 영역 PSPR1의 수직 방향 중심축 CA1과, 양 투명 전극부 T3B, T1B 및 제 2 기록 전극 Wj(A)의 수직 방향 중심축은 일치하지 않으며, 양 투명 전극부 T3B, T1B는 고립 서브픽셀 내의 제 1 기록 전극 Wj(B)으로부터 떨어지도록 배치되어 있다. 다른쪽의 제 2 서브픽셀 영역 PSPR2에 대관해서도 마찬가지의 구조가 마련되어 있다.
<작용·효과>
이상에 기재한 배치로 함으로써, 양 페어 서브픽셀 영역 PSPR1, PSPR2에서는, X 전극용 투명 전극부 T3B, T4B는 고립 서브픽셀 영역 내의 기록 전극 Wj(B)로부터 보다 멀어지도록 떨어져 배치되어 있기 때문에, 실시예 1과 마찬가지로, 오기록 방전이 발생하기 어렵게 된다.
덧붙여, 본 실시예에서는, 모든 투명 전극의 형상·치수가 동일하게 설정되어 있기 때문에, 실시예 2와 마찬가지로, 전압 마진이 작게 되는 일이 없고, 전체의 기록 전압의 마진을 확대할 수 있다.
또한, 도 13에서는, 각 기록 전극 W는 직사각형 형상의 연장부만으로 이루어져 있지만, 실시예 1에서의 변형예1에 기재한 구조와 마찬가지로, X 전극과의 사이의 기록 방전을 일으키기 쉽게 하기 위해서, X 전극의 바로 아래에 W 전극의 돌출 부분을 마련하더라도 된다.
(실시예 4)
<착안점>
본 실시예는 실시예 3(도 13)의 기본 구조를 답습하면서, 각 투명 전극의 구조를 별도의 관점에서 수정하는 것이다.
즉, 실시예 3(도 13)에서의 각 페어 서브픽셀에서는, X 전극용 투명 전극 및 Y 전극용 투명 전극의 수직 방향 중심축은, 4개의 리브로 구성되는 페어 서브픽셀 영역의 수직 방향 중심축과 어긋나 있다. 그런데, 셀 내의 발광 강도는 분포를 갖고 있으며, 투명 전극 위쪽에서 발광 강도가 가장 강하게 된다. 그 때문에, 실시예 3의 경우에는, 페어 서브픽셀 내에서의 발광 강도 분포는 투명 전극 위쪽으로 기울 가능성이 있다. 이와 같이, 발광 강도가 강한 부분이, 투명 전극측에, 즉, 외측으로 치우치면, 색 분리를 개선한다고 하는 효과가 저감되는 것이 우려된다. 본 실시예는 이 점을 개선하는 것이다.
<구성>
도 14는 실시예 4에 따른 AC 구동 면 방전 반사형 PDP의 구조를 표시면측에서 바라보았을 때의 투시 평면도이며, 도 13에 대응하고 있다. 본 실시예의 특징점은 각 투명 전극의 구조에 있기 때문에, 그 밖의 구성 요소는 실시예 3과 동일하다. 따라서, 실시예 3의 구성 요소와 공통되지만 기재에 대해서는 대응하는 실시예 3, 1 중의 기재를 원용하는 것으로 한다.
먼저, 양 페어 서브픽셀 영역 PSPR1, PSPR2의 구성에 주목한다. 도 14에 나타내는 바와 같이, 제 1 투명 전극 T1C, 제 2 투명 전극 T2C, 제 3 투명 전극 T3C 및 제 4 투명 전극 T4C의 각각은, (1) 당해 투명 전극과 대응하는 버스 전극과의 결합부에서 선단부까지 수직 방향 v를 따라 평행하게 연장하는 연장부 TCE1(상기 선단부와 대향하는 투명 전극과의 간격 g)과, (2) 연장부 TCE1의 상기 선단부 및 그 근방 부분으로부터 제 1 기록 전극 Wj(B)측을 향해서 제 1 돌출 거리 d1만큼 수평 방향 h로 돌출하는 돌출부 TCP1을 구비하고 있다. 이들 구성 부분 내에서, 실시예 3과 상위하는 부분은 후자의 돌출부 TCP1이다. 이 구성에 의해, 본 실시예에서의 각 투명 전극 T1C, T2C, T3C, T4C는 L자형의 횡단면 형상을 갖는다.
한편, 고립 서브픽셀 영역 ISPR로 눈을 돌리면, 제 5 투명 전극 T5C 및 제 6 투명 전극 T6C의 각각은, (1) 당해 투명 전극과 대응하는 버스 전극과의 결합부에서 선단부까지 수직 방향 v를 따라 평행하게 연장하는 연장부 TCE2(상기 선단부와 대향하는 투명 전극과의 간격 g)와, (2) 연장부 TCE2의 상기 선단부 및 그 근방 부분으로부터 제 2 기록 전극 Wj(A)측 및 제 3 기록 전극 Wj(C)측의 쌍방을 향해서 제 2 돌출 거리 d2만큼 수평 방향 h로 돌출하는 돌출부 TCP2를 구비하고 있다. 이들 구성 부분 내에서, 실시예 3과 상위하는 부분은 후자의 돌출부 TCP2이다. 이 구성에 의해, 본 실시예에서의 제 5 투명 전극 T5C 및 제 6 투명 전극 T6C의 각각은 T자형의 횡단면 형상을 갖는다.
<작용·효과>
본 실시예는 실시예 3이 갖는 작용· 효과를 얻은 뒤에, 다음과 같은 작용·효과도 얻는다.
즉, 각 투명 전극의 저항은, 당해 투명 전극에 연결된 버스 전극의 그것과 비교하면 상당히 크다. 이 때문에, 각 투명 전극의 연장부 TCE1, TCE2에 인가되는 전압은, 버스 전극과의 결합부로부터 선단부까지의 거리에 의존하는 분포를 갖는다. 보다 상세하게는, 당해 연장부와 대응 버스 전극과의 결합부(접속 부분)에는 전위가 걸리기 쉽기 때문에, 이 결합부에서의 인가 전압이 가장 커져, 당해 결합부로부터 선단부를 향할수록 인가 전압은 감소하고, 당해 연장부의 선단부에서의 인가 전압은 결합부에서의 그것에 비해서, 상당히 작은 값으로 되어 있다. 따라서, X 전극용 투명 전극과, 그 바로 아래의 기록 전극 W와의 사이에서 발생하는 기록 방전은 주로 상기 결합부 및 그 근방에서 발생한다. 그 때문에, 각 페어 서브픽셀 영역 내의 투명 전극의 연장부 TCE1을 고립 서브픽셀 영역의 제 1 기록 전극 Wj(B)로부터 보다 멀리 떨어지는 것은 오방전 억제에 효과를 발휘한다.
한편, 각 투명 전극의 돌출부 TCP1은 대응 버스 전극으로부터 가장 떨어져 있기 때문에 인가 전압이 최소값으로 되어 있는 선단부 및 그 근방 부분으로 형성되어 있다. 이 때문에, 돌출부 TCP1의 기록 방전으로의 기여는 낮고, 오히려, 돌출부 TCP1, TCP2가 X 전극과 Y 전극 사이의 유지 방전에 대하여 기여하는 정도는 크다. 그리고, 양 페어 서브픽셀 영역 및 고립 서브픽셀 영역 내에서의 각 투명 전극의 돌출부 TCP1, TCP2는 마찬가지지의 배치 관계를 갖고 있다. 그 때문에, 유지 방전에서는, 발광 분포의 치우침이 완화되어, 서브픽셀의 중심과 발광 분포의 중심의 어긋남이 없어진다.
또한, 도 14에서는, 각 기록 전극 W는 직사각형 형상의 연장부만으로 이루어져 있지만, 실시예 1에서의 변형예 1에 기재한 구조와 마찬가지로, X 전극과의 사이의 기록 방전을 일으켜 쉽게 하기 위해서, X 전극의 바로 아래에 W 전극의 돌출 부분을 마련하더라도 된다.
(부기)
이상, 본 발명의 실시예를 상세히 개시하고 기술했지만, 이상의 기술은 본 발명의 적용 가능한 국면을 예시한 것으로서, 본 발명은 이것에 한정되는 것이 아니다. 즉, 기술한 국면에 대한 다양한 수정이나 변형예를 본 발명의 범위로부터 일탈하는 일이 없는 범위 내에서 생각하는 것이 가능하다.
본 발명에 따른 AC 구동 면 방전 반사형 PDP은, 업무용 대형 디스플레이 장치 또는 플라즈마 텔레비전(TV)과 같은, 박(薄)형·경량·대화면의 플랫 디스플레이 장치의 패널로서 이용 가능하다.
여기서, 도 15는 실시예 1-4 중 어느 한 실시예에 따른 AC 구동 면 방전 반사형 PDP을 갖는 면 방전형 플라즈마 디스플레이 장치의 구성을 모식적으로 나타내는 블럭도이다. 도 15에 나타내는 바와 같이, 플라즈마 디스플레이 장치는 크게 나누어, (1) PDP 본체와, (2) 외부로부터 입력되는 데이터 신호에 근거하여 PDP 본체를 구동하기 위한 신호를 생성하여, 당해 구동 신호를 PDP 본체의 기술한 각 전극에 출력하는 드라이버를 구비하고 있다. 이 드라이버는 대략 도 15의, 외부 신호 S를 수신하는 제어 회로, W 드라이버, X 드라이버, Y 드라이버 및 전원 회로로 구성된다.

Claims (10)

  1. 이등변 삼각형의 각 정점(頂点)에 위치하는 제 1, 제 2 및 제 3 서브픽셀로 구성되는 픽셀을 갖는 면 방전형 플라즈마 디스플레이 패널로서,
    수직 방향으로 연장하는 제 1 기록 전극과, 상기 제 1 기록 전극을 사이에 두고 상기 수직 방향으로 서로 연장하는 제 2 및 제 3 기록 전극을 갖는 배면 기판과,
    상기 배면 기판과 봉착(封着)되는 주변부와, 표시면을 이루는 외측 표면과, 상기 배면 기판의 내측 표면에 대향하는 내측 표면을 갖는 전면(前面) 기판과,
    상기 배면 기판의 상기 내측 표면 상에 형성되고, 상기 수직 방향과 직교하는 수평 방향으로 연장하는 제 1 수평 격벽과,
    상기 배면 기판의 상기 내측 표면 상에 형성되고, 상기 제 1 수평 격벽을 사이에 두고 상기 수평 방향으로 연장하는 제 2 및 제 3 수평 격벽과,
    상기 배면 기판의 상기 내측 표면 내에서 상기 제 1 기록 전극의 바로 위에 위치하는 부분 상에 형성되고, 상기 수직 방향으로 연장하면서 상기 제 1 및 제 2 수평 격벽을 서로 연결하는 제 1 수직 격벽과,
    상기 배면 기판의 상기 내측 표면 상에 형성되고, 상기 제 1 수직 격벽을 사이에 두고 상기 수직 방향으로 연장하고, 또한, 상기 제 1 및 제 2 수평 격벽을 서로 연결하는 제 2 및 제 3 수직 격벽과,
    상기 배면 기판의 상기 내측 표면 내에서 상기 제 1 기록 전극과 상기 제 2 기록 전극 사이에 위치하는 부분 상에 형성되고, 상기 수직 방향으로 연장하여 상기 제 1 및 제 3 수평 격벽을 서로 연결하는 제 4 수직 격벽과,
    상기 배면 기판의 상기 내측 표면 내에서 상기 제 1 기록 전극과 상기 제 3 기록 전극 사이에 위치하는 부분 상에 형성되고, 상기 수직 방향으로 연장하여 상기 제 1 및 제 3 수평 격벽을 서로 연결하는 제 5 수직 격벽과,
    상기 전면 기판의 상기 내측 표면 상에 형성되고, 또한, 상기 수평 방향으로 연장하여 상기 제 1, 제 2 및 제 3 기록 전극과 입체 교차하는 유지 전극과,
    상기 전면 기판의 상기 내측 표면 상에 형성되고, 상기 유지 전극을 사이에 두고 상기 수평 방향으로 연장하고, 또한, 상기 제 1, 제 2 및 제 3 기록 전극과 입체 교차하는 제 1 및 제 2 주사 전극과,
    상기 전면 기판의 상기 내측 표면 상에 형성되어 있고, 상기 유지 전극, 상기 제 1 주사 전극 및 상기 제 2 주사 전극을 피복하고, 또한, 상기 제 1 수평 격벽, 상기 제 2 수평 격벽, 상기 제 3 수평 격벽, 상기 제 1 수직 격벽, 상기 제 2 수직 격벽, 상기 제 3 수직 격벽, 상기 제 4 수직 격벽 및 상기 제 5 수직 격벽의 각각의 정부와 접촉하는 표면을 갖는 유전체층
    을 구비하되,
    상기 제 1 기록 전극은, 상기 제 4 수직 격벽의 수직 방향 중심축과, 상기 제 5 수직 격벽의 수직 방향 중심축과, 상기 제 1 수평 격벽의 수평 방향 중심축과, 상기 제 3 수평 격벽의 수평 방향 중심축으로 규정되는 고립 서브픽셀 영역 내에 적어도 위치하고 있으며,
    상기 제 2 기록 전극은, 상기 제 1 수직 격벽의 수직 방향 중심축과, 상기 제 2 수직 격벽의 수직 방향 중심축과, 상기 제 1 수평 격벽의 상기 수평 방향 중심축과, 상기 제 2 수평 격벽의 수평 방향 중심축으로 규정되는 제 1 페어(pair) 서브픽셀 영역 내에 적어도 위치하고 있으며,
    상기 제 3 기록 전극은, 상기 제 1 수직 격벽의 상기 수직 방향 중심축과, 상기 제 3 수직 격벽의 수직 방향 중심축과, 상기 제 1 수평 격벽의 상기 수평 방향 중심축과, 상기 제 2 수평 격벽의 수평 방향 중심축으로 규정되는 제 2 페어 서브픽셀 영역 내에 적어도 위치하고 있으며,
    상기 제 1 페어 서브픽셀 영역은 상기 이등변 삼각형의 저변(底邊)을 구성하는 한쪽의 정점에 위치하는 상기 제 1 서브픽셀을 형성하고 있으며,
    상기 고립 서브픽셀 영역은 상기 저변에 대향하는 상기 이등변 삼각형의 정점에 위치하는 상기 제 2 서브픽셀을 형성하고 있으며,
    상기 제 2 페어 서브픽셀 영역은 상기 저변을 구성하는 다른쪽의 정점에 위치하는 상기 제 3 서브픽셀을 형성하고 있으며,
    상기 면 방전형 플라즈마 디스플레이 패널은,
    적어도 상기 제 1 페어 서브픽셀 영역 내에서의 상기 배면 기판의 상기 내측 표면 상에 형성된 제 1 형광체층과,
    적어도 상기 고립 페어 서브픽셀 영역 내에서의 상기 배면 기판의 상기 내측 표면 상에 형성된 제 2 형광체층과,
    적어도 상기 제 2 페어 서브픽셀 영역 내에서의 상기 배면 기판의 상기 내측 표면 상에 형성된 제 3 형광체층을 더 구비하고 있으며,
    상기 유지 전극은,
    상기 제 1 수평 격벽의 바로 위에 위치하고 또한 상기 수평 방향으로 연장하는 제 1 금속 보조 전극과,
    상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 1 수평 격벽과 상기 제 2 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 제 1 주사 전극을 향해서 돌출하고, 또한, 상기 제 1 페어 서브픽셀 영역 내에 위치하는 제 1 투명 전극과,
    상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 1 수평 격벽과 상기 제 3 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 제 1 주사 전극을 향해서 돌출하고, 또한, 상기 제 2 페어 서브픽셀 영역 내에 위치하는 제 2 투명 전극과,
    상기 제 1 금속 보조 전극 내에서, 적어도, 상기 제 1 기록 전극과의 입체 교차 부분에 인접하고 또한 상기 제 3 기록 전극측에 위치하는 부분으로부터, 상기 제 1 기록 전극에 평행하게 상기 제 2 주사 전극을 향해서 돌출하고, 또한, 상기 고립 서브픽셀 영역 내에 위치하는 제 5 투명 전극을 구비하며,
    상기 제 1 주사 전극은,
    상기 제 2 수평 격벽의 바로 위에 위치하고 또한 상기 수평 방향으로 연장하는 제 2 금속 보조 전극과,
    상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 2 수평 격벽과 상기 제 2 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 유지 전극을 향해서 돌출하고, 또한, 상기 제 1 페어 서브픽셀 영역 내에 위치하는 제 3 투명 전극과,
    상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 1 수직 격벽의 연결 부분의 바로 위에 위치하는 부분과, 상기 제 2 수평 격벽과 상기 제 3 수직 격벽의 연결 부분의 바로 위에 위치하는 부분 사이에 위치하는 부분으로부터 상기 유지 전극을 향해서 돌출하고, 또한, 상기 제 2 페어 서브픽셀 영역 내에 위치하는 제 4 투명 전극을 구비하며,
    상기 제 2 주사 전극은,
    상기 제 3 수평 격벽의 바로 위에 위치하고 또한 상기 수평 방향으로 연장하는 제 3 금속 보조 전극과,
    상기 제 3 금속 보조 전극 내에서, 적어도, 상기 제 1 기록 전극과의 입체 교차 부분에 인접하고 또한 상기 제 2 기록 전극측에 위치하는 부분으로부터, 상기 제 1 기록 전극에 평행하게 상기 유지 전극을 향해서 돌출하고, 또한, 상기 고립 서브픽셀 영역 내에 위치하는 제 6 투명 전극을 구비하며,
    상기 제 3 투명 전극은 상기 제 2 기록 전극의 바로 위에 위치하고 있고, 게다가, 상기 제 3 투명 전극의 수직 방향 중심축은 상기 제 1 페어 서브픽셀 영역의 수직 방향 중심축으로부터 상기 제 2 수직 격벽측으로 위치하고 있으며,
    상기 제 4 투명 전극은 상기 제 3 기록 전극의 바로 위에 위치하고 있으며, 게다가, 상기 제 4 투명 전극의 수직 방향 중심축은 상기 제 2 페어 서브픽셀 영역의 수직 방향 중심축으로부터 상기 제 3 수직 격벽측으로 위치하고 있는 것
    을 특징으로 하는 면 방전형 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 제 2 기록 전극은,
    상기 수직 방향에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부와,
    상기 연장부 내에서 상기 제 1 페어 서브픽셀 영역 내에 위치하는 부분으로부터 상기 제 1 기록 전극을 향해서 상기 수평 방향을 따라서 돌출하는 돌출부를 구비하며,
    상기 제 3 기록 전극은,
    상기 수직 방향에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부와,
    상기 연장부 내에서 상기 제 2 페어 서브픽셀 영역 내에 위치하는 부분으로부터 상기 제 1 기록 전극을 향해서 상기 수평 방향을 따라서 돌출하는 돌출부를 구비하며,
    상기 제 1 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 2 기록 전극측에 인접하는 부분으로부터, 상기 수직 방향에 평행하게 연장하고 있고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있으며,
    상기 제 2 투명 전극은, 상기 제 1 금속 보조 전극 내에서, 상기 제 1 수평 격벽과 상기 제 1 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 3 기록 전극측에 인접하는 부분으로부터, 상기 수직 방향에 평행하게 연장하고 있고, 또한, 직사각형 형상의 횡단면 형상을 갖고 있으며,
    상기 제 3 투명 전극은, 상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 2 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 1 기록 전극측에 인접하는 부분으로부터, 상기 제 1 투명 전극의 측면과 대향하면서, 상기 수직 방향에 평행하게 연장하고 있으며, 직사각형 형상의 횡단면 형상을 갖고, 또한, 상기 제 2 기록 전극의 상기 돌출부의 바로 위에 위치하고 있으며,
    상기 제 4 투명 전극은, 상기 제 2 금속 보조 전극 내에서, 상기 제 2 수평 격벽과 상기 제 3 수직 격벽의 상기 연결 부분의 바로 위에 위치하는 상기 부분에 대하여 상기 제 1 기록 전극측에 인접하는 부분으로부터, 상기 제 2 투명 전극의 측면과 대향하면서, 상기 수직 방향에 평행하게 연장하고 있으며, 직사각형 형상의 횡단면 형상을 갖고, 또한, 상기 제 3 기록 전극의 상기 돌출부의 바로 위에 위치하고 있으며,
    상기 제 1 투명 전극, 상기 제 2 투명 전극, 상기 제 3 투명 전극 및 상기 제 4 투명 전극은 서로 동일 형상 및 동일 치수를 갖는 것
    을 특징으로 하는 면 방전형 플라즈마 디스플레이 패널.
  3. 삭제
  4. 삭제
  5. 제 1 항에 있어서,
    상기 제 2 기록 전극은,
    상기 수직 방향에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부를 구비하고 있으며,
    상기 제 2 기록 전극의 상기 연장부 내에서 상기 제 1 페어 서브픽셀 영역 내에 위치하는 부분은, 상기 제 1 수직 격벽의 제 1 대향 측면과 상기 제 2 수직 격벽의 대향 측면 사이에 위치하고, 또한, 상기 제 2 수직 격벽의 상기 대향 측면쪽에 위치하고 있으며,
    상기 제 3 기록 전극은,
    상기 수직 방향에 평행하게 연장하고 또한 직사각형 형상의 횡단면 형상을 갖는 연장부를 구비하고 있으며,
    상기 제 3 기록 전극의 상기 연장부 내에서 상기 제 2 페어 서브픽셀 영역 내에 위치하는 부분은, 상기 제 1 대향 측면과는 반대측의 상기 제 1 수직 격벽의 제 2 대향 측면과 상기 제 3 수직 격벽의 대향 측면 사이에 위치하고, 또한, 상기 제 3 수직 격벽의 상기 대향 측면쪽에 위치하고 있으며,
    상기 제 1 투명 전극 및 상기 제 3 투명 전극은, 모두, 상기 제 2 기록 전극의 상기 연장부 내에서 상기 제 1 페어 서브픽셀 영역 내에 위치하는 상기 부분의 바로 위에 위치하고 있고, 게다가, 직사각형 형상의 횡단면 형상을 갖고 있으며,
    상기 제 1 투명 전극의 선단부는, 소정의 간격을 두고, 상기 제 3 투명 전극의 선단부와 대향하고 있으며,
    상기 제 2 투명 전극 및 상기 제 4 투명 전극은, 모두, 상기 제 3 기록 전극의 상기 연장부 내에서 상기 제 2 페어 서브픽셀 영역 내에 위치하는 상기 부분의 바로 위에 위치하고 있고, 게다가, 직사각형 형상의 횡단면 형상을 갖고 있으며,
    상기 제 2 투명 전극의 선단부는, 상기 소정의 간격을 두고, 상기 제 4 투명 전극의 선단부와 대향하고 있으며,
    상기 제 1 투명 전극, 상기 제 2 투명 전극, 상기 제 3 투명 전극 및 상기 제 4 투명 전극은 서로 동일 형상 및 동일 치수를 갖는 것
    을 특징으로 하는 면 방전형 플라즈마 디스플레이 패널.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 청구항 1, 청구항 2 및 청구항 5 중 어느 한 항에 기재된 상기 면 방전형 플라즈마 디스플레이 패널과,
    외부로부터 입력되는 데이터 신호에 근거하여 플라즈마 디스플레이 패널을 구동하기 위한 신호를 생성하여, 당해 구동 신호를 플라즈마 디스플레이 패널의 각 전극에 출력하는 드라이버를 구비하는 것
    을 특징으로 하는 면 방전형 플라즈마 디스플레이 장치.
  10. 삭제
KR10-2003-7016456A 2002-04-17 2002-04-17 면 방전형 플라즈마 디스플레이 패널 및 면 방전형 플라즈마 디스플레이 장치 KR100539129B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2002/003844 WO2003088297A1 (fr) 2002-04-17 2002-04-17 Panneau d'affichage a plasma a decharge de surface

Publications (2)

Publication Number Publication Date
KR20040004714A KR20040004714A (ko) 2004-01-13
KR100539129B1 true KR100539129B1 (ko) 2005-12-26

Family

ID=29227598

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-7016456A KR100539129B1 (ko) 2002-04-17 2002-04-17 면 방전형 플라즈마 디스플레이 패널 및 면 방전형 플라즈마 디스플레이 장치

Country Status (5)

Country Link
US (1) US7088314B2 (ko)
JP (1) JP4000115B2 (ko)
KR (1) KR100539129B1 (ko)
TW (1) TW541564B (ko)
WO (1) WO2003088297A1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100469696B1 (ko) * 2002-06-10 2005-02-02 엘지전자 주식회사 플라즈마 디스플레이 패널
JP2005010762A (ja) * 2003-05-28 2005-01-13 Pioneer Plasma Display Corp プラズマ表示装置、及び、プラズマディスプレイパネルの駆動方法
US7605537B2 (en) * 2003-06-19 2009-10-20 Samsung Sdi Co., Ltd. Plasma display panel having bus electrodes extending across areas of non-discharge regions
US7327083B2 (en) * 2003-06-25 2008-02-05 Samsung Sdi Co., Ltd. Plasma display panel
KR100508949B1 (ko) * 2003-09-04 2005-08-17 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
US20050001551A1 (en) * 2003-07-04 2005-01-06 Woo-Tae Kim Plasma display panel
US7208876B2 (en) * 2003-07-22 2007-04-24 Samsung Sdi Co., Ltd. Plasma display panel
US8604752B2 (en) 2003-10-14 2013-12-10 Robert Bosch Gmbh Portable battery charging and audio unit
US20050083251A1 (en) * 2003-10-20 2005-04-21 Yao-Ching Su Plasma display panel with improved data structure
KR100589369B1 (ko) * 2003-11-29 2006-06-14 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
TWI293469B (en) 2004-03-03 2008-02-11 Au Optronics Corp Plasma display panel
KR20050114059A (ko) * 2004-05-31 2005-12-05 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100649225B1 (ko) 2004-11-05 2006-11-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100637466B1 (ko) * 2004-11-17 2006-10-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100673437B1 (ko) * 2004-12-31 2007-01-24 엘지전자 주식회사 플라즈마 디스플레이 패널
KR100684757B1 (ko) * 2005-06-27 2007-02-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
JP2009004317A (ja) * 2007-06-25 2009-01-08 Pioneer Electronic Corp プラズマディスプレイパネル
US8013530B2 (en) * 2009-09-04 2011-09-06 Samsung Sdi Co., Ltd. Plasma display panel
CN109188822B (zh) * 2018-11-07 2024-04-12 无锡威峰科技股份有限公司 一种封闭式显示电浆模组及其制造方法

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02288047A (ja) * 1989-04-26 1990-11-28 Nec Corp プラズマディスプレイ及びその駆動方法
JPH0384831A (ja) * 1989-08-28 1991-04-10 Nec Corp プラズマディスプレイパネル
JP2962039B2 (ja) 1992-04-23 1999-10-12 日本電気株式会社 プラズマディスプレイパネル
JP4063959B2 (ja) 1998-06-19 2008-03-19 パイオニア株式会社 プラズマディスプレイパネル及びその駆動方法
JP2000357463A (ja) * 1999-04-14 2000-12-26 Mitsubishi Electric Corp 交流型プラズマディスプレイパネル,プラズマディスプレイ装置及び交流型プラズマディスプレイパネルの駆動方法
KR100324262B1 (ko) * 2000-02-03 2002-02-21 구자홍 플라즈마 디스플레이 패널 및 그 구동방법
KR100489445B1 (ko) * 2001-11-29 2005-05-17 엘지전자 주식회사 플라즈마 표시 패널의 구동방법
KR20040051289A (ko) * 2002-12-12 2004-06-18 현대 프라즈마 주식회사 투명전극이 없는 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
JPWO2003088297A1 (ja) 2005-08-25
WO2003088297A1 (fr) 2003-10-23
US7088314B2 (en) 2006-08-08
US20040155267A1 (en) 2004-08-12
KR20040004714A (ko) 2004-01-13
TW541564B (en) 2003-07-11
JP4000115B2 (ja) 2007-10-31

Similar Documents

Publication Publication Date Title
KR100539129B1 (ko) 면 방전형 플라즈마 디스플레이 패널 및 면 방전형 플라즈마 디스플레이 장치
KR100472997B1 (ko) 교류형 플라즈마 디스플레이 패널
KR100730325B1 (ko) 플라즈마 디스플레이 패널
JP2003257321A (ja) プラズマディスプレイパネル
JP3688142B2 (ja) プラズマディスプレイパネル
JP5007036B2 (ja) プラズマディスプレイパネル
US20060108939A1 (en) Plasma display panel, plasma display device including the same and driving method therefor
US20060158113A1 (en) Plasma display panel and method of driving the same
JP2006294461A (ja) プラズマディスプレイパネル
JPH11238462A (ja) プラズマディスプレイパネル
KR100771561B1 (ko) 플라즈마 디스플레이 패널
EP1662536B1 (en) Plasma display panel and method of driving the same
US20060170630A1 (en) Plasma display panel (PDP) and method of driving PDP
JP3846770B2 (ja) 交流型プラズマディスプレイパネル
KR100875117B1 (ko) 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널
KR101095822B1 (ko) 플라즈마 디스플레이 패널
KR100612380B1 (ko) 플라즈마 디스플레이 패널
JP2003132797A (ja) 交流型プラズマディスプレイパネル用基板、交流型プラズマディスプレイパネル及び交流型プラズマディスプレイ装置
KR100683774B1 (ko) 플라즈마 디스플레이 패널
KR100823486B1 (ko) 플라즈마 디스플레이 패널
KR100612395B1 (ko) 플라즈마 디스플레이 패널
KR100927713B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100728111B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
JP2006324033A (ja) プラズマディスプレイパネル
JP3764897B2 (ja) プラズマディスプレイパネルの駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081202

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee