KR100875117B1 - 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널 - Google Patents

어드레싱 효율이 개선되는 플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100875117B1
KR100875117B1 KR1020070075096A KR20070075096A KR100875117B1 KR 100875117 B1 KR100875117 B1 KR 100875117B1 KR 1020070075096 A KR1020070075096 A KR 1020070075096A KR 20070075096 A KR20070075096 A KR 20070075096A KR 100875117 B1 KR100875117 B1 KR 100875117B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge
address
substrate
electrode line
Prior art date
Application number
KR1020070075096A
Other languages
English (en)
Inventor
장상훈
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020070075096A priority Critical patent/KR100875117B1/ko
Priority to US12/219,496 priority patent/US20090026954A1/en
Priority to EP08252542A priority patent/EP2019409A3/en
Priority to CNA2008101337267A priority patent/CN101354999A/zh
Application granted granted Critical
Publication of KR100875117B1 publication Critical patent/KR100875117B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명에서는 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널이 개시된다. 개시된 플라즈마 디스플레이 패널은, 서로 교번되게 배열되는 복수의 제1, 제2 전극 라인들이 지지되는 제1 기판; 제1 기판과 마주보게 배치되며, 전극 라인들과 교차하는 방향으로 연장되는 복수의 어드레스 전극들이 지지되는 제2 기판; 제1, 제2 기판 사이에 개재되며, 격벽에 의해 구획된 복수의 방전셀들; 각 제1, 제2 전극 라인에서 방전셀 마다로 쌍을 이루어 연장되며, 상호 방전을 야기하는 복수의 제1, 제2 전극부들; 방전셀 내벽에 도포되어 있는 형광체; 및 방전셀 내부에 채워져 있는 방전가스;를 포함하고, 어드레스 전극과 제2 전극부는 서로 같은 방향을 따라 연장되며, 각 방전셀에서 상호 중첩된 영역을 형성하도록 어드레스 전극상의 서로 이격된 위치에는 제2 전극부 측으로 휘어진 부분이 형성되어 있다.
본 발명의 플라즈마 디스플레이 패널에 의하면, 저 전압 구동으로 신속한 어드레싱이 가능하다.

Description

어드레싱 효율이 개선되는 플라즈마 디스플레이 패널{Plasma display panel with improved addressing efficiency}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 보다 상세하게는, 저 전압으로 고속 어드레싱이 가능하도록 구조가 개선된 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널의 일 형태에서는 상호 방전을 일으키는 스캔 전극들 및 서스테인 전극들과, 다수의 어드레스 전극들이 배치되어 있는 상하 양 기판 사이에 매트릭스 형태로 배열된 다수의 방전셀들을 개재하여 서로 마주보게 합착시키고, 양 기판 사이에 적정의 방전가스를 주입한 후, 방전전극들 사이에 소정의 방전펄스를 인가함에 따라, 방전셀 내에 도포되어 있는 형광체를 여기시키고 발생된 가시광을 이용하여, 소정의 영상을 구현하게 된다.
이러한 플라즈마 디스플레이 패널에서는 화상의 계조를 구현하기 위하여, 한 프레임을 발광 횟수가 서로 다른 여러 개의 서브필드들로 나누어 시분할 구동하고 있다. 각 서브필드는 방전을 균일하게 일으키기 위한 리셋 구간, 방전셀을 선택하기 위한 어드레스 구간 및 방전 횟수에 따라 계조를 구현하는 서스테인 구간으로 나뉘어진다. 상기 어드레스 구간 동안에는 어드레스 전극과 스캔 전극 사이에 일종의 보조방전을 일으킴에 따라, 선택된 방전셀들 내에서 벽전압을 형성하여 서스테인 방전에 유리한 환경을 조성하게 된다.
통상, 상기 어드레스 구간 동안에는 서스테인 방전보다 고 전압이 인가되는 데, 어드레싱의 입력전압(어드레스 전압)을 낮추는 것은 전체적인 플라즈마 디스플레이 패널의 구동효율을 개선하고 방전 안정성을 향상시키며, 보다 넓은 어드레싱 전압 마진을 확보하기 위해 필수적이다. 특히, full-HD 급으로의 진전에 따라 기하급수적으로 방전셀 개수가 증가하게 되며, 각 방전셀에 할당되는 어드레스 전극의 개수에 비례하여 회로부가 감당해야하는 소비전력도 증가하게 되는바, 저전력 구동을 위한 구동효율의 개선은 매우 절실해진다.
또한, 플라즈마 디스플레이 패널이 고해상도화됨에 따라 어드레스 전극의 선폭 및 피치가 감소하면서 어드레스 효율이 떨어지게 되는데, 이를 보완하기 위한 방안으로 각 서브필드에서 어드레싱에 할애되는 시간을 늘리게 되면, 서스테인 구간의 감소와 함께, 발광 휘도를 포함하는 전반적인 영상 품질이 저하되는 문제점이 발생하게 된다.
본 발명의 목적은 저 전압으로 고속의 어드레싱이 가능하고, 고해상도 디스플레이에 적합한 개선된 구조의 플라즈마 디스플레이 패널을 제공하는 것이다.
상기와 같은 목적 및 그 밖의 목적을 달성하기 위하여, 본 발명의 플라즈마 디스플레이 패널은,
서로 교번되게 배열되는 복수의 제1, 제2 전극 라인들이 지지되는 제1 기판;
상기 제1 기판과 마주보게 배치되며, 상기 전극 라인들과 교차하는 방향으로 연장되는 복수의 어드레스 전극들이 지지되는 제2 기판;
상기 제1, 제2 기판 사이에 개재되며, 격벽에 의해 구획된 복수의 방전셀들;
상기 각 제1, 제2 전극 라인에서 상기 방전셀 마다로 쌍을 이루어 연장되며, 상호 방전을 야기하는 복수의 제1, 제2 전극부들;
상기 방전셀 내벽에 도포되어 있는 형광체; 및
상기 방전셀 내부에 채워져 있는 방전가스;를 포함하고,
상기 어드레스 전극과 제2 전극부는 서로 같은 방향을 따라 연장되며, 각 방전셀에서 상호 중첩된 영역을 형성하도록 상기 어드레스 전극상의 서로 이격된 위치에는 상기 제2 전극부 측으로 휘어진 부분이 형성되어 있는 것을 특징으로 한다.
그리고, 상기 어드레스 전극의 휘어진 부분은 원호 형상으로 형성될 수 있다.
한편, 본 발명의 변형된 구조에 의하면, 상기 어드레스 전극의 휘어진 부분에서 분기되어 상기 제1, 제2 전극부 사이의 방전 갭에 걸쳐서 형성되는 가지부가 더 구비되어 있다. 여기서, 상기 가지부는 상기 어드레스 전극의 휘어진 부분이 이루는 만곡점에서 분기될 수 있다. 그리고, 상기 가지부는 제1, 제2 전극부 간의 최단 경로를 따라 형성될 수 있다.
본 발명에서, 쌍을 이루는 제1, 제2 전극부는 각각 제1, 제2 전극 라인에서 평행을 이루는 서로 다른 가상선을 따라 마주보는 방향으로 연장 형성될 수 있다. 이때, 상기 제1, 제2 전극부는 그 연장 방향으로 적어도 해당 방전셀의 절반이 넘는 위치까지에 걸쳐서 형성될 수 있다.
한편, 본 발명에 있어, 상기 방전셀 배열은 화소 단위를 이루는 방전셀들이 델타 형으로 배열되는 델타 구조를 이룰 수 있다. 이때, 상기 격벽은 각 방전셀을 허니-콤 형상으로 구획할 수 있다. 상기 제1, 제2 전극 라인은 상기 격벽과 일치하는 형상으로 절곡되어 있는 것이 바람직하다.
본 발명에서, 같은 전극 라인에서 인접한 서로 다른 방전셀들로 연장되는 전극부는 일체로 형성될 수 있다.
본 발명의 플라즈마 디스플레이 패널에 의하면, 상호 어드레스 방전을 일으키는 스캔 전극부(제2 전극부)와 어드레스 전극을 서로 평행하게 배열하며, 어드레스 전극의 길이 방향을 따라 국부적으로 스캔 전극부 쪽으로 휘어진 부분을 형성함으로써, 상호 중첩된 방전 면을 형성함과 동시에 그 중첩된 면적이 구조적인 허용범위 내에서 극대화될 수 있다. 이에 따라 어드레스 방전의 방전 경로가 단축되고, 방전 현상이 촉진되어 저 전압으로 고속의 어드레싱이 가능하게 된다.
본 발명에서 제안하는 전극 구조를 통하여, full-HD 급에 상당하는 고 해상도 디스플레이에서 전극 개수의 증가에 따른 소비전력의 부담을 줄여야 한다는 요구가 충족될 수 있으며, 어드레스 전극이 미세 피치화되어 발생되는 어드레싱 효율 의 저하가 방지될 수 있을 것이다.
이하, 첨부된 도면들을 참조하여, 본 발명의 바람직한 실시예에 관해 상세히 설명하기로 한다. 도 1에는 본 발명의 바람직한 일 실시예에 대한 분해 사시도가 도시되어 있다. 도시된 플라즈마 디스플레이 패널은 방전공간을 개재하여 서로에 대해 합착되는 제1, 제2 기판(111,121)을 포함하며, 제1, 제2 기판(111,121) 사이에는 상기 방전공간을 다수의 방전셀(S)들로 구획하는 격벽(124)이 개재되어 있다. 상기 격벽(124)은 정형화된 패턴으로 다수의 방전셀(S)들을 형성하는데, 도시된 일 예에서는 허니-콤(honey-comb) 구조의 방전셀(S)들을 형성한다. 일반적으로, 격벽(124) 구조는 구획된 방전셀(S)의 형상에 따라, 크게 개방형과 폐쇄형으로 대별될 수 있으며, 스트라이프 패턴으로 예시되는 개방형 격벽은 물론이고, 허니-콤을 포함하는 다양한 다각형 형상이나 원형, 타원형의 방전셀을 구획하는 폐쇄형 격벽에 대해서도, 이하에서 설명될 본 발명의 기술적 원리는 동일 또는 유사하게 적용될 수 있다.
도 2에는 도 1에 도시된 방전셀(S)의 배치 구조가 도시되어 있다. 도면을 참조하면, 격벽(124)에 의해 한정되는 방전셀(S)은 인접한 다른 방전셀(S)과 광학적, 전기적으로 분리된 독립적인 발광영역을 구성한다. 각 방전셀(S)은 지정된 특정 발광색을 발현시키며, 인접한 다른 방전셀(S)들과의 색 조합에 따라, 풀-칼라(full-color)의 영상이 제공될 수 있다. 이렇게 서로 다른 지정색을 갖는 방전셀(S)들이 모여서 영상의 최소 단위인 화소를 구성하며, 칼라 표시상의 일 도트(dot)를 구현 한다. 도시된 방전셀(S) 배열은 일 화소를 구성하는 방전셀(S)의 중심부들이 델타 문자(Δ) 상으로 배열되는 이른바, 델타(delta) 구조를 형성한다. 다만, 본 발명은 상기 델타 구조에 한정되는 것이 아니며, 예를 들어, 일 열로 나란하게 배열된 방전셀(S)들이 하나의 화소를 구성하는 경우에도 본 발명의 기술적 범위에 포함된다.
상기 방전셀(S) 내벽에는 각 방전셀(S) 마다의 지정색을 발현하기 위한 형광체(125)가 도포되어 있다. 상기 형광체(125)는 표시방전 결과로 생성된 진공 자외선을 받아 영상을 표현하는 가시광으로 변환하는 작용을 하며, 구체적인 형광물질의 구성에 따라 적색(R), 녹색(G), 및 청색(B)의 3 원색으로 마련될 수 있고, 이외에 색 재현성을 높이기 위해 필요한 다른 발광색의 형광체가 추가될 수 있다.
도 3은 도 1에 도시된 전극 구조를 발췌하여 도시한 도면이다. 도 1과 함께 도 3을 참조하면, 상기 제1 기판(111)에는 교번되는 순서로 나란하게 배열되는 제1 전극 라인(112X)들과 제2 전극 라인(112Y)들이 배치되어 있다. 제1, 제2 전극 라인(112X,112Y)은 라인 자체저항에 의한 구동 손실을 최소화하기 위해, 우수한 통전성을 갖는 알루미늄 등의 금속 소재를 이용하여 형성될 수 있다. 상기 전극 라인들(112X,113X)은 전체적으로 일 방향(주된 연장 방향, Z1)을 따라 연장되면서, 격벽(124)과 일치되도록 지그-재그 패턴으로 굴절된 형상을 가질 수 있다. 이것은 통상 불투명한 금속소재로 형성된 전극 라인(112X,112Y)이 방전셀(S)을 가리지 않도록 함으로써, 광의 추출 효율을 높이기 위한 구성이다. 상기 제1, 제2 전극 라인들(112X,112Y)은 방전셀(S)들이 배치된 표시영역을 벗어난 서로 반대 편의 단자 영역에서 외부 전원(미도시)에 접속되어 구동 신호를 전달받을 수 있다.
인접한 제1, 제2 전극 라인(112X,112Y)을 따라서는 서로 마주하는 방향(±Z2 방향)으로 제1, 제2 전극부(113X,113Y)가 나란하게 쌍을 이루어 연장 형성되어 있다. 상기 제1, 제2 전극부들(113X,113Y)은 각 방전셀(S) 마다에 한 쌍씩 배치되어 있으며, 예를 들어, 제1 전극부들(113X)은 서스테인(sustain) 전극으로 기능할 수 있으며, 상기 제2 전극부들(113Y)은 스캔(scan) 전극으로 기능할 수 있다. 쌍을 이루는 전극부들(113X,113Y) 사이에 전극 라인들(112X,112Y)을 통하여 소정의 방전 펄스를 입력함으로써, 전극부들(113X,113Y) 사이의 방전 갭(g)을 통하여 표시방전이 개시될 수 있다. 각 전극부(113X,113Y)는 해당 전극 라인(112X,112Y)의 접속 개소로부터 전극 라인의 주 방향(Z1 방향)과 교차하는 방향(Z2)으로 연장된다. 전극 라인(112X,112Y)의 주 방향(Z1)과 교차하는 방향(Z2)으로 전극부(113X,113Y)의 종축(최장의 형상을 따르는 축)이 배치되는 것은 이하와 같은 이유에 기인한다. 즉, 상기 제1, 제2 전극부(113X,113Y)는 상호 표시방전을 수행하는 한편, 상기 제2 전극부(113Y)는 제2 기판(121) 측에 배치되어 있는 어드레스 전극(122)과 함께 보조방전(어드레스 방전)을 수행한다. 따라서, 제2 전극부(113Y)와 어드레스 전극(122)을 구조상 허용될 수 있는 한도 내에서 되도록 평행하게 배열함으로써, 가능한 넓은 면적에 걸쳐서 상호 중첩된 영역을 형성하도록 하는 것이다. 이에 대해서는 후에 보다 상세히 설명하기로 한다.
예를 들어, 상기 전극부(113X,113Y)는 전극 라인(112X,112Y)과 교차하는 방향(Z2)을 장변으로 하는 대략 직사각형 구조를 취할 수 있으나, 전극부(113X,113Y)의 형상은 전극 라인(112X,112Y)과 교차하는 방향으로 종축이 형성되는 것이라면, 특히 어느 한 형상 및 구조에 한정됨이 없이 다양한 변형이 가능할 것이다. 한편, 인접한 서로 다른 방전셀(S)들에 배치된 전극부들(113X,113Y)은 구조적으로 합체되어 하나의 일체화된 전극 요소로 마련될 수 있으며, 일체된 전극부(113X,113Y)는 서로 다른 열에 속한 방전셀(S)들에 대해 공통 전극으로 작용할 수 있다. 예를 들어, 인접한 두 방전셀들(S,S`)에 배치된 전극부(113Y,113Y`)들은 하나의 일체된 구조로 마련될 수 있다. 상기 전극부(113X,113Y)가 제공하는 방전 면적은 방전의 개시 및 확산과 밀접한 관련이 있으므로, 충분한 면적으로 마련되는 것이 바람직하며, 다만, 광 추출을 방해하지 않도록 광 투명한 도전 소재로 형성되는 것이 선호되는데, 예를 들어, ITO(Indium Tin Oxide)로 형성될 수 있다.
한편, 제2 기판(121)상에는 일 군의 어드레스 전극(122)들이 배치되어 있다. 상기 어드레스 전극(122)은 제2 전극부(113Y)와 함께 어드레스 방전을 일으키기 위한 것으로, 여기서 어드레스 방전이란 표시방전에 선행하여, 선택된 일부 방전셀(S)들에 대해 벽 전압을 형성함으로써 표시방전의 개시를 도와주는 일종의 보조방전을 의미한다. 상호 방전을 수행하는 어드레스 전극(122) 및 제2 전극부(113Y)는 서로 평행한 방향으로 연장되어 있다. 즉, 어드레스 전극(122)은 전체적으로 일 방향(Z2)을 따라 연장되는데, 이 주된 연장 방향(주 방향, Z2)이 제2 전극부(113Y)의 방향을 따르게 된다. 어드레스 방전에 관여하는 두 전극(122,113Y)의 방향을 서로 관련시키는 것은 양 전극 간 중첩되는 방전 면적을 증대시키기 위한 것이다.
상기 어드레스 전극(122)은 전체적으로는 일 방향(Z2)을 따라 연장되지만, 부분적으로는 제2 전극부(113Y)와 중첩된 영역을 형성하도록 제2 전극부(113Y) 상 으로 휘어진 형상을 취한다. 어드레스 전극(122)의 휘어진 부분(112c)은 도시된 바와 같이, 둥글게 라운드진 원호 형상이나, 각진 절곡 형상과 같이, 제2 전극부(113Y) 쪽으로 휘어져서 중첩되거나, 또는 적어도 제2 전극부(113Y)에 대해 근접될 수 있는 구조라면 어느 것이나 가능하다.
어드레스 전극(122)과 제2 전극부(113Y)가 서로 평행하게 배열되며, 어드레스 전극(122)의 일부가 Y 전극부(113Y) 측으로 휘어진 부분(112c)을 형성하는 것으로, 중첩된 방전 면적을 형성함과 동시에 그 중첩된 면적이 허용 한도에서 극대화된다. 이에 따라, 어드레스 방전의 방전 경로가 단축되고 방전 현상이 촉진되어 낮은 구동 전압으로 높은 어드레싱 속도를 얻을 수 있다. 이때, 어드레스 방전은 상호 중첩되게 배치된 휘어진 부분(122c)과 제2 전극부(113Y) 사이에서 주로 일어나게 되며, 휘어진 부분(122c)들을 서로 이어주는 다른 전극 부분(122b)들은 주로 신호 전달을 매개하게 된다. 상기 어드레스 전극(122)은 자체 저항에 의한 구동 손실을 줄이기 위해, 전기 전도성이 우수한 금속 소재로 형성될 수 있다.
어드레스의 방전 면적을 증가시키는 것은 방전의 안정성에 기여할 뿐만 아니라, 전반적인 영상의 품질도 개선하는 효과를 수반한다. 즉, 방전 환경에 노출되어 있는 형광체(125)는 하전입자들의 충격을 받아 열화되는 것이 불가피한데, 특히 방전 경로 상에 형광체(125)가 놓이게 되는 어드레스 방전에서 그 방전 면적을 증대시킴으로써, 이온 충격을 형광체(125) 표면에 고르게 분산시킬 수 있고, 국부적인 열화를 방지할 수 있다.
한편, 도시된 일 실시 형태에 대해 검토해 보면, 인접한 방전셀들(S,S`) 간 에 공유되는 일체 구조의 전극부(113Y,113Y`)는 서로 다른 어드레스 전극(122)과 중첩되면서, 각 방전셀(S,S`)에 대해 독립적인 어드레싱을 가능케 한다. 이때, 일체된 제2 전극부(113Y,113Y`)와 중첩영역을 형성하는 두 개의 서로 다른 어드레스 전극(122)들은 서로 마주하는 방향으로 휘어진 부분(122c)들을 갖는다.
상기 제1 기판(111) 측에는 상기 제1, 제2 전극 라인(113X,113Y)들을 덮어 매립하는 상 유전체층(115)이 형성되어 있다. 상기 상 유전체층(115)은 방전 환경으로부터 전극 라인들(112X,112Y)을 보호하는 작용과 전자 방출을 유도하여 방전을 촉진하는 작용을 한다. 상기 제1 기판(111) 측에는 상 유전체층(115)을 덮어 보호하는 보호막(116)이 추가적으로 마련될 수 있는데, 대게 MgO 막으로 구성될 수 있다. 상기 제2 기판(121) 측에는 어드레스 전극(122)들을 덮어 매립하는 하 유전체층(123)이 형성되어 있으며, 상기 하 유전체층(123)은 어드레스 전극(122)들이 방전에 참여하는 하전입자들의 충격에 의해 손상당하지 않도록 보호하는 작용을 한다.
한편, 도면에 도시되지는 않았으나, 상기 제1 기판(111) 및 제2 기판(121) 사이의 방전공간에는 방전 효율을 높일 수 있는 적정의 방전가스가 봉입되어 있다. 예를 들어, 상기 방전가스로는 크세논(Xe)-네온(Ne)-크립톤(Kr)을 주성분으로 하는 3 원계 가스가 사용될 수 있다.
(비교예)
도 4는 본 발명과 대비되는 비교예의 전극 구조를 모식적으로 보여주는 도면이다. 도면에서 볼 수 있듯이, 제1, 제2 전극 라인들(212X,121Y)이 교번되게 배치 되어 있으며, 각 전극 라인(212X,212Y)들을 따라서는 방전셀(S) 마다로 연장되는 다수의 제1, 제2 전극부(213X,213Y)들이 접속되어 있다. 그리고, 상기 전극 라인(212X,212Y)과 교차하는 방향으로는 일 직선상으로 연장되는 일 군의 어드레스 전극(222)들이 배치되어 있다.
상기 제1, 제2 전극부(213X,213Y)는 해당 전극 라인(212X,212Y)으로부터 같은 연장선(L`)상을 따라 마주하게 연장되므로, 어드레스 전극(222) 방향으로 연장되는 길이가 제한을 받게 된다. 예를 들어, 전극부들(213X,213Y) 간의 방전 갭(g) 만을 고려하더라도, 방전셀(S)의 중앙부까지 연장될 수는 없는 것이다. 그러나, 도 3에 도시된 구조에서는 제1, 제2 전극부(113X,113Y)가 소정 간극(e)으로 평행하게 이격된 서로 다른 연장선(L1,L2)상을 따라 어긋나게 배치되므로, 전극부(113X,113Y)의 길이를 방전셀(S) 중앙부까지 연장시킬 수 있고, 어드레스 전극(122)을 따라 제2 전극부(113Y) 측으로 휘어진 부분(122c)을 형성함으로써 어드레스 전극(122)과의 중첩 길이를 늘릴 수 있다.
(변형례)
도 5는 도 3의 변형된 구조를 모식적으로 도시한 평면도이다. 서로 교번되게 배열된 제1, 제2 전극 라인(112X, 112Y)에 접속된 제1, 제2 전극부(113X,113Y)들이 쌍을 이루어 방전셀(S) 내측에 배치되고, 상기 전극부들(113X,113Y)과 평행한 방향으로 일군의 어드레스 전극(122)들이 배치되며, 어드레스 전극(122)의 길이 방향을 따라 제2 전극부(113Y) 측으로 휘어진 부분(122c)이 형성되어 있다는 점에서는 전술한 실시예와 동일하다.
본 실시예에서는 어드레스 전극(122)의 휘어진 부분(122c)으로부터 분기되는 가지부(130)가 추가로 마련된다는 점에서 앞서 살펴본 구조와 차이가 있다. 즉, 상기 가지부(130)는 상호 표시방전을 수행하는 제1, 제2 전극부(113X,113Y) 간의 방전 갭(g)을 따라 고 전계를 유도하여, 표시방전의 안정성을 높이는 기능을 한다. 예를 들어, 상기 가지부(130)는 어드레스 전극(122)의 휘어진 부분(122c)이 만드는 만곡점으로부터 제1, 제2 전극부(113X,113Y) 사이의 최단 경로가 따르는 방향으로 연장되며, 어드레스 전극(122)과 함께 일체로 형성될 수 있다.
본 발명은 도면에 도시된 실시예들을 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
도 1에는 본 발명의 바람직한 일 실시 유형에 관한 분해 사시도가 도시되어 있다.
도 2에는 도 1에 도시된 플라즈마 디스플레이 패널의 방전셀 배열 구조가 도시되어 있다.
도 3에는 도 1에 도시된 플라즈마 디스플레이 패널의 전극 구조가 도시되어 있다.
도 4에는 본 발명과 대비되는 비교예에 따른 플라즈마 디스플레이 패널의 전극 구조가 도시되어 있다.
도 5에는 도 3의 플라즈마 디스플레이 패널의 변형된 구조가 도시되어 있다.
<도면의 주요 부분에 대한 부호의 설명>
111 : 제1 기판 112X : 제1 전극 라인
112Y : 제2 전극 라인 113X : 제1 전극부
113Y : 제2 전극부 115 : 상 유전체층
116 : 보호막 121 : 제2 기판
122 : 어드레스 전극 122c : 어드레스 전극의 휘어진 부분
123 : 하 유전체층 124 : 격벽
125 : 형광체 S : 방전셀
g : 방전 갭

Claims (11)

  1. 서로 마주보게 배치되는 제1 기판 및 제2 기판;
    상기 기판들 사이에 배치되는 것으로, 육각형 방전셀들을 구획하는 허니-콤 구조의 격벽;
    상기 제1 기판상에 교번되게 배열되며, 상기 격벽을 따라 지그 재그 패턴으로 연장되는 제1 전극 라인 및 제2 전극 라인;
    상기 제2 기판상에서 상기 제1 전극 라인 및 제2 전극 라인과 교차하는 제1 방향으로 연장되는 어드레스 전극;
    상기 제1 전극 라인에서 상기 제1 방향을 따라 상기 방전셀로 돌출되는 제1 전극부;
    상기 제2 전극 라인에서 상기 제1 전극부와 쌍을 이루도록 평행하게 돌출되는 제2 전극부;
    상기 방전셀 내벽에 도포되어 있는 형광체; 및
    상기 방전셀 내부에 채워져 있는 방전가스;를 포함하고,
    상기 어드레스 전극은 상기 제2 전극부와 겹쳐지게 원호 형상으로 휘어진 원호 형상부와 상기 원호 형상부들을 연결해주며 상기 제1 방향으로 연장되는 연결라인을 포함하고,
    상기 제1 전극부와 제2 전극부는 상기 제1 전극 라인 및 제2 전극 라인에서 돌출되는 방향으로 선단(先端)이 아닌 측면끼리 서로 마주하며 방전 갭을 형성하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 어드레스 전극은 상기 원호 형상부에서 분기되어 상기 제1 방향과 교차하는 방향으로 연장되는 가지부를 더 구비하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제2항에 있어서,
    상기 가지부는 상기 원호 형상부의 만곡 부분에서 분기되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제1항에 있어서,
    상기 방전셀 배열은 화소 단위를 이루는 방전셀들이 델타 형으로 배열되는 델타 구조를 이루는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제1항에 있어서,
    상기 제1 전극부는 상기 제1 전극 라인으로부터 상하 양편으로 돌출되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제1항에 있어서,
    상기 제2 전극부는 상기 제2 전극 라인으로부터 상하 양편으로 돌출되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 삭제
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
KR1020070075096A 2007-07-26 2007-07-26 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널 KR100875117B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070075096A KR100875117B1 (ko) 2007-07-26 2007-07-26 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널
US12/219,496 US20090026954A1 (en) 2007-07-26 2008-07-23 Plasma display panel
EP08252542A EP2019409A3 (en) 2007-07-26 2008-07-25 Plasma display panel
CNA2008101337267A CN101354999A (zh) 2007-07-26 2008-07-25 等离子显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070075096A KR100875117B1 (ko) 2007-07-26 2007-07-26 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR100875117B1 true KR100875117B1 (ko) 2008-12-22

Family

ID=39870601

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070075096A KR100875117B1 (ko) 2007-07-26 2007-07-26 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US20090026954A1 (ko)
EP (1) EP2019409A3 (ko)
KR (1) KR100875117B1 (ko)
CN (1) CN101354999A (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109767966A (zh) * 2018-12-27 2019-05-17 西安交通大学 一种微腔放电紫外辐射器件及其制备方法和基于其的微腔阵列

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3576051B2 (ja) * 1999-10-28 2004-10-13 富士通株式会社 プラズマディスプレイパネル及びその駆動方法
JP3688213B2 (ja) * 2001-03-21 2005-08-24 富士通株式会社 プラズマディスプレイパネルの電極構造
US6806645B2 (en) * 2001-10-24 2004-10-19 Lg Electronics Inc. Plasma display panel
JP2003288844A (ja) * 2002-03-27 2003-10-10 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイパネル
US7425797B2 (en) * 2003-07-04 2008-09-16 Samsung Sdi Co., Ltd. Plasma display panel having protrusion electrode with indentation and aperture
US7019460B2 (en) * 2004-02-05 2006-03-28 Au Optronics Corporation Plasma display panel and method of driving thereof
KR100589338B1 (ko) * 2004-04-07 2006-06-14 삼성에스디아이 주식회사 어드레스 전극간 캐패시턴스를 낮춘 플라즈마 디스플레이패널
KR100658746B1 (ko) * 2004-12-07 2006-12-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100599627B1 (ko) * 2005-01-20 2006-07-12 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
CN101354999A (zh) 2009-01-28
EP2019409A2 (en) 2009-01-28
EP2019409A3 (en) 2010-06-09
US20090026954A1 (en) 2009-01-29

Similar Documents

Publication Publication Date Title
EP1745498B1 (en) Plasma display panel
KR100578972B1 (ko) 플라즈마 디스플레이 패널
KR100626022B1 (ko) 플라즈마 디스플레이 패널
EP1033740A1 (en) Flat-panel display
KR100875117B1 (ko) 어드레싱 효율이 개선되는 플라즈마 디스플레이 패널
KR100670342B1 (ko) 플라즈마 디스플레이 패널
US7808179B2 (en) Plasma display panel
KR20060098936A (ko) 플라즈마 디스플레이 패널
KR100719593B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100659079B1 (ko) 플라즈마 디스플레이 패널
US20070120484A1 (en) Plasma display panel
KR100603300B1 (ko) 플라즈마 디스플레이 패널
KR100686854B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR100592309B1 (ko) 플라즈마 디스플레이 패널
US20080158099A1 (en) Plasma display apparatus and driving method thereof
US20060001611A1 (en) Plasma display panel
US7759870B2 (en) Plasma display panel (PDP)
KR100647601B1 (ko) 플라즈마 디스플레이 패널
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR100599778B1 (ko) 플라즈마 디스플레이 패널
KR100496284B1 (ko) 플라즈마 표시장치
US20080265771A1 (en) Plasma display panel
KR20050119909A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee