KR100626022B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100626022B1
KR100626022B1 KR1020040083503A KR20040083503A KR100626022B1 KR 100626022 B1 KR100626022 B1 KR 100626022B1 KR 1020040083503 A KR1020040083503 A KR 1020040083503A KR 20040083503 A KR20040083503 A KR 20040083503A KR 100626022 B1 KR100626022 B1 KR 100626022B1
Authority
KR
South Korea
Prior art keywords
discharge
disposed
address electrode
electrodes
substrate
Prior art date
Application number
KR1020040083503A
Other languages
English (en)
Other versions
KR20060034765A (ko
Inventor
송정석
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040083503A priority Critical patent/KR100626022B1/ko
Priority to JP2005171491A priority patent/JP4444166B2/ja
Priority to US11/251,834 priority patent/US7394197B2/en
Priority to CNA2005101128770A priority patent/CN1763894A/zh
Publication of KR20060034765A publication Critical patent/KR20060034765A/ko
Application granted granted Critical
Publication of KR100626022B1 publication Critical patent/KR100626022B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/38Dielectric or insulating layers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

플라즈마 디스플레이 패널을 개시한다. 본 발명은 제 1 기판;과, 이와 평행하게 배치된 제 2 기판;과, 제 1 및 제 2 기판 사이에 배치된 격벽;과, 방전 공간내에 배치된 복수의 제 1 방전 전극;과, 제1 방전 전극과 교차하는 방향으로 배치되며, 격벽의 하부에 배치되어서 어드레싱을 위한 필요한 최소 영역이 방전 공간으로 돌출된 복수의 제 2 방전 전극;을 포함하는 것으로서, 격벽의 하부에 어드레스 전극 라인이 배치되고, 방전 셀내로는 어드레싱시 필요한 최소 영역만큼의 돌출부가 돌출되어 있으므로, 어드레스 전극 면적은 전체적으로 좁아지게 되어서 저전류 구동이 가능하며, 오방전이 방지된다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래의 방전 전극이 배치된 상태를 도시한 확대도,
도 2는 도 1의 방전 전극이 적용된 플라즈마 디스플레이 패널을 도시한 단면도,
도 3은 본 발명의 제 1 실시예에 따른 플라즈마 디스플레이 패널을 일부 절제하여 도시한 분리 사시도,
도 4는 도 3의 방전 전극이 배치된 상태를 도시한 확대도,
도 5는 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널을 도시한 단면도.
< 도면의 주요부분에 대한 부호의 설명 >
300...플라즈마 디스플레이 패널 310...전면 기판
320...배면 기판 330...X 전극
340...Y 전극 35O...전면 유전체층
360...보호막층 370...배면 유전체층
380...격벽 390...형광체층
410...어드레스 전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 서로 다른 방전 특성을 가지는 적,녹,청색 형광체층이 도포된 방전 셀이 동일한 방전 특성으로 조절될 수 있도록 구조가 개선된 플라즈마 디스플레이 패널에 관한 것이다.
통상적으로, 플라즈마 디스플레이 패널(plasma display panel)은 복수의 방전 전극이 배치된 대향되는 기판 사이의 밀폐된 공간내에 방전 가스를 주입하여 방전시키고, 이로부터 발생되는 자외선에 의하여 형광체층을 여기시켜서 소망하는 숫자, 문자 또는 그래픽을 구현하는 평판 표시 장치(flat display device)이다.
이러한 플라즈마 디스플레이 패널은 방전 셀에 인가하는 구동 전압의 형식, 예컨대 방전 형식에 따라 직류형과 교류형으로 구분하고, 전극들의 구성 형태에 따라 대향 방전형 및 면 방전형으로 구분할 수가 있다.
종래의 3전극 면방전형 플라즈마 디스플레이 패널은 전면 및 배면 패널 사이에 각 픽셀을 독립된 방전 공간으로 확보해주는 격벽이 존재하게 된다. 이 격벽면에 형광체층이 코팅되어서 진공 자외선을 가시광선으로 변환하여 각각이 픽셀로서 데이터를 표시하게 되며, 이 픽셀 표시를 제어하는 데에는 어드레스 전극으로 신호의 제어가 선행되어야 한다.
이러한 배면 패널을 제조하는 방법으로는 배면 기판상에 데이터를 기입하는 어드레스 전극을 형성하고, 어드레스 전극상에 유전체층을 인쇄하고, 유전체층 상 부에 방전 공간을 한정하는 격벽을 형성하고, 격벽 표면에 가시광을 발광하는 적,녹,청색의 형광체층을 도포하게 된다. 이러한 어드레스 전극 구조로는 스트라이프형이 있다.
도 1은 한국특허공개 제03-13036호에 개시된 방전 전극이 배치된 상태를 도시한 것이고, 도 2는 도 1의 방전 전극이 적용된 플라즈마 디스플레이 패널을 도시한 것이다.
도 1 및 도 2를 참조하면, 표시 전극(16)과 주사 전극(18)이 교대로 배치되고, 상기 표시 및 주사 전극(16)(18)과 교차하는 방향으로 어드레스 전극(14)이 형성되어 있다. 또한, 스트라이프 패턴의 격벽(12)이 비방전 영역에 배치되어서 방전 공간을 구획하고 있다.
이때, 상기 어드레스 전극(14)에는 표시 전극(16)과 대향되는 부분에 어드레스 전극 물질이 부착되지 않은 비도전부(14a)를 포함하고 있으며, 상기 비도전부(14a)는 표시 전극(16)에 대응하여 하나씩 구비되며, 각각의 비도전부(14a)는 어드레스 전극(14)에 완전히 둘러쌓이도록 어드레스 전극(14) 내부에 형성되어 있다.
상기와 같은 구조의 어드레스 전극(14)은 표시 전극(16)과 대향되는 부분으로 감소된 면적을 가짐에 따라, 어드레스 구간에서 발생된 전하들은 투명 유전체층(20)의 주사 전극(18) 부분과, 어드레스 전극(14)을 덮는 유전체층(22) 가운데 주사 전극(18)과 대향하는 부분에 집중적으로 축적되며, 실질적으로, 상기 비도전부(14a)위의 유전체층(22) 표면으로는 전하가 쌓이지 않게 된다.
이와 같이, 비도전부(14a)는 표시 전극(16)에 대향하는 유전체층(22) 표면으 로 전하가 쌓이지 않게 함은 물론, 유전체층(22)에 쌓인 전하들이 표시 전극(16) 방향으로 이동하는 것을 억제하여, 표시 전극(16)측의 투명 유전체층(20)에 벽전하가 생성되는 것을 차단하게 된다.
이로서, 유지 구간에서 주사 전극(16)과 표시 전극(18) 사이에 방전 유지 전압(Vs)을 인가하여 표시 셀을 선택 방전하는 과정에 있어서, 상술한 바와 같이 표시 전극(16) 측으로 벽전하가 쌓이지 않게 되면, 설계시 예상 벽전압과 실제 어드레스 전압 인가에 따른 벽전압 사이의 오차를 최소화할 수 있다.
그런데, 종래의 스트라이프 형태의 어드레스 전극(14)은 오방전의 발생 가능성을 다소 개선할 수 있지만, 적,녹,청색의 형광체층이 도포된 방전 셀마다의 방전 특성을 동일한 수준으로 조절하고, 인접한 방전 셀에 배치된 이웃하는 어드레스 전극(14)간의 전기장 간섭을 최소화하기 위한 설계가 요구된다고 할 것이다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 구동중에 오방전을 방지함과 동시에 어드레싱시에 소비 전류를 낮출 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
본 발명의 다른 목적은 적,녹,청색 방전셀별로 서로 다른 방전 특성을 동일한 수준으로 조절하고, 인접한 어드레스 전극간의 전기장 간섭을 최소화시킬 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
상기와 같은 목적을 달성하기 위하여 본 발명의 일 측면에 따른 플라즈마 디 스플레이 패널은,
제 1 기판;
상기 제 1 기판과 평행하게 배치된 제 2 기판;
상기 제 1 및 제 2 기판 사이에 배치되어서, 방전 공간을 구획하는 격벽;
상기 방전 공간내에 배치된 복수의 제 1 방전 전극; 및
상기 제1 방전 전극과 교차하는 방향으로 배치되며, 상기 격벽의 하부에 배치되어서 어드레싱을 위한 필요한 최소 영역이 방전 공간으로 돌출된 복수의 제 2 방전 전극;을 포함하는 것을 특징으로 한다.
또한, 상기 제 2 방전 전극은 상기 격벽이 배치된 방향과 나란한 방향으로 배치된 방전 전극 라인과, 상기 방전 전극 라인으로부터 방전 공간내로 돌출된 돌출부를 포함하는 것을 특징으로 한다.
게다가, 상기 방전 전극 라인은 인접한 방전 셀을 가로질러 스트라이프형으로 배치되어 있으며, 상기 돌출부는 상기 방전 전극 라인의 일측벽으로부터 일체로 돌출되어서 방전 공간내에 배치된 것을 특징으로 한다.
아울러, 상기 제 2 방전 전극은 적어도 어느 한 색상의 형광체층이 도포된 방전 셀에 배치된 돌출부의 면적이 다른 색상의 형광체층이 도포된 방전 셀에 배치된 돌출부의 면적과 서로 다르게 형성된 것을 특징으로 한다.
이하에서 첨부된 도면을 참조하면서, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널을 상세하게 설명하고자 한다.
도 3은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(300)을 일부 절제하여 도시한 것이다.
도면을 참조하면, 상기 플라즈마 디스플레이 패널(300)은 전면 기판(310)과, 상기 전면 기판(310)에 대하여 평행하게 배치된 배면 기판(320)을 포함하고 있다. 상기 전면 및 배면 기판(310)(320)은 대향되는 내면의 가장자리를 따라서 도포된 프릿트 글래스(frit glass)에 의하여 밀폐된 방전 공간을 형성하도록 결합되어 있다.
상기 전면 기판(310)은 투명한 기판, 예컨대, 소다 라임 글래스(soda lime glass)로 이루어져 있다. 상기 전면 기판(310)의 아랫면에는 기판(310)의 X 방향과 나란한 방향으로 유지 전극인 X 및 Y 전극(330)(340)이 형성되어 있다. 상기 X 및 Y 전극(330)(340)은 기판(310)의 Y 방향을 따라서 교대로 배치되어 있다.
상기 X 전극(330)은 상기 전면 기판(310)의 내면에 형성된 투명한 제 1 전극 라인(331)과, 상기 제 1 전극 라인(331)과 전기적으로 연결된 제 1 버스 라인(332)을 포함하고 있다. 상기 제 1 버스 라인(332)은 상기 제1 전극 라인(331)의 일 가장자리를 따라서 배치되어 있다.
상기 Y 전극(340)도 상기 X 전극(330)의 경우와 마찬가지로 전면 기판(310)의 내면에 형성된 투명한 제 2 전극 라인(341)과, 상기 제 2 전극 라인(341)과 전기적으로 연결된 제 2 버스 라인(342)을 포함하고 있다. 상기 제 2 버스 라인(342)은 상기 제 2 전극 라인(341)의 일 가장자리를 따라서 배치되어 있다.
상기 제 1 및 제 2 전극 라인(331)(341)은 하나의 방전 셀내에 한 쌍씩 배치되어 있으며, 내측벽에는 대향되는 전극을 향하여 일체로 돌출된 제 1 및 제 2 돌출부(333)(343)가 더 형성될 수가 있다.
상기 제 1 및 제 2 전극 라인(331)(341)은 전면 기판(310)의 개구율을 향상시키기 위하여 투명한 도전막, 예컨대 ITO막(Indium Tin Oxide Film)으로 이루어져 있다. 상기 제 1 및 제 2 버스 라인(332)(342)은 상기 제 1 및 제 2 전극 라인(331)(341)의 라인 저항을 줄이고, 전기 전도성을 향상시키기 위하여 도전성이 우수한 금속재, 이를테면, 은 페이스트(Ag paste)나, 크롬-구리-크롬 합금등으로 이루어져 있다.
이때, 한 쌍의 X 및 Y 전극(330)(340)과, 이와 인접한 다른 한 쌍의 X 및 Y 전극(330)(340) 사이의 공간은 비방전 영역에 해당된다. 이러한 비방전 영역에는 콘트라스트를 향상시키기 위하여 블랙 스트라이프층이 더 형성될 수도 있을 것이다.
상기 X 및 Y 전극(330)(340)은 전면 유전체층(350)에 의하여 매립되어 있다. 상기 전면 유전체층(350)은 글래스 페이스트(glass paste)에 각종 필러(filler)를 첨가하여 이루어져 있다. 상기 전면 유전체층(350)은 상기 X 및 Y 전극(330)(340)이 형성된 부분에만 선택적으로 인쇄될 수도 있으며, 상기 전면 기판(310)의 아랫면에 전체적으로 도포될 수도 있다. 상기 전면 유전체층(350)의 표면에는 이의 파손을 방지하고, 2차 전자 방출량을 증대시키기 위하여 마그네슘 옥사이드(MgO)와 같은 보호막층(360)이 증착되어 있다.
상기 배면 기판(320)은 전면 기판(310)과 실질적으로 동일한 소재로 이루어져 있다. 상기 배면 기판(320) 상에는 어드레스 전극(410)이 배치되어 있다. 상기 어드레스 전극(410)은 상기 X 및 Y 전극(330)(340)과 교차하는 방향으로 배치되어 있다. 상기 어드레스 전극(410)은 배면 유전체층(370)에 의하여 매립되어 있다.
한편, 상기 전면 및 배면 기판(310)(320) 사이에는 이들과 함께 방전 셀을 구획하는 격벽(380)이 형성되어 있다. 상기 격벽(380)은 전면 및 배면 기판(310)(320)의 X 방향으로 배치된 제 1 격벽(381)과, 상기 전면 및 배면 기판(310)(320)의 Y 방향으로 배치된 제 2 격벽(382)을 포함하고 있다. 상기 제 1 격벽(381)은 인접한 한 쌍의 제 2 격벽(382)의 내측벽으로부터 대향되는 방향으로 일체로 연장되어 형성되어 있으며, 상기 제 2 격벽(381)(382)과 결합시에 매트릭스형(matrix type)을 이루고 있다.
대안으로는, 상기 격벽(380)은 미앤더형(meander type)이나, 델타형(delta type)이나, 벌집형(honeycomb type)등 다양한 형태의 실시예가 존재하며, 이로 인하여 구획된 방전 셀은 사각형 이외에 다른 형상의 다각형이나, 원형등 어느 하나의 구조에 한정되는 것은 아니다.
한편, 상기 전면 및 배면 기판(310)(320)과, 격벽(380)에 의하여 구획된 방전 셀내에는 네온(Ne)-크세논(Xe)이나, 헬륨(He)-크세논(Xe)과 같은 방전 가스가 주입되어 있다.
또한, 방전 셀내에는 방전 가스로부터 발생된 자외선에 의하여 여기되어서 가시광선을 방출하는 적,녹,청색의 형광체층(390)이 도포되어 있다. 상기 적,녹,청 색의 형광체층(390)은 방전 셀의 어느 영역에도 도포될 수 있으나, 본 실시예에서는 상기 격벽(380)의 내측으로 도포되어 있다. 상기 형광체층(390)은 각각의 방전 셀별로 코팅되어 있다. 적색의 형광체층은 (Y,Gd)BO3;Eu+3 으로 이루어지고, 녹색의 형광체층은 Zn2SiO4:Mn2+ 으로 이루어지고, 청색의 형광체층은 BaMgAl 10O17:Eu2+ 으로 이루어지는 것이 바람직하다.
여기서, 상기 어드레스 전극(410)은 어느 한 방향으로 배치된 격벽(380)과 대응되는 부분에 배치되며, 전극(410)중 어드레싱을 위하여 필요한 최소한의 부분만 방전 공간으로 돌출되며, 적어도 어느 하나의 적,녹,청색의 방전 셀에 배치된 어드레스 전극은 돌출된 부분의 면적이나, 두께가 서로 다르다.
보다 상세하게는 도 4를 참조하여 설명하면 다음과 같다.
상기 격벽(380)은 기판의 X 방향으로 배치된 제 1 격벽(381)과, Y 방향으로 배치된 제 2 격벽(382)을 포함하고, 상기 제 1 및 제 2 격벽(381)(382)은 결합시에 매트릭스형의 방전 공간을 구획하고 있다. 상기 격벽(380)으로 구획된 각 방전 셀에는 적,녹,청색의 형광체층(390)이 연속적으로 도포되어 있다.
또한, 방전 셀내에는 서로 대향되게 X 및 Y 전극(330)(340)이 배치되어 있다. 즉, X 전극(330)은 기판의 X 방향으로 인접하게 배치된 방전 셀을 가로질러 배치되어 있다. 상기 X 전극(330)에는 제 1 전극 라인(331)으로부터 상기 Y 전극(340)을 향하여 소정 폭의 제 1 돌출부(333)가 돌출되어 있다. 또한, Y 전극(340) 도 기판의 X 방향으로 인접하게 배치된 방전 셀을 가로질러 연장되어 있으며, 상기 X 전극(330)의 반대쪽에 배치되어 있다. 상기 Y 전극(340)에는 제 2 전극 라인(341)으로부터 상기 X 전극(330)을 향하여 소정 폭의 제 2 돌출부(343)가 돌출되어 있다. 상기 제 1 및 제 2 돌출부(333)(343)는 사각 형상이다.
상기 어드레스 전극(410)은 상기 X 및 Y 전극(330)(340)과 교차하는 방향으로 배치되어 있다. 이때, 상기 어드레스 전극(410)은 매트릭스형의 격벽(380)중 어느 한 방향으로 배치된 격벽(382)의 하부에 배치되어 있다.
즉, 기판의 Y 방향으로 배치된 제 2 격벽(382)과 대응되는 곳에는 어드레스 전극 라인(411)이 배치되어 있다. 상기 어드레스 전극 라인(411)은 스트라이프형으로서, 상기 제 2 격벽(382)이 배치된 방향을 따라서 위치하고 있다. 또한, 상기 어드레스 전극 라인(411)의 폭은 상기 제 2 격벽(382)의 폭보다 좁게 형성되어 있다.
상기 어드레스 전극 라인(411)에는 Y 전극(340)과의 어드레싱을 위하여 상기 전극 라인(411)으로부터 제 3 돌출부(412)가 형성되어 있다. 제 3 돌출부(412)는 상기 어드레스 전극 라인(411)과 직교하는 방향인 기판의 X 방향을 향하여 일체로 연장되어 있으며, 상기 어드레스 전극 라인(411)으로부터 방전 셀내로 어드레싱시에 필요한 최소한 영역만큼 돌출되어 있다.
이러한 어드레스 전극(410)의 제 3 돌출부(412)는 상기 Y 전극(340)의 제 2 돌출부(343)가 형성된 영역과 실질적으로 대응되는 영역을 커버할 수 있는 정도의 크기로 형성되며, 소정의 사각 형상이나 이에 한정되는 것은 아니다.
이에 따라, 단일의 어드레스 전극(410)은 기판의 Y 방향을 따라 스트라이프 형의 어드레스 전극 라인(411)과, 이의 일측벽으로부터 방전 셀내를 향하여 소정 크기의 제 3 돌출부(412)가 일체로 돌출된 구조이다.
이때, 상기 어드레스 전극(410)은 적,녹,청색의 형광체층(390)별로 동일한 크기의 돌출부(412)를 가지는 게 아니라, 방전에 불리한 방전 셀에 배치된 돌출부(412)의 폭이 방전에 유리한 방전 셀에 배치된 돌출부(412)의 폭보다 상대적으로 넓게 형성되어 있다.
예컨대, 적색, 녹색, 청색 형광체층이 도포된 방전 셀 순으로 방전 특성이 불리하다고 할 경우에는, 방전이 상대적으로 가장 불리한 녹색 형광체층(G)이 도포된 방전 셀에 배치된 돌출부(412G)의 폭(W2)이 상대적으로 가장 넓게 형성되고, 방전이 상대적으로 가장 유리한 적색 형광체층(R)이 도포된 방전 셀에 배치된 돌출부(412R)의 폭(W1)이 상대적으로 가장 좁게 형성하고, 청색 형광체층(B)이 도포된 방전 셀에 배치된 돌출부(412B)의 폭(W3)은 그 중간이 되도록 형성하여서, 적,녹,청색의 형광체층(390)이 도포된 방전 셀의 방전 특성을 실질적으로 동일하게 조절할 수가 있다.
이렇게, 적,녹,청색의 형광체층(390)이 도포된 방전 셀의 방전 특성에 따라서 어드레스 전극의 면적을 다르게 함에 따라서, 각 방전 셀별로 균일한 방전 전압 마진을 확보할 수가 있는 것이다.
또한, 적,녹,청색의 형광체층(390)이 도포된 방전 셀에 배치된 어드레스 전극(410)의 제 3 돌출부(412)는 기판의 X 방향을 따라서 동일한 가상의 직선상에 기 하학적 동일한 중심점을 가지고 위치할 수도 있지만, 적어도 어느 한 전극의 돌출부(412)의 중심점이 다른 전극의 돌출부(412)의 중심점과 어긋나게 배치되는 것이 더욱 바람직하다.
즉, 녹색의 형광체층(G)이 도포된 방전 셀에 배치된 돌출부(412G)는 기판의 X 방향으로 인접한 적,청색의 형광체층(R)(B)이 도포된 방전 셀에 배치된 돌출부(412R)(412B)와 동일한 직선상에 위치하지 않고, 기판의 Y 방향으로 소정 간격 이동되어 있다. 이에 따라, 상기 돌출부(412R)(412G)(412B)는 지그재그형으로 배치되어 있다.
이렇게, 적,녹,청색의 형광체층(390)이 도포된 방전 셀에 배치된 돌출부(412)를 지그재그식으로 배치하는 이유는 구동시에 다른 방전 셀로의 전기장 방해 현상을 제거하여서 오방전을 방지하기 위해서이다.
상기와 같은 구조를 가지는 플라즈마 디스플레이 패널(300)의 작용을 설명하면 다음과 같다.
먼저, 외부의 전원으로부터 어드레스 전극(410)과, Y 전극(340) 사이에 소정의 펄스 전압이 인가되면, 발광될 방전 셀이 선택된다. 선택된 방전 셀의 내측면에는 벽전하(wall charge)가 축적된다.
이때, 상기 어드레스 전극(410)은 스트라이프형의 어드레스 전극 라인(411)이 제 2 격벽(482)의 하부에 배치되어 있으며, 상기 어드레스 전극 라인(411)으로부터 어드레싱을 위하여 필요한 최소 영역만큼의 제 3 돌출부(412)가 방전 셀내로 돌출되어 있다.
이처럼, 적,녹,청색의 형광체층(390)이 도포된 방전 셀에 배치된 복수의 어드레스 전극(410)은 인접한 방전 셀에 대한 전기장 간섭을 최소화하기 위하여, Y 전극(340)과 대응되는 부분의 어드레스 전극(410)의 면적을 줄임에 따라서 오방전을 방지할 수가 있다. 또한, 각 방전 셀별로 어드레스 전극(410)의 돌출부(412) 면적이 다르게 형성됨에 따라서, 상대적으로 방전이 불리한 방전 셀의 방전 특성을 보상해 줄 수가 있다.
이어서, X 전극(330)에 “+” 전압이 인가되고, Y 전극(340)에 이보다 상대적으로 높은 전압이 인가되며, X 및 Y 전극(330)(340) 사이에 인가된 전압 차이에 의하여 벽전하가 이동하게 된다.
벽전하의 이동에 의하여 방전 셀내의 방전 가스 원자와 충돌하면서 방전을 일으켜 플라즈마를 생성시키고, 이러한 방전은 상대적으로 강한 전계가 형성된 X 및 Y 전극(330)(340) 사이로부터 시작되어서, 상기 X 및 Y 전극(330)(340)의 가장자리로 확대된다.
이러한 방식으로, 방전이 형성된 다음에는 X 및 Y 전극(330)(340) 사이의 전압 차이가 방전 전압보다 낮아지면, 방전은 더 이상 발생되지 않고, 공간 전하 및 벽 전하가 방전 셀에 형성된다.
이때, X 및 Y 전극(330)(340)에 인가된 전압의 극성을 서로 바꾸어 주면, 벽전하의 도움을 받아서 방전이 다시 발생하게 된다. 이렇게 X 및 Y 전극(330)(340)의 극성을 바로 바꾸어 주면, 처음의 방전 과정이 반복하게 된다. 이와 같은 과정을 반복하면서 방전이 안정적으로 발생하게 된다.
이때, 방전에 의하여 생성된 자외선은 각 방전 셀에 도포되어 있는 형광체층(390)의 형광 물질을 여기시키게 된다. 이러한 과정을 통하여 가시광을 얻게 된다. 생성된 가시광은 방전 셀로 방출되어서 정지 화상 또는 동영상을 구현하게 된다.
도 5는 본 발명의 제 2 실시예에 따른 플라즈마 디스플레이 패널(500)을 도시한 것이다.
도면을 참조하면, 상기 플라즈마 디스플레이 패널(500)은 서로 평행하게 배치된 전면 기판(510)과, 배면 기판(520)을 포함하고 있다.
상기 전면 기판(510)의 내면에는 방전 셀별로 X 및 Y 전극(530)(540)이 배치되어 있으며, 상기 X 전극(530)은 투명한 소재로 된 제 1 전극 라인(531)과, 상기 제 1 전극 라인(531)의 일 가장자리에 배치된 금속재로 된 제 1 버스 라인(532)으로 이루어지고, 상기 Y 전극(540)은 투명한 소재로 된 제 1 전극 라인(541)과, 상기 제 2 전극 라인(541)과, 상기 제 2 전극 라인(541)의 일 가장자리에 배치된 금속재로 된 제 2 버스 라인(542)으로 이루어져 있다. 상기 X 및 Y 전극(530)(540)은 전면 유전체층(550)에 의하여 매립되어 있으며, 상기 전면 유전체층(550)의 표면에는 보호막층(560)이 형성되어 있다.
상기 배면 기판(520)의 내면에는 상기 X 및 Y 전극(530)(540)과 교차하는 방향으로 어드레스 전극(610)이 배치되어 있으며, 상기 어드레스 전극(610)은 배면 유전체층(570)에 의하여 매립되어 있다.
또한, 상기 전면 및 배면 기판(510)(520) 사이에는 방전 공간을 구획하기 위한 격벽(580)이 설치되어 있으며, 상기 격벽(580)의 내측으로는 각 방전 셀별로 적 ,녹,청색의 형광체층(590)이 도포되어 있다.
이때, 상기 어드레스 전극(610)은 제 1 실시예에서 언급한 바와 같이 격벽(580)의 하부에 배치된 스트라이프형의 어드레스 전극 라인(611)과, 상기 어드레스 전극 라인(611)으로부터 방전 셀내로 어드레싱시 요구되는 최소 영역만큼 돌출된 제 4 돌출부(612)를 포함하고 있다. 상기 어드레스 전극 라인(611)과 제 4 돌출부(612)는 실질적으로 동일한 두께로 형성되며, 일체형으로 이루어져 있다.
여기서, 상기 어드레스 전극(610)은 어드레싱시에 오방전을 방지하고, 적,녹,청색 형광체층(590)별로 방전 특성을 동일하게 해주기 위하여 각 방전 셀별로 두께를 다르게 형성되어 있으며, 이로 인하여, 방전 공간내에는 배기 공정중에 불순 가스를 배출할 수 있는 통로가 형성되어 있다.
즉, 적색, 녹색, 청색 형광체층이 도포된 방전 셀 순으로 방전 특성이 우수하다고 할 경우에는, 방전이 상대적으로 가장 불리한 청색 형광체층(B)이 도포된 방전 셀에 배치된 돌출부(612B)의 두께(t3)가 상대적으로 가장 두껍게 형성되고, 방전이 상대적으로 가장 유리한 적색 형광체층(R)이 도포된 방전 셀에 배치된 돌출부(612R)의 두께(t1)가 상대적으로 가장 얇게 형성되고, 녹색 형광체층(G)이 도포된 방전 셀에 배치된 돌출부(612G)의 두께(t2)는 그 중간이 되도록 형성하여서, 적,녹,청색의 형광체층(590)이 도폭된 방전 셀의 방전 특성을 어드레스 전극(610)의 두께 차이로 조절하고 있다.
한편, 상기 어드레스 전극(610)을 매립하는 배면 유전체층(570)은 배면 유전 체층(520)상에 전면 인쇄시에 어드레스 전극(610)의 두께 차이로 인하여 각 방전 셀별로 단차를 형성하게 된다. 이러한 결과로, 상기 배면 유전체층(520) 상에 설치된 격벽(580)은 상기 전면 기판(510)에 대하여 간격(g)이 발생하게 된다.
즉, 두께가 가장 얇은 적색의 어드레스 전극 라인(611R)과 대응되는 곳의 격벽(581)과 전면 기판(510)과의 간격(g1)이 상대적으로 가장 많이 크게 발생하고, 두께가 가장 두꺼운 청색의 어드레스 전극 라인(611B)과 대응되는 곳의 격벽(583)과 전면 기판(510)과의 간격(g3)은 실질적으로 발생하지 않으며, 녹색의 어드레스 전극 라인(611G)과 대응되는 곳의 격벽(582)의 간격(g2)은 그 중간이다. 이때, 상기 격벽(582) 자체의 높이는 실질적으로 동일하다.
이처럼, 전면 기판(510)과 격벽(580) 사이에는 간격이 발생하게 됨에 따라 이를 통하여 진공 배기중에 불순 가스가 배출될 수 있는 통로를 제공하게 되어서, 패널내에 존재할 수 있는 불순 가스를 제거할 수가 있게 된다.
이상과 같이, 본 발명의 플라즈마 디스플레이 패널은 다음과 같은 효과를 얻을 수 있다.
첫째, 격벽의 하부에 어드레스 전극 라인이 배치되고, 방전 셀내로는 어드레싱시 필요한 최소 영역만큼의 돌출부가 돌출되어 있으므로, 어드레스 전극 면적은 전체적으로 좁아지게 되어서 저전류 구동이 가능하며, 오방전이 방지된다.
둘째, 적,녹,청색의 형광체층이 도포된 방전 셀별로 어드레스 전극의 면적이 나 두께를 달리하여 방전 특성을 실질적으로 동일한 수준으로 조정할 수 있다.
셋째, 방전 셀내로 어드레싱시에 필요한 최소 영역만의 돌출부가 배치되어 있으므로, 인접한 방전 셀에 배치되는 어드레스 전극간의 전기장의 간섭을 최소화하여 안정적인 방전 특성을 확보할 수가 있다.
넷째, 기판과 격벽 사이의 간격을 확보하여, 진공 배기중에 불순 가스가 배출될 수 있는 통로를 제공하게 된다. 이에 따라, 배기 효율을 향상시킬 수가 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (16)

  1. 제 1 기판;과,
    상기 제 1 기판과 평행하게 배치된 제 2 기판;과,
    상기 제 1 및 제 2 기판 사이에 배치되어서, 이들과 함께 방전 공간을 구획하는 격벽;과,
    상기 제 1 기판의 내면에 배치된 복수의 유지 전극;과,
    상기 제 2 기판의 내면에서 상기 유지 전극과 교차하는 방향으로 배치되며, 상기 격벽의 하부에 배치되어서 어드레싱을 위한 필요한 최소 영역이 방전 공간으로 돌출된 복수의 어드레스 전극;을 포함하고,
    상기 어드레스 전극은 상기 격벽이 배치된 방향과 나란한 방향으로 배치된 어드레스 전극 라인과, 상기 어드레스 전극 라인으로부터 방전 공간내로 돌출되며, 상기 유지 전극중에 어드레싱 방전을 일으키는 전극 부분과 대응되게 배치되며, 인접한 적,녹,청색의 방전 셀에서 동일한 직선상에 위치하지 않고, 서로 어긋나게 배치된 돌출부를 구비한 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 어드레스 전극 라인은 인접한 방전 셀을 가로질러 스트라이프형으로 배치되어 있으며, 상기 돌출부는 상기 어드레스 전극 라인의 일측벽으로부터 일체로 돌출되어서 방전 공간내에 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 어드레스 전극 라인의 폭은 상기 격벽의 폭보다 좁게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 어드레스 전극은 적어도 어느 한 색상의 형광체층이 도포된 방전 셀에 배치된 돌출부의 면적이 다른 색상의 형광체층이 도포된 방전 셀에 배치된 돌출부의 면적과 서로 다르게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    방전 특성이 낮은 방전 셀에서의 돌출부의 면적이 방전 특성이 높은 방전 셀에서의 돌출부의 면적보다 크게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 삭제
  9. 제 1 항에 있어서,
    상기 어드레스 전극은 적어도 어느 한 색상의 형광체층이 도포된 방전 셀에 배치된 돌출부의 두께가 다른 색상의 형광체층이 도포된 방전 셀에 배치된 돌출부의 두께와 서로 다르게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    방전 특성이 낮은 방전 셀에서의 돌출부의 두께가 방전 특성이 높은 방전 셀에서의 돌출부의 두께보다 두껍게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 9 항에 있어서,
    상기 돌출부의 두께는 어드레스 전극 라인의 두께와 실질적으로 동일한 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 11 항에 있어서,
    상기 기판과 격벽 사이에는 각 방전 셀별에서의 어드레스 전극의 두께 편차로 인하여 진공 배기중에 불순 가스를 배출할 수 있는 간격이 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 12 항에 있어서,
    방전 특성이 낮은 방전 셀에 배치된 어드레스 전극상의 간격이 방전 특성이 높은 방전 셀에 배치된 어드레스 전극상의 간격보다 넓게 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 제 1 항에 있어서,
    상기 유지 전극은 각 방전 셀별로 한 쌍씩 배치된 X 및 Y 전극으로 이루어지고, 상기 어드레스 전극은 방전 셀에서 상기 X 및 Y 전극과 교차하는 방향으로 배치된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  15. 제 14 항에 있어서,
    상기 X 및 Y 전극은 방전 셀내에서 대향되게 배치되어서 대향되는 전극을 향하여 소정 크기의 제 1 및 제 2 돌출부가 형성되며, 상기 어드레스 전극은 상기 제 1 및 제 2 돌출부와 대응되는 제 3 돌출부가 형성된 것을 특징으로 하는 플라즈마 디스플레이 패널.
  16. 제 14 항에 있어서,
    상기 X 및 Y 전극은 제 1 기판의 내면에 교대로 배치되어서, 제 1 유전체층에 의하여 매립되고, 상기 어드레스 전극은 제 2 기판의 내면에 배치되어서 제 2 유전체층에 의하여 매립된 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040083503A 2004-10-19 2004-10-19 플라즈마 디스플레이 패널 KR100626022B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020040083503A KR100626022B1 (ko) 2004-10-19 2004-10-19 플라즈마 디스플레이 패널
JP2005171491A JP4444166B2 (ja) 2004-10-19 2005-06-10 改善された電極を有するプラズマディスプレーパネル
US11/251,834 US7394197B2 (en) 2004-10-19 2005-10-18 Plasma display panel
CNA2005101128770A CN1763894A (zh) 2004-10-19 2005-10-19 等离子体显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040083503A KR100626022B1 (ko) 2004-10-19 2004-10-19 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060034765A KR20060034765A (ko) 2006-04-25
KR100626022B1 true KR100626022B1 (ko) 2006-09-20

Family

ID=36180081

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040083503A KR100626022B1 (ko) 2004-10-19 2004-10-19 플라즈마 디스플레이 패널

Country Status (4)

Country Link
US (1) US7394197B2 (ko)
JP (1) JP4444166B2 (ko)
KR (1) KR100626022B1 (ko)
CN (1) CN1763894A (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100528926B1 (ko) * 2003-09-25 2005-11-15 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20060034761A (ko) * 2004-10-19 2006-04-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널과, 이의 제조 방법
KR100637466B1 (ko) * 2004-11-17 2006-10-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20070107868A (ko) * 2006-05-04 2007-11-08 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
US7612502B2 (en) * 2006-06-01 2009-11-03 Chunghwa Picture Tubes, Ltd. Planar light source
WO2008050452A1 (fr) * 2006-10-27 2008-05-02 Hitachi Plasma Display Limited Ecran à plasma et son procédé de pilotage
KR100830311B1 (ko) * 2007-01-25 2008-05-16 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 제조방법
WO2010049975A1 (ja) * 2008-10-30 2010-05-06 日立プラズマディスプレイ株式会社 プラズマディスプレイパネル
EP2219202B1 (en) * 2009-02-17 2013-11-20 Samsung SDI Co., Ltd. Plasma display panel and method of manufacturing the same
KR20110039838A (ko) * 2009-10-12 2011-04-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR101082445B1 (ko) 2009-10-30 2011-11-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020020310A (ko) * 2000-09-08 2002-03-15 김순택 플라즈마 디스플레이 패널
JP2003303546A (ja) * 2002-04-09 2003-10-24 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6100633A (en) * 1996-09-30 2000-08-08 Kabushiki Kaisha Toshiba Plasma display panel with phosphor microspheres
KR19980060794A (ko) * 1996-12-31 1998-10-07 손욱 플라즈마 표시 패널
KR100226834B1 (ko) * 1997-06-27 1999-10-15 구자홍 칼라 플라즈마 디스플레이 패널의 상부전극 구조
KR100416146B1 (ko) 2001-08-06 2004-01-24 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020020310A (ko) * 2000-09-08 2002-03-15 김순택 플라즈마 디스플레이 패널
JP2003303546A (ja) * 2002-04-09 2003-10-24 Matsushita Electric Ind Co Ltd プラズマディスプレイパネル

Also Published As

Publication number Publication date
JP2006120602A (ja) 2006-05-11
CN1763894A (zh) 2006-04-26
US7394197B2 (en) 2008-07-01
US20060082303A1 (en) 2006-04-20
KR20060034765A (ko) 2006-04-25
JP4444166B2 (ja) 2010-03-31

Similar Documents

Publication Publication Date Title
EP1684322B1 (en) Plasma display panel
JP4444166B2 (ja) 改善された電極を有するプラズマディスプレーパネル
KR100528926B1 (ko) 플라즈마 디스플레이 패널
KR100573159B1 (ko) 플라즈마 디스플레이 패널과 이의 제조 방법
US7411347B2 (en) Plasma display panel
JP4280254B2 (ja) 電極の構造が改善されたプラズマディスプレイパネル
KR100670312B1 (ko) 플라즈마 디스플레이 패널
KR100615241B1 (ko) 방전 전극의 구조가 개선된 플라즈마 디스플레이 패널
KR100581857B1 (ko) 메쉬형 전극을 가지는 플라즈마 표시 장치
KR100777730B1 (ko) 플라즈마 디스플레이 패널
KR100637170B1 (ko) 개선된 전극 구조를 가지는 플라즈마 디스플레이 패널
KR100603300B1 (ko) 플라즈마 디스플레이 패널
JP2009218208A (ja) プラズマディスプレイパネル
US20090108730A1 (en) Plasma Display Panel
KR100751364B1 (ko) 플라즈마 디스플레이 패널
KR100626067B1 (ko) 플라즈마 디스플레이 패널
KR100889775B1 (ko) 플라즈마 디스플레이 패널
KR100768207B1 (ko) 플라즈마 디스플레이 패널
KR20050114069A (ko) 플라즈마 디스플레이 패널
KR20060034761A (ko) 플라즈마 디스플레이 패널과, 이의 제조 방법
KR20070072216A (ko) 플라즈마 디스플레이 패널
KR20070056788A (ko) 플라즈마 디스플레이 패널
KR20070005337A (ko) 플라즈마 디스플레이 패널
KR20050114090A (ko) 플라즈마 디스플레이 패널
KR20060087634A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090826

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee