KR100475160B1 - 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법 - Google Patents

액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법 Download PDF

Info

Publication number
KR100475160B1
KR100475160B1 KR10-2002-0010713A KR20020010713A KR100475160B1 KR 100475160 B1 KR100475160 B1 KR 100475160B1 KR 20020010713 A KR20020010713 A KR 20020010713A KR 100475160 B1 KR100475160 B1 KR 100475160B1
Authority
KR
South Korea
Prior art keywords
lines
cathode
subpixels
odd
gate
Prior art date
Application number
KR10-2002-0010713A
Other languages
English (en)
Other versions
KR20030071147A (ko
Inventor
현창호
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2002-0010713A priority Critical patent/KR100475160B1/ko
Publication of KR20030071147A publication Critical patent/KR20030071147A/ko
Application granted granted Critical
Publication of KR100475160B1 publication Critical patent/KR100475160B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화소간의 크로스토크를 방지하고 전류제어를 용이하게 할 수 있는 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법에 관한 것이다.
본 발명은 게이트라인들과 음극라인들의 교차부마다 마련된 전자방출부와, 게이트라인의 스캔신호에 응답하여 음극라인으로부터의 데이터신호를 전자방출부로 공급하는 고전압 능동소자와, 전자방출부에 대향되는 형광체를 포함하는 서브화소들이 매트릭스 형태로 배치되고, 서브화소들의 열단위로 형성되어 전자방출부에서 방출된 전자들이 형광체에 충돌되게하는 양극라인들을 포함하는 액티브 매트릭스 전계방출표시패널의 구동장치에 있어서, 기수번째 게이트라인들은 우수열의 서브화소들 중 그 게이트라인의 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자의 게이트전극에 공통으로 접속되고, 우수번째 게이트라인들은 기수열의 서브화소들 중 그 게이트라인의 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자의 게이트전극에 공통으로 접속되며, 상기 음극라인들은 수직방향으로 진행하면서 기수열 및 우수열 서브화소들에 마련되는 고전압 능동소자의 소오스전극에 교번적으로 접속된 전계방출표시패널과; 게이트라인들에 스캔신호를 공급하는 게이트구동부와; 음극라인들에 공급되는 전류량을 제어하는 음극구동부를 구비하는 것을 특징으로 한다.

Description

액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법{APPARATUS AND METHOD FOR DRIVING ACTIVE MATRIX FIELD EMISSION DISPLAY PANEL}
본 발명은 전계방출표시 패널의 구동 장치 및 방법에 관한 것으로, 특히 액티브 매트릭스 구동방식을 이용하여 화소간의 크로스토크를 방지하고 전류제어를 용이하게 할 수 있는 액티브 매트릭스 전계방출표시 패널의 구동 장치 및 방법에 관한 것이다.
전계방출표시(Field Emission Display; 이하, FED라 한다) 패널은 우수한 디스플레이 특성 및 제조가격의 경쟁력 등의 이점으로 인하여 차세대 평면 디스플레이 장치로 응용하기 위한 연구가 활발히 진행되고 있다. FED 패널은 전계방출소자로부터 방출된 전자를 형광체에 충돌시켜 발생되는 빛을 이용하여 화상을 표시한다. 이러한 FED 패널에 이용되는 전계방출소자로는 팁형의 이미터와, 다이아몬드 박막이나 다이아몬드상 카본 박막을 이용한 평면형 이미터가 주로 사용되고 있다. 여기서, 팁형 이미터는 몰리브덴(Mo), 실리콘(Si) 등을 이용하여 화학적으로 불안정한 단점을 가지는 반면에, 평면형 이미터는 다이아몬드(Diamond)나 다이아몬드상 카본(Diamond-like Carbon;이하, DLC라 함)을 이용하여 화학적으로 안정한 특성을 가지고 팁상태뿐만 아니라 평면상태에서도 낮은 인가전압으로 전자방출을 일으킬 수 있는 장점을 가지고 있다.
도 1 및 도 2를 참조하면, DLC를 이용한 FED 패널에 대한 구조가 도시되어 있다. 도 1 및 도 2에 도시된 FED 패널은 하부기판(2) 상에 형성된 음극(4) 및 게이트전극(8)의 교차부마다 다수개씩 형성된 DLC 이미터(6)와, 상부기판(10) 상에 음극(4)과 나란하게 형성된 양극(12)과 그 위에 형성된 형광체(14)와, 상/하부기판(10, 2) 사이에 형성된 스페이서(16)를 구비한다.
DLC 이미터(6)는 음극(4)과 게이트전극(6)의 교차부에 마련된 게이트홀(7)을 통해 노출된다. 이러한 DLC 이미터(6)는 절연층을 사이에 둔 음극(4)과 게이트전극(8) 사이에 인가되는 전계에 의해 전자를 방출한다. DLC 이미터(6)에서 방출된 전자들은 양극(12)에 인가되는 전압에 의해 가속되어 형광체(14)와 충돌함으로써 빛이 발생되게 한다.
이러한 구성을 가지는 DLC FED의 화상구현을 위한 구동방법은 다음과 같다. DLC FED는 도 3에 도시된 바와 같이 음극(4)을 포함하는 음극라인들(C1 내지 Cn)들과 게이트전극(6)을 포함하는 게이트전극라인들(G1 내지 Gm)의 교차부마다 적(R), 녹(G), 청(B) 서브화소들이 마련되고, 하나의 화소가 적(R), 녹(G), 청(B) 3개의 서브화소들로 구성된다. 이러한 서브화소들(R, G, B)은 게이트전극라인들(G1 내지 Gm)에 순차적으로 스캔펄스를 공급하고, 해당 게이트전극라인(G1 내지 Gm)의 스캔기간에 음극라인들(C1 내지 Cn)에 부극성의 데이터펄스를 공급하여 DLC 이미터들에서 전자들이 방출되게 한다. 동시에, 음극라인들(C1 내지 Cn)과 대향되는 양극라인들(도시하지 않음)에 정극성의 전압을 인가하여 DLC 이미터들에서 방출된 전자들이 형광체 쪽으로 가속되어 충돌되게 함으로써 서브화소들(R, G, B)은 빛을 방출하게 된다. 이 경우, 서브화소들(R, G, B)에서의 계조는 데이터에 따라 음극라인들(C1 내지 Cn)에 공급되는 전류량을 조절하여 구현한다. 다른 방법으로는 한 프레임을 데이터의 각 비트마다 가중치(기간)가 다른 다수개의 서브필드들로 분할한 후 비트값에 따라 해당 서브필드들을 구동하여 서브필드들에서 구현되는 휘도의 조합으로 계조를 구현한다.
그러나, 종래의 DLC FED는 패시브(Passive) 방식으로 구동됨에 따라 서브화소들(R, G, B)을 독립적으로 구동시킬 수 없으므로 전류제어가 어려워 동일휘도대비 서브화소들(R, G, B)의 전자방출량이 일정치 않은 문제가 발생한다. 또한, 이웃한 서브화소들(R, G, B)간의 크로스토크 문제가 발생한다. 다시 말하여, 종래의 DLC FED에서는 서브화소들(R, G, B) 각각에서 발생된 전자빔이 해당 형광체 쪽으로 가속될 때 전자빔의 확산에 의해 인접한 다른 색의 형광체를 발광시킴으로써 인접되는 서브화소(R, G, B)간에 크로스토크 현상이 발생된다. 이러한 크로스토크 현상으로 인한 색순도 저하와 일정치 않은 전자방출량으로 인하여 종래의 DLC FED는 화상 표시품질이 저하되는 문제점을 가지고 있다.
따라서, 본 발명의 목적은 고전압 능동 소자를 사용하여 서브화소간에 발생되는 크로스토크 현상을 방지하고 전류제어를 용이하게 할 수 있는 액티브 매트릭스 FED 패널의 구동 장치 및 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액티브 매트릭스 전계방출표시패널의 구동장치는 게이트라인들과 음극라인들의 교차부마다 마련된 전자방출부와, 게이트라인의 스캔신호에 응답하여 음극라인으로부터의 데이터신호를 전자방출부로 공급하는 고전압 능동소자와, 전자방출부에 대향되는 형광체를 포함하는 서브화소들이 매트릭스 형태로 배치되고, 서브화소들의 열단위로 형성되어 전자방출부에서 방출된 전자들이 형광체에 충돌되게하는 양극라인들을 포함하는 액티브 매트릭스 전계방출표시패널의 구동장치에 있어서, 기수번째 게이트라인들은 우수열의 서브화소들 중 그 게이트라인의 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자의 게이트전극에 공통으로 접속되고, 우수번째 게이트라인들은 기수열의 서브화소들 중 그 게이트라인의 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자의 게이트전극에 공통으로 접속되며, 상기 음극라인들은 수직방향으로 진행하면서 기수열 및 우수열 서브화소들에 마련되는 고전압 능동소자의 소오스전극에 교번적으로 접속된 전계방출표시패널과; 게이트라인들에 스캔신호를 공급하는 게이트구동부와; 음극라인들에 공급되는 전류량을 제어하는 음극구동부를 구비하는 것을 특징으로 한다.
본 발명에 따른 액티브 매트릭스 전계방출표시패널의 구동장치는 첫번째 및 마지막번째 음극라인의 외측에 나란하게 형성되어 상기 음극라인들에 접속되지 않은 서브화소들에 데이터신호를 공급하기 위한 더미 음극라인을 더 구비하는 것을 특징으로 한다.
상기 음극구동부는 음극라인들 각각에 접속되는 전류제어부를 구비하고, 전류제어부는 제1 및 제2 전류량을 입력 제어신호에 응답하여 선택적으로 해당 음극라인에 공급하는 제1 및 제2 전류원 미러회로를 구비하는 것을 특징으로 한다.
본 발명에 따른 액티브 매트릭스 전계방출표시패널의 구동방법은 기수번째 게이트라인들을 순차적으로 구동하여 음극라인들로부터의 데이터신호를 그 기수번째 게이트라인에 접속된 우수열의 서브화소들에 공급함과 아울러 상기 우수열의 양극라인들을 구동하여 상기 우수열의 서브화소들을 구동하는 단계와; 우수번째 게이트라인들을 순차적으로 구동하여 상기 음극라인들로부터의 데이터신호를 그 우수번째 게이트라인에 접속된 기수열의 서브화소들에 공급함과 아울러 상기 기수열의 양극라인들을 구동하여 상기 기수열의 서브화소들을 구동하는 단계를 포함하는 것을 특징으로 한다.
상기 우수열의 서브화소들이 구동되는 기간에 상기 우수열의 양극라인들에는 특정의 정극성전압을 공급하고, 상기 기수열의 양극라인들에는 특정의 부극성전압을 공급하며, 상기 기수열의 서브화소들이 구동되는 기간에 상기 기수열의 양극라인들에는 특정의 정극성전압을 공급하고, 상기 우수열의 양극라인들에는 특정의 부극성전압을 공급하는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 4 내지 도 8b를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 4은 본 발명의 실시 예에 따른 액티브 매트릭스 FED의 구성을 평면적으로 도시한 것이다. 도 4에 도시된 FED는 상호교차하는 게이트전극라인들(G1 내지 Gm)들 및 음극전극라인들(C1 내지 Cn)과, 그들의 교차부, 즉 서브화소(R, G, B)마다 형성된 고전압 능동소자(20)와, 고전압 능동소자(20)의 드레인전극에 접속되는 DLC 이미터부(22)와, 서브화소열 단위로 형성된 양극라인들(A1 내지 An)을 구비한다. 또한 도 4에 도시된 FED는 음극라인들(C1 내지 Cn)을 구동하기 위한 음극구동부(30)와, 게이트전극라인들(G1 내지 Gm)을 구동하기 위한 게이트구동부(도시하지 않음)를 더 구비한다.
서브화소(R, G, B)마다 마련되는 고전압 능동소자(20)는 스위칭소자로 박막트랜지스터(Thin Film Transistor)가 이용된다. 고전압 능동소자(20)의 게이트전극은 게이트라인(G1 내지 Gm)에, 소스전극은 음극라인(C1 내지 Cm)에, 그리고 드레인전극은 DLC 이미터부(22)에 접속된다. 이러한 고전압 능동소자(20)는 게이트라인(G1 내지 Gm)으로부터의 스캔신호에 응답하여 음극라인(C1 내지 Cn)으로부터의 데이터신호를 DLC 이미터부(22)로 공급한다. 이에 따라, 서브화소(R, G, B) 마다 DLC 이미터부(22)로 공급되는 전류량을 독립적으로 제어함으로써 동일휘도대비 전자방출량을 일정하게 할 수 있다.
게이트 구동부(도시하지 않음)는 게이트라인들(G1 내지 Gm)에 스캔신호를 순차적으로 공급한다.
음극 구동부(30)는 입력 데이터신호에 응답하여 음극라인들(C1 내지 Cn)에 전류를 공급한다. 특히 음극 구동부(30)는 도 5에 도시된 바와 같이 2개의 전류원 미러회로를 구비하여 음극라인들(C1 내지 Cn) 각각에 공급되는 전류량을 패널의 특성에 따라 제어하는 전류제어부(32)를 구비한다.
전류제어부(32)는 제1 입력 제어신호에 응답하여 음극라인(C)에 제1 전류를 공급하기 위한 제1 전류미러 회로와, 제2 입력 제어신호에 응답하여 음극라인(C)에 제2 전류를 공급하기 위한 제2 전류미러 회로를 구비한다.
제1 전류미러 회로는 게이터단자가 상호 연결된 제1 및 제2 트랜지스터(T1, T2)를 구비한다. 여기서 제1 트랜지스터(T1)의 드레인단자는 제1 저항(R1)을 경유하여 전원공급단자(VCC1)에 접속되고, 소스단자는 그라운드단자(GND)에 접속된다. 제2 트랜지스터(T2)의 드레인단자는 음극라인(C)에 접속되고 소스단자는 제1 스위치(S1)를 경유하여 그라운드단자(GND)에 접속된다. 이러한 구성을 갖는 제1 및 제2 트랜지스터(T1, T2)를 구비하는 제1 전류미러회로는 제1 제어신호에 의해 제1 스위치(S1)가 턴-온되는 경우 제1 전류가 음극라인(C)에 공급되게 한다.
제2 전류미러 회로는 게이터단자가 상호 연결된 제1 및 제3 트랜지스터(T1, T3)를 구비한다. 제1 트랜지스터(T1)의 드레인단자는 제1 저항(R1)을 경유하여 전원공급단자(VCC1)에 접속되고, 소스단자는 그라운드단자(GND)에 접속된다. 제3 트랜지스터(T2)의 드레인단자는 음극라인(C)에 접속되고 소스단자는 제2 스위치(S2)를 경유하여 그라운드단자(GND)에 접속된다. 이러한 구성을 갖는 제1 및 제3 트랜지스터(T1, T3)를 구비하는 제2 전류미러회로는 제2 제어신호에 의해 제2 스위치(S2)가 턴-온되는 경우 상기 제1 전류와 전류량이 다른 제2 전류가 음극라인(C)에 공급되게 한다.
이와 같이 음극라인(C) 각각을 구동하는 전류제어부(32)가 2개의 전류원 미러회로를 사용하여 전류레벨을 용이하게 변경할 수 있음에 따라 음극구동부(30)는 패널의 특성에 맞게 음극라인들(C1 내지 Cn)을 구동할 수 있게 된다.
유효표시영역에 매트릭스 형태로 배치되는 서브화소들(R, G, B)은 그들간의 크로스토크 현상을 방지하기 위하여 2분되어 구동된다. 다시 말하여, 서브화소들(R, G, B)은 기수행과 우수행으로 분리됨과 아울러 기수열과 우수열로 분리되어 구동됨으로써 서브화소들(R, G, B) 각각이 서로 다른 색을 방출하는 인접한 서브화소들(R, G, B)과 시간차를 두어 구동하게 된다.
상세히 하면, 기수번째 게이트라인들(G1, G3, …, Gm-1; 이하, Godd라 함)은 우수열(EVEN)의 서브화소들(R, G, B) 중 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자(20)의 게이트전극에 공통으로 접속된다. 반면에, 우수번째 게이트라인들(G2, G4, …, Gm; 이하, Geven라 함)은 기수열(ODD)의 서브화소들(R, G, B) 중 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자(20)의 게이트전극에 공통으로 접속된다. 그리고, 음극라인들(C1 내지 Cn)은 수직방향으로 진행하면서 기수열(ODD)의 서브화소들(R, G, B)과 우수열(EVEN)의 서브화소들(R, G, B)과 교번적으로(지그재그 형태로) 접속된다. 또한, 제1 음극라인(C1)의 좌측에 더미음극라인(Cdm)이 더 형성되어 제1 기수열(ODD)에서 제1 음극라인(C1)에 접속되지 않은 우수행들의 서브화소들(R)에 데이터신호를 공급한다. 동일하게, 제n 음극라인(Cn)의 우측에 더미음극라인(Cdm)이 더 형성되어 제n 우수열(EVEN)에서 제n 음극라인(Cn)에 접속되지 않은 기수행들의 서브화소들(B)에 접속된다.
이러한 구성을 가지는 액티브 매트릭스 DLC FED의 구동방법을 살펴보면, 우선, 게이트라인들(G1 내지 Gm)을 기수라인들과 우수라인들로 2분할하여 도 6에 도시된 바와 같이 1/2 수직주기기간(V)에 기수번째 게이트라인들(Godd)을 먼저 순차적으로 구동한 다음 나머지 1/2 수직주기기간(V)에 우수번쩨 게이트라인들(Geven)을 순차적으로 구동한다. 동시에, 양극라인들(A1 내지 An)들도 기수번째와 우수번째로 2분할하여 상기 기수번째 게이트라인들(Godd)이 구동되는 1/2 수직주기기간(V)에는 우수번째 양극라인들(A2, A4, …, An; 이하, Aeven라 함)을, 상기 우수번째 게이트라인들(Geven)이 구동되는 1/2 수직주기기간(V)에는 기수번째 양극라인들(A1, A3, …, An-1; 이하, Aodd라 함)을 구동한다.
다시 말하여, 상기 기수번째 게이트라인들(Godd)이 구동되는 전반부의 1/2 수직주기기간(V)에는 우수번째 양극라인들(Aeven)에 방출된 전자빔을 형광체쪽으로 끌어당길 수 있는 정극성의 전압(Aap)을 공급하고, 기수번째 양극라인(Aodd)에는 부극성의 전압(Aan)을 인가한다. 이에 따라, 도 7a 내지 도 7c에 도시된 바와 같이 기수번째 게이트라인들(Godd)이 순차적으로 스캔되는 기간에 그 게이트라인들(Godd)에 접속된 우수열(EVEN)의 서브화소들이 구동된다. 여기서, 도 6b에 도시된 바와 같이 하나의 게이트라인(G3)이 스캔되는 기간에 그 게이트라인(G3)에 상하로 위치하는 우수열(EVEN)의 서브화소들은 동시에 구동되지만 서로 다른 음극라인에 접속되어 있으므로 간섭없이 데이터신호를 공급받을 수 있게 된다. 그리고, 우수열(EVEN)의 서브화소들이 구동될 때 그들의 양측으로 인접한 기수열(ODD)의 서브화소들이 구동되지 않으므로 전자빔의 확산에 의한 크로스토크를 방지할 수 있게 된다.
그 다음, 우수번째 게이트라인들(Geven)이 구동되는 후반부의 1/2 수직주기기간(V)에는 기수번째 양극라인들(Aodd)에 방출된 전자빔을 형광체쪽으로 끌어당길 수 있는 정극성의 전압(Aap)을 공급하고, 우수번째 양극라인(Aeven)에는 부극성의 전압(Aan)을 인가한다. 이에 따라, 도 8a 내지 도 8b에 도시된 바와 같이 우수번째 게이트라인들(Geven)이 순차적으로 스캔되는 기간에 그 게이트라인들(Geven)에 접속된 기수열(ODD)의 서브화소들이 구동된다. 여기서, 도 8a 내지 도 8b와 같이 하나의 게이트라인(G2, G4)이 스캔되는 기간에 그 게이트라인(G2, G4)에 상하로 위치하는 기수열(ODD)의 서브화소들은 동시에 구동되지만 서로 다른 음극라인에 접속되어 있으므로 간섭없이 데이터신호를 공급받을 수 있게 된다. 그리고, 기수열(ODD)의 서브화소들이 구동될 때 그들의 양측으로 인접한 우수열(EVEN)의 서브화소들이 구동되지 않으므로 전자빔의 확산에 의한 크로스토크를 방지할 수 있게 된다.
이 경우, 서브화소들(R, G, B)에서의 계조는 데이터에 따라 음극라인들(C1 내지 Cn)에 공급되는 전류량을 조절하여 구현한다. 다른 방법으로는 한 프레임을 데이터의 각 비트마다 가중치(기간)가 다른 다수개의 서브필드들로 분할한 후 비트값에 따라 해당 서브필드들을 구동하여 서브필드들에서 구현되는 휘도의 조합으로 계조를 구현한다.
이와 같이, 본 발명의 실시 예에 따른 액티브 매트릭스 DLC FED의 구동방법에서는 게이트라인들을 기수행과 우수행으로 나누고, 양극라인들을 기수열과 우수열로 나누어 구동함으로써 서브화소들을 기수열(ODD)과 우수열(EVEN)로 나누어 구동하여 서로 다른 색을 방출하는 인접한 서브화소간의 크로스토크를 방지할 수 있게 된다.
상술한 바와 같이, 본 발명에 따른 액티브 매트릭스 FED 패널의 구동 장치 및 방법에 의하면 서브화소마다 고전압 능동소자를 마련하여 독립적으로 전류량을 제어함으로써 동일휘도대비 전자방출량을 일정하게 함과 아울러 음극구동부가 전류제어용 회로를 구비함으로써 음극라인에 공급되는 전류레벨을 패널특성에 따라 용이하게 조절할 수 있게 된다. 또한, 본 발명에 따른 액티브 매트릭스 FED 패널의 구동 장치 및 방법에 의하면 게이트라인들을 기수행과 우수행으로 나누고 음극라인들을 기수열과 우수열에 교번적으로 접속되게 하고 양극라인들을 기수열과 우수열로 나눈 다음 기수열과 우수열의 서브화소들을 분리하여 구동함으로써 서로 다른 색을 방출하는 인접한 서브화소간의 크로스토크를 방지할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 일반적인 전계방출표시 패널을 개략적으로 나타내는 사시도.
도 2는 도 1에 도시된 전계방출표시 패널의 단면도.
도 3은 도 1에 도시된 전계방출표시 패널의 전극구성도.
도 4는 본 발명의 실시 예에 따른 전계방출표시 패널 구동장치를 나타내는 평면도.
도 5는 도 4에 도시된 음극구동부에 포함되는 전류제어부의 상세회로도.
도 6은 도 4에 도시된 전계방출표시 패널의 구동파형도.
도 7a 내지 도 7c는 도 6에 도시된 구동파형 중 기수번째 게이트라인 구동기간에서의 구동형태를 순차적으로 나타내는 평면도.
도 8a 내지 도 8b는 도 6에 도시된 구동파형 중 우수번째 게이트라인 구동기간에서의 구동형태를 순차적으로 나타태는 평면도.
< 도면의 주요 부분에 대한 부호의 설명 >
2 : 하부기판 4 : 음극
5 : 절연층 6 : DLC 이미터
7 : 게이트홀 8 : 게이트전극
10 : 상부기판 12 : 양극
14 : 형광체 16 : 스페이서
20 : 고전압 능동소자 22 : DLC 이미터부30 : 음극구동부 32 : 전류제어부
삭제

Claims (5)

  1. 게이트라인들과 음극라인들의 교차부마다 마련된 전자방출부와, 상기 게이트라인의 스캔신호에 응답하여 상기 음극라인으로부터의 데이터신호를 상기 전자방출부로 공급하는 고전압 능동소자와, 상기 전자방출부에 대향되는 형광체를 포함하는 서브화소들이 매트릭스 형태로 배치되고, 상기 서브화소들의 열단위로 형성되어 상기 전자방출부에서 방출된 전자들이 상기 형광체에 충돌되게하는 양극라인들을 포함하는 액티브 매트릭스 전계방출표시패널의 구동장치에 있어서,
    기수번째 게이트라인들은 우수열의 서브화소들 중 그 게이트라인의 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자의 게이트전극에 공통으로 접속되고; 우수번째 게이트라인들은 기수열의 서브화소들 중 그 게이트라인의 상하로 인접한 2개의 서브화소에 마련되는 고전압 능동소자의 게이트전극에 공통으로 접속되며; 상기 음극라인들은 수직방향으로 진행하면서 기수열 및 우수열 서브화소들에 마련되는 고전압 능동소자의 소오스전극에 교번적으로 접속된 전계방출표시패널과;
    상기 게이트라인들에 스캔신호를 공급하는 게이트구동부와;
    상기 음극라인들에 공급되는 전류량을 제어하는 음극구동부를 구비하는 것을 특징으로 하는 액티브 매트릭스 전계방출표시 패널의 구동장치.
  2. 제 1 항에 있어서,
    첫번째 및 마지막번째 음극라인의 외측에 나란하게 형성되어 상기 음극라인들에 접속되지 않은 서브화소들에 데이터신호를 공급하기 위한 더미 음극라인을 더 구비하는 것을 특징으로 하는 액티브 매트릭스 전계방출표시 패널의 구동장치.
  3. 제 1 항에 있어서,
    상기 음극구동부는 상기 음극라인들 각각에 접속되는 전류제어부를 구비하고,
    상기 전류제어부는 제1 및 제2 전류량을 입력 제어신호에 응답하여 선택적으로 해당 음극라인에 공급하는 제1 및 제2 전류원 미러회로를 구비하는 것을 특징으로 하는 액티브 매트릭스 전계방출표시 패널의 구동장치.
  4. 기수번째 게이트라인들을 순차적으로 구동하여 음극라인들로부터의 데이터신호를 그 기수번째 게이트라인에 접속된 우수열의 서브화소들에 공급함과 아울러 상기 우수열의 양극라인들을 구동하여 상기 우수열의 서브화소들을 구동하는 단계와;
    우수번째 게이트라인들을 순차적으로 구동하여 상기 음극라인들로부터의 데이터신호를 그 우수번째 게이트라인에 접속된 기수열의 서브화소들에 공급함과 아울러 상기 기수열의 양극라인들을 구동하여 상기 기수열의 서브화소들을 구동하는 단계를 포함하는 것을 특징으로 하는 액티브 매트릭스 전계방출표시패널의 구동방법
  5. 제 4 항에 있어서,
    상기 우수열의 서브화소들이 구동되는 기간에 상기 우수열의 양극라인들에는 특정의 정극성전압을 공급하고, 상기 기수열의 양극라인들에는 특정의 부극성전압을 공급하고,
    상기 기수열의 서브화소들이 구동되는 기간에 상기 기수열의 양극라인들에는 특정의 정극성전압을 공급하며, 상기 우수열의 양극라인들에는 특정의 부극성전압을 공급하는 것을 특징으로 하는 액티브 매트릭스 전계방출표시패널의 구동방법.
KR10-2002-0010713A 2002-02-28 2002-02-28 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법 KR100475160B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0010713A KR100475160B1 (ko) 2002-02-28 2002-02-28 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0010713A KR100475160B1 (ko) 2002-02-28 2002-02-28 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20030071147A KR20030071147A (ko) 2003-09-03
KR100475160B1 true KR100475160B1 (ko) 2005-03-08

Family

ID=32222927

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0010713A KR100475160B1 (ko) 2002-02-28 2002-02-28 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법

Country Status (1)

Country Link
KR (1) KR100475160B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100844769B1 (ko) * 2006-11-09 2008-07-07 삼성에스디아이 주식회사 유기전계발광 표시장치의 구동방법
JP2008164848A (ja) * 2006-12-27 2008-07-17 Lg Display Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
KR20030071147A (ko) 2003-09-03

Similar Documents

Publication Publication Date Title
JP2661457B2 (ja) 電界放出形カソード
US5786795A (en) Field emission display (FED) with matrix driving electron beam focusing and groups of strip-like electrodes used for the gate and anode
KR20070072142A (ko) 전계 발광 표시장치와 그 구동방법
JP3892068B2 (ja) 画像表示装置
JP5074879B2 (ja) 電子放出素子及び表示素子
US6603256B1 (en) Field emission type display
JP2006301581A (ja) 表示装置およびその駆動方法
JP4549827B2 (ja) 有機電界発光表示装置
KR100475160B1 (ko) 액티브 매트릭스 전계방출표시패널의 구동 장치 및 방법
KR20050032829A (ko) 전계 방출 표시 장치 및 그 구동 방법
JPH02257553A (ja) 画像形成装置の駆動方法
KR100290704B1 (ko) 전계방출형 화상표시장치 및 그 구동방법
JP2001222967A (ja) 電界放出型表示装置およびその製造方法
KR100900798B1 (ko) 액티브-매트릭스 전계 방출 디스플레이 장치
KR100282036B1 (ko) 전계방출형 표시장치 및 그의 구동방법
KR100552362B1 (ko) 전계 방출 전자 이미터들을 제조하는 방법 및 그 위에매트릭스 전자 이미터 어레이가 형성된 기판들을 제조하는방법
KR100430085B1 (ko) 평판 디스플레이 패널 및 그 구동방법
JP4564294B2 (ja) 電界放出型ディスプレイ
KR100352977B1 (ko) 전계 방출 표시소자 및 그 구동방법
KR100293513B1 (ko) 전계방출표시장치의구동방법
KR100353951B1 (ko) 전계 방출 표시소자 및 그 구동방법
JP2832919B2 (ja) 電界放出素子を用いた表示装置
KR100469975B1 (ko) 정전류 회로를 사용하는 평면형 전계방출 표시장치의구동장치
JP2001305998A (ja) 表示装置
KR20000053654A (ko) 전계방출형 발광소자의 구동장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee