KR100471391B1 - 액정 표시 소자 - Google Patents

액정 표시 소자 Download PDF

Info

Publication number
KR100471391B1
KR100471391B1 KR1019970066703A KR19970066703A KR100471391B1 KR 100471391 B1 KR100471391 B1 KR 100471391B1 KR 1019970066703 A KR1019970066703 A KR 1019970066703A KR 19970066703 A KR19970066703 A KR 19970066703A KR 100471391 B1 KR100471391 B1 KR 100471391B1
Authority
KR
South Korea
Prior art keywords
bus line
gate bus
gate
data bus
lines
Prior art date
Application number
KR1019970066703A
Other languages
English (en)
Other versions
KR19990048090A (ko
Inventor
이석열
이정열
권순길
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1019970066703A priority Critical patent/KR100471391B1/ko
Publication of KR19990048090A publication Critical patent/KR19990048090A/ko
Application granted granted Critical
Publication of KR100471391B1 publication Critical patent/KR100471391B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)

Abstract

본 발명은 개량된 액정 표시 소자로서, 본 발명의 액정 표시 소자는, 투명 기판과, 투명기판의 표면상에 서로 교차배열된 다수개의 게이트 버스 라인과 데이터 버스 라인으로서, 상기 게이트 라인은 번갈아 가면서, 제 1 게이트 버스 라인과 다음단에 형성된 제 2 게이트 버스 라인과의 사이에는 좁은 간격을 이루고, 상기 제 2 게이트 버스 라인과 상기 제 2 게이트 버스 라인의 다음단에 형성된 제 3 게이트 버스 라인사이에는 넓은 간격을 이루도록 평행하게 배열되며, 상기 제 1 및 2 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 1 구역을 한정하고, 상기 제 2 및 3 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 2 구역을 한정하는 게이트 버스 라인과 데이터 버스 라인을 포함한다. 제 2 구역의 중앙부에 게이트 버스 라인과 평행한 방향으로 두 개가 나란히 연장배열된 배선부를 포함하는 공통전극이 형성되고, 제 2 구역내에 배열된 상기 공통전극의 배선부간을 전기적으로 연결시키기 위한 제 2 구역당 적어도 하나이상의 연결부재가 형성된다. 그리고, 제 2 구역에서, 게이트 버스 라인과 배선부 및 인접하는 한 쌍의 데이터 버스 라인으로 둘러싸여진 공간에 화소 전극이 형성되고, 데이터 버스 라인과 상기 화소전극에 연결된 스위칭소자를 포함한다.

Description

액정 표시 소자
본 발명은 액정 표시 소자에 관한 것으로, 보다 구체적으로는, 보조 용량 전극 또는 공통 전극의 단선 또는 쇼트시, 용이하게 리페어 할 수 있는 액정 표시 소자에 관한 것이다.
일반적으로, 액정 표시 소자의 보조 용량 전극은 게이트 버스 라인의 비선택 기간시, 일정 기간(1 프레임)동안 액정 분자들이 전계의 영향을 받도록 한다. 더불어, 게이트 버스 라인이 선택에서 비선택되었을때, 즉, 전압 강하의 순간에도, 셀에 직접적으로 영향을 미치지 않도록 하는 완충 역할을 한다.
또한, 히다찌사에서 개발된 슈퍼 TFT-LCD인 IPS 모드(95년 평판 디스플레이지 개재)의 액정 표시 소자의 경우는, 공통 전극과 일체로 이루어지어, 액정 분자들을 구동시키는 역할 또한 한다.
이러한 보조 용량 전극은, 게이트 버스 라인과 동시에 형성되어, 액정 표시 소자의 하부 기판 표면에 형성된다.
종래의 도 1은 IPS모드의 액정 표시 소자를 나타낸 평면도이다.
도면을 참조하여, 다수개의 게이트 버스 라인(2)과 다수개의 데이터 버스 라인(5)은 수직 교차되도록, 서로 격자 형태로 배열되어, 단위 액정 셀 공간이 한정된다. 이때, 게이트 버스 라인(2)과 데이터 버스 라인(5)은 게이트 절연막을 사이에 두고 절연되어 있다.
각각의 단위 액정 셀 각각에는 공통 전극(3)이 해당 단위셀을 이루는 게이트 버스 라인의 이전단과 인접 평행하도록 배치된다. 이때, 공통 전극(3)에는 해당 단위 셀을 이루는 게이트 버스 라인(2)을 향하여 연장되는 사각 브렌치(3a)를 갖는다. 이 브렌치(3a)내에는 사각 형상의 홈(H)이 구비되어, 사각의 틀 형상을 갖는다. 이때, 돌출부의 홈(H) 부분은, LCD의 빛 투과 영역이 된다. 여기서, 동일 열에 배열된 공통 전극(3)은 모두 연결되어 있고, 각 열의 공통 전극(3) 또한, 셀 외측즉, 액정 패널 외부에서 모두 하나로 연결된다.
게이트 버스 라인(2)과 데이터 버스 라인(5)의 교차점에는 박막 트랜지스터를 구성하기 위한 채널층(4)이 구비된다. 이 채널층(4)은 게이트 버스 라인(2) 상부에 놓이게 되고, 데이터 버스 라인(5)이 채널층(4)의 일측 부분과 오버랩되도록 배치된다.
단위셀 공간 각각에는 공통 전극의 홈(H) 부분을 2분하고, 게이트 버스 라인(2)과 평행하는 공통 전극(3) 부분과 오버랩됨과 아울러, 채널층(4)의 타측과 오버랩되는 화소 전극(6)이 형성된다. 여기서, 화소 전극(6)과 공통 전극(3)이 오버랩된 부분(CAP)은 IPS 모드의 액정 표시 소자에서, 보조 용량 전극이 된다. 이때, 게이트 버스 라인의 교차점에서는 게이트 버스 라인을 게이트 전극으로 하고, 채널층을 채널 영역으로 하며, 데이터 버스 라인을 소오스 전극, 화소 전극을 드레인 전극으로 하는 박막 트랜지스터(TFT)가 형성된다.
이러한 구조의 액정 표시 소자는, 게이트 버스 라인(2)들중 어느 하나에 셀 선택 신호가 인가되고, 데이터 버스 라인(5)에 영상 신호가 전송되면, 신호가 전송된 게이트 버스 라인(2)과 데이터 버스 라인(5)의 교차점 부근의 박막 트랜지스터(TFT)가 턴온된다. 그러면, 데이터 버스 라인(5)에 실린 영상 신호는 화소 전극(6)으로 흐르게 된다. 한편, 공통 전극(3)에는 교류의 공통 전극 신호가 인가되어, 화소 전극(6)과 공통 전극(3) 즉, 공통 전극(3)의 돌출부(3a) 사이에 소정의 전계가 형성되어, 액정 분자들(도시되지 않음)이 동작된다.
그러나, 상기와 같은 종래의 액정 표시 소자는, 공통 전극(5)가 하나로 묶여 있음에 따라 다음과 같은 문제점이 발생된다.
상기와 같은 구조의 IPS-LCD는, 돌출부(3a)가 인출되는 지점(도면에서 X로 표시된 부분) 또는 데이터 버스 라인(5)과 공통 전극(3)과의 교차점 부근에 쇼트 또는 단선이 발생되면, 공통 전극에 배선 저항이 증가되어, LCD의 신호 지연 내지는 신호 왜곡이 발생된다.
또한, 공통 전극이 소정 부분 단선되면, 단선된 부분의 공통 전극은 플로팅 상태가 되므로, 화소 전극간에 비정상적인 전계가 형성된다. 그러면, 화면상에 백 휘선과 같은 불량이 나타난다.
더욱이, 데이터 버스 라인과 공통 전극간의 쇼트시에는 리페어가 불가능하게 된다.
따라서, 본 발명의 목적은, 보조 용량 전극(IPS모드인 경우, 공통 전극)이 단선 또는 쇼트가 발생되더라도, 화면 불량이 발생되지 않도록, 용이하게 리페어 할 수 있는 액정 표시 소자를 제공하는 것이다.
상기한 본 발명의 목적을 달성하기 위하여, 본 발명의 일 견지에 따르면, 본 발명의 액정 표시 소자는, 투명 기판과, 상기 투명기판의 표면상에 서로 교차배열된 다수개의 게이트 버스 라인과 데이터 버스 라인으로서, 상기 게이트 라인은 번갈아 가면서, 제 1 게이트 버스 라인과 다음단에 형성된 제 2 게이트 버스 라인과의 사이에는 좁은 간격을 이루고, 상기 제 2 게이트 버스 라인과 상기 제 2 게이트 버스 라인의 다음단에 형성된 제 3 게이트 버스 라인사이에는 넓은 간격을 이루도록 평행하게 배열되며, 상기 제 1 및 2 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 1 구역을 한정하고, 상기 제 2 및 3 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 2 구역을 한정하는 게이트 버스 라인과 데이터 버스 라인을 포함한다. 그리고, 제 2 구역의 중앙부에 게이트 버스 라인과 평행한 방향으로 두 개가 나란히 연장배열된 배선부를 포함하는 공통전극이 형성되고, 제 2 구역내에 배열된 상기 공통전극의 두 개의 배선부를 전기적으로 연결시키기 위한 상기 제 2 구역당 적어도 하나이상의 연결부재가 구비되며, 상기 공통 전극의 배선부를 중심으로 상기 제 2 구역에 한 쌍의 화소전극이 형성된다. 그리고, 데이터 버스 라인과 상기 화소전극에 연결된 스위칭소자을 포함한다.
또한, 본 발명의 다른 견지에 따른 액정 표시 소자는, 투명 기판과, 상기 투명기판의 표면상에 서로 교차배열된 다수개의 게이트 버스 라인과 데이터 버스 라인으로서, 상기 게이트 라인은 번갈아 가면서, 제 1 게이트 버스 라인과 다음단에 형성된 제 2 게이트 버스 라인과의 사이에는 좁은 간격을 이루고, 상기 제 2 게이트 버스 라인과 상기 제 2 게이트 버스 라인의 다음단에 형성된 제 3 게이트 버스 라인사이에는 넓은 간격을 이루도록 평행하게 배열되며, 상기 제 1 및 2 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 1 구역을 한정하고, 상기 제 2 및 3 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 2 구역을 한정하는 게이트 버스 라인과 데이터 버스 라인을 포함한다. 상기 제 2 구역의 중앙부에 상기 게이트 버스 라인과 평행한 방향으로 두개가 나란히 연장 배열되는 보조 용량 전극이 형성되고, 제 2 구역내의 상기 하나의 게이트 버스 라인과 한 쌍의 데이터 버스라인 및 하나의 보조 용량 전극으로 둘러싸인 공간에 각각 형성되며, 가장 인접한 보조 용량 전극과 상기 보조 용량 전극과 일부 오버랩되도록 화소 전극이 배치된다. 게이트 버스 라인과 데이터 버스 라인의 교차점에 형성되고, 상기 데이터 버스 라인의 신호를 화소 전극에 전달하는 박막 트랜지스터를 포함하며, 상기 보조 용량 전극에는, 인접한 보조 용량 전극과의 전기적 도통을 위하여, 적어도 하나 이상의 상하 연결 부재가 구비된다.
이와같이, 상기 연결 부재에 의하여, 공통 전극을 좌우 및 상하에 걸쳐동체로 형성함에 따라, 공통 전극의 배선부와 브렌치부가 단선되더라도, 상하 연결 부재를 통하여, 단선되어진 공통 전극 배선에 전압이 인가되도록 한다.
이하 첨부한 도면에 의거하여 본 발명의 바람직한 실시예를 자세히 설명하도록 한다.
첨부한 도면 도 2 및 도 3은 본 발명의 실시예 1에 따른 IPS 모드 액정 표시 소자의 하부 기판 평면도이고, 도 4는 본 발명의 실시예 2에 따른 TFT-LCD 액정 표시 소자의 하부 기판 평면도이다.
(실시예 1)
본 실시예는 IPS 모드의 액정 표시 소자를 설명한다. 이 IPS 모드의 액정 표시 소자는 보조 용량 전극과 공통 전극이 일체로 구성된다. 본 실시예는 하부 기판과 이와 대향하는 상부 기판, 상 하부 기판 사이에 개재되는 액정으로 포함하는 액정 표시 소자에 하부 기판 구조에 대하여 설명한다.
즉, 도 2를 참조하여, 본 실시예에 따른 액정 표시 소자는, 하부 절연 기판(10) 상에 다수개의 게이트 버스 라인(11a,11b,11c,11d)이 평행하게 배열된다. 여기서, 상기 게이트 버스 라인 중 하나의 게이트 버스 라인(11a)과 다음의 게이트 버스 라인(11b)과의 사이에는 좁은 간격을 이루고, 이 게이트 버스 라인(11b)의 다음에 오는 게이트 버스 라인(11c)과는 넓은 간격을 이루도록 번갈아가면서 평행하게 배치된다.
이 게이트 버스 라인(11a,11b,11c,11d)과 수직으로 교차되도록 다수개의 데이터 버스 라인(12a, 12b)이 등간격으로 배치되어, 제 1 구역(A1)과 제 2 구역2(A2)가 한정된다. 여기서, 제 1 구역(A1)은 제 1 및 제 2 게이트 버스 라인(11a,11b)과 인접하는 두 개의 데이터 버스 라인(12a,12b)에 의하여 한정되고, 제 2 구역(A2)은 제 2 및 제 3 게이트 버스 라인(11b,11c)과 인접하는 두 개의 데이터 버스 라인(12a,12b)으로 한정된다. 이때, 제 2 구역(A2)의 길이는 두 개의 단위 셀이 종방향으로 수용될수 있을만큼의 길이이다. 여기서, 게이트 버스 라인(11)과 데이터 버스 라인(12) 사이에는 게이트 절연막(도시되지 않음)이 개재되어, 상하 절연된다.
제 2 구역(A2)에는 액정 분자들(도시되지 않음)을 동작시키는 공통 전극(13)이 구비된다. 공통 전극(13)은 제 2 구역(A2)의 중앙부에 게이트 버스 라인(11a,11b,11c,11d)과 평행한 방향으로 두 개가 나란히 연장 배열된 배선부(13a-1,13a-2)를 포함한다. 여기서, 게이트 버스 라인(11b)과 한 쌍의 데이터 버스 라인(12a,12b) 및 하나의 배선부(13a-1)로 둘러싸여 있는 부분이 단위셀 즉, 단위 화소가 된다. 그리고, 공통 전극(13)은 배선부(13a-1,13a-2)로부터 각각 상기 제 2 구역(A2)을 형성하는 두 개의 데이터 버스 라인(12a,12b)과 인접, 평행하게 연장되는 연장부(13b)를 포함하며, 상기 연장부(13b)는 가장 근접한 게이트 버스 라인(11b,11c)에서는 게이트 버스 라인과 평행한 방향으로 연결되어 있다. 여기서, 한 조를 이룬 한 쌍의 배선부(13a-1,13a-2)는 좌우 단절없이 연장된다.
부가하자면, 종래의 공통 전극(13)은 동일 열에 배치된 공통 전극은 모두 연결되어 있고, 액정 패널 외부에서 각 열의 공통 전극단이 한꺼번에 접속된다. 그러나 본 실시예에서는, 공통 전극(13)을 액정 패널내에서 동일 열은 모두 연결시키고, 아울러, 인접하는 두 열의 공통 전극(13)이 종방향으로 연결되도록 한다.
즉, 본 실시예에서는, 두 열의 공통 전극(13)을 상하 연결시키기 위하여, 배선부(13a-1,13a-2)를 연결하는 연결 부재(130)가 구비된다. 이때, 연결 부재(130)는 하나의 제 2 구역(A2) 당 적어도 하나 이상 예를들어, 한 쌍씩 구비되도록 배치됨이 바람직하다. 따라서, 제 2 구역(A2)에 형성된 공통 전극(13)은 상하로 연결되며, 아울러, 좌우측의 공통 전극과도 연결되어진다.
상기 공통 전극(13)은 게이트 버스 라인(11a,11b,11c,11d)과 동일 평면상에 배치되므로, 공통 전극(13) 상부에는 게이트 절연막이 덮혀있게 된다. 따라서, 데이터 버스 라인(12)과는 절연된다.
게이트 버스 라인(11a,11b,11c,11d)과 데이터 버스 라인(12a, 12b)이 교차되는 부분 각각에는 채널층(14)이 구비된다. 이 채널층(14)은 게이트 버스 라인(1111a,11b,11c,11d) 상부에 놓이고, 이 채널층(14)상에 데이터 버스 라인(12a,12b)의 지나도록 배치된다.
상기 공통 전극(13)과 함께 액정 분자를 구동시키는 화소 전극(15)은, 상기 채널층(14)의 소정 부분과 오버랩되는 제 1 영역(15a)과, 게이트 버스 라인(11)과 평행하는 공통 전극(13) 부분과 오버랩되는 제 2 및 제 3 영역(15b-1,15b-2)과, 상기 제 2 및 제 3 영역(15b-1,15b-2)을 연결하며, 브렌치(13b)내의 공간을 이분하는 제 4 영역(15c)를 포함한다. 여기서, 제 1 영역(15a)은 데이터 버스 라인(12a,12b)의 신호를 채널층(14)를 통하여 전달받는 드레인 역할을 하게 되고, 제 2 및 제 3 영역(15b-1,15b-2)은 보조 용량 전극의 역할을 하게 된다. 즉, 제 2 및 제 3 영역(15b-1,15b-2)과 공통 전극(13) 사이에서 보조 용량 캐패시터가 형성된다. 또한, 제 4 영역(15c)은, 데이터 버스 라인(12)과 평행하는 공통 전극(13)의 브렌치(13b) 부분과 전위차에 의하여 액정을 구동시키는 실질적인 화소 전극의 역할을 한다.
또한, 상기 화소 전극은 도면에는 자세히 설명되지 않았으나, 데이터 버스 라인과 평행하는 공통 전극과 오버랩되도록 형성되고, 공통 전극(13)이 형성하는 공간부를 게이트 버스 라인(11)과 평행한 방향으로 지나도록 형성할 수 있다.
상기와 같이 구성된 액정 표시 소자는, 종래에서 설명된 바와 같이, 좌우 셀 경계 부분(Y) 또는 브렌치(13b)의 연장 부분에서, 공통 전극(13)의 배선부(13a-1,13a-2)에 쇼트가 발생되기 쉽다. 만약, 배선부(13a-1,13a-2)에 쇼트 또는 단선이 발생되면, 쇼트 또는 단선이 발생된 배선부(13a-1)를 도 3에 도시된 것과 같이, 레이져 리페어 장치(laser repair machine)에 의하여 컷팅한다. 이때, 상기 공통 전극(13)의 배선부(13a-1)가 컷팅되더라도, 아랫단의 공통 전극의 배선부(13a-2)와는 연결 부재(130)에 의하여 연결되어 있으므로, 도 3에서 화살표로 표시된 경로로 공통 전압 신호가 전달된다. 따라서, 어느 일정 화소의 공통 전극에 쇼트 또는 단선이 발생되어도, 그 화소 측부에 존재하는 공통 전극에 공통 전극 신호가 전달된다.
(실시예 2)
본 실시예는 공통 전극과 보조 용량 전극이 별개의 구조로서, 본 실시예에 나타낸 액정 표시 소자에서도, 보조 용량 전극을 상하로 연결할 수 있다.
즉, 도 4를 참조하여, 본 실시예에서의 게이트 버스 라인(21a,21b,21c,21d) 및 데이터 버스 라인(22a,22b)의 배치 방식은 실시예 1과 동일하다. 즉, 게이트 버스 라인(21a,21b,21c,21d)이 좁은 간격 및 넓은 간격을 교대로 형성되도록 배치된다. 데이터 버스 라인(22)도 마찬가지로, 게이트 버스 라인(21)과 수직으로 교차되도록 배치된다.
이 게이트 버스 라인(21a,21b,21c,21d)과 수직으로 교차되도록 다수개의 데이터 버스 라인(22a, 22b)이 배치되어, 제 1 구역(A1)과 제 2 구역(A2)이 한정된다. 여기서, 제 1 구역(A1)은 제 1 및 제 2 게이트 버스 라인과, 인접하는 데이터 버스 라인(22a,22b)에 의하여 한정되고, 제 2 구역(A2)은 제 2 및 제 3 게이트 버스 라인과, 인접하는 데이터 버스 라인(22a,22b)에 의하여 한정된다. 여기서, 게이트 버스 라인(21)과 데이터 버스 라인(22) 사이에는 게이트 절연막(도시되지 않음)이 개재되어, 상하 절연된다.
게이트 버스 라인(21a,21b,21c,21d)과 데이터 버스 라인(22a,22b)은, 그것의 교차 부분 각각에, 제 2 구역(A2)으로 향하는 돌출부(21-1, 22-1)를 갖는다. 여기서, 게이트 버스 라인(21)의 돌출부(21-1)는 박막 트랜지스터의 게이트 전극이 되고, 데이터 버스 라인(22)의 돌출부(22-1)는 박막 트랜지스터의 소오스 전극이 된다. 게이트 전극(21a)의 상부에는 채널층(23)이 놓이게 되고, 소오스 전극(22a)은 채널층(23)의 일측과 오버랩되도록 배치된다. 이때, 채널층(23)의 타측상에는 박막 트랜지스터의 드레인 전극(24)이 배치되어, 박막 트랜지스터가 형성된다.
또한, 제 2 구역(A2)의 중앙부에 게이트 버스 라인(21a,21b,21c,21d)와 평행한 방향으로 두 개가 나란하게 연장 배열되는 보조 용량 전극(25a,25b)이 배치된다. 이 보조 용량 전극(25a,25b)은 단위 화소당 하나씩 배치되며, 이 평행한 보조 용량 전극(25a,25b)은 연결 부재(250)에 의하여 전기적으로 도통된다. 연결 부재(250)는 제 2 구역(A2) 당 바람직하게는 2개씩 배치되도록 한다. 따라서, 보조 용량 전극(25a,25b)은 동일 열에서는 모두 연결되어 있으며, 제 2 구역(A2)내에 배치된 보조 용량 전극 또한, 상하로 묶여있게 된다.
또한, 본 실시예에서 보조 용량 전극(25a,25b)이 상하로 인접된 단위 화소의 경계를 결정짓는 역할을 한다. 상기 보조 용량 전극(25a,25b)은 게이트 버스 라인(21)과 동일 평면상에 배치되므로, 보조 용량 전극(25a,25b) 상부에는 게이트 절연막(도시되지 않음)이 덮혀있게 된다. 따라서, 데이터 버스 라인(22a,22b)과는 전기적으로 절연된다.
게이트 버스 라인(21a,21b,21c,21d), 데이터 버스 라인(22a,22b), 보조 용량 전극(25a,25b)으로 둘러싸인 단위 화소에는 액정을 구동시키는 화소 전극(26a,26b)이 배치된다. 이 화소 전극(26a,26b) 각각은 드레인 전극(24)과 콘택되며, 가장 인접한 보조 용량 전극(25a,25b)과 오버랩되도록 배치된다. 이때, 보조 용량 전극(25a,25b)과 화소 전극(26a,26b)이 오버랩되는 부분에서 보조 용량 캐패시턴스가 형성된다.
상기와 같이 구성된 액정 표시 소자는, 종래에서 설명된 바와 같이, 데이터 버스 라인(22)과 보조 용량 전극(25)이 교차되는 부분에 보조 용량 전극(25)이 단선 또는 쇼트가 발생되기 쉽다. 상기 보조 용량 전극(25)이 단선 또는 쇼트가 발생되면, 단선 또는 쇼트가 발생된 부분을 레이져 컷팅한다. 이때, 보조 용량 전극(25)이 소정 부분 컷팅되더라도, 연결 부재(250)에 의하여, 단선된 보조 용량 전극(25)에 전기적 신호가 전달된다. 따라서, 신호 지연 내지는 신호 왜곡이 방지된다.
이상에서 자세히 설명된 바와 같이, 본 발명에 의하면, 열상태로 묶여있는 공통 전극 또는 보조 용량 전극을, 열 뿐만 아니라 행 상태로도 묶이도록 하여, 누설 또는 단선이 발생되더라도 단선된 공통 전극 또는 보조 용량 전극에 전기적 신호가 가해지도록 한다.
따라서, 쇼트 또는 단선이 발생되어도, 신호 지연 또는 신호 왜곡이 발생되지 않아, 액정 표시 소자의 화질이 개선된다.
기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.
도 1은 일반적인 IPS 모드 액정 표시 소자의 하부 기판 평면도.
도 2 및 도 3은 본 발명의 실시예 1에 따른 IPS 모드 액정 표시 소자의 하부 기판 평면도.
도 4는 본 발명의 실시예 2에 따른 TFT-LCD 액정 표시 소자의 하부 기판 평면도.
*도면의 주요 부분에 대한 부호의 설명*
10, 20 : 하부 기판 11,21 : 게이트 버스 라인
12,22 : 데이터 버스 라인 13 : 공통 전극
14,23: 채널층 15, 26 : 화소 전극
24 : 드레인 전극 25 : 보조 용량 전극

Claims (5)

  1. 투명 기판;
    상기 투명기판의 표면상에 서로 교차배열된 다수개의 게이트 버스 라인과 데이터 버스 라인으로서, 상기 게이트 라인은 번갈아 가면서, 제 1 게이트 버스 라인과 다음단에 형성된 제 2 게이트 버스 라인과의 사이에는 좁은 간격을 이루고, 상기 제 2 게이트 버스 라인과 상기 제 2 게이트 버스 라인의 다음단에 형성된 제 3 게이트 버스 라인사이에는 넓은 간격을 이루도록 평행하게 배열되며, 상기 제 1 및 2 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 1 구역을 한정하고, 상기 제 2 및 3 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 2 구역을 한정하는 게이트 버스 라인과 데이터 버스 라인;
    상기 제 2 구역의 중앙부에 게이트 버스 라인과 평행한 방향으로 두 개가 나란히 연장배열된 배선부를 포함하는 공통전극;
    상기 제 2 구역내에 배열된 상기 공통전극의 배선부간을 전기적으로 연결시키기 위하여 형성되며, 상기 제 2 구역당 적어도 하나 이상 형성되는 연결부재;
    상기 제 2 구역에서, 게이트 버스 라인과 배선부 및 인접하는 한 쌍의 데이터 버스 라인으로 둘러싸여진 공간에 각각 형성되는 화소 전극; 및
    상기 데이터 버스 라인과 상기 화소전극에 연결된 스위칭소자를 포함하는 액정 표시 소자.
  2. 제 1 항에 있어서, 상기 공통전극은 상기 배선부로부터 각각 상기 제 2 구역을 형성하는 두 개의 데이터버스라인과 인접하고 평행하게 연장되고 상기 연장부는 제 1 게이트 버스 라인과 인접한 부분에서는 게이트 버스 라인과 평행한 방향으로 서로 연결되어 있는 것을 특징으로 하는 액정표시소자.
  3. 제 1 항에 있어서, 상기 화소전극은 상기 공통전극의 게이트 버스 라인과 평행한 부분과 오버랩되도록 형성되어 있고, 또한 상기 공통전극이 형성하는 공간부를 데이터 버스 라인과 평행한 방향으로 지나는 것을 특징으로 하는 액정 표시 소자.
  4. 투명 기판;
    상기 투명기판의 표면상에 서로 교차배열된 다수개의 게이트 버스 라인과 데이터 버스 라인으로서, 상기 게이트 라인은 번갈아 가면서, 제 1 게이트 버스 라인과 다음단에 형성된 제 2 게이트 버스 라인과의 사이에는 좁은 간격을 이루고, 상기 제 2 게이트 버스 라인과 상기 제 2 게이트 버스 라인의 다음단에 형성된 제 3 게이트 버스 라인사이에는 넓은 간격을 이루도록 평행하게 배열되며, 상기 제 1 및 2 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 1 구역을 한정하고, 상기 제 2 및 3 게이트 버스 라인과 인접한 두 개의 데이터 버스 라인은 제 2 구역을 한정하는 게이트 버스 라인과 데이터 버스 라인;
    상기 제 2 구역의 중앙부에 상기 게이트 버스 라인과 평행한 방향으로 두개가 나란히 연장 배열되는 보조 용량 전극;
    상기 제 2 구역내의 상기 하나의 게이트 버스 라인과 한 쌍의 데이터 버스라인 및 하나의 보조 용량 전극으로 둘러싸인 공간에 각각 형성되며, 가장 인접한 보조 용량 전극과 상기 보조 용량 전극과 일부 오버랩되도록 배치되는 화소 전극;
    상기 게이트 버스 라인과 데이터 버스 라인의 교차점에 형성되고, 상기 데이터 버스 라인의 신호를 화소 전극에 전달하는 박막 트랜지스터를 포함하며,
    상기 보조 용량 전극에는, 인접한 보조 용량 전극과의 전기적 도통을 위하여, 적어도 하나 이상의 상하 연결 부재가 구비된 것을 특징으로 하는 액정 표시 소자.
  5. 제 4 항에 있어서, 상기 연결 부재는 하나의 제 2 구역당 적어도 하나 이상씩 배치된 것을 특징으로 하는 액정 표시 소자.
KR1019970066703A 1997-12-08 1997-12-08 액정 표시 소자 KR100471391B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970066703A KR100471391B1 (ko) 1997-12-08 1997-12-08 액정 표시 소자

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970066703A KR100471391B1 (ko) 1997-12-08 1997-12-08 액정 표시 소자

Publications (2)

Publication Number Publication Date
KR19990048090A KR19990048090A (ko) 1999-07-05
KR100471391B1 true KR100471391B1 (ko) 2005-06-07

Family

ID=37302775

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970066703A KR100471391B1 (ko) 1997-12-08 1997-12-08 액정 표시 소자

Country Status (1)

Country Link
KR (1) KR100471391B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100804322B1 (ko) * 2001-03-31 2008-02-15 비오이 하이디스 테크놀로지 주식회사 박막 트랜지스터 액정표시장치
CN100504553C (zh) 2004-02-06 2009-06-24 三星电子株式会社 薄膜晶体管阵列面板及包括该薄膜晶体管阵列面板的液晶显示器
KR101014445B1 (ko) * 2004-03-26 2011-02-14 엘지디스플레이 주식회사 액정표시장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940007581A (ko) * 1992-09-18 1994-04-27 카나이 쯔또무 액정표시장치
JPH06301059A (ja) * 1993-03-04 1994-10-28 Samsung Electron Co Ltd 液晶表示装置及びその製造方法
WO1996026463A1 (en) * 1995-02-23 1996-08-29 Citizen Watch Co., Ltd. Liquid crystal display device and production method thereof
KR960042181A (ko) * 1995-05-30 1996-12-21 미쯔이 시게루 Tft 어레이기판과 이것을 이용한 액정표시장치 및 tft 어레이기판의 제조방법
KR19980017720A (ko) * 1996-08-31 1998-06-05 구자홍 액정표시장치 및 그 제조방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940007581A (ko) * 1992-09-18 1994-04-27 카나이 쯔또무 액정표시장치
JPH06301059A (ja) * 1993-03-04 1994-10-28 Samsung Electron Co Ltd 液晶表示装置及びその製造方法
WO1996026463A1 (en) * 1995-02-23 1996-08-29 Citizen Watch Co., Ltd. Liquid crystal display device and production method thereof
KR960042181A (ko) * 1995-05-30 1996-12-21 미쯔이 시게루 Tft 어레이기판과 이것을 이용한 액정표시장치 및 tft 어레이기판의 제조방법
KR19980017720A (ko) * 1996-08-31 1998-06-05 구자홍 액정표시장치 및 그 제조방법

Also Published As

Publication number Publication date
KR19990048090A (ko) 1999-07-05

Similar Documents

Publication Publication Date Title
US6462792B1 (en) Active-matrix liquid crystal display device and method for compensating for defective display lines
KR100358660B1 (ko) 표시패널
KR101309552B1 (ko) 어레이 기판 및 이를 갖는 표시패널
JP5014582B2 (ja) 薄膜トランジスタ表示板
US20020021397A1 (en) Liquid crystal display device
US8310639B2 (en) Active matrix type liquid crystal display device having first pixel signal lines wider than second pixel signal lines
CN101093846A (zh) 布线结构和显示装置
KR20040062161A (ko) 다수의 어레이셀을 포함하는 표시장치용 기판 및 이의제조방법
KR100779013B1 (ko) 액정표시장치의 게이트 라인 오픈 리페어 방법
CN101363982B (zh) 一种液晶显示面板
KR100531388B1 (ko) 표시 장치
KR100633315B1 (ko) 축적용량방식용 액정표시장치의 공통전극 배선과,횡전계모드용 액정표시장치의 스토리지전극 배선의 구조
KR100882245B1 (ko) 액정표시장치용 어레이기판과 이를 구비한 티엔 모드액정표시장치
KR100471391B1 (ko) 액정 표시 소자
KR19990026575A (ko) 화소 결함 구제 구조를 갖는 액정 표시 장치용 박막 트랜지스터기판
US7119776B2 (en) Image display device
KR20090043750A (ko) 액정표시장치
JPH09288282A (ja) 液晶表示装置とバスライン断線の処理方法
KR20040074931A (ko) 표시 장치용 전극 기판
KR20070080143A (ko) 액정표시장치
KR20000060802A (ko) 액정 표시 장치용 박막 트랜지스터 기판 및 그 수리 방법
JP2011013471A (ja) 検査回路構造及びディスプレイパネル
KR100529572B1 (ko) 박막 트랜지스터 액정 표시 장치
JP2003121850A (ja) 液晶表示装置
JP3418684B2 (ja) アクティブマトリクス型液晶表示装置

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130107

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140116

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150116

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170119

Year of fee payment: 13