CN101363982B - 一种液晶显示面板 - Google Patents
一种液晶显示面板 Download PDFInfo
- Publication number
- CN101363982B CN101363982B CN2008101671845A CN200810167184A CN101363982B CN 101363982 B CN101363982 B CN 101363982B CN 2008101671845 A CN2008101671845 A CN 2008101671845A CN 200810167184 A CN200810167184 A CN 200810167184A CN 101363982 B CN101363982 B CN 101363982B
- Authority
- CN
- China
- Prior art keywords
- data line
- lines
- pixel array
- pixel
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 48
- 239000011159 matrix material Substances 0.000 claims abstract description 11
- 239000010409 thin film Substances 0.000 claims description 14
- 239000000758 substrate Substances 0.000 claims description 6
- 230000008054 signal transmission Effects 0.000 abstract description 17
- 230000000694 effects Effects 0.000 abstract description 9
- 238000003491 array Methods 0.000 abstract 1
- 238000002844 melting Methods 0.000 description 6
- 230000008018 melting Effects 0.000 description 6
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 239000010408 film Substances 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
Images
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明涉及一种液晶显示面板结构,所述液晶显示面板包括多条扫描线,多条数据线,与所述扫描线交叉排列限定多个像素区域,多个像素,形成在所述多个像素区域且呈矩阵型排列形成像素阵列,其中所述位于像素阵列最外侧数据线附近设置有虚拟数据线,从而保证像素阵列最外侧数据线与像素阵列内部的数据线的信号传输延迟时间常数基本相同,避免了现有技术中面板两侧的亮暗程度不一致现象,提高液晶显示面板的显示效果。
Description
技术领域
本发明涉及液晶显示装置领域,具体涉及一种具有较高显示效果的液晶显示面板。
背景技术
随着液晶显示器的广泛应用,人们对液晶显示器的要求越来越高,如高亮度、高对比度、高分辨率、高颜色饱和度以及快速的时间反应等。通常,传统的液晶显示器多为窄视角显示,只有在液晶显示器的正面才能观看到最佳的画面,如果以较大的视角观看,会有颜色失真现象产生,甚至会发生明处与暗处的显示状态颠倒的灰阶反转(gray inversion)现象。液晶显示器视角的大小是由液晶显示面板决定的,因此,如何增大液晶显示面板的视角已成为各液晶显示面板制造商急需解决的重要课题。
为了实现广视角,现有技术中还开发出了多种不同的显示装置,如:扭转向列型液晶显示装置(TN)加上广视角膜(wide viewing film)、共平面切换式(In-plane switching,IPS)液晶显示装置、边际电场切换式(Fringe FieldSwitching,FFS)液晶显示装置以及多域垂直配向式(Multi-domain VerticalAlignment,MVA)液晶显示装置等。
为了达到更好的显示效果,现有的液晶显示装置常将每个像素分割为多个子像素,利用开关元件分别控制每个子像素,以实现更优的显示效果。
参见图1,示出现有的一种液晶显示面板像素阵列结构示意图。其中,G1、G2、G3、G4表示扫描线,D1、D2、D3、D4、D5...D(n-2)、D(n-1)、Dn表示数据线,扫描线与数据线相互交叉设置以限定出一像素区域,所述像素区域内设置有两个子像素SP1和SP2,所述子像素SP1和SP2分别与不同的薄膜晶体管(Thin Film Transistor,TFT)相连。如图1所示,子像素SP1和SP2分别与薄膜晶体管T1和T2相连,其中薄膜晶体管T1和T2的栅极分别连接不同的扫描线,其漏极分别连接不同的数据线。如图1所示,每一列像素需要由两根数据线来驱动,即每一列像素需要由两根数据线来提供数据信号。如第一列像素分别由数据线D1与数据线D2来驱动,第一列像素的数据信号分别由数据线D1与数据线D2来提供;第二列像素分别由数据线D3与数据线D4来驱动,以此类推。
由上所述,由于驱动每列像素需要设置两根数据线,因此在两列相邻像素之间需要设置两根数据线,这两根数据线分别用于驱动这两列相邻的像素,如第一列像素与第二列像素之间需要设置两根数据线D2与D3,其中数据线D2用于驱动第一列像素,数据线D3用于驱动第二列像素。但是按照这种排布方式,位于像素阵列最左侧的一列像素其外侧(左侧)只设置一根数据线D1,而位于像素阵列最右侧的一列像素其外侧(右侧)只设置一根数据线Dn,以下统称数据线D2、D3、D4、D5...Dn-1等位于任意两列像素之间的数据线为像素阵列内部的数据线,统称数据线D1、Dn为像素阵列最外侧数据线。
由电学知识可知,由于数据线上的寄生电容以及数据线本身电阻的关系,数据信号在数据线上传输的过程中会有信号延迟现象。由电学知识可知,该信号传输延迟的时间常数τ与电阻R和电容C成正比关系,用简化的公式表示为τ=R*C。
对于位于像素阵列最外侧数据线,以数据线D1为例,其信号传输延迟时间常数τ1可表示为:
τ1=R1*Cp1;
其中,R1为数据线D1自身的电阻,Cp1为数据线D1和与其最相邻一列像素(图中所示第1列像素)之间的电容。
而对于位于像素阵列内部的数据线来说,以数据线D3为例,其信号传输延迟时间常数τ3可表示为:
τ3=R3*(C3+Cp3);
其中,R3为数据线D3自身的电阻,C3为数据线D3和与其相邻的数据线D2之间的耦合电容,Cp3为数据线D3和与其最相邻一列像素(图中所示为第2列像素)间的电容(此处由于数据线D3与第1列像素距离相对较远,因此它们两者之间的电容此处可不考虑)。
由于各数据线的材质与尺寸(长度、宽度及厚度)均是相同的,因此各数据线本身的电阻是基本相同的,而且各数据线和与其最相邻一列像素之间的距离都是一致的,因此:
R1=R3;Cp1=Cp3;
可见,由于数据线D3与数据线D2之间的电容C3的存在,数据线D1上的信号传输延迟时间常数τ1小于数据线D3上信号传输延迟时间常数τ3。同理可知,数据线D1和Dn上的信号传输延迟时间常数小于像素阵列内部其他数据线上的信号传输延迟时间常数。这样使得与数据线D1和数据线Dn相连的子像素电极的信号充入量比其他子像素电极的信号充入量要多,会导致显示时与数据线D1或Dn相连的一列像素与其他位置的像素亮暗程度不一致现象,进而影响显示质量。
发明内容
为解决上述技术问题,本发明提供一种液晶显示面板,该液晶显示面板具有较好的显示效果。
本发明提供一种液晶显示面板,其包括:多条扫描线;多条数据线,与所述扫描线交叉排列限定多个像素区域;多个像素,形成在所述多个像素区域且呈矩阵型排列形成像素阵列;且任意两列相邻像素之间配置有两根数据线;以及至少一条连接线;其特征在于,位于像素阵列最外侧数据线附近设置有虚拟数据线,且所述虚拟数据线通过所述连接线与任意一根像素阵列内部的数据线相连。
优选的,每个所述像素包括第一子像素和第二子像素,所述第一子像素与第二子像素电性连接不同的薄膜晶体管。
优选的,所述像素阵列中的连接线通过通孔分别与所述虚拟数据线以及所述像素阵列内部的数据线相连。
优选的,所述虚拟数据线与像素阵列的任意一根数据线之间设有至少两根修补线,并且所述修补线分别与所述虚拟数据线、所述像素阵列的任意一根数据线相交或者至少部分重叠。
优选的,所述像素阵列的任意一根数据线具体为像素阵列最外侧数据线,且所述修补线分别与所述虚拟数据线、最外侧数据线彼此绝缘。
优选的,所述修补线为所述连接线的一部分。
另外,本发明还提供一种液晶显示面板,其包括:多条扫描线;多条数据线,与所述扫描线交叉排列限定多个像素区域;多个像素,形成在所述多个像素区域且呈矩阵型排列形成像素阵列;且任意两列相邻像素之间配置有两根数据线;以及用于提供公共电压信号的公共电极总线;其特征在于,位于像素阵列最外侧数据线附近设置有虚拟数据线,且所述公共电压总线与所述虚拟数据线电性连接。
优选的,所述虚拟数据线与像素阵列的任意一根数据线之间设有至少两根修补线,并且所述修补线分别与所述虚拟数据线、所述像素阵列的任意一根数据线相交或者至少部分重叠。
优选的,所述像素阵列的任意一根数据线具体为像素阵列最外侧数据线,且所述修补线分别与所述虚拟数据线、最外侧数据线彼此绝缘。
优选的,所述两根修补线分别位于所述虚拟数据线以及所述像素阵列的任意一根数据线的前端及末端。
优选的,所述液晶显示面板中黑色矩阵覆盖薄膜晶体管阵列基板中最外侧的像素电极面积的1/4至1/5。
与现有技术相比,本发明具有以下优点:
本发明在像素阵列最外侧数据线附近设置虚拟数据线,可使像素阵列最外侧数据线上的信号传输延迟时间常数与像素阵列内部的数据线的信号传输延迟时间常数相同,使得液晶显示面板上各子像素电极的信号充入量保持基本一致,因而在显示图象时,避免了现有技术中因面板两侧的亮暗程度不一致现象,提高液晶显示面板的显示效果。
图1现有技术中将液晶显示面板像素阵列结构示意图;
图2为本发明第一实施例液晶显示面板像素阵列结构示意图;
附图说明
图3为本发明第一实施例液晶显示面板部分结构示意图;
图4为本发明第一实施例液晶显示面板的修补结构示意图;
图5为本发明第二实施例的液晶显示面板部分结构示意图;
图6为本发明第二实施例液晶显示面板的修补结构示意图。
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的具体实施方式做详细的说明。当然本发明并不局限于该具体实施例,本领域内的普通技术人员所熟知的一般的替换无疑地涵盖在本发明的保护范围内。
由于采用本结构的液晶显示阵列基板的左右两侧的配置结构是基本相同的,所以仅以液晶显示阵列基板的左侧部分的结构为例进行说明,右侧部分的结构不作详细描述。
具体实施方式
参见图2,示出本发明第一实施例中液晶显示面板像素阵列的结构示意图,G1、G2、G3、G4表示扫描线,D1、D2、D3、D4、D5…D(n-2)、D(n-1)、Dn表示数据线,扫描线与数据线相互交叉设置以限定出一像素区域,像素形成在所述像素区域,多个像素呈矩阵型排列形成像素阵列。其中在所述像素区域内设置有两个子像素SP1和SP2,所述子像素SP1和SP2分别与不同的薄膜晶体管(Thin Film Transistor,TFT)相连。如图2所示,子像素SP1和SP2分别与薄膜晶体管T1和T2相连,其中薄膜晶体管T1和T2的栅极分别连接不同的扫描线,其漏极分别连接不同的数据线。如图2所示,每一列像素需要由两根数据线来驱动,即每一列像素需要由两根数据线来提供数据信号。如第一列像素分别由数据线D1与数据线D2来驱动,第一列像素的数据信号分别由数据线D1与数据线D2来提供;第二列像素分别由数据线D3与数据线D4来驱动,以此类推。由于驱动每列像素需要设置两根数据线,因此在两列相邻像素之间需要设置两根数据线,这两根数据线分别用于驱动这两列相邻的像素,如第一列像素与第二列像素之间需要设置两根数据线D2与D3,其中数据线D2用于驱动第一列像素,数据线D3用于驱动第二列像素。
在像素阵列最外侧的数据线D1和Dn的附近分别设置一根虚拟数据线,并且,数据线D1和Dn与与其相对应的虚拟数据线的距离与位于两列相邻像素之间的两根数据线的间距相同。具体的,虚拟数据线Dum1设置于数据线D1的一侧,两者之间的距离与数据线D2、D3(或D4与D5)之间的距离相同,同理,虚拟数据线Dum2设置于Dn的一侧,两者之间的距离与数据线D2、D3之间的距离相同。
同时,为了实现各条数据线上电容的平衡,虚拟数据线电性连接像素阵列内部的任一数据线。一般的,为了实现点反转驱动,任意两根相邻数据线的极性相反,例如数据线D1是正极性,数据线D2为负极性,数据线D3为正极性,以此类推。因此优选的,虚拟数据线Dum1电性连接与数据线D1极性相反的数据线,如与虚拟数据线Dum1距离最短的数据线D2,同理虚拟数据线Dum2电性连接与数据线Dn极性相反的数据线,如与虚拟数据线Dum2距离最短的数据线Dn-1。
图3示意了虚拟数据线Dum1与数据线D2的连接方式(其中,用于连接数据线与子像素的薄膜晶体管TFT未图示)。如图3所示,连接线M1分别通过通孔H1、H2电性连接虚拟数据线Dum1和数据线D2,且连接线M1与数据线D1交叉排列或部分重叠。在本实施例中,扫描线G1、G2设置在第一导电层;数据线D1、D2、D3及虚拟线Dum1设置在第二导电层,位于像素区域的像素电极设置于第三导电层,第一导电层、第二导电层与第三导电层之间分别设置有绝缘层,因此可以彼此相互绝缘,连接线M1优选的位于与像素电极同一层的第三导电层,其通过位于绝缘层的通孔分别与位于第二导电层的虚拟数据线Dum1与数据线D2电性连接,同时位于第三导电层的连接线与位于第二导电层的数据线D1至少部分重叠(沿着垂直于液晶显示面板的反向看去)但是彼此绝缘。当然连接线M1亦可设置于第一导电层或第二导电层。
依据本实施例,除了设置在数据线D2与虚拟数据线Dum1的前端设置连接线M1,亦可以同时在数据线D2与虚拟数据线Dum1的末端设置连接线M2,如图4所示,连接线M2分别通过通孔H3、H4电性连接虚拟数据线Dum1和数据线D2。
依照本发明结构,数据线D1上的信号传输延迟时间常数τ1可表示为:
τ1=R1*(C1+Cp1)
其中,R1为数据线D1自身的电阻,C1为数据线D1与虚拟数据线Dum1之间的耦合电容,Cp1数据线D1和与其最相邻一列像素(图3中所示为第1列像素)间的电容。
而对于位于像素阵列内部的数据线来说,以数据线D3为例,其信号传输延迟时间常数τ3可表示为:
τ3=R3*(C3+Cp3);
其中,R3为数据线D3自身的电阻,C3为数据线D3和与其相邻的数据线D2之间的耦合电容,Cp3为数据线D3和与其最相邻一列像素(图3中所示为第2列像素)间的电容(此处由于数据线D3与第1列像素距离相对较远,因此它们两者之间的电容此处可不考虑)。
在同一块液晶显示面板上,各数据线的材质与尺寸(长度、宽度及厚度)均是相同的,因此,R1=R3;各数据线之间的间距也相同,且数据线D1和虚拟数据线Dum1的距离与数据线D2和数据线D3的间距相同,C1=C3;液晶显示面板上各子像素电极均由相同材料制作的,且各数据线和与其最相邻一列像素之间的距离也是一致的,因此Cp1与Cp3大致相同(此处,不考虑各像素电极上的电压与数据线电压各不相同的情况),可知,数据线D1上的信号传输延迟时间常数τ1与数据线D3上的信号传输延迟时间常数τ3基本相同。
同理可知,在数据线Dn外侧设置虚拟数据线Dum2,并且虚拟数据线Dum2电性连接数据线Dn-1,因此数据线Dn上的信号传输延迟时间常数与各数据线上的信号传输延迟时间常数基本相同。
由上述分析可知,本发明的配置结构可使数据线D1和Dn上的信号传输延迟时间常数与其他数据线的信号传输延迟时间常数相同,使得液晶显示面板上各子像素电极的信号充入量保持基本一致,因此在显示图象时,避免了现有技术中因面板两侧的亮暗程度不一致的现象,提高液晶显示面板的显示效果。
同时,第一实施例中的虚拟数据线Dum1、Dum2同时具有修补数据线功能。如图4所示,当在数据线D2与虚拟数据线Dum1的前端和末端分别设置连接线M1和M2后,如数据线D2本身发生了短路或者断路缺陷,可以借助于虚拟数据线Dum1实现修补。(此处只以数据线D2与虚拟数据线Dum1为例,但是本领域的技术人员应当理解,数据线Dn-1与虚拟数据线Dum2的设置方式基本相同)
为了实现虚拟数据线对其他数据线的修补功能,需要在虚拟数据线Dum1与待修补数据线的前端和末端分别设置两条修补线,图4示意了在虚拟数据线Dum1与数据线D1之间设置修补线的情况。如图4所示,修补线R1分别与虚拟数据线Dum1、数据线D1的前端交叉排列或部分重叠,但是由于修补线R1与虚拟数据线Dum、数据线D1位于不同的导电层,因此在正常情况下彼此之间相互绝缘;修补线R2分别与虚拟数据线Dum1、数据线D1的末端交叉排列。如图4所示,本实施例中,修补线R1、R2分别为连接线M1、M2的一部分,但是应当理解,修补线R1、R2也可以独立于连接线M1、M2设置。
依据本实施例的结构,当数据线D1发生如图5所示的C区域部分的断线时,可利用修补线R1、R2与和虚拟金属线Dum1修补数据线D1。其修补方法如下:首先,在修补线R1与数据线D1的前端部分的交叉处W1利用激光熔融的方式电性连接修补线R1与数据线D1的前端部分,同时在修补线R2与数据线D1的末端部分的交叉处W2利用激光熔融的方式电性连接修补线R2与数据线D1的末端部分。由于本实施例中,修补线R1、R2分别是连接线M1、M2的一部分,因此修补线R1、R2本身分别通过通孔H1、H3与虚拟数据线Duml电性连接,因此无须利用激光熔融的方式进行连接修补线与虚拟数据线Dum1。但是同时,数据线D2亦分别通过通孔H2、H4与修补线R1、R2电性连接,因此虚拟数据线Dum1、数据线D1与数据线D2均与修补线R1、R2电性连接,而为了保证数据线D1与数据线D2上的数据的独立传输,有必要切断数据线D2与数据线D1、虚拟数据线Dum1之间的电连接,因此,需要在数据线D1与数据线D2之间的位置C1、C2处切断修补线R1、R2。
这样数据信号可以借助于虚拟数据线Dum1、修补线R1、R2传输到数据线线D1断开处以下部分。
同理可知,右侧的数据线Dn的断线修补方式与D1的相同,在此不加以赘述。
本实施例中,亦可利用虚拟数据线和修补线修补其他的(除数据线D1,D2)数据线,只需使得上下至少两条修补线与虚拟数据线以及待修补数据线分别交叉或者重叠设置,但是彼此互相绝缘。当需要进行修补时,可利用激光熔融的方式,在各个交叉点或者重叠部将修补线与虚拟数据线、修补线与待修补数据线分别电性连接即可。
图5和图6示出本发明第二实施例的部分面板结构及其数据线的修补结构。
参见图5,示出本发明第二实施例液晶显示面板的部分结构,其中,用于连接数据线与子像素的薄膜晶体管TFT未图示。G1、G2表示扫描线;D1、D2、D3表示数据线且与扫描线相互交叉设置;Vcom表示用于提供公共电压信号的公共电极总线;Dum3表示的是虚拟数据线,与实施例一不同的是,虚拟数据线Dum3与公共电极总线Vcom电性连接,因此,虚拟数据线Dum3上的信号电压与公共电极总线Vcom的相同;R3表示的是一修补线(在图7中示出另一端的修补线R4),其与虚拟数据线Dum3和数据线D1分别相交或者重叠设置(此处以修补数据线D1为例,但是可以理解,本发明同样可用于修补其他的数据线,只需保证修补线与虚拟数据线Dum3和待修补数据线分别相交或者重叠设置)。其中,扫描线G1、G2与修补线R3(R4)设置在同一金属层,称其为第一导电层;公共电极总线Vcom,数据线D1、D2、D3及虚拟数据线Dum3设置在同一金属层,称其为第二导电层;像素电极设置在第三导电层,且第一导电层、第二导电层与第三导电层彼此之间设置有绝缘层。当然,修补线R3、R4亦可设置在第三导电层,只要保证正常情况下修补线R3、R4与虚拟数据线Dum3与数据线D1相交或重叠但是彼此绝缘即可,公共电极总线Vcom亦可设置在其他层。
其中,图6所示的A区域包括数据线D2和D3,B区域包括数据线D1和虚拟数据线Dum3。由电学知识可知,信号传输延迟的时间常数τ与电阻R和电容C成正比关系,用简化的公式表示为τ=R*C。
依照本发明结构,数据线D1上的信号传输延迟时间常数τ1可表示为:
τ1=R1*(C1+Cp1)
其中,R1为数据线D1自身的电阻,C1为数据线D1与虚拟数据线Dum3之间的耦合电容,Cp1数据线D1和与其最相邻一列像素(图中所示为第1列像素)间的电容。
而对于位于像素阵列内部的数据线来说,以数据线D3为例,其信号传输延迟时间常数τ3可表示为:
τ3=R3*(C3+Cp3);
其中,R3为数据线D3自身的电阻,C3为数据线D3和与其相邻的数据线D2之间的耦合电容,Cp3为数据线D3和与其最相邻一列像素(图中所示为第2列像素)间的电容(此处由于数据线D3与第1列像素距离相对较远,因此它们两者之间的电容此处可不考虑)。
在同一块液晶显示面板上,各数据线的材质与尺寸(长度、宽度及厚度)均是相同的,因此,R1=R3;各数据线之间的间距也相同,且数据线D1和虚拟数据线Dum3的距离与数据线D2和数据线D3的间距相同,且虚拟数据线Dum3上的公共电压正常工作时与数据线上的平均电压相差不多,因此C1与C3大致相同;液晶显示面板上各子像素电极均由相同材料制作的,且各数据线和与其最相邻一列像素之间的距离也是一致的,因此Cp1与Cp3大致相同(此处,不考虑各像素电极上的电压与数据线电压各不相同的情况),可知,数据线D1上的信号传输延迟时间常数τ1与数据线D3上的信号传输延迟时间常数τ3基本相同。
同理可知,在数据线Dn外亦可设置虚拟数据线,使得数据线Dn上的信号传输延迟时间常数与各数据线上的信号传输延迟时间常数相同。
由上述分析可知,第二实施例的配置结构可使数据线D1和Dn上的信号传输延迟时间常数与其他数据线的信号传输延迟时间常数相同,使得液晶显示面板上各子像素电极的信号充入量保持基本一致,因此在显示图象时,避免了现有技术中因面板两侧的亮暗程度不一致的现象,提高液晶显示面板的显示效果。
同时,第二实施例的虚拟数据线同时具有修补数据线功能。参见图6,修补线分别与虚拟数据线和数据线相交或部分重叠,具体的,修补线R3分别与虚拟数据线Dum3的前端和数据线D1前端相交或部分重叠,修补线R4分别与虚拟数据线Dum3的末端和数据线D1末端相交或部分重叠。但由于绝缘层的作用正常情况下修补线R3、R4与虚拟数据线Dum3和数据线D1彼此绝缘,当数据线D1发生断线时(如图6所示的D区域部分),可利用修补线R3、R4与和虚拟数据线Dum3修补数据线D1。其修补方法如下:首先采用利用激光切断虚拟数据线Dum3与公共电极总线的连接,具体的,在虚拟数据线Dum3前端、末端分别与公共电极总线连接的位置C1、C2处切断虚拟数据线Dum3与公共电极总线的连接,然后利用激光熔融的方式电性连接修补线R3、R4与虚拟数据线Dum3、数据线D1,具体的,在修补线R3、R4与虚拟数据线Dum3交叉或重叠的位置W3、W5处,利用激光熔融连接,同时在修补线R3、R4与数据线D1交叉或重叠的位置W4、W6处,利用激光熔融连接。
因此,数据线D1即可利用虚拟数据线Dum3与修补线R3、R4实现修补。依据此方法,亦可利用数据线Dn外侧的虚拟数据线对像素阵列内部的数据线进行修补,在此不加以赘述。
上述发明内容的主要目的是为了降低液晶显示面板最外侧的数据线因配置成单根结构而导致在显示图象时,面板两侧的亮暗程度与其他地方的不一致的问题。所以,在本发明的基础上,还可以合理的配置彩色滤光器(ColorFilter)基板中的黑色矩阵(Black Matrix)的宽度,使其可以覆盖薄膜晶体管阵列(Thin Film Transistor Array)基板中最外侧的的像素电极面积的1/4至1/5,即通过牺牲开口率来克服面板两侧的显示缺陷,以提高液晶显示面板的显示效果。
本发明主要应用在具有双数据线结构的液晶显示面板中,并对其进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (11)
1.一种液晶显示面板,其包括:
多条扫描线;
多条数据线,与所述扫描线交叉排列限定多个像素区域;
多个像素,形成在所述多个像素区域且呈矩阵型排列形成像素阵列;且任意两列相邻像素之间配置有两根数据线;以及
至少一条连接线;
其特征在于,位于像素阵列最外侧数据线附近设置有虚拟数据线,且所述虚拟数据线通过所述连接线与任意一根像素阵列内部的数据线相连。
2.如权利要求1所述的液晶显示面板,其特征在于,每个所述像素包括第一子像素和第二子像素,所述第一子像素与第二子像素电性连接不同的薄膜晶体管。
3.如权利要求1所述的液晶显示面板,其特征在于,所述连接线通过通孔分别与所述虚拟数据线以及所述像素阵列内部的数据线相连。
4.如权利要求3所述的液晶显示面板,其特征在于,所述虚拟数据线与像素阵列的任意一根数据线之间设有至少两根修补线,并且所述修补线分别与所述虚拟数据线、所述像素阵列的任意一根数据线相交或者至少部分重叠。
5.如权利要求4所述的液晶显示面板,其特征在于,所述像素阵列的任意一根数据线具体为像素阵列最外侧数据线,且所述修补线分别与所述虚拟数据线、所述最外侧数据线彼此绝缘。
6.如权利要求5所述的液晶显示面板,其特征在于,所述修补线为所述连接线的一部分。
7.一种液晶显示面板,其包括:
多条扫描线;
多条数据线,与所述扫描线交叉排列限定多个像素区域;
多个像素,形成在所述多个像素区域且呈矩阵型排列形成像素阵列;且任意两列相邻像素之间配置有两根数据线;以及
用于提供公共电压信号的公共电极总线;
其特征在于,位于像素阵列最外侧数据线附近设置有虚拟数据线,且所述公共电压总线与所述虚拟数据线电性连接。
8.如权俩要求7中所述的液晶显示面板,其特征在于,所述虚拟数据线与像素阵列的任意一根数据线之间设有至少两根修补线,并且所述修补线分别与所述虚拟数据线、所述像素阵列的任意一根数据线相交或者至少部分重叠。
9.如权利要求8所述的液晶显示面板,其特征在于,所述像素阵列的任意一根数据线具体为像素阵列最外侧数据线,且所述修补线分别与所述虚拟数据线、最外侧数据线彼此绝缘。
10.如权利要求9所述的液晶显示面板,其特征在于,所述两根修补线分别位于所述虚拟数据线以及所述像素阵列的任意一根数据线的前端及末端。
11.如权利要求1所述的液晶显示面板,其特征在于,所述液晶显示面板中黑色矩阵覆盖薄膜晶体管阵列基板中最外侧的像素电极面积的1/4至1/5。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101671845A CN101363982B (zh) | 2008-09-28 | 2008-09-28 | 一种液晶显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101671845A CN101363982B (zh) | 2008-09-28 | 2008-09-28 | 一种液晶显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101363982A CN101363982A (zh) | 2009-02-11 |
CN101363982B true CN101363982B (zh) | 2010-09-22 |
Family
ID=40390427
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101671845A Active CN101363982B (zh) | 2008-09-28 | 2008-09-28 | 一种液晶显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101363982B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102402957B (zh) * | 2011-11-15 | 2014-01-22 | 深圳市华星光电技术有限公司 | Lcd数据驱动ic输出补偿电路及补偿方法 |
KR102040812B1 (ko) * | 2013-02-12 | 2019-11-06 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
CN104267519B (zh) * | 2014-10-22 | 2017-11-03 | 深圳市华星光电技术有限公司 | Tft阵列基板 |
CN105652547A (zh) * | 2016-04-15 | 2016-06-08 | 京东方科技集团股份有限公司 | 阵列基板、其制造方法、显示面板及显示装置 |
CN108154863B (zh) * | 2018-02-28 | 2019-09-17 | 深圳市华星光电技术有限公司 | 像素驱动电路、像素驱动方法和液晶显示装置 |
CN108648682A (zh) * | 2018-06-29 | 2018-10-12 | 厦门天马微电子有限公司 | 一种像素补偿方法及装置 |
CN109240009B (zh) * | 2018-11-14 | 2020-07-10 | 惠科股份有限公司 | 像素驱动架构、显示面板及显示装置 |
CN109683413B (zh) * | 2019-02-13 | 2021-09-03 | 深圳市华星光电半导体显示技术有限公司 | 一种阵列基板及其断线修复方法 |
-
2008
- 2008-09-28 CN CN2008101671845A patent/CN101363982B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN101363982A (zh) | 2009-02-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101363982B (zh) | 一种液晶显示面板 | |
US11796878B2 (en) | Active matrix substrate and display panel | |
US7852446B2 (en) | Liquid crystal display and method of driving the same | |
US7872622B2 (en) | Liquid crystal display | |
US8054272B2 (en) | Display apparatus | |
JP5376774B2 (ja) | 液晶表示装置 | |
US11003013B2 (en) | Display device | |
US7057698B2 (en) | Liquid crystal display panel of horizontal electric field applying type including plurality of pixels divided into at least four sub-pixels | |
KR101471550B1 (ko) | 표시판 및 이를 포함하는 액정 표시 장치 및 그 제조 방법 | |
US20090244424A1 (en) | Liquid crystal display, thin film transistor substrate and method thereof | |
KR20120021537A (ko) | 액정 표시 장치 | |
US20080024406A1 (en) | Liquid Crystal Display | |
US6798466B2 (en) | Liquid crystal display device and method for fabricating the same | |
CN101109880A (zh) | 液晶显示器及其方法 | |
US8711302B2 (en) | Liquid crystal display | |
WO2010109558A1 (ja) | Tft基板及びこれを用いた液晶表示装置 | |
CN113985671A (zh) | 阵列基板及显示装置 | |
US11048133B2 (en) | Liquid crystal display panel and liquid crystal display device including the same | |
KR101320498B1 (ko) | 액정표시장치 | |
JP2010091904A (ja) | 液晶表示装置 | |
JP2007047277A (ja) | 液晶表示装置 | |
KR101980772B1 (ko) | 2 픽셀 2 도메인 액정표시장치 | |
JP5032010B2 (ja) | 液晶表示装置及びその駆動方法 | |
WO2017037953A1 (ja) | 液晶表示装置 | |
JP2019144489A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder | ||
CP01 | Change in the name or title of a patent holder |
Address after: 215300 No. 1, Longteng Road, Kunshan, Jiangsu Patentee after: InfoVision Optoelectronics(Kunshan)Co.,Ltd. Address before: 215300 No. 1, Longteng Road, Kunshan, Jiangsu Patentee before: INFOVISION OPTOELECTRONICS (KUNSHAN) Co.,Ltd. |