KR100457333B1 - 엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러 - Google Patents

엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러 Download PDF

Info

Publication number
KR100457333B1
KR100457333B1 KR1019970041308A KR19970041308A KR100457333B1 KR 100457333 B1 KR100457333 B1 KR 100457333B1 KR 1019970041308 A KR1019970041308 A KR 1019970041308A KR 19970041308 A KR19970041308 A KR 19970041308A KR 100457333 B1 KR100457333 B1 KR 100457333B1
Authority
KR
South Korea
Prior art keywords
lcd
contrast
control
voltage
bias
Prior art date
Application number
KR1019970041308A
Other languages
English (en)
Other versions
KR19990018190A (ko
Inventor
이상재
이재점
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1019970041308A priority Critical patent/KR100457333B1/ko
Publication of KR19990018190A publication Critical patent/KR19990018190A/ko
Application granted granted Critical
Publication of KR100457333B1 publication Critical patent/KR100457333B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 LCD 컨트롤러(Liquid Crystal Display Controller)에 관한 것으로, 구체적으로는 프로그램 방식에 의한 LCD의 콘트라스트(contrast) 조절이 가능한 LCD 콘트라스트 조절회로 및 이를 구비한 LCD 컨트롤러에 관한 것으로,
LCD 모드제어레지스터(420)의 설정에 따라 제1 내지 제3 스위치(400, 410, 440)의 온/오프가 제어되어 LCD 디스플레이 온/오프 및 LCD 콘트라스트의 조절 인에이블/디스에이블이 설정된다. LCD 디스플레이 온 및 LCD 콘트라스트 조절 인에이블 상태에서 콘트라스트 제어레지스터(432)를 임의의 값으로 설정하면, 디코더(434)는 이를 디코딩하여 가변저항부(436)로 복수의 제어신호를 출력하고, 상기 가변저항부(436)는 상기 제어신호의 입력에 응답하여 해당되는 저항값으로 설정된다. 따라서 상기 가변저항부(436)의 저항값에 따라 발생된 바이어스조절전압(VLCD)은 바이어스전압발생부(450)로 제공되고, 이에따라 LCD 바이어스전압이 발생되어 LCD 콘트라스트가 조절된다.

Description

엘시디 콘트라스트 조절회로 및 이를 구비한 엘시디 컨트롤러{LCD CONTRAST CONTROL CIRCUIT AND LCD CONTROLLER HAVING THE SAME}
본 발명은 LCD 컨트롤러(Liquid Crystal Display Controller)에 관한 것으로, 구체적으로는 프로그램 방식에 의한 LCD의 콘트라스트(contrast) 조절이 가능한 LCD 콘트라스트 조절회로 및 이를 구비한 LCD 컨트롤러에 관한 것이다.
현재, LCD 컨트롤러에서 LCD의 콘트라스트를 조절하기 위하여 LCD 바이어스 전압(LCD Bais Voltage)의 크기를 조절하였다.
도 1은 종래의 저항분할방식을 이용한 LCD 바이어스전압 발생회로의 일 예로서 1/5 바이어스회로를 적용한 경우의 회로도이다.
도 1에 도시된바와 같이, 종래의 LCD 바이어스전압 발생회로를 1/5 바이어스 회로로 구성하는 경우 5개의 분할저항(R1∼R5)을 전원전압(VDD)과 접지전압(GND) 사이에 직렬로 구성하게 된다. 각 저항의 연결 노드(node)에서 발생된 분할전압(VLC1∼VLC5)이 LCD 바이어스전압으로 사용된다. 그리고 전원전압(VDD)과 상기 분할저항 R1사이에 스위치를 구성하여 상기 분할저항에 인가되는 전원전압을 차단할 수 있도록 하였다. 상기 스위치는 PMOS트랜지스터(PM)를 사용하여 구성할 수 있으며 이때, 상기 PMOS트랜지스터(PM)의 베이스단자에 LCD 제어신호(LCON)를 인가하여 상기 PMOS트랜지스터의 턴온/턴오프(turn on/turn off)를 제어한다.
상기 PMOS트랜지스터(PM)가 턴온되면 상기 전원전압(VDD)이 상기 분할저항(R1∼R5)에 인가되어 해당되는 분할전압(VLC1∼VLC5)이 발생된다. 발생된 상기 분할전압(VLC1∼VLC5)은 LCD 드라이버 포트(LCD driver port)인 COM/SEG 포트로 제공되어 LCD가 구동된다. 이때, 상기 분할전압(VLC1∼VLC5)의 전압레벨에 따라서 LCD 디스플레이의 밝기 즉, 콘트라스트가 결정되게 된다. 이러한 LCD 바이어스 전압 발생회로는 LCD 컨트롤러에 내장되게 된다.
이상과 같은 LCD 바이어스전압 발생회로를 제품에 적용하는 경우에는 콘트라스를 조절할 수 있도록 LCD 콘트라스트 조절회로를 포함하고 있다. 그 일 예를 첨부도면 도 2에 도시하였다.
도 2는 종래의 LCD 콘트라스 조절회로의 일 예를 도시한 회로도이다.
도 2에 도시된바와 같이, 종래의 LCD 콘트라스트 조절회로는 칩의 외부에 가변저항(Rv)을 연결하여 사용하게 된다. 상기 가변저항(Rv)의 일 단은 전원전압(VDD)에 연결되고, 타단은 상기 LCD 바이어스전압 발생회로에 구성되는 분할저항 R1과 PMOS트랜지스터(PM)의 연결노드로 접속된다.
상기와 같이 구성된 LCD 콘트라스트 조절회로는 상기 가변저항(Rv)의 저항값의 조절에 대응하여 상기 분할저항(R1∼R5)에 인가되는 전압레벨이 조절되게 된다. 따라서 상기 분할저항(R1∼R5)에 의해 발생되는 분할전압(VLC1∼VLC5)도 조절되게 된다. COM/SEG 포트로 제공되는 LCD 바이어스전압이 조절되므로 LCD 콘트라스트가 조절되게 된다.
한편, LCD 콘트라스트를 조절하기 위해 구비되는 상기 가변저항(Rv)은 일반적으로 로터리(Rotary)형의 가변저항을 사용한다.
그러므로 LCD 콘트라스트를 조절하기 위해서는 일일이 로터리저항을 회전시켜 조절하여야 하는 불편한 문제점이 있었다. 또한 LCD를 사용하는 해당 제품에 장착시에 그 부피에 따른 제약을 받게 된다. 특히, 전자수첩 등의 데이터뱅크(Data Bank)나, LCD가 장착된 게임기 등의 LCD를 구비하는 제품의 사이즈가 경박단소해 짐에 따라 로터리형의 가변저항을 사용하는 경우 문제가 되고 있다. 그리고 별도의 가변저항을 구비하여야 하므로 해당 제품의 가격이 상승하는 요인으로도 작용하게 된다.
만약, 로터리형의 가변저항을 사용하지 않고, 동일한 기능을 수행하는 LCD 콘트라스트 조절회로를 칩의 내부에 구현하며, LCD 콘트라스트의 조절을 프로그램 방식에 의해 조절이 가능하다면 상기와 같은 문제점을 극복할 수 있게 된다.
이러한 경우에는 LCD 콘트라스트의 조절을 소프웨어적으로 조절이 가능해지고, 종래에 로터리형의 가변저항을 사용하므로서 제품의 사이즈 축소시 제약받던 문제점을 해결 할 수 있게 된다. 또한 가변저항을 사용하지 않음으로서 해당 제품의 가격을 절감할 수 있어 보다 경쟁력있는 제품을 생산할 수 있게 된다.
따라서, 본 발명의 목적은 상술한 제반 문제점을 해결하기 위해 제안된 것으로서, 칩의 내부에 탑재 가능한 LCD 콘트라스트 조절회로를 제공하는데 있다.
본 발명의 다른 목적은 소프트웨어에 의한 LCD 콘트라스트 조절이 가능한 LCD 콘트라스트 조절회로를 제공하는데 있다.
상술한 바와 같은 본 발명의 목적을 달성하기 위한 본 발명의 일 특징에 의하면, LCD 바이어스전압을 조절하여 LCD 콘트라스트를 조절하기 위한 LCD 콘트라스트 조절회로는: LCD 콘트라스트 조절을 위한 데이터가 저장되는 콘트라스트제어레지스터와; 상기 콘트라스트제어레지스터에 설정된 데이터를 디코딩하여 복수의 제어신호를 출력하는 디코더와; 상기 디코더로부터 제공되는 복수의 제어신호의 입력에 응답하여 해당되는 저항값을 갖고, 상기 저항값에 의해 발생된 바이오스조절전압을 출력하는 가변저항수단을 포함하여, 상기 바이어스조절전압의 출력에 따라 바이어스전압이 조절되어 LCD 콘트라스트가 조절된다.
본 발명의 다른 특징에 의하면, LCD 콘트롤러는: LCD 바이어스전압을 발생하는 바이어스전압발생부와; LCD 디스플레이 온/오프 제어신호와, 콘트라스트 조절 인에이블/디스에이블 신호를 출력하는 LCD 모드제어레지스터와; 상기 LCD 디스플레이 온/오프 제어신호의 입력에 응답하여 온/오프되는 제1 스위칭수단과; 상기 콘트라스트 조절 인에이블/디스에이블 신호의 입력에 응답하여 온/오프 되는 제2 스위칭수단과; 상기 콘트라스트 조절 인에이블/디스에이블 신호의 입력에 응답하여 상기 제2 스위칭수단이 온/오프 될 때 연동하여 오프/온되는 제3 스위칭수단; 및 LCD 콘트라스트 조절에 따라 가변되는 바이어스조절전압을 출력하는 LCD 콘트라스트조절부를 포함하여, 상기 제1 스위치의 온/오프에 따라 LCD 디스플레이가 온/오프되며 LCD 콘트라스트조절 디스에이블시에 상기 제1 및 제2 스위치를 통하여 상기 바이어스전압발생부로 전원전압이 인가되어 고정된 바이어스전압이 발생되며, LCD 콘트라스트조절 인에이블시에 상기 LCD 바이어스조절전압이 상기 제3 스위치를 통하여 상기 바이어스전압발생부로 인가되어 LCD 콘트라스트 조절에 대응된 LCD 바이어스전압이 출력된다.
이 실시예에 있어서, 상기 LCD 콘트라스트조절부는 LCD 콘트라스트 조절을 위한 데이터가 저장되는 콘트라스트제어레지스터와; 상기 콘트라스트제어레지스터에 설정된 데이터를 디코딩하여 복수의 제어신호를 출력하는 디코더와; 상기 디코더로부터 제공되는 복수의 제어신호의 입력에 응답하여 해당되는 저항값을 갖고, 상기 저항값에 의해 발생된 바이오스조절전압을 출력하는 가변저항수단을 포함하여, 상기 바이어스조절전압의 출력에 따라 바이어스전압이 조절되어 LCD 콘트라스트가 조절된다.
이 실시예에 있어서, 상기 모드제어레지스터는 2비트 레지스터로 구성된다.
이 실시예에 있어서, 상기 제1 스위칭수단은 PMOS 트랜지스터로 구성된다.
이 실시예에 있어서, 상기 제2 스위칭수단은 PMOS 트랜지스터로 구성된다.
이 실시예에 있어서, 상기 제3 스위칭수단은, 상기 LCD 콘트라스트 조절회로의 출력전압을 입력받아 상기 바이어스전압발생부로 인가하는 트랜스미션게이트와; 상기 콘트라스트 조절 인에이블/디스에이블 신호를 반전하여 상기 트랜스미션게이트로 인가하는 인버터를 포함하여 구성된다.
이상과 같은 본 발명에 의하면, 상기 LCD 모드제어 레지스터의 설정에 따라 상기 제1 내지 제3 스위치의 온/오프가 제어되어 LCD 디스플레이 온/오프 및 LCD 콘트라스트의 조절 인에이블/디스에이블이 설정된다. LCD 디스플레이 온 및 LCD 콘트라스트 조절 인에이블 상태에서 상기 콘트라스트제어레지스터를 임의의 값으로 설정하면, 상기 디코더는 이를 디코딩하여 상기 가변저항부로 복수의 제어신호를 출력하고, 상기 가변저항부는 상기 제어신호의 입력에 응답하여 해당되는 저항값으로 설정된다. 따라서 상기 가변저항부의 저항값에 따라 발생된 바이어스조절전압은 상기 바이어스전압발생부로 제공되고, 이에따라 LCD 바이어스전압이 발생되어 LCD 콘트라스트가 조절된다.
(실시예)
도 3은 본 발명을 설명하기 위한 개념도로서, 본 발명에 의하면, 분할저항(R1∼R5)에 제공되는 전압 VLCD의 전압 레벨을 조절하기 위한 가변저항블록(300)을 전원전압(VDD)과 분할저항(R1∼R5) 사이에 구성한다. 그리고 상기 가변저항블록(300)의 저항값(rn=XnR)을 조절하기 위한 프로그램에 의해 그 저항값이 조절된다. 따라서 가변저항블록(300)의 저항값이 가변됨에 따라 LCD 바이어스 전압이 가변되어 LCD 콘트라스트가 조절된다.
이하 본 발명에 따른 실시예를 첨부된 도면 도 4내지 도 6을 참조하여 상세히 설명한다.
도 4는 본 발명의 바람직한 실시예에 따른 LCD 콘트라스트 조절회로를 탑재한 LCD 컨트롤러의 상세회로도이고, 도 5는 도 4에 도시된 디코더 블록의 일 예의 상세 회로도이고, 도 6은 도 4에 도시된 가변저항 블록의 일 예의 상세 회로도이다.
도 4에 도시된바와 같이, 본 발명의 신규한 LCD 콘트라스트 조절회로(430)는 콘트라스트제어레지스터(Contrast Control Register)(432)와, 디코더(Decoder) (434)와, 가변저항부(436)를 포함하여 구성된다. 상기와 같은 LCD 콘트라스트 조절회로(430)는 LCD 콘트롤러에 탑재되어 해당 기능을 수행하게 된다.
그리고 상기 LCD 콘트라스트 조절회로(430)를 탑재한 본 발명의 신규한 LCD 컨트롤러는 크게 LCD 콘트라스트 조절회로(430)와, LCD 모드제어레지스터(LCD Mode Control Register)(420)와, 제1 내지 제3 스위치(400, 410, 440)와, 바이어스전압 발생부(450)를 포함하여 구성된다.
상기 제1 및 제2 스위치(400, 410)와, 상기 바이어스전압발생부(450)는 전원전압단(VDD)과 전원접지단(GND) 사이에 직렬로 구성된다. 상기 제3 스위치(440)는 상기 바이어스전압발생부(450)와 상기 LCD 콘트라스트 조절회로(430) 사이에 구성된다.
상기 제1 및 제2 스위치(400, 410)는 각각 PMOS 트랜지스터로(PM40, PM41)로 구성 가능하다. 그리고 상기 제3 스위치는 하나의 트랜스미션케이트(transmission gate)와 인버터(IV41)로 구성가능하다. 상기 바이어스전압발생부(450)는 5개의 분할저항(R1∼R5)으로 구성된 1/5 바이어스방식을 예로들었고, 이러한 경우 16레벨의 콘트라스트 조절이 가능하다.
이상과 같이 구성된 LCD 콘트라스트 조절회로(430) 및 LCD 컨트롤러의 동작은 다음과 같다. 먼저 LCD 컨트롤러의 전체 동작을 상세히 설명하고, 이어 상기 LCD 콘트라스트 조절회로(430)의 동작에 대하여 상세히 설명한다.
먼저, 상기 LCD 컨트롤러는 상기 LCD 모드제어레지스터(420)를 설정하여 상기 제1 내지 제3 스위치(400, 410, 440)의 온/오프를 제어한다. 즉, 상기 LCD 모드제어레지스터(420)의 설정에 따라 해당 스위치의 온/오프가 제어되므로 LCD 디스플레이 온/오프 및 LCD 콘트라스트 제어 인에이블/디스에이블이 제어된다.
상기 LCD 모드제어레지스터(420)의 설정에 따른 동작 예를 하기 표 1 및 표 2에 도시하였다.
[표 1]
[표 2]
상기 표 1 및 표 2에 도시된바와 같이, 상기 LCD 모드제어레지스터(420)는 LCD 디스플레이의 온/오프(LCD Display On/Off)를 위한 제어신호 LCONO와, LCD 콘트라스트 조절 인에이블/디스에이블(LCD Contrast Control Enable/Disable)을 위한 제어신호 LCON1를 해당 스위치로 제공한다. 즉, 상기 LCONO신호는 상기 제1 스위치로 제공되며, 상기 LCON1신호는 상기 제2 및 제3 스위치(410, 440)로 제공된다.
상기 제1 스위치(400)의 온/오프에 따라 LCD 디스플레이의 온/오프(LCD Display On/Off)가 제어되며, 이에 따라 상기 바이어스전압발생부(450)로 전원전압이 공급/차단되어 LCD바이어스전압의 발생 유무가 결정된다.
상기 제2 및 제3 스위치(410, 440)의 온/오프에 따라 LCD 콘트라스트 조절 인에이블/디스에이블이 제어된다.
즉, 상기 제2 스위치(410)가 온되고 상기 제3 스위치가 오프되어 LCD 콘트라스의 제어가 디스에이블되는 경우는 상기 제1 및 제2 스위치(400, 410)를 통하여 전원전압이 상기 바이어스전압발생부(450)로 공급된다. 따라서 상기 바이어스전압 발생부(450)는 일정전압에 의해 LCD 바이어스전압을 발생하여 COM/SEG 포트로 제공하므로 LCD 디스플레이가 이루어 진다.
그리고 상기 제2 스위치(410)가 오프되고 상기 제3 스위치가 온되어 LCD 콘트라스트의 제어가 인에이블되는 경우는 상기 LCD 콘트라스트 조절회로(430)에 바이어스조절전압(VLCD)이 상기 바이어스전압발생부(450)로 공급된다. 따라서 상기 바이어스전압발생부(450)는 바이어스조절전압(VLCD)에 의해 LCD 바이어스전압을 발생하여 COM/SEG 포트로 제공하므로 LCD 디스플레이가 이루어진다.
즉, LCD 컨트롤러는 상기 LCD 콘트라스트 조절회로(430)의 콘트라스트제어레지스터(432)에 해당되는 콘트라스트 조절값을 설정하여 LCD 콘트라스트를 조절하게 된다. 하기 표 3에 콘트라스트 조절값의 일 예를 도시되어 있다.
표 3에 도시된바와 같이, 상기 콘트라스트제어레지스터(432)를 설정함에 LCD의 콘트라스트가 제어된다.
[표 3]
상기 표 3에 도시된바와 같이, LCD 콘트라스트의 제어를 16레벨로 제어하려는 경우에는, 24=16, 이므로 콘트라스트제어레지스터(432)를 4비트 레지스터로 구성하면 된다. 상기 콘트라스트제어레지스터(432)의 4비트 출력 LCNST[3:0]은 디코더(434)로 제공된다. 상기 디코더(434)는 상기 LCNST신호를 입력받아 디코딩하여 복수의 제어신호를 상기 가변저항부(436)로 입력한다. 이때, 상기 가변저항부(436)는 입력된 복수의 제어신호에 따라 저항값이 가변된다. 따라서 저항값의 변화에 따라 상기 바이어스조절전압(VLCD)의 전압레벨이 변화된다.
한편, 상기 바이어스조절전압(VLCD)은 하기 수학식 1과 같이 나타낼 수 있다.
[수학식 1]
Figure pat00004
상기 수학식 1에서 N=0∼15이고, 각 전압의 허용 오차는 ±1/2 LSB로서 VDD=5V인 일 때 에러전압(Verror)은 하기 수학식 2와 같다.
[수학식 2]
Figure pat00005
여기서 다시 도 3을 참조하여, 분할저항 R1∼R5의 저항값이 모두 동일한 경우 상기 수학식 1을 만족하기 위한 상기 가변저항블록(300)의 저항값에 의한 바이어스조절전압(VLCD)의 값은 하기 수학식 3과 같다.
[수학식 3]
상기 수학식 3과 동일하게 N=1,2,...15의 경우도 Xn의 값을 구할 수 있다. 이에 대한 값들을 하기 표 4에 도시하였다. 또한, 하기 표 4에 상기 콘트라스트제어레지스터(432)의 설정에 따른 상기 디코더(434)의 제어신호들(E0∼E4, EX, M3∼MO)의 상태값을 도시하였다.
[표 4]
이상과 같은 동작을 수행하기 위한 디코더(434)의 구성예를 첨부도면 5에 도시하였고, 가변저항부(436)의 구성예를 첨부도면 도 6에 도시하였다.
도 6에 도시된 가변저항부(436)는 상기 표 4의 조건을 만족하도록 복수개의 트랜지스터(PMOS 트랜지스터, PM60∼PM62)와, 복수개의 트랜스미션게이트(TM60∼TM67)와, 복수개의 저항(R60∼R68)을 포함하여 구성된다. 그리고 상기 표 4에 도시된 진리표(truth table)을 만족하는 디코더(434)는, 첨부도면 도 5에 도시된바와 같이, 복수개의 논리회로(IV50∼IV65, ND50∼ND80, AN50∼AD61)로 구성된다.
한편, 상기 수학식 1에 따라 실제 저항비 Yn을 구해보면,
[수학식 4]
Figure pat00008
상기 수학식 4에서 N=0일 때, 상기 가변저항부(434)의 트랜스미션게이트 TM63, TM65, TM67은 온되고 나머지는 오프되므로, 하기 수학식 5의 결과를 얻는다.
[수학식 5]
상기 수학식 5의 결과를 식4에 대입하면 하기 수학식 6과 같이 바이어스조절전압 VLCD가 얻어진다.
[수학식 6]
Figure pat00010
이때, 에러전압(Verror)은 Verror = 2.656-2.667 = -0.011V 이므로, 에러전압(Verror)은 Verror< ±0.078 조건을 만족하게 된다. 동일한 방법으로 N=1,2,...15일 때 상기 수학식 4에 의해 Yn값을 구할 수 있다. 각각 구해진 Yn값은 상기 표 4에 도시되어 있다. 그리고 Xn에 의한 이상적인 바이어스조절전압(VLCDx)과 실제 저항비 Yn에 의한 바이어스조절전압(VLCDy) 그리고 오차전압(Verror)를 하기 표 5에 도시하였다.
[표 5]
이상과 같이, 상기 가변저항부(436)는 에러전압(Verror)이 허용치 ±1/2 LBS를 만족한다. 또한 상기 가변저항부(436)의 저항들을 상기 바이어스전압발생부(450)의 분할저항의 0.5배 또는 동일한 값으로 구성하므로 반도체 칩이 제조공정상 생기는 편차를 감소 시킬 수 있다.
이상과 같은 본 발명에 의하면, LCD 콘트라스트를 조절하기 위해 LCD 콘트라스트조절회로를 LCD 컨트롤러에 내장하고, 프로그램에 의해 콘트라스트제어레지스터를 설정하므로 LCD 콘트라스트의 조절이 가능하다. 그러므로 LCD 콘트롤러의 외부에 로터리형의 가변저항을 장착하던 종래의 방식에 따른 문제점을 해결 할수 있게 된다.
도 1은 종래의 저항 분할방식을 이용한 LCD 바이어스전압 발생회로의 일 예로서 1/5바이어스 회로를 적용한 경우의 회로도;
도 2는 종래의 LCD 콘트라스 조절회로의 일 예를 도시한 회로도;
도 3은 본 발명을 설명하기 위한 개념도;
도 4는 본 발명의 바람직한 실시예에 따른 LCD 콘트라스트 조절회로를 탑재한 LCD 컨트롤러의 상세회로도;
도 5는 도 4에 도시된 디코더 블록의 일 예의 상세 회로도;
도 6은 도 4에 도시된 가변저항 블록의 일 예의 상세 회로도.
*도면의 주요 부분에 대한 부호의 설명*
400, 410, 440: 스위치 420: LCD 모드제어레지스터
430: LCD 콘트라스트 조절회로 450: 바이어스전압발생부

Claims (7)

  1. LCD 바이어스전압을 조절하여 LCD 콘트라스트를 조절하기 위한 LCD 콘트라스트 조절회로에 있어서:
    LCD 콘트라스트 조절을 위한 데이터가 저장되는 콘트라스트제어레지스터(432)와;
    상기 콘트라스트제어레지스터(432)에 설정된 데이터를 디코딩하여 복수의 제어신호를 출력하는 디코더(434)와;
    상기 디코더(434)로부터 제공되는 복수의 제어신호의 입력에 응답하여 해당되는 저항값을 갖고, 상기 저항값에 의해 발생된 바이오스조절전압(VLCD)을 출력하는 가변저항수단(436)을 포함하여,
    상기 바이어스조절전압(VLCD)의 출력에 따라 바이어스전압이 조절되어 LCD 콘트라스트가 조절되는 것을 특징으로 하는 LCD 콘트라스트 조절회로.
  2. LCD 콘트롤러에 있어서:
    LCD 바이어스전압을 발생하는 바이어스전압발생부(450)와;
    LCD 디스플레이 온/오프 제어신호(LCONO)와, 콘트라스트 조절 인에이블/디스에이블 신호(LCON1)를 출력하는 LCD 모드제어레지스터(420)와;
    상기 LCD 디스플레이 온/오프 제어신호(LCONO)의 입력에 응답하여 온/오프되는 제1 스위칭수단(400)과;
    상기 콘트라스트 조절 인에이블/디스에이블 신호(LCON1)의 입력에 응답하여 온/오프 되는 제2 스위칭수단(410)과;
    상기 콘트라스트 조절 인에이블/디스에이블 신호(LCON1)의 입력에 응답하여 상기 제2 스위칭수단(410)이 온/오프 될 때 연동하여 오프/온되는 제3 스위칭수단(440); 및
    LCD 콘트라스트 조절에 따라 가변되는 바이어스조절전압(VLCD)을 출력하는 LCD 콘트라스트조절부(430)를 포함하여,
    상기 제1 스위치(400)의 온/오프에 따라 LCD 디스플레이가 온/오프되며,
    LCD 콘트라스트조절 디스에이블시에 상기 제1 및 제2 스위치를 통하여 상기 바이어스전압발생부(450)로 전원전압이 인가되어 고정된 바이어스전압이 발생되며,
    LCD 콘트라스트조절 인에이블시에 상기 LCD 바이어스조절전압(VLCD)이 상기 제3 스위치를 통하여 상기 바이어스전압발생부(450)로 인가되어 LCD 콘트라스트 조절에 대응된 LCD 바이어스전압이 출력되는 것을 특징으로 하는 LCD 컨트롤러.
  3. 제 2 항에 있어서,
    상기 LCD 콘트라스트조절부(430)는
    LCD 콘트라스트 조절을 위한 데이터가 저장되는 콘트라스트제어레지스터(432)와;
    상기 콘트라스트제어레지스터(432)에 설정된 데이터를 디코딩하여 복수의 제어신호를 출력하는 디코더(434)와;
    상기 디코더(434)로부터 제공되는 복수의 제어신호의 입력에 응답하여 해당되는 저항값을 갖고, 상기 저항값에 의해 발생된 바이오스조절전압(VLCD)을 출력하는 가변저항수단(436)을 포함하여,
    상기 바이어스조절전압(VLCD)의 출력에 따라 바이어스전압이 조절되어 LCD 콘트라스트가 조절되는 것을 특징으로 하는 LCD 콘트롤러.
  4. 제 2 항에 있어서,
    상기 모드제어레지스터(420)는 2비트 레지스터로 구성되는 것을 특징으로 하는 LCD 컨트롤러.
  5. 제 2 항에 있어서,
    상기 제1 스위칭수단(400)은 PMOS 트랜지스터로 구성되는 것을 특징으로 하는 LCD 컨트롤러.
  6. 제 2 항에 있어서,
    상기 제2 스위칭수단(410)은 PMOS 트랜지스터로 구성되는 것을 특징으로 하는 LCD 컨트롤러.
  7. 제 2 항에 있어서,
    상기 제3 스위칭수단(440)은,
    상기 LCD 콘트라스트 조절회로(430)의 출력전압을 입력받아 상기 바이어스전압발생부(450)로 인가하는 트랜스미션게이트(TM)와;
    상기 콘트라스트 조절 인에이블/디스에이블 신호(LCON1)를 반전하여 상기 트랜스미션게이트(TM)로 인가하는 인버터(IV1)를 포함하여 구성되는 것을 특징으로 하는 LCD 컨트롤러.
KR1019970041308A 1997-08-26 1997-08-26 엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러 KR100457333B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970041308A KR100457333B1 (ko) 1997-08-26 1997-08-26 엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970041308A KR100457333B1 (ko) 1997-08-26 1997-08-26 엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러

Publications (2)

Publication Number Publication Date
KR19990018190A KR19990018190A (ko) 1999-03-15
KR100457333B1 true KR100457333B1 (ko) 2005-04-08

Family

ID=37301838

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970041308A KR100457333B1 (ko) 1997-08-26 1997-08-26 엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러

Country Status (1)

Country Link
KR (1) KR100457333B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910007544A (ko) * 1989-10-24 1991-05-30 베르너 발데크 소 유선염을 예방 및 처리하기 위한 방법
KR950004563A (ko) * 1993-07-02 1995-02-18 김주용 반도체 기억장치 제조방법
JPH07135625A (ja) * 1993-11-10 1995-05-23 Fujitsu Ltd 液晶表示装置のコントラスト調整回路
KR19980027935A (ko) * 1996-10-18 1998-07-15 김광호 액정디스플레이(lcd)의 콘트라스트(contrast) 제어용 바이어스 전압 발생회로
KR0144102B1 (ko) * 1994-10-07 1998-07-15 이헌조 액정표시소자 조광장치 및 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910007544A (ko) * 1989-10-24 1991-05-30 베르너 발데크 소 유선염을 예방 및 처리하기 위한 방법
KR950004563A (ko) * 1993-07-02 1995-02-18 김주용 반도체 기억장치 제조방법
JPH07135625A (ja) * 1993-11-10 1995-05-23 Fujitsu Ltd 液晶表示装置のコントラスト調整回路
KR0144102B1 (ko) * 1994-10-07 1998-07-15 이헌조 액정표시소자 조광장치 및 방법
KR19980027935A (ko) * 1996-10-18 1998-07-15 김광호 액정디스플레이(lcd)의 콘트라스트(contrast) 제어용 바이어스 전압 발생회로

Also Published As

Publication number Publication date
KR19990018190A (ko) 1999-03-15

Similar Documents

Publication Publication Date Title
JP5053656B2 (ja) 半導体記憶装置のデータ出力ドライブ回路
US8508273B2 (en) Apparatus and method for outputting data of semiconductor memory apparatus
US7633310B2 (en) Semiconductor integrated circuit capable of autonomously adjusting output impedance
JPH04143791A (ja) 液晶表示器駆動電源回路
JPH0865123A (ja) 可変インピーダンス出力バッファ
KR20010005635A (ko) 버퍼 회로를 보상하는 슬루 레이트와 임피던스에 대한 방법 및 장치
JPH06259037A (ja) 半導体集積回路装置
JP2003280779A (ja) 能動終端抵抗値較正回路、メモリチップ及び能動終端抵抗較正方法
US7282968B2 (en) Data output driver and semiconductor memory device having the same
US6275209B1 (en) LCD driver
JP3573984B2 (ja) 液晶駆動集積回路
US7868667B2 (en) Output driving device
KR20050100997A (ko) 반도체 기억 소자에서의 슬루율 조절 장치 및 그 방법
KR100457333B1 (ko) 엘시디콘트라스트조절회로및이를구비한엘시디컨트롤러
US20020060590A1 (en) Driving circuit for LCD
US5710778A (en) High voltage reference and measurement circuit for verifying a programmable cell
KR20030020124A (ko) 출력 드라이버 회로
JP3108293B2 (ja) 液晶駆動回路
JP2000267064A (ja) 半導体集積回路装置
US6774697B2 (en) Input and output port circuit
JP4559148B2 (ja) マイクロコントローラ、およびマイクロコントローラの電源供給方法
JP2005286667A (ja) 発振装置およびその発振周波数調整方法、電子機器
KR960015931B1 (ko) 프로그램어블 가변저항 회로
JP2001194643A (ja) 液晶用駆動電源
JP3159308B2 (ja) クロック信号入力バッファ回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee