KR100392325B1 - 직렬통신포트전환회로 - Google Patents
직렬통신포트전환회로 Download PDFInfo
- Publication number
- KR100392325B1 KR100392325B1 KR1019960013116A KR19960013116A KR100392325B1 KR 100392325 B1 KR100392325 B1 KR 100392325B1 KR 1019960013116 A KR1019960013116 A KR 1019960013116A KR 19960013116 A KR19960013116 A KR 19960013116A KR 100392325 B1 KR100392325 B1 KR 100392325B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- signal
- input
- connector
- gate
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Communication Control (AREA)
Abstract
개시된 본 발명은 직렬통신포트 전환 회로에 관한 것으로서, 직렬통신포트 전환 기능을 갖는 컴퓨터에 있어서; 주변장치와 연결시키기 위한 제 1콘넥터와, 주변장치와 연결시키기 위한 제 2콘넥터와, 입출력 신호를 제어하는 입/출력 제어부, 및 상기 입출력 제어부의 출력신호를 소정의 제어신호에 따라 선택적으로 전환하여 상기 제 1 또는 제 2콘넥터로 전송하는 제 1전환 수단과, 상기 제 1 또는 제 2 콘넥터의 출력신호를 상기 소정의 제어신호에 따라 선택적으로 전환하여 상기 입/출력 제어부로 전송하는 제 2전환 수단으로 구성되어 있다.
Description
본 발명은 직렬통신포트 전환 회로에 관한 것으로서, 더욱 상세하게는, 컴퓨터의 입/출력 제어부와 직렬통신포트인 제 1 및 제 2콘넥터 사이에 제어신호에 따라서 입/출력 제어부의 출력신호가 제 1 및 제 2콘넥터에 선택적으로 출력되고, 또한 제 1 및 제 2콘넥터의 출력신호가 입/출력 제어부에 선택적으로 출력되는 전환수단을 구비함으로써, 간단한 하드웨어를 이용하여 편리하게 직렬통신포트를 전환할 수 있도록 한 직렬통신포트 전환 회로에 관한 것이다.
도 1은 종래 기술에 따른 컴퓨터의 개략적인 블록도이다.
중앙처리장치인 CPU(1)와, 기억장치인 ROM(2)과 RAM(3), 표시장치인 디스플레이(4)를 제어하는 디스플레이 제어부(5)와, 외부 기기와의 신호를 전송하기 위한 입/출력 제어부(6)와, 상기 입/출력 제어부(5)에 연결되어 외부기기와 데이터를 전송할 수 있는 병렬포트(7) 및 직렬포트(10)와, 상기 입/출력 제어부(6)에 연결된 보조기억장치(9), 키보드(8)로 구성되어 있다. 상기 각 블록은 버스라인을 통해 신호를 송수신한다.
마이크로 프로세서를 사용한 시스템가 외부기기 간에 또는 마이크로 프로세서들 간에 서로 데이터를 주고 받는데 사용되는 전송 방식으로는 병렬/직렬 전송방식이 있다.
IBM 호환 기종 컴퓨터에서 직렬전송방식은 마우스, 모뎀 등 주변장치의 연결에 사용되고, 일반적으로 컴퓨터의 기본사양에시는 2개의 직렬통신포트가 제공되어지며, 이 직렬통신포트들을 통하여 외부로 데이터를 전송 및 외부로부터 데이터를 수신하게 설계되어 있는데, 이 두 포트를 COM1, COM2라고 부른다.
직렬통신포트는 마더보드에 같이 포함되어 있는 종속항과 마더보드와 슬롯으로 연결되는 카드형으로 구분된다.
컴퓨터 마더보드에 고정되어 있는 종속형의 경우에는 COM1, COM2 콘넥터를 서로 바꾸기 위해서는 마더보드의 매뉴얼을 참조하여 마더보드 내의 딥 스위치를 조정하여 COM1, COM2의 입/출력 제어부의 주소번지를 바꾸어 주어야 한다.
또한, 카드형의 경우에는 도 2에 도시된 바와 같이 입/출력 제어부(6)의 COM1 단자에 제 1콘넥터가 직접 연결되어 있고, 입/출력 제어부(6)의 COM2 단자에 제 2콘넥터가 직접 연결되어 있으므로, 직렬통신포트의 전환을 위해서는 COM1, COM2 단자에 연결된 케이블을 바꾸어 주어야 하는 번거로운 문제점이 있었다.
상기와 같은 종래 직렬통신포트에 관한 문제점을 해결하기 위한 본 발명에 따른 직렬통신포트 전환 회로는 컴퓨터의 입/출력 제어부와 직렬통신포트인 제 1 및 제 2콘넥터 사이에 제어신호에 따라서 입/출력 제어부의 출력신호가 제 1 및 제 2콘넥터에 선택적으로 출력되고, 또한 제 1 및 제 2 콘넥터의 출력신호가 입/출력제어부에 선택적으로 출력되는 전환 수단을 구비함으로써, 직렬통신포트와 외부기기를 연결하는 케이블을 직접 전환하지 않고 간단한 하드웨어를 이용하여 편리하게 직렬통신포트를 전환할 수 있는 직렬통신포트 전환 회로를 제공하는 것을 목적으로 한다.
도 1은 종래 기술에 따른 컴퓨터의 개략적인 블록도,
도 2는 도 1의 입/출력 제어부와 직렬포트의 연결 상태를 나타낸 도면,
도 3은 본 발명에 따른 직렬통신포트 전환 회로의 일실시예를 나타낸 회로도,
도 4a는 본 발명의 일실시예에 따른 입/출력 제어부에서 데이터 송신시 직렬통신포트 전환회로도,
도 4b는 본 발명의 일실시예에 따른 입/출력 제어부에서 데이터 수신시 직렬통신포트 전환회로도,
도 5a는 도 4a의 각 소자의 출력값을 나타낸 도표,
도 5b는 도 4b의 각 소자의 출력값을 나타낸 도표이다.
* 도면의 주요 부분에 대한 부호의 설명 *
1 : CPU 2 : ROM
3 : RAM 4 : 디스플레이
5 : 디스플레이 제어부 6 : 입/출력 제어부
7 : 병렬포트 8 : 키보드
9 : 보조기억장치 10 : 직렬포트
11 : 제 1콘넥터 12 : 제 2콘넥터
20, 25 : 제 1 및 제 2전환 수단, AND1∼8 : 앤드게이트
OR1∼4 : 오아게이트 INV1~2 : 인버터
상기한 바와 같은 목적을 달성하기 위한 본 발명에 따른 직렬통신포트 전환회로는, 전환 기능을 갖는 컴퓨터의 직렬통신포트 전환 회로에 있어서, 주변장치와 연결시키기 위한 제 1 콘넥터; 주변장치와 연결시키기 위한 제 2 콘넥터; 입출력 신호를 제어하는 입/출력 제어부; 상기 입/출력 제어부의 출력신호를 소정의 제어신호에 따라 선택적으로 전환하여 상기 제 1 또는 제 2콘넥터로 전송하는 제 1전환수단; 상기 제 1 또는 제 2콘넥터의 출력신호를 상기 소정의 제어신호에 따라 선택적으로 전환하여 상기 입/출력 제어부로 전송하는 제 2전환 수단;을 포함하여 이루어진 것을 특징으로 한다.
본 발명의 바람적인 특징에 따르면, 상기 제 1전환 수단은, 상기 입/출력 제어부의 COM1 단자에서 출력되는 신호와 상기 제어신호를 논리곱하는 제 1앤드게이트; 상기 입/출력 제어부의 COM1 단자에서 출력되는 신호와 상기 제어신호의 반전신호를 논리곱하는 제 2앤드게이트; 상기 입/출력 제어부의 COM2 단자에서 출력되는 신호와 상기 제어신호를 논리곱하는 제 3앤드게이트; 상기 입/출력 제어부의 COM2 단자에서 출력되는 신호와 상기 제어신호의 반전신호를 논리곱하는 제 4앤드게이트; 상기 제 1앤드게이트와 제 4앤드게이트의 출력신호를 논리합하여 제 1콘넥터에 출력하는 제 1오아게이트; 및 상기 제 2앤드게이트와 제 3앤드게이트의 출력신호를 논리합하여 제 2콘넥터에 출력하는 제 2오아게이트;로 구성된 것을 특징으로 한다.
또한, 상기 제 2전환 수단은, 상기 제 1콘넥터의 출력신호와 상기 제어신호를 논리곱하는 제 5앤드게이트; 상기 제 1콘넥터의 출력신호와 상기 제어신호의 반전신호를 논리곱하는 제 6앤드게이트; 상기 제 2콘넥터의 출력신호와 상기 제어신호를 논리곱하는 제 7앤드게이트; 상기 제 2콘넥터의 출력신호와 상기 제어신호의 반전신호를 논리곱하는 제 8앤드게이트; 상기 제 5앤드게이트와 제 8앤드게이트의 출력신호를 논리합하여 상기 입/출력 제어부의 COM1 단자에 출격하는 제 3오아게이트; 및 상기 제 6앤드게이트와 제 7앤드게이트의 출력신호를 논리합하여 상기 입/출력 제어부의 COM2 단자에 출력하는 제 4오아게이트;로 구성된 것을 특징으로 한다.
또한, 상기 제어신호는, 키보드의 특정키 또는 딥 스위치를 사용하여 발생할 수 있는 것을 특징으로 한다.
또한, 상기 제 1콘넥터는 25핀 D-SUB콘넥터이고, 상기 제 2콘넥터는 9핀 D-SUB 콘넥터로 된 것을 특징으로 한다.
이상과 같이 구성된 본 발명에 따른 직렬통신포트 전환 회로는 사용자가 직렬통신포트를 전환하기 위하여 매번 컴퓨터 본체 뒷면에 구성된 통신 케이블 포트를 직접 전환할 필요없이 간단하게 키보드 조작 또는 딥 스위치 전환을 통해 통신포트를 전환할 수 있다는 효과가 있다.
이하, 이상과 같은 구성요소 들을 포함하여 이루어진 본 발명의 바람직한 일실시예를 첨부 도면을 통하여 보다 구체적으로 살펴본다.
도 1은 종래 기술에 따른 컴퓨터의 개략적인 블록도이고, 도 2는 도 1의 입/출력 제어부와 직렬포트의 연결 상태를 나타낸 도면이고, 도 3은 본 발명에 따른 직렬통신포트 전환 회로의 일실시예를 나타낸 회로도이고, 도 4a는 그 입/출력 제어부에서 데이터 송신시 직렬통신포트 전환회로도이고, 도 4b는 그 입/출력 제어부에서 데이터 수신시 직렬통신포트 전환회로도이고, 도 5a는 도 4a의 각 소자의 출력값을 나타낸 도표이고, 도 5b는 도 4b의 각 소자의 출력값을 나타낸 도표이다.
도 3은 본 발명에 따른 직렬통신포트 전환 회로의 일싱시예로서 개념적인 블록 회로를 도시한다.
도 4a는 제 1전환 수단으로서, 입/출력 제어부(6)에서 데이터 송신시의 회로를 도시한다.
입/출력 제어부(6)의 COM1 단자에서 출력되는 신호와 제어신호를 논리곱하는 제 1앤드게이트(AND1)와, 상기 입/출력 제어부(6)의 COM1 단자에서 출력되는 신호와 제어신호의 반전신호를 논리곱하는 제2앤드게이트(AND2)와, 상기 입/출력 제어부(6)의 COM2 단자에서 출력되는 신호와 제어신호를 논리곱하는 제 3앤드게이트(AND3)와, 상기 입/출력 제어부(6)의 COM2 단자에서 출력되는 신호와 제어신호를 논리곱하는 제 4앤드게이트(AND4)와, 상기 제 1앤드게이트(AND1)와 제 4앤드게이트(AND4)의 출력신호를 논리합하여 제 1콘넥터(11)에 출력하는 제 1오아게이트(OR1)와, 상기 제 2앤드게이트(AND2)와 제 3앤드게이트(AND3)의 출력신호를논리합하여 제 2콘넥터(12)에 출력하는 제 2오아게이트(OR2)로 구성되어 있다.
도 4b는 제 2전환 수단으로서, 입/출력 제어부에서 데이터 수신시의 회로를 도시한다.
제 1콘넥터(11)의 출력신호와 제어신호를 논리곱하는 제 5앤드게이트(AND5)와, 제 1콘넥터(11)의 출력신호와 제어신호의 반전신호를 논리곱하는 제 6앤드게이트(AND6)와, 제 2콘넥터(12)의 출력신호와 제어신호를 논리곱하는 제 7앤드게이트(AND7)와, 제 2콘넥터(12)의 출력신호와 제어신호의 반전신호를 논리곱하는 제 8앤드게이트(AND8)와, 상기 제 5앤드게이트(AND5)와 제 8앤드게이트(AND8)의 출력신호를 논리합하여 입/출력 제어부(6)의 COM1 단자에 출력하는 제 3오아게이트(OR3)와, 상기 제 6앤드게이트(AND6)와 제 7앤드게이트(AND7)의 출력신호를 논리합하여 입/출력 제어부(6)의 COM2 단자에 출력하는 제 4오아게이트(OR4)로 구성되어 있다.
이와 같이 구성된 본 발명의 동작을 상세히 설명한다.
도 5a 및 5b는 도 4a 및 4b의 각 소자의 출력값을 도표로 나타낸 것으로서 이를 참조하여 설명한다.
먼저, 도 4a의 입/출력 제어부에서 신호를 송신할 때의 과정을 설명한다.
제어신호가 '1'일 때는 다음과 같다.
제어신호가 '1'이므로 제 1앤드게이트(AND1)에는 제어신호 '1'과 입/출력 제어부(6)의 COM1 단자의 S1 신호가 입력되므로 출력은 S1이다. 제 3앤드게이트(AND3)에는 제어신호 '1'과 입/출력 제어부(6) COM2 단자의 S2 신호가입력되므로 출력은 S2이다. 제 2앤드게이트(AND2)와 제 4앤드게이트(AND4)에는 제어신호의 '1'의 반전신호인 '0'이 입력되므로 출력은 '0'이다.
따라서, 제 1오아게이트(OR1)는 제 1앤드게이트(AND1)의 출력인 S1가 제 4앤드게이트(AND4)의 출력인 '0'이 입력신호이므로 출력은 S1이다. 따라서, 제 1콘넥터(11)에 입력되는 신호는 입/출력 제어부(6)의 COM1 단자에서 출력되는 S1 신호이다.
그리고, 제 2오아게이트(OR2)는 제 2앤드게이트(AND2)의 출력인 '0'과 제 3앤드게이트(AND3)의 출력인 S2가 입력되므로 출력은 S2이다. 따라서, 제 2콘넥터(12)에 입력되는 신호는 입/출력 제어부(6)의 COM2 단자에서 출력되는 S2신호이다.
제어신호가 '0'일 때는 다음과 같다.
제어신호가 '0'이므로 제 1앤드게이트(AND1)과 제 3앤드게이트(AND3)의 출력은 '0'이고, 제 2앤드게이트(AND2)에는 제어신호의 반전신호인 '1'과 입/출력 제어부(6)의 COM1에서 출력되는 신호 S1이 입력되므로 제 2앤드게이트(AND2)의 출력은 S1이다. 제 1앤드게이트(AND4)에도 제어신호의 반전신호인 '1'과 입/출력제어부(6)의 COM2 단자에시 출력되는 신호 S2가 입력되므로 제 4앤드게이트(AND4)의 출력은 S2이다.
따라서, 제 1오아게이트(OR1)는 제 1앤드게이트(AND1)의 출력인 '0'과 제 4앤드게이트(AND4)의 출력인 S2가 입력신호이므로 출력은 S2이다. 따라서, 제 1콘넥터(11)에 입력되는 신호는 입/출력 제어부(6)의 COM2 단자에서 출력되는 S2 신호이다.
그리고, 제 2오아게이트(OR2)는 제 2앤드게이트(AND2)의 출력인 S1과 제 3앤드게이트(AND3)의 출력인 '0'이 입력되므로 출력은 S1이다. 따라서, 제 2콘넥터(12)에 입력되는 신호는 입/출력 제어부(6)의 COM1 단자에서 출력되는 S1 신호이다.
상술한 바와 같이, 입/출력 제어부(6)에서 신호를 보낼 때 결과만 살펴보면, 제어신호가 '1'이면 입/출력 제어부(6)의 COM1 단자에서 출력되는 신호는 제 1콘넥터(11)에 입력되고, COM2 단자에서 출력되는 신호는 제 2콘넥터(12)에 입력된다.
그리고, 제어신호가 '0'이면 입/출력 제어부(6)의 COM1 단자에서 출력되는 신호는 제 2콘넥터(12)에 입력되고, COM2 단자에서 출력되는 신호는 제 1콘넥터(11)에 입력된다.
사용자는 직렬통신포트를 전환하고 싶으면 제어신호만 바꾸어주면 된다.
다음, 도 4b의 입/출력 제어부(6)에서 신호를 수신할 때의 과정을 설명한다.
제어신호가 '1'일 때는 다음과 같다.
제어신호가 '1'이므로 제 5앤드게이트(AND5)에는 제어신호 '1'과 제 1콘넥터(11)의 C1 신호가 입력되므로 출력은 C1이다. 제 7앤드게이트(AND7)에는 제어신호 '1'과 2콘넥터(12)의 C2 신호가 입력되므로 출력은 C2이다. 제 6앤드게이트(AND6)와 제 8앤드게이트(AND8)에는 제어신호 '1'의 반전신호인 '0'이 입력되므로 출력은 '0'이다.
따라서, 제 3오아게이트(OR1)는 제 5앤드게이트(AND5)의 출력인 C1과 제 4앤드게이트(AND4)의 출력인 '0'이 입력신호이므로 출력은 C1이다. 따라서, 입/출력 제어부(6)의 COM1 단자에 입력되는 신호는 제 1콘넥터(11)에서 출력되는 C1 신호이다.
그리고, 제 4오아게이트(OR4)는 제 6앤드게이트(AND6)의 출력인 '0'과 제 3앤드게이트(AND3)의 출력인 C2가 입력되므로 출력은 C2이다. 따라서, 입/출력 제어부(6)의 COM2 단자에 입력되는 신호는 제 2콘넥터(12)에서 출력되는 C2 신호이다.
제어신호가 '0'일 때는 다음과 같다.
제어신호가 '0'이므로 제 5앤드게이트(AND5)와 제 7앤드게이트(AND7)의 출력은 '0'이고, 제 6앤드게이트(AND6)에는 제어신호의 반전신호인 '1'과 제 1콘넥터(11)에서 출력되는 C1 신호가 입력되므로 제 6앤드게이트(AND6)의 출력은 C1이다. 제 8앤드게이트(AND8)에도 제어신호의 반전신호인 '1'과 제 2콘넨터(12)에서 출력되는 C2 신호가 입력되므로 제 8앤드게이트(AND8)의 출력은 C2이다.
따라서, 제 3오아게이트(OR3)는 제 5앤드게이트(AND5)의 출력인 '0'과 제 8앤드게이트(AND8)의 출력인 C2가 입력신호이므로 출력은 C2이다. 따라서, 입/출력제어부(6)의 COM1 단자에 입력되는 신호는 제 2콘넥터(12)에서 출력되는 C2 신호이다.
그리고, 제 4오아게이트(OR4)는 제 6앤드게이트(AND6)의 출력인 C1과 제 7앤드게이트(AND7)의 출력인 '0'이 입력되므로 출력은 C1이다. 따라서, 입/출력 제어부(6)의 COM2 단자에 입력되는 신호는 제 1콘넥터(11)에서 출력되는 C1 신호이다.
상술한 바와 같이 입/출력 제어부(6)에서 신호를 받을 때 결과만 살펴보면,제어신호가 '1'이면 입/출력 제어부(6)의 COM1 단자에는 제 1콘넥터(11)에서 출력한 신호가 입력되고, COM2 단자에는 제 2콘넥터(2)에서 출력한 신호가 입력된다.
그리고 제어신호가 '0'이면 입/출력 제어부(6)의 COM1 단자에는 제 2콘넥터(12)에서 출력한 신호가 입력되고, COM2 단자에는 제 1콘넥터(11)에서 출력한 신호가 입력된다.
신호를 수신할 때에도 필요에 따라서 COM1과 COM2를 전환하고 싶으면 제어신호만 바꾸어주면 된다.
그리고, 상기 제어신호는 마이크로 컴퓨터(도시되지 않음)를 통해서 입력되는 신호로서, 제어신호는 사용자의 필요에 따라서 바꾸어 줄 수 있다. 사용자는 키보드의 특정키나 또는 컴퓨터 뒷면의 외부에 부착된 딥 스위치를 바꾸어 줌으로써, 마이크로 컴퓨터에서 직렬통신포트 전환을 위한 제어신호임을 인식하도록 한다.
상술한 바와 같이, 본 발명에 따른 직렬통신포트 전환 회로의 실시예가 구성된다. 본 발명의 기술적인 범위는 반드시 상술한 실시예에 한정되는 것은 아니며, 본 발명의 기술적 범위를 해치지 않는 범위에서 다양한 변형이나 응용예가 가능하다.
이상에서와 같이 본 발명에 따른 직렬통신포트 전환 회로에 의하면, 컴퓨터의 입/출력 제어부와 직렬통신포트인 제 1 및 제 2 콘넥터 사이에 제어신호에 따라서 입/출력 제어부의 출력신호가 제 1 및 제 2 콘넥터에 선택적으로 출력되고, 또한 제 1 및 제 2콘넥터의 출력신호가 입/출력 제어부에 선택적으로 출력되는 전환수단을 구비함으로써, 직렬통신포트와 외부기기를 연결하는 케이블을 직접 전환하지 않고 간단한 하드웨어를 이용하여 편리하게 직렬통신포트를 전환할 수 있도록 하는 효과를 제공한다.
Claims (5)
- 전환 기능을 갖는 킴퓨터의 직렬통신포트 전환 회로에 있어서,주변장치와 연결시키기 위한 제 1콘넥터;주변장치와 연결시키기 위한 제 2콘넥터;입출력 신호를 제어하는 입/출력 제어부;상기 입/출력 제어부의 출력신호를 소정의 제어신호에 따라 선택적으로 전환하여 상기 제 1 또는 제 2콘넥터로 전송하는 제 1전환 수단; 및상기 제 1 또는 제 2콘넥터의 출력신호를 상기 소정의 제어신호에 따라 선택적으로 전환하여 상기 입/출력 제어부로 전송하는 제 2전환 수단;을 포함하여 이루어진 것을 특징으로 하는 직렬통신포트 전환 회로.
- 제 1항에 있어서,상기 제 1전환 수단은,상기 입/출력 제어부의 COM1 단자에서 출력되는 신호와 상기 제어신호를 논리곱하는 제1 앤드게이트; 상기 입/출력 제어부의 COM1 단자에서 출력되는 신호와 상기 제어신호의 반전신호를 논리곱하는 제 2앤드게이트; 상기 입/출력 제어부의 COM2 단자에서 출력되는 신호와 상기 제어신호를 논리곱하는 제 3앤드게이트; 상기 입/출력 제어부의 COM2 단자에서 출력되는 신호와 상기 제어신호의 반전신호를 논리곱하는 제 4앤드게이트; 상기 제 1앤드게이트와 제 4앤드게이트의 출력신호를 논리합하여 제 1콘넥터에 출력하는 제 1오아게이트; 및 상기 제 2앤드게이트와 제 3앤드게이트의 출력신호를 논리합하여 제 2콘넥터에 출력하는 제 2오아게이트;로 구성된 것을 특징으로 하는 직렬통신포트 전환 회로.
- 제 1항에 있어서,상기 제 2전환 수단은,상기 제 1콘넥터의 출력신호와 상기 제어신호를 논리곱하는 제 5앤드게이트; 상기 제 1콘넥터의 출력신호와 상기 제어신호의 반전신호를 논리곱하는 제 6앤드게이트; 상기 제 2콘넥터의 출력신호와 상기 제어신호를 논리곱하는 제 7앤드게이트; 상기 제 2콘넥터의 출력신호와 상기 제어신호의 반전신호를 논리곱하는 제 8앤드게이트; 상기 제 5앤드게이트와 제 8앤드게이트의 출력신호를 논리합하여 상기 입/출력 제어부의 COM1 단자에 출력하는 제 3오아게이트; 및 상기 제 6앤드게이트와 제 7앤드게이트의 출력신호를 논리합하여 상기 입/출력 제어부의 COM2 단자에 출력하는 제 4오아게이트;로 구성된 것을 특징으로 하는 직렬통신포트 전환 회로.
- 제 1 내지 제 3항 중 어느 한 항에 있어서,상기 제어 신호는,키보드의 특정키 또는 딥 스위치를 사용하여 발생할 수 있는 것을 특징으로 하는 직렬통신포트 전환 회로.
- 제 1 내지 제 3항 중 어느 한 항에 있어서,상기 제 1콘넥터는 25핀 D-SUB콘넥터이고,상기 제 2콘넥터는 9핀 D-SUB 콘넥터로 된 것을 특징으로 하는 직렬통신포트전환 회로.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960013116A KR100392325B1 (ko) | 1996-04-26 | 1996-04-26 | 직렬통신포트전환회로 |
US08/840,636 US6035345A (en) | 1996-04-26 | 1997-04-25 | Serial port switching circuit for selectively connecting two serial ports to two serial communication connectors in response to a control signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960013116A KR100392325B1 (ko) | 1996-04-26 | 1996-04-26 | 직렬통신포트전환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970071218A KR970071218A (ko) | 1997-11-07 |
KR100392325B1 true KR100392325B1 (ko) | 2003-10-22 |
Family
ID=19456838
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960013116A KR100392325B1 (ko) | 1996-04-26 | 1996-04-26 | 직렬통신포트전환회로 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6035345A (ko) |
KR (1) | KR100392325B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980075016A (ko) * | 1997-03-28 | 1998-11-05 | 이종수 | 통신포트단자의 이중화장치 |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10283088A (ja) * | 1997-04-02 | 1998-10-23 | Oki Electric Ind Co Ltd | シリアル通信回路 |
US6154789A (en) * | 1998-06-15 | 2000-11-28 | Compaq Computer Corporation | Peripheral controller comprising first messaging unit for communication with first OS driver and second messaging unit for communication with second OS driver for mass-storage peripheral |
US6317804B1 (en) * | 1998-11-30 | 2001-11-13 | Philips Semiconductors Inc. | Concurrent serial interconnect for integrating functional blocks in an integrated circuit device |
US6442633B1 (en) * | 1999-03-23 | 2002-08-27 | Sun Microsystems, Inc. | Reduced transistors data switch port wherein each of a plurality of transmission gates is coupled to both first and second control signals for selectively enabling |
US6735663B2 (en) * | 2000-12-18 | 2004-05-11 | Dell Products L.P. | Combination personal data assistant and personal computing device |
US7143202B2 (en) * | 2001-07-02 | 2006-11-28 | Seagate Technology Llc | Dual serial port data acquisition interface assembly for a data storage device |
US8176226B2 (en) * | 2001-11-09 | 2012-05-08 | Aten International Co., Ltd. | KVMP switch allowing asynchronous and synchronous switching for console devices and peripheral devices among different computers |
US6957287B2 (en) * | 2001-11-09 | 2005-10-18 | Aten International Co., Ltd. | Asynchronous/synchronous KVMP switch for console and peripheral devices |
US7743951B2 (en) * | 2001-12-14 | 2010-06-29 | Gateway Plastics, Inc. | Container |
KR100403602B1 (ko) * | 2002-01-07 | 2003-10-30 | 삼성전자주식회사 | 포트 설정 방법 및 이를 이용한 작업 처리 방법 |
KR100518572B1 (ko) * | 2003-05-15 | 2005-10-04 | 삼성전자주식회사 | 직렬 멀티 포트 통신 방법, 이에 적합한 장치, 이 장치를제어하는 방법, 그리고 이 제어 방법에 적합한 기록 매체 |
KR100498499B1 (ko) * | 2003-05-15 | 2005-07-01 | 삼성전자주식회사 | 하드디스크 드라이브의 테스트 장치 |
US8108564B2 (en) * | 2003-10-30 | 2012-01-31 | International Business Machines Corporation | System and method for a configurable interface controller |
US8308031B2 (en) * | 2004-07-08 | 2012-11-13 | Gateway Plastics, Inc. | Container |
US7653776B2 (en) * | 2005-12-14 | 2010-01-26 | Apple Inc. | Method and apparatus for selectively switching IC ports to card slots through the use of three switches per switch group |
CN100561455C (zh) * | 2006-09-01 | 2009-11-18 | 鸿富锦精密工业(深圳)有限公司 | 高速差分信号传输硬件架构 |
CN101408867B (zh) * | 2007-10-11 | 2010-11-10 | 鸿富锦精密工业(深圳)有限公司 | 具有高速差分信号传输架构的主板 |
US7769940B2 (en) * | 2008-02-13 | 2010-08-03 | Belkin International, Inc. | Switching device configured to couple a first computer to a first peripheral device and one or more second peripheral devices and method of manufacturing same |
US7948821B2 (en) * | 2008-12-15 | 2011-05-24 | Micron Technology, Inc. | Reduced signal interface memory device, system, and method |
US8621129B2 (en) * | 2010-12-09 | 2013-12-31 | Intel Corporation | Method and apparatus to reduce serial bus transmission power |
JP5880620B2 (ja) * | 2014-05-14 | 2016-03-09 | 日本電気株式会社 | コンピュータ、サーバー、モジュール、コンピュータの制御方法、および、開通制御プログラム |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06175965A (ja) * | 1992-09-17 | 1994-06-24 | Internatl Business Mach Corp <Ibm> | パーソナル・コンピュータ・システム |
JPH0744486A (ja) * | 1993-08-02 | 1995-02-14 | Hitachi Ltd | 入出力制御装置 |
US5420988A (en) * | 1990-08-31 | 1995-05-30 | International Business Machines Corporation | Establishing logical paths through a switch between channels and control units in a computer I/O system |
JPH07210581A (ja) * | 1994-01-26 | 1995-08-11 | Hitachi Building Syst Eng & Service Co Ltd | 入出力切替装置 |
JPH07311638A (ja) * | 1992-01-24 | 1995-11-28 | Haru Kenkyusho:Kk | 信号切換装置 |
KR960024529U (ko) * | 1994-12-01 | 1996-07-22 | 엘지전자 주식회사 | 직렬 입/출력 인터페이스 장치 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3593302A (en) * | 1967-03-31 | 1971-07-13 | Nippon Electric Co | Periphery-control-units switching device |
US4032893A (en) * | 1976-01-23 | 1977-06-28 | Sperry Rand Corporation | Reconfigurable data bus |
US4355354A (en) * | 1978-06-29 | 1982-10-19 | Standard Oil Company (Indiana) | Interface apparatus for coupling a minicomputer to a microcomputer for the transfer of data between them and method for using same |
US4861276A (en) * | 1988-02-25 | 1989-08-29 | Hayes Microcomputer Products, Inc. | Adaptor with notched strain relief plate |
EP0435344B1 (en) * | 1989-12-28 | 1995-10-25 | Canon Kabushiki Kaisha | Multi-media terminal apparatus |
JP3275261B2 (ja) * | 1990-03-09 | 2002-04-15 | セイコーエプソン株式会社 | 情報処理装置 |
JPH04172841A (ja) * | 1990-11-07 | 1992-06-19 | Toshiba Corp | パーソナルコンピュータのモデム制御方式 |
US5471585A (en) * | 1992-09-17 | 1995-11-28 | International Business Machines Corp. | Personal computer system with input/output controller having serial/parallel ports and a feedback line indicating readiness of the ports |
US5751764A (en) * | 1993-04-16 | 1998-05-12 | Nvision, Inc. | Switcher for flexibly interconnecting communication ports |
KR950010952B1 (ko) * | 1993-09-08 | 1995-09-26 | 삼성전자주식회사 | 직렬 통신포트와 광 통신포트의 절환 제어장치 및 그의 구동방법 |
US5621731A (en) * | 1994-02-04 | 1997-04-15 | Omnilink Communications Corporation | Private exchange for ISDN |
US5680536A (en) * | 1994-03-25 | 1997-10-21 | Tyuluman; Samuel A. | Dual motherboard computer system |
-
1996
- 1996-04-26 KR KR1019960013116A patent/KR100392325B1/ko not_active IP Right Cessation
-
1997
- 1997-04-25 US US08/840,636 patent/US6035345A/en not_active Expired - Lifetime
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5420988A (en) * | 1990-08-31 | 1995-05-30 | International Business Machines Corporation | Establishing logical paths through a switch between channels and control units in a computer I/O system |
JPH07311638A (ja) * | 1992-01-24 | 1995-11-28 | Haru Kenkyusho:Kk | 信号切換装置 |
JPH06175965A (ja) * | 1992-09-17 | 1994-06-24 | Internatl Business Mach Corp <Ibm> | パーソナル・コンピュータ・システム |
JPH0744486A (ja) * | 1993-08-02 | 1995-02-14 | Hitachi Ltd | 入出力制御装置 |
JPH07210581A (ja) * | 1994-01-26 | 1995-08-11 | Hitachi Building Syst Eng & Service Co Ltd | 入出力切替装置 |
KR960024529U (ko) * | 1994-12-01 | 1996-07-22 | 엘지전자 주식회사 | 직렬 입/출력 인터페이스 장치 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19980075016A (ko) * | 1997-03-28 | 1998-11-05 | 이종수 | 통신포트단자의 이중화장치 |
Also Published As
Publication number | Publication date |
---|---|
US6035345A (en) | 2000-03-07 |
KR970071218A (ko) | 1997-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100392325B1 (ko) | 직렬통신포트전환회로 | |
US6191709B1 (en) | Keyboard with separated keyboard frames and portable computer having the same | |
KR100256660B1 (ko) | 개인용컴퓨터의키보드를이용한휴대형정보단말기의키입력방법 | |
KR940009736B1 (ko) | 마우스 및 키보드의 호환장치 | |
KR900004004B1 (ko) | 작동 기능 회로의 선택 및 로킹 회로 | |
CN218273376U (zh) | 支援雷达坐标的多电脑主机切换装置 | |
KR20000031424A (ko) | 모니터의 표시정보채널 제어장치 | |
KR100263978B1 (ko) | 내장형의 멀티 모뎀 시스템 | |
KR100202993B1 (ko) | 통신포트와 백보드상의 코넥터간 정합장치 | |
KR950003902Y1 (ko) | 겸용 포트 인테페이스 회로 | |
KR0131435Y1 (ko) | 무선 리모콘을 이용한 마이콤 제어 장치 | |
KR200254175Y1 (ko) | 단말기병렬모니터링제어장치 | |
KR920006083B1 (ko) | 컴퓨터의 디스플레이 지원장치 | |
JP2005353031A (ja) | マルチ伝送装置とそのシステム | |
KR100241705B1 (ko) | 전전자교환기의 보드 모니터링 방법 | |
KR100429607B1 (ko) | 휴대용 전화기의 데이터 전송 장치 및 방법 | |
KR950010930B1 (ko) | 시리얼 데이타 통신 제어장치 | |
KR19990016081U (ko) | 외부의 미디 포트를 다기능 포트로 사용하는 노트북컴퓨터 | |
JPH0377525B2 (ko) | ||
JPH02228694A (ja) | ビデオ信号処理装置 | |
GB2336072A (en) | Data communication adaptor unit | |
JPH04278622A (ja) | キーボードディスプレイ端末装置 | |
KR910002172A (ko) | 비 고정된 마스터/슬레이브 시스템의 멀티플 통신방법 및 회로 | |
KR910010325A (ko) | 퍼스널 컴퓨터를 이용한 데이타 전송시스템 | |
JPH04127750A (ja) | 通信インターフェースのクロック制御方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120628 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |