JPH02228694A - ビデオ信号処理装置 - Google Patents
ビデオ信号処理装置Info
- Publication number
- JPH02228694A JPH02228694A JP1050702A JP5070289A JPH02228694A JP H02228694 A JPH02228694 A JP H02228694A JP 1050702 A JP1050702 A JP 1050702A JP 5070289 A JP5070289 A JP 5070289A JP H02228694 A JPH02228694 A JP H02228694A
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- video
- controller
- processing device
- signal processing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 8
- 239000011111 cardboard Substances 0.000 description 3
- ULFUTCYGWMQVIO-PCVRPHSVSA-N [(6s,8r,9s,10r,13s,14s,17r)-17-acetyl-6,10,13-trimethyl-3-oxo-2,6,7,8,9,11,12,14,15,16-decahydro-1h-cyclopenta[a]phenanthren-17-yl] acetate;[(8r,9s,13s,14s,17s)-3-hydroxy-13-methyl-6,7,8,9,11,12,14,15,16,17-decahydrocyclopenta[a]phenanthren-17-yl] pentano Chemical compound C1CC2=CC(O)=CC=C2[C@@H]2[C@@H]1[C@@H]1CC[C@H](OC(=O)CCCC)[C@@]1(C)CC2.C([C@@]12C)CC(=O)C=C1[C@@H](C)C[C@@H]1[C@@H]2CC[C@]2(C)[C@@](OC(C)=O)(C(C)=O)CC[C@H]21 ULFUTCYGWMQVIO-PCVRPHSVSA-N 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〈産業上の利用分野〉
本発明はビデオ信号処理装置、特に多種のビデオ信号を
それぞれ表示可能なディスプレイ装置の切換制御を行う
ビデオ信号処理装置に関する。
それぞれ表示可能なディスプレイ装置の切換制御を行う
ビデオ信号処理装置に関する。
〈従来の技術〉
従来のビデオ信号処理装置としては、例えば第4図、ま
たは第5図に示すものが知られていた。
たは第5図に示すものが知られていた。
第4図において、41はホス)CPUであって、マザー
ボードにROM5 RAM、クロックジェネレータ等と
共に載置されている。このマザーボードに対してのオプ
ションボードとして配設されるモノクロ用回路カード4
2、および、カラー用回路カード43は、ホス)CPU
41によってそれぞれIlo、パスライン44.45を
介して接続されている。
ボードにROM5 RAM、クロックジェネレータ等と
共に載置されている。このマザーボードに対してのオプ
ションボードとして配設されるモノクロ用回路カード4
2、および、カラー用回路カード43は、ホス)CPU
41によってそれぞれIlo、パスライン44.45を
介して接続されている。
これらのモノクロ用回路カード42およびカラー用回路
カード43には、それぞれコントローラLSI46.4
7が搭載されており、これらのコントローラLSI46
.47はモノクロ用ビデオ信号およびカラー用ビデオ信
号をそれぞれモノクロ用ディスプレイ48およびカラー
用ディスプレイ49に出力している。
カード43には、それぞれコントローラLSI46.4
7が搭載されており、これらのコントローラLSI46
.47はモノクロ用ビデオ信号およびカラー用ビデオ信
号をそれぞれモノクロ用ディスプレイ48およびカラー
用ディスプレイ49に出力している。
すなわち、それぞれのコントローラLSI46.47は
別個のコネクタ、ケーブルを介してディスプレイ48.
49に接続されているのである。
別個のコネクタ、ケーブルを介してディスプレイ48.
49に接続されているのである。
一方、第5図に示す装置にあっては、ホス)CPU51
にIlo、パスライン52を介して接続されたビデオ信
号用回路カード53は、コントローラLSI54を備え
ており、このコントローラLS I 54によってモノ
クロ用ディスプレイ55またはカラー用ディスプレイ5
6を制御している。
にIlo、パスライン52を介して接続されたビデオ信
号用回路カード53は、コントローラLSI54を備え
ており、このコントローラLS I 54によってモノ
クロ用ディスプレイ55またはカラー用ディスプレイ5
6を制御している。
〈発明が解決しようとする問題点〉
しかしながら、このような従来のビデオ信号処理装置に
あっては、前者にあってはディスプレイとコントローラ
LSIとを接続するためのコネクタ、ケーブルが別々に
必要となるという問題点があった。また、後者にあって
はビデオ信号の種類、例えばモノクロテキスト用モード
、モノクログラフィックス用モード、カラーテキスト用
モード、カラーグラフィックス用モード等によって、当
該コントローラLSIのレジスタ値をその度に書き換え
なければならず、これは極めて面倒であった。
あっては、前者にあってはディスプレイとコントローラ
LSIとを接続するためのコネクタ、ケーブルが別々に
必要となるという問題点があった。また、後者にあって
はビデオ信号の種類、例えばモノクロテキスト用モード
、モノクログラフィックス用モード、カラーテキスト用
モード、カラーグラフィックス用モード等によって、当
該コントローラLSIのレジスタ値をその度に書き換え
なければならず、これは極めて面倒であった。
ソフトウェア処理の必要があるものである。
そこで、本発明は、単一のケーブルコネクタを使用する
ことが可能であって、しかも、コントローラLSIのレ
ジスタ値をビデオ信号の出力毎に変更する必要のないビ
デオ信号処理装置を提供するものである。
ことが可能であって、しかも、コントローラLSIのレ
ジスタ値をビデオ信号の出力毎に変更する必要のないビ
デオ信号処理装置を提供するものである。
〈問題点を解決するための手段〉
本発明は、ホストプロセッサと、異なる種類のビデオ信
号のそれぞれに対応した画像を表示する複数のディスプ
レイ装置と、上記ホストプロセッサによって制御されて
異なる種類のビデオ信号をこれらのディスプレイ装置の
それぞれに対応して出力可能なコントローラLSIと、
上記ホストプロセッサからの制御信号に基づいて上記コ
ントローラLSIからの出力ビデオ信号を切り換えるセ
レクタ回路と、を備えたビデオ信号処理装置である。
号のそれぞれに対応した画像を表示する複数のディスプ
レイ装置と、上記ホストプロセッサによって制御されて
異なる種類のビデオ信号をこれらのディスプレイ装置の
それぞれに対応して出力可能なコントローラLSIと、
上記ホストプロセッサからの制御信号に基づいて上記コ
ントローラLSIからの出力ビデオ信号を切り換えるセ
レクタ回路と、を備えたビデオ信号処理装置である。
く作用〉
本発明に係るビデオ信号処理装置は、異なる種類のビデ
オ信号を出力可能な単一のコントローラLSI、または
、異なる種類のビデオ信号をそれぞれ出力する複数のコ
ントローラLSIからのビデオ信号出力を、セレクタ回
路によって切り換えることによって、対応するディスプ
レイ装置において表示することができる。ビデオ信号の
種類に応じて表示モードを変更するものである。なお、
この場合のコントローラLSIにあってレジスタ値のイ
ニシャライズは不要であり、また、単一のコネクタによ
って複数のディスプレイ装置と複数のコントローラLS
Iとを接続することができる。
オ信号を出力可能な単一のコントローラLSI、または
、異なる種類のビデオ信号をそれぞれ出力する複数のコ
ントローラLSIからのビデオ信号出力を、セレクタ回
路によって切り換えることによって、対応するディスプ
レイ装置において表示することができる。ビデオ信号の
種類に応じて表示モードを変更するものである。なお、
この場合のコントローラLSIにあってレジスタ値のイ
ニシャライズは不要であり、また、単一のコネクタによ
って複数のディスプレイ装置と複数のコントローラLS
Iとを接続することができる。
〈実施例〉
以下、本発明の実施例を図面を参照して説明する。
第1図は本発明の第1実施例に係るビデオ信号処理装置
の概略構成を示すブロック図である。
の概略構成を示すブロック図である。
この図に示すように、ホストプロセッサ(CPU)11
は、周知のIlo、パスライン12を介してビデオカー
ド13に搭載され、たモノクロ用コントローラLSI1
4、およびカラー用コントローラLS I 15に接続
されている。これらのコントローラLSII4.15と
しては周知のCRTコントローラが用いられる。その機
能としては、ビデオメモリの制御、キャラクタジェネレ
ータの管理、縦横方向のスクロール、スプリット・スク
リーンやマルチ・ウィンドウの管理等である。また、こ
れらのコントローラLS114.15は、ホストプロセ
ッサ11によって別個にイニシャライズされるもので、
かつ、後述のセレクタ回路にそれぞれ異なるビデオ信号
を出力するものでもある。
は、周知のIlo、パスライン12を介してビデオカー
ド13に搭載され、たモノクロ用コントローラLSI1
4、およびカラー用コントローラLS I 15に接続
されている。これらのコントローラLSII4.15と
しては周知のCRTコントローラが用いられる。その機
能としては、ビデオメモリの制御、キャラクタジェネレ
ータの管理、縦横方向のスクロール、スプリット・スク
リーンやマルチ・ウィンドウの管理等である。また、こ
れらのコントローラLS114.15は、ホストプロセ
ッサ11によって別個にイニシャライズされるもので、
かつ、後述のセレクタ回路にそれぞれ異なるビデオ信号
を出力するものでもある。
このビデオカード13にはセレクタ回路16が搭載され
、このセレクタ回路16は、上記ホストプロセッサ11
からの制御信号によって、これらのコントローラLSI
14.15からの各ビデオ出力信号を切り換えて外部出
力とするものである。
、このセレクタ回路16は、上記ホストプロセッサ11
からの制御信号によって、これらのコントローラLSI
14.15からの各ビデオ出力信号を切り換えて外部出
力とするものである。
なお、このセレクタ回路16へのホストプロセッサ】】
からの出力ライン17は、上記パスライン12とは別に
設けている。
からの出力ライン17は、上記パスライン12とは別に
設けている。
18、I9は異なる種類のビデオ信号(例えばモノクロ
ビデオ信号またはカラービデオ信号)をそれぞれ表示可
能なCRTディスプレイ装置(モノクロ用およびカラー
用)であって、ビデオカード13とは、単一のケーブル
コネクタによって連結されている。
ビデオ信号またはカラービデオ信号)をそれぞれ表示可
能なCRTディスプレイ装置(モノクロ用およびカラー
用)であって、ビデオカード13とは、単一のケーブル
コネクタによって連結されている。
すなわち、ビデオカード13のケーブルコネクタの直前
にセレクタ回路16を設け、ホストマイクロプロセッサ
11よりこのセレクタ回路16を切換制御することによ
り、上記コントローラLS114または15より出力さ
れるビデオ信号を、上記多種のディスプレイ装置18ま
たは19を選択して表示可能ならしめるものである。例
えばモノクロ用ディスプレイ18にあっては、コントロ
ーラLS114からセレクタ回路16によってコネクタ
から輝度信号のみが出力される。一方、カラー用ディス
プレイ19にあっては、輝度信号の他に色信号が出力さ
れるものである。
にセレクタ回路16を設け、ホストマイクロプロセッサ
11よりこのセレクタ回路16を切換制御することによ
り、上記コントローラLS114または15より出力さ
れるビデオ信号を、上記多種のディスプレイ装置18ま
たは19を選択して表示可能ならしめるものである。例
えばモノクロ用ディスプレイ18にあっては、コントロ
ーラLS114からセレクタ回路16によってコネクタ
から輝度信号のみが出力される。一方、カラー用ディス
プレイ19にあっては、輝度信号の他に色信号が出力さ
れるものである。
なお、ディスプレイ装置としては、CRT、LCD等が
ある。
ある。
第2図は本発明の第2実施例を示すブロック図である。
二の実施例では、1枚のカードにビデオコントローラL
SIが多数搭載された場合を示すものである。
SIが多数搭載された場合を示すものである。
すなわち、単一のビデオカード21には、異なる種類の
ビデオ信号を出力する複数のコントローラLSI22.
23、・・・が搭載されている。
ビデオ信号を出力する複数のコントローラLSI22.
23、・・・が搭載されている。
とともに該カード基板21にはこれらの異なる種類のビ
デオ信号が入力されているセレクタ回路24が搭載され
ている。このセレクタ回路24はホス)CPU25から
の制御信号によって出力となるビデオ信号を切り換える
ものである。
デオ信号が入力されているセレクタ回路24が搭載され
ている。このセレクタ回路24はホス)CPU25から
の制御信号によって出力となるビデオ信号を切り換える
ものである。
また、これらのコントローラLSIに対応して異なる種
類のビデオ信号によって画像表示が可能な複数のディス
プレイ装置26.27、・・・・が配設されている。
類のビデオ信号によって画像表示が可能な複数のディス
プレイ装置26.27、・・・・が配設されている。
第3図は本発明の第3実施例を示すブロック図である。
この実施例では、1枚のカードに1つのビデオコントロ
ーラLSIが搭載された場合を示すものである。
ーラLSIが搭載された場合を示すものである。
すなわち、多種のビデオ信号を出力可能なコントローラ
LSI31を、カード基板32に搭載したものである。
LSI31を、カード基板32に搭載したものである。
33はセレクタ回路であって、該コントローラLSI3
1からの異なる種類のビデオ信号をホス)CPU34か
らの制御信号によってセレクトして、対応するディスプ
レイ装置35または36・・・に出力している。なお、
これらの異なる種類のディスプレイ装置35.36・・
・は単一のコネクタによってカード基板32に接続され
ている。
1からの異なる種類のビデオ信号をホス)CPU34か
らの制御信号によってセレクトして、対応するディスプ
レイ装置35または36・・・に出力している。なお、
これらの異なる種類のディスプレイ装置35.36・・
・は単一のコネクタによってカード基板32に接続され
ている。
く効果〉
以上説明してきたように、本発明によれば、単一のケー
ブルコネクタを使用することが可能であって、しかも、
コントローラLSIのレジスタ値を異なる種類のビデオ
信号の出力毎に変更する必要がない。換言すると、イン
タフェースカードにあってCRT側のコネクタを減少す
るとともに、搭載したコントローラLSIの初期設定を
例えばパワーON時に行うのみでよい。
ブルコネクタを使用することが可能であって、しかも、
コントローラLSIのレジスタ値を異なる種類のビデオ
信号の出力毎に変更する必要がない。換言すると、イン
タフェースカードにあってCRT側のコネクタを減少す
るとともに、搭載したコントローラLSIの初期設定を
例えばパワーON時に行うのみでよい。
第1図は本発明の第1実施例に係るビデオ信号処理装置
の概略構成を示すそのブロック図、第2図は本発明の第
2実施例に係るビデオ信号処理装置の概略構成を示すそ
のブロック図、第3図は本発明の第3実施例に係るビデ
オ信号処理装置の概略構成を示すそのブロック図、第4
図は従来のビデオ信号処理装置の概略構成を示すそのブ
ロック図、第5図は従来の他のビデオ信号処理装置の概
略構成を示すそのブロック図である。 11・・・・・・・・ホスドブOセッサ、14.15・
・・・・コントローラLSI。 16・・・・・・・・セレクタ回路、 18.19・・・・・ディスプレイ装置。 特許出願人 ミノルタカメラ株式会社代理人 弁理
士 桑井 清−(他1名)第4図 第2図 113図 第5 図
の概略構成を示すそのブロック図、第2図は本発明の第
2実施例に係るビデオ信号処理装置の概略構成を示すそ
のブロック図、第3図は本発明の第3実施例に係るビデ
オ信号処理装置の概略構成を示すそのブロック図、第4
図は従来のビデオ信号処理装置の概略構成を示すそのブ
ロック図、第5図は従来の他のビデオ信号処理装置の概
略構成を示すそのブロック図である。 11・・・・・・・・ホスドブOセッサ、14.15・
・・・・コントローラLSI。 16・・・・・・・・セレクタ回路、 18.19・・・・・ディスプレイ装置。 特許出願人 ミノルタカメラ株式会社代理人 弁理
士 桑井 清−(他1名)第4図 第2図 113図 第5 図
Claims (1)
- (1)ホストプロセッサと、 異なる種類のビデオ信号のそれぞれに対応した画像を表
示する複数のディスプレイ装置と、上記ホストプロセッ
サによって制御されて異なる種類のビデオ信号をこれら
のディスプレイ装置のそれぞれに対応して出力可能なコ
ントローラLSIと、 上記ホストプロセッサからの制御信号に基づいて上記コ
ントローラLSIからの出力ビデオ信号を切り換えるセ
レクタ回路と、を備えたことを特徴とするビデオ信号処
理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1050702A JPH02228694A (ja) | 1989-03-01 | 1989-03-01 | ビデオ信号処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1050702A JPH02228694A (ja) | 1989-03-01 | 1989-03-01 | ビデオ信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02228694A true JPH02228694A (ja) | 1990-09-11 |
Family
ID=12866237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1050702A Pending JPH02228694A (ja) | 1989-03-01 | 1989-03-01 | ビデオ信号処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02228694A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5914728A (en) * | 1992-02-28 | 1999-06-22 | Hitachi, Ltd. | Motion image display apparatus |
-
1989
- 1989-03-01 JP JP1050702A patent/JPH02228694A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5914728A (en) * | 1992-02-28 | 1999-06-22 | Hitachi, Ltd. | Motion image display apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6348916B1 (en) | Apparatus for implementing stereoscopic images in computer system | |
KR100434504B1 (ko) | R, g, b별 독립적인 계조 전압을 사용하는 액정 표시장치 구동용 소오스 드라이버 집적회로 | |
JPH02228694A (ja) | ビデオ信号処理装置 | |
JP3277110B2 (ja) | 液晶表示装置 | |
KR0150139B1 (ko) | 오버레이 보드용 확장 피쳐 커넥터 장치 | |
JPH02228718A (ja) | データ処理装置 | |
JP2000250504A (ja) | パーソナルコンピュータ装置 | |
JP2530880B2 (ja) | グラフィックディスプレイ装置 | |
CA2281249A1 (en) | Video equipment | |
JP3916812B2 (ja) | Fa用のグラフィック操作パネル | |
KR930003442B1 (ko) | 멀티 포트 비디오램 인터페이싱 회로 | |
KR200157789Y1 (ko) | 비디오카메라데이타의 실시간 디스플레이시스템 | |
JPH01234927A (ja) | パーソナルコンピュータ | |
KR200221368Y1 (ko) | 복수 개의 영상 출력 수단을 가진 컴퓨터 | |
KR880000993B1 (ko) | 고정패턴용 롬 사용방법 | |
JPH11126119A (ja) | ディジタル信号切換装置 | |
KR920008274B1 (ko) | 그래픽 시스템의 16/256 컬러 스위칭 장치 | |
JPS6388605A (ja) | シ−ケンスコントロ−ラの入出力ユニツト | |
KR900003616Y1 (ko) | 퍼스널 컴퓨터의 버스용 멀티플렉싱 회로 | |
KR20010057334A (ko) | 이중 포트를 구비한 그래픽 어댑터 | |
KR20030060357A (ko) | 휴대용 컴퓨터 및 그 제어방법 | |
KR20070028663A (ko) | 모니터 화면을 구동하기 위한 인터페이스 장치 및 방법 | |
KR20020007036A (ko) | 복수 개의 영상 출력 수단을 가진 컴퓨터 | |
JPS62251828A (ja) | 画像表示方式 | |
JPH01155390A (ja) | カーソル制御装置 |