KR940008863B1 - 비데오 그래픽 어레이 패스 스루 구현장치 - Google Patents

비데오 그래픽 어레이 패스 스루 구현장치 Download PDF

Info

Publication number
KR940008863B1
KR940008863B1 KR1019920006762A KR920006762A KR940008863B1 KR 940008863 B1 KR940008863 B1 KR 940008863B1 KR 1019920006762 A KR1019920006762 A KR 1019920006762A KR 920006762 A KR920006762 A KR 920006762A KR 940008863 B1 KR940008863 B1 KR 940008863B1
Authority
KR
South Korea
Prior art keywords
vga
high resolution
signal
vga card
monitor
Prior art date
Application number
KR1019920006762A
Other languages
English (en)
Other versions
KR930022185A (ko
Inventor
노영수
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019920006762A priority Critical patent/KR940008863B1/ko
Publication of KR930022185A publication Critical patent/KR930022185A/ko
Application granted granted Critical
Publication of KR940008863B1 publication Critical patent/KR940008863B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

비데오 그래픽 어레이 패스 스루 구현장치
제1도는 (a), (b)는 종래의 VGA 패스 스루 구현 장치를 나타낸 블럭도.
제2도는 이 발명에 다른 VGA 패스 스루 구현 장치를 나타낸 블럭도.
제3도는 상기 제2도의 스위칭부를 나타낸 상세 블럭도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : VGA 카드 20 : 고해상도 그래픽 아답터
30 : 모니터 11, 21 : 출력 포트
12 : 퓨쳐 코넥터 13, 23 : 슬롯 코넥터
22 : 램댁 24 : 버퍼부
25 : 스위칭부 MUX1, MUX2 : 멀티플렉서
본 발명은 비데오 그래픽 어레이(Video Graphic Array ; 이하 VGA라 칭함)와 고해상도를 한 모니터에서 실현하는 퍼스널 콤퓨터에 관한 것으로서, 더욱 상세하게는 고해상도 칼라 그래픽 아답터에서 VGA 패스 스루 기능 구현시 VGA와 동일한 램댁(RAM Digital/Analog Converter)을 사용할 경우와 다른 램댁을 사용할 경우에 항상 VGA와 동일한 칼라가 모니터에 디스플레이 되도록 한 VGA 패스 스루 구현 장치에 관한 것이다.
일반적으로, VGA 카드는 디지탈 신호가 출력되는 퓨쳐 코넥터(Feature Connector)와 아날로그 신호가 출력되는 외부 출력 포트와 콤퓨터의 마더 보드의 슬롯에 꼿도록 된 슬롯 코넥터등으로 구성되며, 여기서, VGA 패스 스루 기능이란 VGA 카드에서 출력되는 신호를 이용하는 것을 말하고, 램댁이란 디지탈 신호를 아날로그 신호로 변환하는 디지탈/아날로그 콘버터와 같으나 단지 칼라 데이타를 위한 메모리가 추가로 붙어있는 것을 말한다.
제1도는 종래의 VGA 패스 스루 구현을 위한 블럭도로서, (a)는 VGA 카드의 최종 출력 포트(11)인 D-sub15 코넥터에서 신호를 뽑아 고해상도 그래픽 아답터(20)의 출력 포트(21)에 케이블(CA2)로 연결하여 VGA 신호를 모니터(30)로 출력하는 것으로, 상기 장치는 VGA 카드의 아날로그 출력신호를 단순히 케이블로 연결하여 모니터에 바로 전달함으로써 신호의 감쇠로 아날로그 특성이 나빠져 모니터(30)에 노이즈가 발생하는 문제점이 있었다.
(b)는 VGA 카드(10)의 퓨쳐 코넥터(12)의 디지탈 신호를 뽑아 고해상도 그래픽 아답터(20)의 램댁(22)에 케이블(CA1)로 연결하여 아날로그 신호로 변한된 VGA 신호를 모니터(30)에 출력하는 것으로, 상기 장치는 VGA 카드의 램댁과 고해상도 그래픽 아답터의 램댁이 같으면 데이타의 비트수와 조절 포트가 동일하여 VGA와 같은 칼라를 출력하지만, 다를 경우 고해상도 그래픽 아답터는 VGA 카드보다 많은 데이타 포트를 가지므로 VGA와 동일한 칼라가 모니터에 디스플레이되지 못하는 문제점이 있었다.
이 발명은 이러한 문제점을 해결하기 위한 것으로서, 이 발명의 목적은, 고해상도 그래픽 아답터에 스위칭부를 구성하고 VGA 카드와 고해상도 그래픽 아답터가 동일한 램댁을 사용할 경우는 VGA 카드의 퓨쳐 코넥터 포트를 통해 출력되는 신호로 스위칭되고, 서로 다른 램댁을 사용할 경우는 VGA 카드의 외부 출력 포트를 통해 출력되는 신호로 스위칭되도록 함으로써 항상 VGA와 동일한 칼라가 모니터에 디스플레이되도록 한 VGA 패스 스루 구현 장치를 제공함에 있다.
이러한 목적을 달성하기 위한 이 발명의 특징은, 퍼스널 콤퓨터에 VGA 카드와 고해상도 그래픽 아답터가 동시 장착되고 상기 고해상도 그래픽 아답터를 통해 VGA 카드의 VGA 칼라를 모니터에 실현하기 위한 VGA 패스 스루 구현 장치에 있어서, 상기 VGA 카드의 퓨쳐 코넥터에 케이블로 연결되어 칼라를 처리하고 디지탈 신호를 아날로그 신호로 변환하는 램댁과, 상기 VGA 카드의 외부 출력 포트에 케이블로 연결되어 상기 출력 포트에서 출력되는 아날로그 신호를 보상해주어 노이즈를 제거하는 버퍼부와, 상기 VGA 카드와 고해상도 그래픽 아답터가 동리일한 램댁이면 상기 고해상도 그래픽 아답터의 램댁으로 스위칭되고 서로 다른 램댁이면 상기 버퍼부로 스위칭되어 VGA와 동일한 칼라가 모니터에 디스플레이 되는 스위칭부가 상기 고해상도 그래픽 아답터에 구비되는 VGA 패스 스루 구현 장치에 있다.
이하, 이 발명에 따른 일실시예를 첨부된 도면을 참조하여 상세히 설명하면 다음과 같다.
제2도는 이 발명에 따른 VGA 패스 스루 구현 장치를 나타낸 블럭도로서, VGA 카드(10)와, 고해상도 그래픽 아답터(20)와, 모니터(30)로 구성된다.
여기서, 상기 VGA 카드(10)는 아날로그 신호가 출력되는 외부 출력 포트(11)와, 디지탈신호가 출력되는 퓨쳐 코넥터(12)와, 퍼스널 콤퓨터의 마더 보드의 슬롯에 삽입되는 슬롯 코넥터(13)등으로 구성된다.
또한, 상기 고해상도 그래픽 아답터(20)는 상기 VGA 카드(10)의 퓨쳐 코넥터(12)가 캐이블(CA1)을 통해 연결되는 램댁(22)과, 상기 VGA 카드(10)의 외부 출력 포트(11)가 케이블(CA2)을 통해 연결되는 버퍼부(24)와, 상기 램댁(22)과 상기 버퍼부(24)에 연결되어 경우에 따라 스위칭되는 스위칭부(25)와, 퍼스널 콤퓨터의 마더 보드의 슬롯에 삽입되는 슬롯 코넥터(23)등으로 구성된다.
제3도는 상기 제2도의 스위칭부(25)의 상세한 블럭도로서, 상기 VGA 카드의 퓨쳐 코넥터(12)에서 출력되는 디지탈 신호가 상기 고해상도 그래픽 아답터(20)의 램더(22)에 의해 변환된 R, G, B 신호라인(RF, GF, BF)이 입력단에 연결되고 상기 VGA 카드(10)의 외부 출력 포트(11)에서 출력되는 R, G, B 신호 라인(RO, GO, BO)이 상기 고해상도 그래픽 아답터(20)의 버퍼부(24)를 통해 입력단에 연결되고 인에이블 신호라인(E)과 셀렉트 신호라인(S)이 인에이블단과 셀렉트단으로 연결되고 출력단의 R, G, B 신호라인(R, G, B)이 모니터(30)에 연결되는 제1멀티플렉서(MUX1)와, 상기 VGA 카드의 퓨쳐 코넥터(12)에서 출력되는 수평/수직 동기 신호라인(HF, VF)과, 상기 VGA 카드(10)의 외부출력 포트(11)에서 출력되는 수평/수직 동기 신호 라인(HO, VO)이 입력단에 연결되고 인에이블 신호라인(E)과 셀렉트 신호라인(S)이 인에이블단과 셀렉트단으로 연결되고 출력단의 수평/수직 동기 신호라인(H, V)이 모니터(30)에 연결되는 제2멀티플렉서(MUX2)로 구성된다.
이와같이 구성된 이 발명에서 스위칭부(25)의 제1멀티플렉서(MUX1)는 아날로그 신호인 R, G, B 신호를 출력하는 아날로그용 멀티플렉서이고, 제2멀티플렉서(MUX2)는 디지탈신호인 수평/수직 동기 신호를 출력하는 디지탈용 멀티플렉서이다.
VGA 카드(10)의 외부 출력 포트(11)에서는 아날로그 신호인 RO, GO, BO신호와 디지탈 신호인 수평/수직 동기 신호라인(HO, VO)가 테이블(CA2)을 통해 그래픽 아답터(20)의 버퍼부(24)로 출력되고, 이 버퍼부(24)를 통한 RO, GO, BO신호는 스위칭부(30)의 제1멀티플렉서(MUX1)의 입력으로 제공되고 수평/수직 동기 신호라인(HO, VO)는 제2멀티플렉서(MUX2)의 입력으로 제공된다.
이때, 상기 버퍼부(24)는 상기 VGA 카드(10)의 외부출력 포트(11)에서 출력되는 아날로그 신호가 케이블(CA2)을 통해 고해상도 그래픽 아답터(20)의 출력단자로 바로 출력되면 아날로그의 특성이 나빠져 노이즈가 발생하기 때문에 이를 보상하기 위한 보상회로이다.
그리고, 상기 VGA 카드(10)의 퓨쳐 코넥터(12)에서는 R, G, B 신호를 위한 디지탈 신호가 케이블(CA1)을 통해 고해상도 그래픽 아답터(20)의 램댁(22)으로 출력되어 아날로그 신호인 RF, GF, BF신호로 변환된후 제1멀티플렉서(MUX1)의 입력으로 제공되고, 상기 VGA 카드(10)의 퓨쳐 코넥터(12)에서 출력되는 수평/수직 동기신호(HF, VF)는 디지탈 신호이므로 상기 고해상도 그래픽 아답터(20)의 램댁(22)을 통하지 않고 바로 상기 스위칭부(25)의 제2멀티플렉서(MUX2)의 입력으로 제공된다.
이때, 상기 제1,2멀티플렉서(MUX1,MUX2)는 인에이블 신호(E)와 셀렉트 신호(S)에 의해 2개의 서로 다른 R, G, B 신호와 수평/수직 동기 신호를 모니터(30)에 출력하기 위해서는 인에이블 신호(E)는 항상 로우 레벨을 유지하여야 하며, 그라운드 단자에 연결하여 원하는 로우 신호를 얻을 수 있다. 그리고, 셀렉트 신호(S)에 따라 VGA 카드의 퓨쳐 코넥터(12)의 출력신호(RF, GF, BF, HF, VF)와 상기 VGA 카드의 외부출력 포트(11)의 출력신호(RO, GO, BO, HO, VO)가 선택됨으로 셀렉트 신호(S)는 소프트 웨어적으로 처리할 수 있다.
예를 들어, 고해상도 그래픽 아답터(20)의 사용 램댁(22)이 VGA 카드(10)의 램댁과 동일하며 셀렉트 신호(S)를 로우 신호로 만들어 상기 VGA 카드(10)의 퓨쳐 코넥터(12)에서 출력되는 신호(RF, GF, BF, HF, VF)를 선택하도록 하고, 고해상도 그래픽 아답터(20)의 사용 램댁(22)이 VGA 카드(10)의 램댁과 다르면 셀렉트 신호(S)를 하이 신호로 만들어 상기 VGA 카드(10)의 외부 출력 포트(11)에서 출력되는 신호(RO, GO, BO, HO, VO)를 선택하도록 하면 모니터에는 항상 VGA 칼라와 동일한 칼라가 디스플레이 된다.
이상에서와 같이 이 발명은 VGA 카드와 고해상도 그래픽 아답터의 사용 램댁이 같은 경우는 VGA 카드의 퓨쳐 코넥터에서 출력되는 신호가 선택되어 모니터에 디스플레이되고, VGA 카드와 고해상도 그래픽 아답터의 사용 램댁이 다른 경우는 VGA 카드의 외부 출력 포트에서 출력되는 신호가 선택되어 모니터에 디스플레이됨으로 상기 모니터에는 VGA와 동일한 칼라가 노이즈 없이 디스플레이됨으로써 완벽한 VGA 패스 스루 기능을 구현할 수 있는 효과가 있다.

Claims (2)

  1. 퍼스널 콤퓨터에 VGA 카드와 고해상도 그래픽 아답터가 동시 장착되고 상기 고해상도 그래픽 아답터를 통해 VGA 카드의 VGA 칼라를 모니터에 실현하기 위한 VGA 패스 스루 구현 장치에 있어서, 상기 VGA 카드의 퓨쳐 코넥터(12)에 케이블(CA1)로 연결되어 칼라를 처리하고 디지탈 신호를 아날로그 신호로 변환하는 램댁(22)과, 상기 VGA 카드의 출력 포트(11)에 케이블(CA2)로 연결되어 상기 출력 포트(11)에서 출력되는 아날로그 신호를 보상해주어 노이즈를 제거하는 버퍼부(24)와, 상기 VGA 카드와 고해상도 그래픽 아답터가 동일한 램댁이면 상기 고해상도 그래픽 아답터(20)의 램댁(22)으로 스위칭되고 서로 다른 램댁이면 상기 버퍼부(24)로 스위칭되어 VGA와 동일한 칼라가 모니터(30)에 디스플레이되도록 하는 스위칭부(25)가 상기 고해상도 그래픽 아답터(20)에 구비되는 비데오 그래픽 어레이 패스 스루 구현 장치.
  2. 제1항에 있어서, 상기 스위칭부(25)는, 램댁(22)의 R, G, B 신호라인(RF, GF, BF)과 버퍼부(24)의 R, G, B 신호라인(RO, GO, BO)이 입력단에 연결되고 인에이블 신호라인(E)과 셀렉트 신호라인(S)이 인에이블단과 셀렉트단으로 연결되고 출력단의 R, G, B 신호라인(R, G, B)이 모니터(30)에 연결되는 제1멀티플렉서(MUX1)와, 상기 VGA 카드의 퓨쳐 코낵터(12)의 수평/수직 신호라인(HF, VF)과 상기 버퍼부(24)의 수평/수직 동기 신호라인(HO, VO)이 입력단에 연결되고 인에이블 신호라인(E)과 셀렉트 신호라인(S)이 인에이블단과 셀렉트단에 연결되고 출력단의 수평/수직 동기 신호라인(H,V)이 모니터(30)에 연결되는 제2멀티플렉서(MUX2)로 구성된 비데오 그래픽 어레이 패스 스루 구현 장치.
KR1019920006762A 1992-04-22 1992-04-22 비데오 그래픽 어레이 패스 스루 구현장치 KR940008863B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920006762A KR940008863B1 (ko) 1992-04-22 1992-04-22 비데오 그래픽 어레이 패스 스루 구현장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920006762A KR940008863B1 (ko) 1992-04-22 1992-04-22 비데오 그래픽 어레이 패스 스루 구현장치

Publications (2)

Publication Number Publication Date
KR930022185A KR930022185A (ko) 1993-11-23
KR940008863B1 true KR940008863B1 (ko) 1994-09-28

Family

ID=19332121

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920006762A KR940008863B1 (ko) 1992-04-22 1992-04-22 비데오 그래픽 어레이 패스 스루 구현장치

Country Status (1)

Country Link
KR (1) KR940008863B1 (ko)

Also Published As

Publication number Publication date
KR930022185A (ko) 1993-11-23

Similar Documents

Publication Publication Date Title
KR100188084B1 (ko) 비디오 신호선을 이용한 오디오 데이타의 전달 장치 및 그 방법
EP0782333A3 (en) Image display apparatus
CN110557580A (zh) 影像信号切换和转换的装置及方法
US20010000673A1 (en) Method of evaluating degradation of electrical signals
JPH06266332A (ja) 画素データを同期させる回路及び方法
US20050165994A1 (en) Signal transmission over a wire pair
KR20000058421A (ko) 다수의 모니터를 구동하기 위한 비디오 신호 처리 시스템
KR940008863B1 (ko) 비데오 그래픽 어레이 패스 스루 구현장치
US5923322A (en) Enhanced feature connector for an overlay board
EP0363204B1 (en) Generation of raster scan video signals for an enhanced resolution monitor
US6914604B1 (en) Method and system for high resolution display connect through extended bridge
KR20000065961A (ko) Pc와 모니터 시스템간의 데이터 전송을 위한 인터페이스 모듈
KR200200370Y1 (ko) 디스플레이용 아날로그-디지털 변환모듈
KR100237353B1 (ko) 화면 주사선에 따른 비디오 신호의 변환장치
KR200212868Y1 (ko) 반도체장치
KR19980018866U (ko) 멀티 d-sub 커넥터를 채용한 모니터
KR940010681A (ko) 화상화면 다중겹침구현회로
JP3454844B2 (ja) データ伝送装置
KR950001598B1 (ko) 이미지 데이타의 인터페이스 회로
US20080180571A1 (en) Method and Related Apparatus for Hiding Data Inside Video Signals and Transmitting the Video Signals to a Display Device
JPS60108931A (ja) 情報処理システム
JP2002341846A (ja) ディジタル映像信号処理装置
KR19990000156A (ko) 그래픽 osd 장치
KR920008274B1 (ko) 그래픽 시스템의 16/256 컬러 스위칭 장치
KR0134320B1 (ko) 움직임 보상에서의 버퍼링 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030829

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee