KR200200370Y1 - 디스플레이용 아날로그-디지털 변환모듈 - Google Patents
디스플레이용 아날로그-디지털 변환모듈 Download PDFInfo
- Publication number
- KR200200370Y1 KR200200370Y1 KR2020000013466U KR20000013466U KR200200370Y1 KR 200200370 Y1 KR200200370 Y1 KR 200200370Y1 KR 2020000013466 U KR2020000013466 U KR 2020000013466U KR 20000013466 U KR20000013466 U KR 20000013466U KR 200200370 Y1 KR200200370 Y1 KR 200200370Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- digital
- analog
- graphic signal
- graphic
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/153—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
아날로그 그래픽신호를 생성하는 컴퓨터 등의 제1기기(機器)와 디지털 그래픽신호를 입력받아 화상을 디스플레이하는 제2기기 사이에 연결되어, 아날로그 그래픽신호를 디지털 그래픽신호로 바꾸어 출력하는 디스플레이용 아날로그-디지털 변환모듈이 개시되어 있다.
이 개시된 디스플레이용 A/D변환모듈은, 하우징과; 이 하우징의 일 측에 마련되는 것으로, 제1기기의 아날로그 그래픽신호 출력포트에 대응되는 형상을 갖는 제1커넥터와; 하우징의 타측에 마련되는 것으로, 제2기기의 디지털 그래픽신호 입력포트에 대응되는 형상을 갖는 제2커넥터와; 하우징 내에 마련되는 것으로, 입력된 아날로그 그래픽신호를 직렬 디지털 그래픽신호로 변환하여 출력하는 신호처리부;를 포함하는 것을 특징으로 한다. 여기서, 신호처리부는 A/D변환기와; 제1기기에서 출력된 수평동기신호를 입력받아 화면의 시작을 알리는 신호를 처리하는 마이콤과; 이 마이콤에서 출력된 신호로부터 DE신호를 발생시킴과 새로운 수평 및 수직동기신호를 출력하는 신호생성부와; A/D변환기 및 신호생성부로부터의 신호를 입력받아 디지털 그래픽신호의 직렬화하여 출력하는 디지털 그래픽신호 직렬화기;를 포함한다.
Description
본 고안은 아날로그 그래픽신호를 생성하는 컴퓨터 등의 기기(機器)에 결합되어 아날로그 그래픽신호를 디지털 그래픽신호로 바꾸어 출력하는 디스플레이용 아날로그-디지털(이하, A/D라 함) 변환모듈에 관한 것이다.
종래의 일반적인 퍼스널 컴퓨터 시스템은 퍼스널 컴퓨터 본체(이하, PC라 칭함) 본체와 이를 디스플레이하는 모니터로 구성되어 있으며, PC와 모니터 사이의 그래픽신호는 아날로그 신호로서 전송된다. 따라서, 통상적인 PC는 아날로그 방식의 그래픽신호를 전송하기 위한 비디오 포트를 가진다. 즉, 이 PC는 디지털 그래픽신호를 전송하기 위한 그래픽신호처리 회로 및 포트가 마련되어 있지 않다.
한편, 디스플레이 분야에 있어서 고화질 화상을 구현하기 위한 방편으로 통상의 아날로그 방식에서 디지털 방식으로 그래픽신호 전송방식이 바뀌므로, 고화질용 모니터는 그래픽신호를 입력받는 포트가 디지털용 포트로 대체되고 있다. 이에 따라, 통상적인 아날로그 방식의 포트를 갖는 PC에 대해 디지털 방식의 포트를 갖는 고화질용 모니터를 호환하여 설치할 수 없다는 문제점이 있다.
따라서, 본 고안은 상기한 바와 같은 문제점을 감안하여 안출된 것으로서, 아날로그 그래픽신호 출력단에 연결되어, 아날로그 그래픽신호를 디지털 그래픽신호로 변환하여 출력할 수 있도록 된 디스플레이용 A/D 변환모듈을 제공하는데 목적이 있다.
도 1은 본 고안의 실시예에 따른 디스플레이용 아날로그-디지털 변환모듈을 개략적으로 보인 도면.
도 2는 도 1의 신호처리부를 보인 회로도.
< 도면의 주요 부분에 대한 부호의 설명 >
10...하우징 11...제1커넥터
15...제2커넥터 20...신호처리부
21...A/D변환기 23...PLL소자
25...마이콤 27...동기신호 및 DE신호 생성부
29...디지털 그래픽신호 직렬화기
상기한 목적을 달성하기 위하여 본 고안은, 아날로그 그래픽신호를 출력하는 제1기기와, 디지털 그래픽신호를 입력받아 화상을 디스플레이하는 제2기기 사이에 연결되는 디스플레이용 A/D 변환모듈에 있어서, 하우징과; 이 하우징의 일측에 마련되는 것으로, 상기 제1기기의 아날로그 그래픽신호 출력포트에 대응되는 형상을
갖는 제1커넥터와; 상기 하우징의 타측에 마련되는 것으로, 상기 제2기기의 디지털 그래픽신호 입력포트에 대응되는 형상을 갖는 제2커넥터와; 상기 하우징 내에 마련되는 것으로, 입력된 아날로그 그래픽신호를 직렬 디지털 그래픽신호로 변환하여 출력하는 신호처리부;를 포함하는 것을 특징으로 한다.
여기서, 신호처리부는 입력된 아날로그 그래픽신호를 디지털 신호로 변환하는 A/D변환기와; 상기 A/D변환기와 시리얼 버스로 연결되며, 상기 제1기기에서 출력된 수평동기신호를 입력받아 화면의 시작을 알리는 신호를 처리하는 마이콤과; 이 마이콤에서 출력된 신호로부터 DE신호를 발생시킴과 새로운 수평 및 수직동기신호를 출력하는 신호 생성부와; 상기 A/D변환기 및 상기 신호 생성부로부터의 신호를 입력받아 디지털 그래픽신호의 직렬화하여 출력하는 디지털 그래픽신호 직렬화기;를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면들을 참조하여 본 고안의 바람직한 실시예에 따른 디스플레이용 A/D 변환모듈을 상세히 설명한다.
도 1을 참조하면, 본 고안의 실시예에 따른 디스플레이용 A/D 변환모듈은 하우징(10)과, 아날로그 그래픽신호를 출력하는 제1기기(10)에 연결되는 제1커넥터(11)와, 상기 하우징(10) 내에 설치되어 입력된 아날로그 그래픽신호를 디지털 그래픽신호로 변환하는 신호처리부(20)와, 이 신호처리부(20)에서 변환된 디지털 그래픽신호를 제2기기의 포트에 출력하는 제2커넥터(15)를 포함하여 구성된다.
상기 제1커넥터(11)는 상기 하우징(10)의 일측에 마련되는 것으로, 상기 제1
기기의 아날로그 그래픽신호 출력포트(도 2의 포트 I)에 대응되는 형상을 갖는다. 여기서, 상기 제1기기의 포트에서는 적(R), 청(B), 녹(G) 각 칼라화상에 대응되는 아날로그 그래픽신호와, 디스플레이 데이터 채널(DDC; Display Data Channel)신호, 수평동기신호(H-sync) 및, 수직동기신호(V-sync)가 출력된다.
상기 신호처리부(20)는 입력된 아날로그 그래픽신호를 디지털 그래픽신호로 변환 출력하는 것으로, 도 2에 도시된 바와 같이, A/D 변환기(21), 마이콤(25), 동기신호 및 디지털 인에이블(Digital Enable ; DE)신호를 생성하는 신호 생성부(27) 및, 상기 A/D 변환기(21)에서 변환된 디지털 그래픽신호를 직렬화하는 디지털 그래픽신호 직렬화기(29)를 포함하여 구성된다.
상기 A/D변환기(21)는 상기한 제1기기의 포트 I로부터 입력된 그래픽신호(R, G, B)와, 수평동기신호(H-sync)를 포함한 아날로그 신호를 디지털 신호로 변환한다. 즉, 각 칼라(R, G, B)에 대한 아날로그 신호를 8비트의 디지털 칼라 신호(R×8, G×8, B×8)로 변환 출력함과 아울러, 화면의 시작을 알리는 신호가 포함된 수평동기신호(H-sync)를 변환하여 디지털 신호에 맞는 새로운 형태의 수평 동기신호(New H-sync)로 바꾸어준다.
여기서, 상기 수평동기신호(H-sync)는 분기되어 상기 마이콤(μ-COM)(25)에 입력된다. 또한, 상기 포트 I에서 출력된 수직동기신호(V-sync)가 상기 마이콤(25)에 입력된다.
상기 마이콤(25)은 제1기기에서 출력된 수평동기신호를 입력받아 화면의 시작을 알리는 신호를 처리함과 아울러, 입력된 아날로그 그래픽신호의 해상도와 신
호주파수를 판정한다. 그리고, 판정된 정보에 따라 PLL소자(25) 및 신호생성부(27)이 정상적으로 동작하도록 제어한다.
상기 마이콤(25)과 상기 A/D 변환기(21) 사이의 신호의 송, 수신은 시리얼 버스를 통하여 이루어진다. 이 시리얼 버스의 예로는 2 라인 즉, 시리얼 데이터 라인(serial data line; SDL)과 시리얼 클럭 라인(serial clock line; SCL)을 통해 송수신 및 수신할 수 있도록 된 프로토콜 포맷인 I2C 버스가 있다. 이 I2C 버스를 이용하는 경우, 송수신이 간편할 뿐만 아니라 보드의 공간을 줄일 수 있고, 핀의 설계를 자유롭게 할 수 있다는 이점이 있다.
또한, 상기 마이콤(23)과 상기 A/D변환기(21) 사이에는 상기 마이콤(23)의 제어에 따라 상기 A/D 변환기에서 변환된 신호의 주파수를 조절하고, 클럭신호(CLK)를 발생하는 PLL소자(23)가 더 구비된 것이 바람직하다. 이 PLL소자(23)와 마이콤(23) 사이의 송수신은 앞서 설명된 I2C버스를 통하여 이루어진다. 여기서, 상기 PLL소자(23)는 상기 A/D변환기(21)와 일체로 형성될 수도 있다.
동기신호 및 DE신호를 생성하는 상기 신호 생성부(27)는 A/D 변환기(21)에서 출력된 새로운 수평 동기신호(New H-sync), PLL소자(23)에서 출력된 클럭신호(CLK), 수직 동기신호(V-sync) 및, 상기 마이콤(25)에서 출력된 제어신호를 입력받는다. 상기 신호 생성부(27)는 입력된 제어신호로부터 DE신호를 생성함과 아울러, 디지털 그래픽 신호의 동기를 맞추어주기 위한 새로운 형태의 수평 동기신호(H-sync*)와, 수직 동기신호(V-sync*)를 출력한다. 상기 신호 생성부(27)는 계수
기를 포함하는 알테라 칩(ALTERA Chip)을 채용함으로써 구현 가능하다. 상기 알테라 칩은 전자 프로그래밍 로직 디바이스(EPLD : Electronic Programming Logic Device)로서, 자체는 널리 알려져 있으므로 그 자세한 설명을 생략한다. 상기 디지털 그래픽신호 직렬화기(29)는 예컨대, LVDS(Low Voltage Differential Signaling) 신호 처리에 의하여 디지털화된 병렬 형태의 픽셀 데이터를 고속, 저전력 시리얼 디지털 그래픽 데이터로 변환한다.
또한, 본 고안에 따른 신호처리부는 디지털 그래픽신호 직렬화기(29)의 신호 입력단에 화면확대시 화질을 유지하는 스케일러 칩(Scaler Chip)을 더 구비할 수 있다. 이 스케일러 칩(Scaler Chip) 그 자체는 널리 알려져 있으므로 그 자세한 설명을 생략한다.
한편, 상기 제1기기쪽에서 출력된 DDC 신호는 상기한 A/D 변환기(21), 마이콤(25)의 경유없이 별도의 전송 경로로 제2커넥터(15)를 통하여 제2기기의 포트 Ⅱ에 전달된다.
상기 제2커넥터(도 1의 15)는 제2기기의 포트 Ⅱ에 직접 또는 간접적으로 연결되는 것으로, 상기 디지털 그래픽신호 직렬화기(29)에서 출력된 신호를 상기 제2기기에 전달한다.
상기한 바와 같이 구성된 본 고안에 따른 디스플레이용 A/D 변환모듈은 제1기기에서 출력된 아날로그 그래픽신호를 디지털 그래픽신호로 바꾸어 출력함과 아울러, 제1 및 제2기기 각각의 포트에 맞는 커넥터를 구비한다. 그러므로, 디지털
그래픽신호 입력 기기는 별도의 아날로그 입력용 포트를 마련할 필요 없이, 본 고안에 따른 디스플레이용 A/D 변환모듈을 이용하여 아날로그 기기에 호환 채용될 수 있다는 이점이 있다.
Claims (4)
- 아날로그 그래픽신호를 출력하는 제1기기와, 디지털 그래픽신호를 입력받아 화상을 디스플레이하는 제2기기 사이에 연결되는 디스플레이용 A/D 변환모듈에 있어서,하우징과;이 하우징의 일측에 마련되는 것으로, 상기 제1기기의 아날로그 그래픽신호 출력포트에 대응되는 형상을 갖는 제1커넥터와;상기 하우징의 타측에 마련되는 것으로, 상기 제2기기의 디지털 그래픽신호 입력포트에 대응되는 형상을 갖는 제2커넥터와;상기 하우징 내에 마련되는 것으로, 입력된 아날로그 그래픽신호를 직렬 디지털 그래픽신호로 변환하여 출력하는 신호처리부;를 포함하는 것을 특징으로 하는 디스플레이용 A/D 변환모듈.
- 제1항에 있어서, 상기 신호처리부는,입력된 아날로그 그래픽신호를 디지털 신호로 변환하는 A/D변환기와;상기 A/D변환기와 시리얼버스로 연결되며, 상기 제1기기에서 출력된 수평동 기신호를 입력받아 화면의 시작을 알리는 신호를 처리하는 마이콤과;이 마이콤에서 출력된 신호로부터 DE신호를 발생시킴과 새로운 수평 및 수직동기신호를 출력하는 신호 생성부와;상기 신호 생성부로부터의 신호를 입력받아 디지털 그래픽신호의 직렬화하여 출력하는 디지털 그래픽신호 직렬화기;를 포함하는 것을 특징으로 하는 디스플레이용 A/D 변환모듈.
- 제2항에 있어서, 상기 신호처리부는,상기 마이콤과 상기 A/D변환기 사이에 마련되는 것으로 상기 마이콤의 제어에 따라 상기 A/D 변환기에서 변환된 신호의 주파수를 조절하는 PLL소자를 더 구비한 것을 특징으로 하는 디스플레이용 A/D 변환모듈.
- 제2항 또는 제3항에 있어서, 상기 신호처리부는,상기 제1 및 제2커넥터 사이에 디스플레이 데이터 채널 신호(DDC 신호)가 마련되어, 상기 제1기기쪽에서 입력된 DDC 신호가 직접 상기 제2기기쪽으로 전달되도록 된 것을 특징으로 하는 디스플레이용 A/D 변환모듈.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2020000013466U KR200200370Y1 (ko) | 2000-05-12 | 2000-05-12 | 디스플레이용 아날로그-디지털 변환모듈 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2020000013466U KR200200370Y1 (ko) | 2000-05-12 | 2000-05-12 | 디스플레이용 아날로그-디지털 변환모듈 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR200200370Y1 true KR200200370Y1 (ko) | 2000-10-16 |
Family
ID=19655967
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2020000013466U KR200200370Y1 (ko) | 2000-05-12 | 2000-05-12 | 디스플레이용 아날로그-디지털 변환모듈 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR200200370Y1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7286126B2 (en) | 2003-08-22 | 2007-10-23 | Samsung Electronics Co., Ltd. | Apparatus for and method of processing display signal |
-
2000
- 2000-05-12 KR KR2020000013466U patent/KR200200370Y1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7286126B2 (en) | 2003-08-22 | 2007-10-23 | Samsung Electronics Co., Ltd. | Apparatus for and method of processing display signal |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8462270B2 (en) | Digital image transmission apparatus for transmitting video signals having varied clock frequencies | |
KR100304899B1 (ko) | 모니터의 허용범위 초과 영상 표시장치 및 방법 | |
KR100350019B1 (ko) | 다수의 모니터를 구동하기 위한 비디오 신호 처리 시스템 | |
JP2005211159A (ja) | 電子内視鏡装置 | |
KR200200370Y1 (ko) | 디스플레이용 아날로그-디지털 변환모듈 | |
US20070065800A1 (en) | Display apparatus and video wall having the same | |
KR100468209B1 (ko) | 다양한 영상소스와 스케일링 처리 고화질 전광판 | |
KR20040049428A (ko) | 디지털 비디오 데이터 출력 장치 및 방법 | |
JP3814625B2 (ja) | 表示システム及び画像処理装置 | |
US5923322A (en) | Enhanced feature connector for an overlay board | |
US20020113891A1 (en) | Multi-frequency video encoder for high resolution support | |
JP4493387B2 (ja) | 電子内視鏡装置 | |
CN221595939U (zh) | 一种高清vr显示控制板 | |
KR100204573B1 (ko) | 그래픽 제어기에서 티에프티 방식의 컬러 액정 화면 표시기의 구조 | |
CN118075406A (zh) | 一种利用vga视频数据线传输环境参数的装置 | |
KR100402903B1 (ko) | 디스플레이장치 | |
CN118337933A (zh) | 一种具有高精度时间信息的视频采集显示装置 | |
KR100575125B1 (ko) | 디지털 영상표시기기의 dvi 신호입출력장치 | |
JPH1195713A (ja) | 外部画像機器と液晶パネル部との接続回路 | |
JPH06259049A (ja) | Crt表示装置の制御方式 | |
KR970002386B1 (ko) | 컬러 엘씨디 인터페이스회로 | |
KR20040025407A (ko) | 모니터의 av 신호 출력 제어 장치 | |
KR20000065961A (ko) | Pc와 모니터 시스템간의 데이터 전송을 위한 인터페이스 모듈 | |
JP2005304584A (ja) | 電子内視鏡装置 | |
KR930007011B1 (ko) | 고해상도용 전용카드 및 vga카드 영상데이타 처리회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
REGI | Registration of establishment | ||
T701 | Written decision to grant on technology evaluation | ||
FPAY | Annual fee payment |
Payment date: 20030811 Year of fee payment: 10 |
|
EXPY | Expiration of term |