KR100361870B1 - 컴퓨터 시스템 내의 주변 장치에 공급되는 전원을제어하는 방법 및 장치 - Google Patents

컴퓨터 시스템 내의 주변 장치에 공급되는 전원을제어하는 방법 및 장치 Download PDF

Info

Publication number
KR100361870B1
KR100361870B1 KR1020000000003A KR20000000003A KR100361870B1 KR 100361870 B1 KR100361870 B1 KR 100361870B1 KR 1020000000003 A KR1020000000003 A KR 1020000000003A KR 20000000003 A KR20000000003 A KR 20000000003A KR 100361870 B1 KR100361870 B1 KR 100361870B1
Authority
KR
South Korea
Prior art keywords
power
state
data communication
computer
peripheral
Prior art date
Application number
KR1020000000003A
Other languages
English (en)
Other versions
KR20000053365A (ko
Inventor
웰스로버트마리온
Original Assignee
인터내셔널 비지네스 머신즈 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 인터내셔널 비지네스 머신즈 코포레이션 filed Critical 인터내셔널 비지네스 머신즈 코포레이션
Publication of KR20000053365A publication Critical patent/KR20000053365A/ko
Application granted granted Critical
Publication of KR100361870B1 publication Critical patent/KR100361870B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3215Monitoring of peripheral devices
    • G06F1/3221Monitoring of peripheral devices of disk drive devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3268Power saving in hard disk drive
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B19/00Driving, starting, stopping record carriers not specifically of filamentary or web form, or of supports therefor; Control thereof; Control of operating function ; Driving both disc and head
    • G11B19/20Driving; Starting; Stopping; Control thereof
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/50Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

본 발명의 데이터 저장 장치와 같은 주변 장치는 하나 이상의 컴퓨터를 구비하는 컴퓨터 시스템에 사용된다. 컴퓨터 시스템은 연속적으로 클록이 인가되는 직렬 링크를 제공하는 화이버 채널(Fibre channel) 규격 또는 직렬 저장 아키텍쳐(Serial Storage Architecture; SSA)와 같은 인터페이스 구조를 포함한다. 데이터 통신 장치는 하우징 내에 구비되는 전원공급 장치, 및 디스크 드라이브와 같은 데이터 저장 컴포넌트를 포함한다. 하나 이상의 데이터 통신 인터페이스―여기서 하나 이상의 데이터 통신 인터페이스 각각은 도선을 통해 컴퓨터와 연결됨―가 하우징 상에 구비되며 데이터 저장 컴포넌트에 연결된다. 데이터 저장 컴포넌트는 실질적인 전원 투입 상태, 및 전원 차단 신호에 응답하여 진입되는 실질적인 전원 차단 상태를 갖는다. 검출기 회로는 데이터 통신 인터페이스 각각에서 클록 신호 상실을 검출하고 이러한 검출에 응답하는 전원 차단 신호를 발생하도록 동작된다.

Description

컴퓨터 시스템 내의 주변 장치에 공급되는 전원을 제어하는 방법 및 장치 {METHOD OF AND APPARATUS FOR CONTROLLING SUPPLY OF POWER TO A PERIPHERAL DEVICE IN A COMPUTER SYSTEM}
본 발명은 일반적으로 컴퓨터 시스템 내의 주변 장치(peripheral device)에 공급되는 전원(electrical power)을 제어하는 분야에 관한 것이다.
컴퓨터 사용이 증가함에 따라 호환성이 있고 높은 실용성을 지닌 컴퓨터용 데이터 저장 장치에 대한 요구가 증가되어 왔다. 많은 기업들은 개별적으로 동작하거나 또는 네트워크를 통해 연결되는 개인용 컴퓨터, 워크스테이션 및 서버를 포함하는 다수의 호스트 컴퓨터(host computers)를 구비하고 있다. 상기 다수의 호스트 컴퓨터는 데이터가 모든 호스트 컴퓨터에 의해 액세스될 수 있도록 데이터 저장 장치의 공통 풀(common pool)에 액세스 가능한 것이 바람직하다. 이러한 배치는 임의의 호스트 컴퓨터에 액세스 가능한 전체 데이터 량을 증가시킨다.
이들 시스템의 데이터 저장 장치는 컴퓨터 호스트 근처의 공간에 임의로 설치되고 및/또는 백업 데이터를 보호하도록 원격 위치에 배치될 수 있다. 하지만, 데이터 저장 장치를 사용할 필요가 없는 경우, 상기 데이터 저장 장치는 불편하게도 원격 위치에서 수동으로 전원을 차단하게 된다.
원격 전원 제어가 상기 호스트 컴퓨터로부터 상기 주변 장치까지 원거리를 연장하는 전용의 전원 제어 라인을 사용하여 구현되어 왔다. 또한 원격 전원 제어는 호스트 컴퓨터로부터 전원 투입/차단 커맨드를 사용하며, 호스트 컴퓨터에 복잡한 소프트웨어를 요구하고 주변 장치에 복잡한 커맨드 해독기(complex command interpreters)를 요구하며 구현되어 왔다.
따라서, 컴퓨터 시스템용 원격 및 자동 전원 제어 장치, 보다 구체적으로 종래의 전원 제어의 불편함을 극복하는 장치가 요구되는 실정이다.
본 발명의 목적은 원격 및 자동 전원 제어 장치를 제공하기 위한 것이다. 데이터 저장 장치와 같은 주변 장치가 임의의 수의 컴퓨터를 구비하며 연속적으로 클록이 인가되는 직렬 링크를 통해 통신하는 컴퓨터 시스템에 사용된다. 상기 연속적으로 클록이 인가되는 직렬 링크는 화이버 채널(fibre channel) 규격 또는 직렬 저장 아키텍쳐(SSA)와 같은 적합한 인터페이스 구조를 통해 제공될 수 있다. 전원공급 장치, 및 디스크 드라이브와 같은 데이터 저장 컴포넌트가 하우징 내에 구비된다. 상기 데이터 통신 인터페이스―여기서 데이터 통신 인터페이스 각각은 도선을 통해 컴퓨터와 연결됨―가 상기 하우징 상에 구비되며 상기 데이터 저장 컴포넌트에 연결된다. 상기 데이터 저장 컴포넌트는 실질적인 전원 투입 상태 및 전원 차단 신호에 응답하여 진입되는 실질적인 전원 차단 상태를 갖는다. 검출기 회로가 상기 데이터 통신 인터페이스 각각에서 클록 신호 상실(click signal loss)을 검출하고 상기 검출에 응답하는 상기 전원 차단 신호를 발생하도록 동작된다. 따라서, 데이터 저장 장치는 전원이 차단되는 컴퓨터 각각에 응답하여 자동으로 전원이 차단될 수 있다.
바람직하게는, 원격 및 자동 전원 제어 장치는 호스트에서 특정 하드웨어 또는 소프트웨어를 사용하지 않고, 주변장치에서 특정한 소프트웨어를 사용하지 않으며, 상기 주변 장치에 단지 소규모의 간단한 하드웨어만을 사용한다.
본 발명의 특징, 목적, 및 장점은 유사한 참조부호가 본 명세서의 처음부터 끝까지 유사한 부분을 나타내는 첨부되는 도면과 관련된 이하의 상세한 설명을 고려함으로써 당업자에게 더욱 명백해질 것이다.
도 1은 하나의 컴퓨터 및 하나의 주변 장치를 구비하는 컴퓨터 시스템을 예시하는 도면.
도 2는 복수의 컴퓨터 및 하나의 주변 장치를 구비하는 다른 컴퓨터 시스템을 예시하는 도면.
도 3은 복수의 컴퓨터 및 복수의 주변 장치를 구비하는 다른 컴퓨터 시스템을 예시하는 도면.
도 4는 원격 및 자동 전원 제어 장치를 구성하며, 도 3의 주변 장치에 사용되는 관련 있는 전자 컴포넌트 및 회로를 개략적으로 예시하는 블록도.
도 5는 원격 및 자동 전원 제어 장치를 사용하여 주변 장치에 공급되는 전원을 제어하는 방법을 나타내는 순서도.
도 6은 원격 및 자동 전원 제어 장치를 구성하며, 도 3의 주변 장치에 사용되는 관련 있는 전자 컴포넌트 및 회로를 개략적으로 예시하는 다른 블록도.
도 7은 연속적으로 클록이 인가되는 직렬 통신 링크를 사용하는데 적합한 특정 및 바람직한 버전의 검출기 회로, 및 특정 버전의 논리 회로를 개략적으로 예시하는 도면.
도 8은 종래의 컴퓨터를 간략하게 예시하는 블록도.
도 1, 2 및 3은 각각이 본 발명의 일부 형태를 사용할 수 있는 컴퓨터 시스템(100, 200, 300)을 예시하는 도면이다. 3개의 컴퓨터 시스템은 몇 가지 가능한 구성을 예시하도록 도시된다; 당업자가 용이하게 이해하는 바와 같이 많은 다른 구성이 구현될 수 있다. 실제로, 다수의 컴퓨터가 통상적으로 컴퓨터 시스템에 사용된다.
도 1에서, 컴퓨터 시스템(100)은 컴퓨터(102) 및 주변 장치(104)를 포함한다. 컴퓨터(102)는 전원(106)으로부터 전력이 투입되며, 주변 장치(104)는 다른 전원(108)으로부터 전력이 투입된다. 주변 장치(104)는 주변 장치 컴포넌트(110) 및 전원공급 장치(112)를 포함하며, 양자 모두 도 1의 굵은 선 경계에 의해 표시되는 하우징 내에 구비 및 배치될 수 있다. 하우징(그리고 이하 기술되는 하우징들)은 상기 컴포넌트를 부분적으로 또는 완전하게 덮거나 구비하는 임의의 적합한 구조일 수 있으며, 바람직하게는 금속과 같은 내구성 재료로 이루어진다. 전원공급 장치(112)는 전원 인터페이스(도 1에 도시되지 않음)를 통해 전원(108)과 분리가능하게 연결될 수 있으며, 이것은 교류(AC) 출력에 연결하기 위한 전원 코드를 포함하지 않을 수 있다. 주변 장치(104)는 상기 하우징에 구비되며, 주변 장치 컴포넌트(110)에 연결되는 데이터 통신 인터페이스(114)를 갖는다. 데이터 통신 인터페이스(114)는 커넥터를 포함하며 어댑터 카드(120)(도 1에서 파선으로 표시됨) 상에 구현될 수 있으며, 이것은 통상적으로 주변 장치(104)에 분리 가능하게 연결될 수 있다.
컴퓨터(102)는 데이터 통신 인터페이스(114)로부터 분리 가능하게 연결될 수 있는 케이블(116, 118)(전기 및 광 도선을 포함함)을 통해 주변 장치 컴포넌트(110)에 연결되고 주변 장치 컴포넌트(110)와 통신하게 된다. 상기 전기 또는 광 도선은 "물리적" 도선으로 불릴 수 있다. 컴퓨터(102)는 데이터 통신 인터페이스(114)와 유사한 데이터 통신 인터페이스를 갖는다. 컴퓨터(102)는 케이블(116, 118)에 의해 제공되는 2개의 전-이중 경로(full-duplex path)를 통해 주변 장치(104)와 통신하도록 동작되지만 필수적인 것은 아니다.
도 2에서, 컴퓨터 시스템(200)은 컴퓨터(202), 다른 컴퓨터(204), 및 주변 장치(206)를 포함한다. 컴퓨터(202, 204)는 각각 전원(208, 210)으로부터 전력이 인가되며, 주변 장치(206)는 전원(212)으로부터 전력이 인가된다. 주변 장치(206)는 도 2의 굵은 선 경계에 의해 표시되는 하우징 내에 구현 및 배치되는 주변 장치 컴포넌트(218, 220)를 포함하는 주변 장치 컴포넌트(216)를 갖는다. 또한 전원공급 장치(214)는 상기 하우징 내에 배치되고 전원 인터페이스(도 2에 도시되지 않음)를 통해 전원(210)에 분리 가능하게 연결되며, 전원 코드를 포함할 수 있다.주변 장치(206)는 상기 하우징에 구비되며, 주변 장치 컴포넌트(216)에 연결되는 데이터 통신 인터페이스(222, 224)를 갖는다. 데이터 통신 인터페이스(222, 224) 각각은 커넥터를 포함하며, 도 2의 파선으로 표시되는 어댑터 카드(226)와 같은 어댑터 카드 상에 구비될 수 있다. 데이터 통신 인터페이스(222, 224) 각각은 케이블을 통해 컴퓨터와 연결되거나 또는 다른 주변 장치와 연결된다.
컴퓨터(202)는 데이터 통신 인터페이스(222)에 분리 가능하게 연결될 수 있는 케이블(228, 230)(전기 또는 광 도선을 포함함)을 통해 주변 장치 컴포넌트(216)에 연결되고 주변 장치 컴포넌트(216)와 통신하게 된다. 컴퓨터(202, 204)는 데이터 통신 인터페이스(222, 224)와 유사하거나 동일할 수 있는 데이터 통신 인터페이스를 갖는다. 컴퓨터(202, 204) 각각은 케이블에 의해 제공되는 2개의 전-이중 경로를 통해 주변 장치(206)와 통신하도록 동작된다.
도 3은 복수의 컴퓨터(301), 주변 장치(308), 및 다른 주변 장치(310)를 포함하는 컴퓨터 시스템(300)을 도시한다. 복수의 컴퓨터(301)는 전원(312, 314, 316)으로부터 각각 전력이 인가되는 컴퓨터(302, 304, 306)를 포함한다. 주변 장치(308)는 전원(318)으로부터 전력이 인가된다. 주변 장치(308)는 주변 장치 컴포넌트(320) 및 전원공급 장치(322)를 가지며, 이들 주변 장치 컴포넌트(320) 및 전원공급 장치(322) 모두는 도 3의 굵은 선 경계에 의해 표시되는 하우징 내에 구비되고 배치된다. 전원공급 장치(322)는 전원 코드와 같은 전원 인터페이스(도 3에 도시되지 않음)를 통해 전원(318)과 분리 가능하게 연결될 수 있다. 주변 장치(308)는 상기 하우징에 구비되며, 주변 장치 컴포넌트(320)에 연결되는 복수의데이터 통신 인터페이스(331)를 갖는다. 상기 복수의 데이터 통신 인터페이스(331) 각각은 케이블을 통해 컴퓨터와 연결되거나 또는 다른 주변 장치와 연결된다. 데이터 통신 인터페이스(331) 각각은 커넥터를 포함하고 도 3에 파선으로 표시되는 어댑터 카드(338)와 같은 어댑터 카드 상에 구비될 수 있다.
주변 장치(308)는 직렬 루프형(serial loop-type) 구성으로 주변 장치 컴포넌트(320)와의 연결이 제공된다. 데이터 통신 인터페이스(332)의 일측 포트는 주변 장치 컴포넌트(324)의 제1 단부에 연결되고 데이터 통신 인터페이스(332)의 타측 포트는 주변 장치 컴포넌트(326)의 제1 단부에 연결된다. 데이터 통신 인터페이스(340)의 일측 포트는 주변 장치 컴포넌트(324)의 제2 단부에 연결되고 데이터 통신 인터페이스(340)의 타측 포트는 주변 장치 컴포넌트(328)의 제1 단부에 연결된다. 데이터 통신 인터페이스(342)의 일측 포트는 주변 장치 컴포넌트(328)의 제2 단부에 연결되고 데이터 통신 인터페이스(342)의 타측 포트는 주변 장치 컴포넌트(330)의 제1 단부에 연결된다. 마지막으로, 데이터 통신 인터페이스(344)의 일측 포트는 주변 장치 컴포넌트(330)의 제2 단부에 연결되고 데이터 통신 인터페이스(344)의 타측 포트는 주변 장치 컴포넌트(326)의 제2 단부에 연결된다.
도 3에 예시되는 바와 같이, 복수의 컴퓨터(301) 및 주변 장치(308, 310)는 루프형 방식으로 직렬로 연결된다. 컴퓨터(302)는 케이블(334, 336)(전기 또는 광 도선을 포함함)을 통해 주변 장치 컴포넌트(320)에 연결되고 주변 장치 컴포넌트(320)와 통신하며, 이것은 데이터 통신 인터페이스(332)에 분리 가능하게 연결된다. 컴퓨터(304, 306)는 상기 컴퓨터(302)와 유사하게 연결되고 통신한다.복수의 컴퓨터(301) 각각은 데이터 통신 인터페이스(331)와 유사한 데이터 통신 인터페이스를 갖는다. 컴퓨터 각각은 도시된 바와 같은 2개의 전-이중 경로를 통해 주변 장치(308, 310)와 통신하도록 동작된다.
데이터 통신 인터페이스(313)에 연결되는 주변 장치 컴포넌트(311)를 포함하는 주변 장치(310)는 주변 장치(104, 206, 308) 중 하나(도 1, 2 및 3 참조)와 유사하거나 또는 동일한 컴포넌트를 포함할 수 있다. 주변 장치(310)는 데이터 통신 인터페이스들(313, 344) 사이에 연결되는 적합한 케이블을 사용하여 주변 장치(308)에 연결된다.
라인(341)은 복수의 컴퓨터(301) 및 주변 장치(308, 310) 사이의 원거리 및/또는 물리적 이격을 나타내도록 도시되며, 이것은 일부 애플리케이션에서 필요할 수 있다. 예를 들면, 주변 장치(308, 310)는 백업 저장용 데이터 저장 장치를 포함할 수 있고, 복수의 컴퓨터(301)로부터 멀리 분리된 방화용 저장실(fireproof vault) 내에 배치될 수 있다.
이하 도 8을 참조하면, 컴퓨터(302)의 블록도는 본 명세서 내에 기술되는 복수의 컴퓨터(301) 및 기타 컴퓨터 각각을 나타낼 수 있다. 컴퓨터(302)는 통상적인 동작 중에 전원공급 장치(804)로부터 전력이 공급되는 전자 컴포넌트(802)를 포함한다. 전자 컴포넌트(802) 각각은 중앙처리 장치(CPU), 메모리 장치 등과 같은 종래의 컴퓨터의 전자 컴포넌트를 포함할 수 있다. 전자 컴포넌트(802)는 데이터 송신기(data transmitter; 812) 및 데이터 수신기(data receiver; 814)에 연결되며, 이들 데이터 송신기(812) 및 데이터 수신기(814)는 데이터 통신인터페이스(806)에 연결된다. 데이터 통신 인터페이스(806)는 적합한 커넥터를 포함하며 어댑터 카드 상에 구비될 수 있다. 데이터 송신기(812) 및 데이터 수신기(814)는 또한 어댑터 카드 상에 구비될 수 있다. 컴퓨터(302)는 전원 코드를 포함할 수 있는 전원 인터페이스(808)를 가지며, 전원 인터페이스(808)는 전원공급 장치(804)에 절환 가능하게 연결되며 전원(312)과 연결된다. 전자 컴포넌트(802)로의 전력 공급은 작동 스위치(810)(예를 들어, 종래의 온/오프 스위치 또는 기타 적합한 스위칭 수단)의 작동으로 종료될 수 있으며, 상기 작동 스위치(810)는 컴퓨터(302)를 컴퓨터 온 상태 및 컴퓨터 오프 상태로 각각 유지하도록 온 위치(ON position) 및 오프 위치(OFF position)를 갖는다.
다시 도 1 내지 도 3을 참조하면, 일 실시예에서, 컴퓨터 시스템(100, 200, 300)은 상호 연결 구조로서 직렬 저장 아키텍쳐(SSA)를 사용할 수 있다. 즉, 필요한 컴포넌트(데이터 통신 인터페이스, 케이블, 주변 장치 컴포넌트 등)는 현재 이용할 수 있고 종래 알려진 컴포넌트를 사용하여 상기 SSA에 따라 구성된다. 이러한 SSA 데이터 저장 장치 중의 하나가 현재 International Business Machines(IBM) Corporation으로부터 구입할 수 있는 IBM 7133이다.
SSA는 디스크 드라이브, 테이프 드라이브, CD ROM 드라이브, 광 드라이브, 프린터, 스캐너, 및 기타 컴포넌트와 같은 입출력 장치(I/O device)를 컴퓨터 및 저장 부시스템(subsystem)에 연결하도록 특정하게 지정된 직렬 인터페이스이다. SSA 링크 각각은 전-이중 및 동시에 프레임 다중화(frame multiplex)되며, (예를 들어) 각각의 노드에서 160MB/초의 전체 쓰루풋(total throughput)으로 (예를 들어) 각각의 방향에서 40 MB/초 범위의 데이터 속도를 발생한다. 단지 4개의 신호 선이 필요하다(상이한 "트위스트 페어(twisted pair)"가 수신 및 송신 모두에 대해 사용됨). 당업자는 SSA의 구현에 익숙하므로, 이에 따른 구조 및 그 동작을 보다 상세하게 부연 설명하지 않는다. SSA의 추가 설명에 대해서는, "Information Technology-Serial Storage Architecture-Transport Layer 1(SSA-TL1), American National Standards Institute(ANSI) X3T10/0989D", "Information Technology-Serial Storage Architecture-Physical 1(SSA-PH1), ANSI X3T10.UXXXD", 및 "Information Technology-Serial Storage Architecture-SCSI-2 Protocol(SSA-S2P), ANSI JUT10.1/121D"를 참조한다.
하지만, 당업자는 본 발명이 SSA에 국한되는 것이 아니라는 점을 용이하게 이해할 것이다; 컴퓨터 시스템이 다른 적합한 구조 및 컴포넌트를 사용할 수 있다. 다른 실시예에서, 예를 들면, 컴퓨터 시스템은 상기 인터페이스 구조로서 "화이버 채널(Fibre channel)" 기술을 사용할 수 있다. 화이버 채널은 정보 전송용 ANSI 정의 프로토콜에 의해 문서화된 또 달리 알려진 통합된 표준 집합의 일반적인 이름이다.
이하 도 4를 참조하면, 도 3의 주변 장치(308)에서 사용될 수 있는 전자 컴포넌트 및 회로의 관련 부분이 도시된다. 이러한 전자 컴포넌트 및 회로는 도 1 및 도 2의 주변 장치(104, 206)에서 유사하게 적용될 수 있다. 바람직하게, 이러한 컴포넌트의 일부 또는 전부는 어댑터 카드(332)와 같은 주변 장치들의 어댑터 카드 상에 배치된다.
도 4의 주변 장치 컴포넌트(320) 각각은 소자 기능(device functionality) 및 데이터 통신을 위한 적합한 컴포넌트를 포함한다. 예를 들면, 주변 장치 컴포넌트(326)는 데이터 송신기(418), 데이터 수신기(420), 및 소자(422)를 포함한다. 예를 들면, 상기 소자(422)는 데이터를 판독 및 기록하기 위해 복수의 컴퓨터(도 3 참조)에 대한 데이터 저장 컴포넌트(예를 들면, 자성 디스크를 사용하는 디스크 드라이브)를 포함할 수 있다. 상기 소자(422)는 데이터 송신 라인 및 데이터 수신 라인에 각각 연결되는 데이터 송신기(418) 및 데이터 수신기(420)에 연결된다.
주변 장치(308)는 (검출기(406, 408)와 같은) 복수의 검출기(401) 및 논리 회로(410)를 구비하는 검출기 회로(400)를 또한 포함한다. 바람직하게, 검출기의 수는 컴퓨터와 연결되는 데이터 통신 인터페이스의 수와 동일하다. 도 3의 컴퓨터 시스템(300)에 대해, 상기 검출기의 수는 4개인 것이 바람직하다. 검출기(406)는 데이터 통신 인터페이스(332)의 수신 데이터 라인에 연결되는 입력들, 및 논리 회로(410)의 제1 입력에 연결되는 하나의 출력을 갖는다. 마찬가지로, 검출기(408)는 데이터 통신 인터페이스(342)의 수신 데이터 라인에 연결되는 입력들, 및 논리 회로(410)의 제2 입력에 연결되는 하나의 출력을 갖는다. 다른 검출기들도 유사하게 연결된다.
검출기(406)는 컴퓨터(302) 및 주변 장치(308) 사이의 통신 링크 인액티비티(inactivity)를 검출하도록 동작하며, 또한 이들 사이의 통신 링크 액티비티(activity)를 검출할 수 있다. 검출되는 통신 링크 액티비티 및 인액티비티에 응답하여, 검출기(406)는 상기 논리 회로(410)에 적합한 신호를 출력한다.검출기(408) 및 다른 검출기들도 유사하게 동작한다.
통신 링크 액티비티는 컴퓨터에 전원이 투입되는 경우에 상기 액티비티가 비-아이들 액티비티(non-idle activity)(활성 데이터 통신) 또는 아이들 액티비티(비활성 데이터 통신)인지의 여부에 관계없이 온 데이터 라인(on data line)을 나타내는 신호들을 포함한다. 예를 들면, 데이터가 데이터 저장 컴포넌트에 기록되는 경우 및 데이터 저장 컴포넌트로부터 판독되는 경우에 데이터가 통신된다. 통신 링크 인액티비티는 컴퓨터에 전원이 차단되는 경우 (온 데이터 라인을 나타내는 신호들이 있는 경우) 온 데이터 라인을 나타내는 신호들을 포함한다. 예를 들면, 연속적으로 클록이 인가되는 직렬 링크에서, 클록 신호는 전원이 투입되는 경우(데이터가 통신되지 않는 경우에도) 복수의 컴퓨터(301) 각각으로부터 제공된다; 전원이 차단되는 경우 또는 주변 장치(308)와 연결이 해제되는 경우에, 상기 복수의 컴퓨터(301) 각각으로부터 클록 신호 상실(clock signal loss)이 발생한다. 이러한 연속적으로 클록이 인가되는 직렬 링크는 예를 들어, SSA 또는 화이버 채널 기술을 사용하는 컴퓨터 시스템 내에 제공된다.
전원공급 장치(322)는 메인 전원공급 장치(412) 및 보조 전원공급 장치(414)로 나뉜다. 상기 전원공급 장치(322)의 전원 코드(426)는 상용 교류(common AC)의 전기 출력에서 공급되는 전원과 같은 적합한 전원에 연결 가능하다. 통상적인 동작 동안, 메인 전원공급 장치(412)의 출력(VMAIN)은 주변 장치 온 상태에서 주변 장치 컴포넌트(402, 404)에 전력을 공급한다; 보조 전원공급 장치(414)의 출력(VAUX)은검출기 회로(400)에 전력을 공급한다. 메인 전원공급 장치(412)로부터 공급되는 전력은 보조 전원공급 장치(414)로부터 공급되는 전력에 비해 비교적 크다.
상기 메인 전원공급 장치(412)는 논리 회로(410)의 출력에 연결되는 전원 제어 입력(416)을 갖는다. 전원 투입 신호가 상기 전원 제어 입력(416)에 인가되는 경우, 상기 메인 전원공급 장치(412)는 주변 장치 컴포넌트(320)에 전력을 공급한다. 하지만, 전원 차단 신호가 전원 제어 입력(416)에 존재하는 경우, 상기 메인 전원공급 장치(412)는 주변 장치 컴포넌트(320)에 전력을 공급하는 것을 종료하고 주변 장치(308)는 주변 장치 오프 상태에 있게 된다.
도 5는 원격 및 자동 전원 제어 장치의 통상적인 동작을 기술하는 순서도이다. 이하의 기술에서, 도 3, 4 및 5는 함께 결합하여 참조된다. 시작 블록(500)에서 시작하면, 메인 전원공급 장치(412)는 주변 장치 컴포넌트에 전력을 공급하며, 주변 장치 컴포넌트는 실질적으로 전원 투입 상태에 있게 된다(단계 502). 이 시점에, 데이터 통신 인터페이스(331)에 연결되는 복수의 컴퓨터(301)(도 3 참조)는 전원이 투입되어 동작되고, 주변 장치(308)와 통신이 가능해진다. 통신 링크 액티비티가 적어도 하나의 복수의 데이터 통신 인터페이스(331)에 나타난다.
검출기 회로(400)는 복수의 데이터 통신 인터페이스를 감시한다(단계 504). 보다 구체적으로, 검출기 회로(400)는 컴퓨터 통신용으로 지정된 데이터 통신 인터페이스(331) 각각에서 통신 링크 인액티비티가 있는지의 여부를 감시한다. 이 실시예에서, 컴퓨터 통신용으로 지정된 상기 데이터 통신 인터페이스(331)는 데이터 통신 인터페이스(332, 340, 342)이다. 한편, 데이터 통신 인터페이스(344)는 다른주변 장치(도 3에 도시되는 주변 장치(310))와 연결되도록 지정된다. 모든 컴퓨터(302, 304, 306)가 (예를 들어, 도 8의 작동 스위치(810)와 같은 스위치를 사용하여) 전원 차단되는 경우에 또는 주변 장치(308)로부터 연결이 해제되는 경우에, 단계 504에서 적합한 검출이 발생된다. 검출기 회로(400)는 이러한 인액티비티가 단계 506에서 검출되지 않으면 단계 504에서의 감시를 계속한다. 주변 장치(308)는 복수의 컴퓨터(301) 중 어느 하나에 의해 사용되기 위한 실질적인 전원 투입 상태를 유지한다.
하지만, 다른 시점에, 모든 복수의 컴퓨터(301)는 전원이 차단된다. 검출기 회로(400)는 데이터 통신 인터페이스(332, 340, 342)의 각각에서 통신 링크 인액티비티를 검출하고, 주변 장치 컴포넌트(320)로의 전력 공급을 종료하도록 상기 메인 전원공급 장치(412)에 신호를 내보낸다(단계 508). 여기서, 주변 장치 컴포넌트(320)는 실질적인 전원 차단 상태에 있게 된다.
보조 전원공급 장치(414)는 검출기 회로(400)에 전력을 계속 공급하고, 상기 검출기 회로(400)는 통신 링크 인액티비티에 대한 복수의 데이터 통신 인터페이스(331)를 감시한다(단계 510). 주변 장치 컴포넌트(320)는 상기 검출이 단계 512에서 발생하지 않는 경우에 실질적인 전원 차단 상태를 유지하며, 여기서 검출기 회로(400)는 단계 510에서 복수의 데이터 통신 인터페이스(331)를 계속 감시한다.
통신 링크 액티비티가 단계 512에서 검출기 회로(400)에 의해 단독 데이터 통신 인터페이스에서 검출되는 경우, 검출기 회로(400)는 주변 장치 컴포넌트(320)에 전력을 재공급하도록 메인 전원공급 장치(412)에 신호를 내보낸다(단계 502). 상기 방법은 단계 502에서 반복된다. 단계 504 및 510이 간명성을 기하기 위해 분리되어 있지만, 이러한 단계들은 검출 동작 동안 연속적으로 수행되는 것이 바람직하다는 점에 유의하여야 한다.
따라서, 주변 장치는 수동 또는 기타(이하 추가로 기술되는 바와 같은 의도적인 지연은 제외될 수 있음)의 방법으로 (임의의 다른 동작 요구 없이) 링크 액티비티/인액티비티에 응답하여 즉시 자동으로 전원이 투입/차단될 수 있다.
도 6은 도 3의 주변 장치(308)에서 사용되는 전자 컴포넌트 및 회로의 관련 부분에 대한 다른 실시예를 나타내는 도면이다. 여기서, 주변 장치 컴포넌트는 도시된 바와 같이 연결되는 주변 장치 컴포넌트(326)의 데이터 송신기(606, 610) 및 데이터 수신기(608, 612)와 같은 이중 송신기 및 수신기를 포함한다. 4개의 검출기, 즉, 데이터 통신 인터페이스(332)에 연결되는 검출기(602), 데이터 통신 인터페이스(344)에 연결되는 검출기(603), 데이터 통신 인터페이스(342)에 연결되는 검출기(605) 및 데이터 통신 인터페이스(340)에 연결되는 검출기(604)가 도시된다. 검출기 회로(600)는 도 4 및 도 5에 관하여 기술되는 검출기 회로들과 동일하거나 유사하게 동작한다.
컴퓨터 시스템을 비교적 복잡하게 구현하는 경우, 당업자가 이해하는 바와 같이 상기한 전원 제어를 사용할 때 여러 제한이 따른다는 점을 알 수 있다. 예를 들면, 본 발명은 단지 컴퓨터들 또는 단지 주변 장치들이 데이터 통신 인터페이스에 연결되는 SSA 구현에 보다 적합하다.
도 7은 SSA 또는 화이버 채널과 같은 연속적으로 클록이 인가되는 직렬 링크, 및 특정 버전의 논리 회로(410)를 사용하는 시스템에 사용될 수 있는 특정 및 바람직한 버전의 검출기 회로(400)를 개략적으로 나타내는 도면이다. 간명성을 기하기 위해, 도 7은 바람직하게는 모든 다른 검출기를 대표하는 검출기(406)만을 도시한다. 여기서, 검출기(406)는 클록 신호 검출기 및/또는 클록 신호 상실 검출기로 불릴 수 있다. 검출기(406)는 정류기 회로(706) 및 비교기 회로(708)를 포함하며, 도시되고 연결되는 바와 같이 전자 컴포넌트를 구비한다. 수신 데이터 라인(702, 704)은 정류기 회로(706)의 입력에 연결된다. 비교기 회로(708)는 상기 정류기 회로(706)의 출력에 연결되는 제1 입력, 기준 전압에 연결되는 제2 입력, 및 상기 논리 회로(410)의 입력에 연결되는 출력(720)을 갖는다.
보다 구체적으로 정류기 회로(706)는 저항(710, 714), 및 고주파(RF) 다이오드인 다이오드(712, 716), 및 커패시터(718)를 포함한다. 수신 데이터 라인(702)은 저항(710)의 제1 단부에 연결되며, 저항(710)의 제2 단부는 상기 다이오드(712)의 제1 단부에 연결된다. 수신 데이터 라인(704)은 저항(714)의 제1 단부에 연결되며, 저항(714)의 제2 단부는 다이오드(716)의 제1 단부에 연결된다. 상기 다이오드들(712, 716)의 제2 단부들은 접지에 연결되는 제2 단부를 갖는 커패시터(718)의 제1 단부에 공통으로 연결된다. 비교기 회로(708)는 상기 정류기 회로(706)의 출력이 기준 전압을 초과하는 경우 자신의 출력(720)에서 논리값 "1"을 출력하는 전압 비교기(voltage comparator)이다. 비교기 회로(708)는 상기 정류기 회로(706)의 출력이 기준 전압 아래로 떨어지는 경우 자신의 출력(720)에서 논리값"0"을 출력하도록 동작된다. 상기 회로 소자들이 바람직하지만, 당업자는 다른 적합한 소자들(예를 들어, 다이오드 결합은 용량성 결합(capacitive coupling)으로 대체될 수 있음)이 또한 사용될 수 있다는 점을 이해할 것이다.
논리 회로(410)는 상기 전원 제어 입력(416)에 연결되는 출력을 갖는 지연 회로(delay circuit; 724)가 뒤따르는 논리합(OR) 게이트(722)를 포함한다. 컴퓨터 통신용으로 지정된 하나 이상의 검출기가 통신 링크 액티비티를 검출하는 경우, 상기 논리합 게이트(722)는 전력 공급을 인에이블(enable) 시키도록 상기 메인 전원공급 장치(412)의 전원 제어 입력(416)에 신호를 인가하기 위한 논리값 "1"을 출력한다. 한편, 컴퓨터 통신용으로 지정된 모든 검출기가 통신 링크 인액티비티를 검출하는 경우, 상기 논리합 게이트(722)는 상기 메인 전원공급 장치(412)가 전력 공급을 종료하도록 논리값 "0"을 출력한다. 신호들이 상기 메인 전원공급 장치(412)에 도달하기 전에, 지연 시간이 지연 회로(724)에 의해 부과됨으로써 상기 시스템에 대한 일부 바람직한 히스테리시스(hysteresis)를 제공한다.
논리 회로(410)는 인터페이스 지정기(interface designator;728) 및 검출기 바이패스(detector bypass; 730)를 또한 포함한다. 상기 인터페이스 지정기(728) 각각은 하나의 데이터 통신 인터페이스 및 검출기와 연관된다. 상기 인터페이스 지정기(728) 각각은 상기 인터페이스가 컴퓨터 또는 다른 주변 장치에 연결되는지 여부를 지정한다. 상기 인터페이스 지정기(732)는 상기 연관 데이터 통신 인터페이스가 컴퓨터 통신용으로 연결되는 경우 논리값 "1"로 설정된다; 그렇지 않은 경우, 인터페이스 지정기(732)는 논리값 "0"으로 설정된다. 바람직하게는, 상기 지정이 컴퓨터 시스템(300)의 초기 구성 중에 설정되는 것이 바람직하다.
상기 검출기 바이패스(730) 각각은 하나의 데이터 통신 인터페이스 및 검출기와 연관되며, 컴퓨터 통신용으로 지정되지 않은(즉, 다른 주변 장치와 연결되도록 지정됨) 데이터 통신 인터페이스에 연결되는 검출기의 결정을 바이패스 또는 무시하기 위해 사용된다. 여기서, 검출기 바이패스(730)는 도시된 바와 같이 논리곱(AND) 게이트를 포함한다. 예를 들면, 논리곱 게이트(726)는 인터페이스 지정기(732)에 연결되는 제1 입력, 검출기(406)의 출력(720)에 연결되는 제2 입력, 및 상기 논리합 게이트(722)의 입력에 연결되는 출력을 갖는다. 따라서, 데이터 통신 인터페이스들이 컴퓨터 통신용으로 지정되지 않았으므로(논리값 "0"으로 설정됨), 상기 논리합 게이트(722)는 연관된 검출기의 바이패스를 제공하는 논리값 "0" 신호를 항상 수신한다.
여러 변경이 도 7의 검출기 회로(400)에 대해 이루어질 수 있다. 예를 들면, 적합한 내장 소프트웨어를 구비하는 마이크로콘트롤러 또는 마이크로프로세서가 논리 회로(41)를 대체하거나 또는 논리 회로(410) 및 비교기(708) 양자 모두를 대체할 수 있다. 또한 예를 들어, 상기 검출기 바이패스(730)의 논리곱 게이트 대신에, 간단한 도선 점퍼(도시되지 않음)가 검출기들의 입력 또는 출력에 사용 및 배치될 수 있다; 물리적 또는 소프트웨어 스위치가 또한 적합하게 사용 및 설정될 수 있다.
따라서, 주변 장치는 전원이 차단되는 컴퓨터 시스템의 복수의 컴퓨터에 응답하여 자동으로 전원이 차단될 수 있다. 주변 장치는 컴퓨터 시스템의 어떠한 컴포넌트도 주변 장치와 통신하기 위해 전원이 투입되지 않는 경우에 전원이 차단된다. 이러한 전원의 제어는 매우 긴 커넥터 케이블로 연결되는 원격 배치되는 주변 장치에 대해 특히 편리하다. 본 발명은 인터페이스 구조로서 화이버 채널 및 SSA를 사용하는 컴퓨터 시스템과 같이 연속적으로 클록이 인가되는 직렬 링크를 갖는 컴퓨터 시스템에 사용되는 것이 바람직하다.
당업자에게 명백한 바와 같이, 상기 기술된 실시예에 대한 변경이 본 발명의 정신 및 범위를 벗어남이 없이 이루어질 수 있다는 점이 이해되어야 한다.
본 발명에 따르면, 호스트 컴퓨터에 특정 하드웨어 또는 소프트웨어를 전혀 필요로 하지 않으며 주변 장치에서 특정 소프트웨어를 전혀 필요로 하지 않고, 단지 상기 주변 장치에 소규모의 간단하고, 저렴한 하드웨어만을 사용하여 원격 및 자동으로 전원을 제어할 수 있다.

Claims (20)

  1. 하나 이상의 컴퓨터를 구비하며 연속적으로 클록이 인가되는 직렬 링크를 통해 통신하는 컴퓨터 시스템에 사용하기 위한 데이터 저장 장치(data storage device)에 있어서,
    a) 하우징;
    b) 전원공급 장치;
    c) 상기 하우징 내에 구비되고, 실질적인 전원 투입 상태 및 실질적인 전원 차단 상태를 가지며, 전원 차단 신호에 응답하여 상기 실질적인 전원 차단 상태로 진입하도록 동작되는 데이터 저장 컴포넌트(data storage components);
    d) 상기 하우징 상에 구비되며, 상기 데이터 저장 컴포넌트에 연결되는 하나 이상의 데이터 통신 인터페이스―여기서 데이터 통신 인터페이스 각각은 도선(conductor)을 통해 컴퓨터와 연결하기에 적합하게 되어 있음―; 및
    e) 상기 데이터 통신 인터페이스 각각에서 클록 신호 상실을 검출하고 이러한 검출에 응답하여 상기 전원 차단 신호를 생성하도록 동작하는 검출기 회로
    를 포함하는 데이터 저장 장치.
  2. 제1항에 있어서,
    상기 검출기 회로는 컴퓨터 통신용으로 지정된 상기 데이터 통신 인터페이스 각각에서 상기 클록 신호 상실을 검출하도록 동작되는 것인 데이터 저장 장치.
  3. 제1항에 있어서,
    상기 검출기 회로는 적어도 하나의 데이터 통신 인터페이스에서 클록 신호를 검출하며, 이러한 검출에 응답하여 상기 전원 차단 신호를 차단하도록 동작되는 데이터 저장 장치.
  4. 제1항에 있어서,
    상기 데이터 저장 컴포넌트는 디스크 드라이브, CD-ROM 드라이브, 테이프 드라이브, 및 광 드라이브 중 적어도 하나를 포함하는 것인 데이터 저장 장치.
  5. 제1항에 있어서,
    상기 전원공급 장치는 상기 컴퓨터의 전원으로부터 분리 및 이격된 전원(power source)과 연결하기에 적합하게 되어 있는 것인 데이터 저장 장치.
  6. 제1항에 있어서,
    상기 데이터 저장 장치가 화이버 채널(Fibre channel) 규격 및 직렬 저장 아키텍쳐(Serial Storage Architecture; SSA) 규격 중 하나에 따라 구성되는 데이터 저장 장치.
  7. 제1항에 있어서,
    상기 검출기 회로가
    데이터 통신 인터페이스와 연결되는 적어도 하나의 다이오드; 및
    상기 적어도 하나의 다이오드에 연결되는 제1 입력 및 기준 전압에 연결되는 제2 입력을 구비하는 비교기
    를 포함하는 데이터 저장 장치.
  8. a) 하우징;
    b) 상기 하우징 내에 배치되며, 실질적인 전원 투입 상태 및 실질적인 전원 차단 상태를 갖는 주변 장치 컴포넌트(peripheral device components);
    c) 상기 실질적인 전원 투입 상태에 있는 경우 상기 주변 장치 컴포넌트에 전원을 공급하도록 동작되는 전원공급 장치;
    d) 상기 하우징에 구비되며, 상기 주변 장치 컴포넌트에 연결되는 적어도 하나의 데이터 통신 인터페이스―여기서 적어도 하나의 데이터 통신 인터페이스 각각은 도선을 통해 컴퓨터와 연결하기에 적합하게 되어 있음―; 및
    e) 상기 적어도 하나의 데이터 통신 인터페이스 각각에서 통신 링크 인액티비티(communication link inactivity)의 검출에 응답하여 상기 주변 장치 컴포넌트가 상기 실질적인 전원 차단 상태에 진입되도록 동작하는 검출기 회로
    를 포함하는 주변 장치.
  9. 제8항에 있어서,
    상기 검출기 회로는 상기 적어도 하나의 데이터 통신 인터페이스에서 통신 링크 액티비티의 검출에 응답하여 상기 주변 장치 컴포넌트가 실질적인 전원 투입 상태에 진입하도록 동작되는 주변 장치.
  10. 제8항에 있어서,
    상기 전원공급 장치의 전원 인터페이스―여기서 전원 인터페이스는 전원과 결합하기에 적합하게 되어 있음―를 추가로 포함하는 주변 장치.
  11. 제7항에 있어서,
    상기 주변 장치가 화이버 채널 규격(Fibre channel standard)에 따라 구성되는 주변 장치.
  12. 제7항에 있어서,
    상기 주변 장치가 직렬 저장 아키텍쳐(SSA) 규격에 따라 구성되는 주변 장치.
  13. 하나 이상의 컴퓨터와 데이터 통신하도록 동작되는 주변 장치 컴포넌트를 구비하며, 상기 컴퓨터의 전원으로부터 분리 및 이격된 전원으로 동작 가능한 주변 장치에 공급되는 전원을 제어하는 방법에 있어서,
    a) 상기 주변 장치 컴포넌트가 실질적으로 동작 상태가 되도록 상기 주변 장치 컴포넌트에 전원을 공급하는 단계;
    b) 복수의 데이터 통신 인터페이스 각각에서 통신 링크 인액티비티를 검출하는 단계; 및
    c) 상기 통신 링크 인액티비티 검출에 응답하여, 상기 주변 장치 컴포넌트가 실질적으로 비동작 상태가 되도록 상기 주변 장치 컴포넌트에 공급되는 전원을 차단하는 단계
    를 포함하는 주변 장치 공급 전원 제어 방법.
  14. 제13항에 있어서,
    d) 상기 복수의 데이터 통신 인터페이스 중 적어도 하나에서 통신 링크 액티비티를 검출하는 단계; 및
    e) 상기 통신 링크 액티비티 검출에 응답하여, 상기 주변 장치 컴포넌트가 실질적으로 동작 상태가 되도록 상기 주변 장치 컴포넌트에 전원을 공급하는 단계
    를 추가로 포함하는 주변 장치 공급 전원 제어 방법.
  15. 제13항에 있어서,
    상기 통신 링크 인액티비티를 검출하는 단계가 클록 신호 상실을 검출하는 단계를 포함하는 주변 장치 공급 전원 제어 방법.
  16. 제14항에 있어서,
    상기 통신 링크 인액티비티를 검출하는 단계는 클록 신호 상실을 검출하는 단계를 포함하며,
    상기 통신 링크 액티비티를 검출하는 단계는 클록 신호를 검출하는 단계를 포함하는
    주변 장치 공급 전원 제어 방법.
  17. 제13항에 있어서,
    상기 주변 장치 컴포넌트에 전원을 공급하는 단계가 상기 주변 장치의 데이터 저장 컴포넌트에 전원을 공급하는 단계를 포함하는 주변 장치 공급 전원 제어 방법.
  18. a) 하나 이상의 컴퓨터―여기서 컴퓨터 각각은
    ⅰ) 제1 하우징;
    ⅱ) 상기 제1 하우징 내에 배치되며, 컴퓨터 온 상태에서 실질적으로 동작하며 컴퓨터 오프 상태에서 실질적으로 동작하지 않는 제1 전자 컴포넌트;
    ⅲ) 상기 컴퓨터 온 상태에서 상기 제1 전자 컴포넌트에 전력을 공급하는 제1 전원과 연결되는 제1 전원 인터페이스;
    ⅳ) 상기 제1 하우징 상에 구비되며, 각각 상기 컴퓨터의 온 및 오프 상태가 되도록 온 위치 및 오프 위치로 작동 가능한 제1 작동 스위치;
    ⅴ) 상기 컴퓨터 온 상태에서 송신기 출력에서 신호를 발생하고 상기 컴퓨터 오프 상태에서 상기 신호의 발생을 종료하도록 동작되는 데이터 송신기; 및
    ⅵ) 상기 송신기 출력과 연결되는 제1 데이터 통신 인터페이스
    를 포함함―; 및
    b) 주변 장치―여기서 주변 장치는
    ⅰ) 상기 제1 하우징으로부터 분리 및 이격되는 제2 하우징;
    ⅱ) 상기 제2 하우징 상에 구비되며, 주변 장치 온 상태에서 실질적으로 동작하고 주변 장치 오프 상태에서 실질적으로 동작하지 않는 주변 장치 컴포넌트;
    ⅲ) 상기 주변 장치 온 상태에서 상기 주변 장치 컴포넌트에 전력을 공급하며, 상기 제1 전원과 분리 및 이격되는 제2 전원과 연결하기에 적합하게 되어 있는 제2 전원 인터페이스;
    ⅳ) 상기 제2 하우징에 구비되는 복수의 데이터 통신 인터페이스―여기서 복수의 데이터 통신 인터페이스 각각은 케이블을 통해 상기 복수의 컴퓨터 중 하나의 상기 제1 데이터 통신 인터페이스와 연결됨―; 및
    ⅴ) 상기 컴퓨터 각각으로부터 신호의 차단을 검출하고, 이러한 검출에 응답하여 상기 주변 장치가 주변 장치 오프 상태로 설정되도록 동작하는 검출기 회로
    를 포함함―
    를 포함하는 컴퓨터 시스템.
  19. 제18항에 있어서,
    상기 검출기 회로가 상기 복수의 컴퓨터 중 적어도 하나로부터 상기 신호들을 검출하고, 이러한 검출에 응답하여 상기 주변 장치가 주변 장치 온 상태로 설정되도록 동작되는 컴퓨터 시스템.
  20. 제18항에 있어서,
    상기 복수의 컴퓨터에 대한 데이터 송신기 각각이 연속적인 클록 신호를 포함하는 상기 컴퓨터 온 상태에서 신호를 발생하도록 동작되는 컴퓨터 시스템.
KR1020000000003A 1999-01-19 2000-01-03 컴퓨터 시스템 내의 주변 장치에 공급되는 전원을제어하는 방법 및 장치 KR100361870B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US9/234,142 1999-01-19
US09/234,142 US6317839B1 (en) 1999-01-19 1999-01-19 Method of and apparatus for controlling supply of power to a peripheral device in a computer system
US09/234,142 1999-01-19

Publications (2)

Publication Number Publication Date
KR20000053365A KR20000053365A (ko) 2000-08-25
KR100361870B1 true KR100361870B1 (ko) 2002-11-23

Family

ID=22880122

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000000003A KR100361870B1 (ko) 1999-01-19 2000-01-03 컴퓨터 시스템 내의 주변 장치에 공급되는 전원을제어하는 방법 및 장치

Country Status (8)

Country Link
US (1) US6317839B1 (ko)
JP (1) JP2000214964A (ko)
KR (1) KR100361870B1 (ko)
CN (1) CN1261697A (ko)
GB (1) GB2349722B (ko)
MY (1) MY118658A (ko)
SG (1) SG87867A1 (ko)
TW (1) TW546559B (ko)

Families Citing this family (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6480510B1 (en) 1998-07-28 2002-11-12 Serconet Ltd. Local area network of serial intelligent cells
US6956826B1 (en) 1999-07-07 2005-10-18 Serconet Ltd. Local area network for distributing data communication, sensing and control signals
GB2357601B (en) * 1999-12-23 2004-03-31 Ibm Remote power control
JP2001229003A (ja) * 2000-02-15 2001-08-24 Canon Inc 電源供給装置
US6549616B1 (en) 2000-03-20 2003-04-15 Serconet Ltd. Telephone outlet for implementing a local area network over telephone lines and a local area network using such outlets
GB2366458B (en) * 2000-08-09 2004-08-11 Ericsson Telefon Ab L M Electronic circuit
KR100366309B1 (ko) 2000-09-29 2002-12-31 삼성전자 주식회사 디지탈 영상표시기기의 절전회로
US6851068B2 (en) * 2001-01-17 2005-02-01 Sun Microsystems, Inc. System for remotely controlling power cycling of a peripheral expansion subsystem by a host
EP1304842B1 (en) * 2001-10-19 2008-05-14 Texas Instruments Incorporated Serial differential data link with automatic power down
US6952785B1 (en) * 2002-03-04 2005-10-04 Cisco Technology, Inc. Methods and apparatus for powering a data communications port
US7200186B2 (en) * 2002-03-14 2007-04-03 Intel Corporation Methods and apparatus for reducing power usage of a transmitter and receiver coupled via a differential serial data link
US7170949B2 (en) * 2002-03-14 2007-01-30 Intel Corporation Methods and apparatus for signaling on a differential link
JP4216006B2 (ja) 2002-06-14 2009-01-28 株式会社日立製作所 記憶装置の制御方法
US7076681B2 (en) * 2002-07-02 2006-07-11 International Business Machines Corporation Processor with demand-driven clock throttling power reduction
US20040123027A1 (en) * 2002-10-03 2004-06-24 Workman Michael Lee Systems and methods of multiple access paths to single ported storage devices
US20040068591A1 (en) * 2002-10-03 2004-04-08 Workman Michael Lee Systems and methods of multiple access paths to single ported storage devices
JP4230189B2 (ja) * 2002-10-03 2009-02-25 株式会社日立製作所 ディスクアレイ装置、及びその電源供給方法
KR20040065403A (ko) * 2003-01-14 2004-07-22 삼성전자주식회사 주변기기 초기화방법 및 장치
US20040150267A1 (en) * 2003-01-30 2004-08-05 Ferguson Gary W. Power supply with integrated DC supply for peripheral devices and universal power cable
US20040153611A1 (en) * 2003-02-04 2004-08-05 Sujat Jamil Methods and apparatus for detecting an address conflict
US7222252B2 (en) * 2003-02-13 2007-05-22 Standard Microsystems Corporation Power management of computer peripheral devices which determines non-usage of a device through usage detection of other devices
US7409566B1 (en) 2003-06-18 2008-08-05 Cisco Technology, Inc. Methods and apparatus for controlling power supplied to a remote device through a network cable
US7287126B2 (en) * 2003-07-30 2007-10-23 Intel Corporation Methods and apparatus for maintaining cache coherency
JP3891185B2 (ja) * 2003-09-05 2007-03-14 セイコーエプソン株式会社 レシーバ回路、インターフェース回路、及び電子機器
JP2005115771A (ja) * 2003-10-09 2005-04-28 Hitachi Ltd ディスクアレイ装置
JP4391192B2 (ja) * 2003-10-09 2009-12-24 株式会社日立製作所 ディスクアレイ装置
JP4486348B2 (ja) * 2003-11-26 2010-06-23 株式会社日立製作所 ドライブの稼働時間を抑止するディスクアレイ
JP4497918B2 (ja) 2003-12-25 2010-07-07 株式会社日立製作所 ストレージシステム
IL159838A0 (en) 2004-01-13 2004-06-20 Yehuda Binder Information device
US7159766B2 (en) * 2004-01-20 2007-01-09 Standard Microsystems Corporation Peripheral device feature allowing processors to enter a low power state
US7086583B2 (en) * 2004-01-20 2006-08-08 Standard Microsystems Corporation Systems and methods for power reduction in systems having removable media devices
US7131595B2 (en) * 2004-01-20 2006-11-07 Standard Microsystems Corporation Automatic drive icon assignment by media type in single slot USB card readers
IL160417A (en) 2004-02-16 2011-04-28 Mosaid Technologies Inc Unit added to the outlet
CN100367227C (zh) * 2004-03-17 2008-02-06 联想(北京)有限公司 主板供电检测系统
US7353407B2 (en) * 2004-05-20 2008-04-01 Cisco Technology, Inc. Methods and apparatus for provisioning phantom power to remote devices
US7281142B2 (en) * 2004-09-07 2007-10-09 International Business Machines Corporation Apparatus, system, and method for securely providing power supply commands
US7472290B2 (en) * 2004-12-23 2008-12-30 Cisco Technology, Inc. Methods and apparatus to maintain and utilize mobile power profile information
US7478251B1 (en) 2004-12-23 2009-01-13 Cisco Technology, Inc. Methods and apparatus for provisioning uninterruptible power for power over Ethernet applications
US7509505B2 (en) 2005-01-04 2009-03-24 Cisco Technology, Inc. Method and system for managing power delivery for power over Ethernet systems
US7451329B2 (en) 2005-09-08 2008-11-11 Cisco Technology, Inc. Techniques for measuring network resistive loss within a power-sourcing apparatus
US7262974B2 (en) * 2005-10-28 2007-08-28 Cisco Technology, Inc. Techniques for alleviating the need for DC blocking capacitors in high-speed differential signal pairs
US7433990B2 (en) 2006-01-24 2008-10-07 Standard Microsystems Corporation Transferring system information via universal serial bus (USB)
KR101331223B1 (ko) * 2006-09-06 2013-11-18 삼성전자주식회사 컴퓨터, 원격관리 시스템, 컴퓨터의 제어방법 및 원격관리방법, 컴퓨터 네트워크
US7743269B2 (en) * 2007-02-26 2010-06-22 Dell Products, Lp System and method of managing power consumption of communication interfaces and attached devices
US8239692B1 (en) * 2007-03-31 2012-08-07 Emc Corporation Automatic power-on system and method using high-speed communication line
US7818591B2 (en) * 2007-04-11 2010-10-19 Cisco Technology, Inc. Techniques for measuring network channel resistive loss between a power-sourcing apparatus and a powered device
JP2009087008A (ja) * 2007-09-28 2009-04-23 Toshiba Corp 情報処理システムおよび制御方法
US8015420B2 (en) * 2007-11-21 2011-09-06 Dell Products L.P. System and method for power management of a storage enclosure
US8806258B2 (en) 2008-09-30 2014-08-12 Intel Corporation Platform communication protocol
US20100123435A1 (en) * 2008-11-18 2010-05-20 International Business Machines Corporation Reduction of peak current requirements
US8954768B2 (en) * 2009-06-12 2015-02-10 International Business Machines Corporation Storage system power management
JP2011008652A (ja) * 2009-06-29 2011-01-13 Hitachi Ltd 装置間電源連動方式
US8856563B2 (en) * 2009-10-02 2014-10-07 International Business Machines Corporation Remote power down control of a device
JP2011090577A (ja) * 2009-10-23 2011-05-06 Fujitsu Ltd 記憶装置、記憶システムおよび記憶装置起動方法
US8775836B2 (en) * 2010-12-23 2014-07-08 Intel Corporation Method, apparatus and system to save processor state for efficient transition between processor power states
US9047086B1 (en) * 2011-03-21 2015-06-02 Marvell International Ltd. Method and apparatus for supplying power to a device over a communication link
TWI454905B (zh) 2011-09-30 2014-10-01 Intel Corp 在多核心平台中之受限制的啓動技術
MX337861B (es) * 2011-10-18 2016-03-17 Embertec Pty Ltd Monitoreo de energia de pc.
MY169838A (en) * 2011-12-28 2019-05-16 Intel Corp Power management for data ports
US10007323B2 (en) 2012-12-26 2018-06-26 Intel Corporation Platform power consumption reduction via power state switching

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02176921A (ja) * 1988-10-14 1990-07-10 Compaq Computer Corp コンピューターシステムの電力消費を減少させる装置
JPH03228112A (ja) * 1990-02-02 1991-10-09 Nec Corp 電源制御装置
JPH03280116A (ja) * 1990-03-29 1991-12-11 Koufu Nippon Denki Kk 電源投入制御システム
JPH0628063A (ja) * 1992-07-08 1994-02-04 Fujitsu Ltd 計算機システム
KR940018721A (ko) * 1993-01-28 1994-08-18 이헌조 휴대용 컴퓨터 시스템의 동작 체크회로
JPH0962417A (ja) * 1995-08-23 1997-03-07 Canon Inc 情報処理装置の周辺装置と情報処理システム
JPH09138718A (ja) * 1995-11-14 1997-05-27 Kofu Nippon Denki Kk 情報処理システム
KR19980014473A (ko) * 1996-08-12 1998-05-25 김광호 원격 전원을 공급하는 휴대용 정보기기 및 그 주변장치
JPH11305880A (ja) * 1998-04-23 1999-11-05 Sony Corp Usb機器およびusbハブ装置

Family Cites Families (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3573774A (en) 1967-05-08 1971-04-06 Foxboro Co Two-wire transmission system for remote indication
GB1540900A (en) * 1975-06-30 1979-02-21 Ericsson L M Pty Ltd Digital testing and power control in a digital communication system
US4077030A (en) 1976-02-19 1978-02-28 The Bendix Corporation Sensor data input by means of analog to pulse width-to digital converter
GB1536046A (en) 1976-06-30 1978-12-20 Ibm Data processing system power control
US4228422A (en) 1978-11-30 1980-10-14 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration System for displaying at a remote station data generated at a central station and for powering the remote station from the central station
US4383184A (en) * 1980-06-26 1983-05-10 Texas Instruments Incorporated Power controller
US4532510A (en) 1982-06-24 1985-07-30 Sereg, S.A. Measuring apparatus having a sensor located remotely from its electricity power supply
US4635057A (en) 1985-06-24 1987-01-06 Caterpillar Inc. Remote sensor with compensation for lead resistance
US4736119A (en) * 1987-02-04 1988-04-05 American Telephone And Telegraph Company, At&T Bell Laboratories Dynamic CMOS current surge control
US4823290A (en) 1987-07-21 1989-04-18 Honeywell Bull Inc. Method and apparatus for monitoring the operating environment of a computer system
US4914656A (en) * 1988-06-28 1990-04-03 Storage Technology Corporation Disk drive memory
US5136281A (en) 1989-01-10 1992-08-04 Electronic Data Systems Corporation Monitor for remote alarm transmission
US5673412A (en) * 1990-07-13 1997-09-30 Hitachi, Ltd. Disk system and power-on sequence for the same
US5198806A (en) 1990-12-31 1993-03-30 Lord & Sebastian, Inc. Remote control and secure access for personal computers
US5396636A (en) 1991-10-21 1995-03-07 International Business Machines Corporation Remote power control via data link
JP3225560B2 (ja) * 1991-11-27 2001-11-05 日本電気株式会社 交差偏波干渉補償装置
US5450073A (en) 1991-12-31 1995-09-12 International Business Machines Corporation Controlling power sequencing of a control unit in an input/output system
US5301122A (en) 1992-02-12 1994-04-05 Measuring And Monitoring, Inc. Measuring and monitoring system
US5581724A (en) * 1992-10-19 1996-12-03 Storage Technology Corporation Dynamically mapped data storage subsystem having multiple open destage cylinders and method of managing that subsystem
US5408668A (en) 1993-07-28 1995-04-18 Tornai; Richard Method and apparatus for controlling the provision of power to computer peripherals
US5452277A (en) * 1993-12-30 1995-09-19 International Business Machines Corporation Adaptive system for optimizing disk drive power consumption
EP0666529B1 (en) 1994-02-02 2004-10-06 Advanced Micro Devices, Inc. Power management in an asynchronus receiver/transmitter
US5566316A (en) * 1994-02-10 1996-10-15 Storage Technology Corporation Method and apparatus for hierarchical management of data storage elements in an array storage device
US5586271A (en) * 1994-09-27 1996-12-17 Macrolink Inc. In-line SCSI bus circuit for providing isolation and bi-directional communication between two portions of a SCSI bus
US5574920A (en) * 1994-10-25 1996-11-12 Microsoft Corporation Method for controlling power down of a hard disk drive in a computer
US5768623A (en) 1995-09-19 1998-06-16 International Business Machines Corporation System and method for sharing multiple storage arrays by dedicating adapters as primary controller and secondary controller for arrays reside in different host computers
US5898828A (en) * 1995-12-29 1999-04-27 Emc Corporation Reduction of power used by transceivers in a data transmission loop
KR100480415B1 (ko) * 1996-08-14 2005-06-07 삼성전자주식회사 씨디-롬(cd-rom) 드라이브의 동작상태 체크방법
US5798716A (en) 1996-08-23 1998-08-25 Motorola, Inc. Method and apparatus for detecting key actuations
US5812754A (en) * 1996-09-18 1998-09-22 Silicon Graphics, Inc. Raid system with fibre channel arbitrated loop
US5975738A (en) * 1997-09-30 1999-11-02 Lsi Logic Corporation Method for detecting failure in redundant controllers using a private LUN
US6078193A (en) * 1998-04-06 2000-06-20 Graychip, Inc. Apparatus and method for providing a static mode for dynamic logic circuits

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02176921A (ja) * 1988-10-14 1990-07-10 Compaq Computer Corp コンピューターシステムの電力消費を減少させる装置
JPH03228112A (ja) * 1990-02-02 1991-10-09 Nec Corp 電源制御装置
JPH03280116A (ja) * 1990-03-29 1991-12-11 Koufu Nippon Denki Kk 電源投入制御システム
JPH0628063A (ja) * 1992-07-08 1994-02-04 Fujitsu Ltd 計算機システム
KR940018721A (ko) * 1993-01-28 1994-08-18 이헌조 휴대용 컴퓨터 시스템의 동작 체크회로
JPH0962417A (ja) * 1995-08-23 1997-03-07 Canon Inc 情報処理装置の周辺装置と情報処理システム
JPH09138718A (ja) * 1995-11-14 1997-05-27 Kofu Nippon Denki Kk 情報処理システム
KR19980014473A (ko) * 1996-08-12 1998-05-25 김광호 원격 전원을 공급하는 휴대용 정보기기 및 그 주변장치
JPH11305880A (ja) * 1998-04-23 1999-11-05 Sony Corp Usb機器およびusbハブ装置

Also Published As

Publication number Publication date
GB2349722B (en) 2003-07-23
KR20000053365A (ko) 2000-08-25
JP2000214964A (ja) 2000-08-04
SG87867A1 (en) 2002-04-16
MY118658A (en) 2004-12-31
TW546559B (en) 2003-08-11
US6317839B1 (en) 2001-11-13
GB2349722A (en) 2000-11-08
GB0001077D0 (en) 2000-03-08
CN1261697A (zh) 2000-08-02

Similar Documents

Publication Publication Date Title
KR100361870B1 (ko) 컴퓨터 시스템 내의 주변 장치에 공급되는 전원을제어하는 방법 및 장치
USRE36789E (en) Switchable active termination for SCSI peripheral devices
US6657534B1 (en) Remote power control
US6546445B1 (en) Method and system for connecting dual storage interfaces
EP0663634B1 (en) Smart switch
US6915362B2 (en) System to aggregate keyboard video mouse (KVM) control across multiple server blade chassis
KR19990010534A (ko) 전원공급제어기능을 갖는 휴대형 컴퓨터의 확장시스템 및 그 전원공급방법
US6845422B2 (en) Data-storing device
WO2000067137A1 (en) Device for use as stand-alone device and as slave device in a data bus system
US6851068B2 (en) System for remotely controlling power cycling of a peripheral expansion subsystem by a host
US6449680B1 (en) Combined single-ended/differential data bus connector
US7096300B2 (en) Method and apparatus for suspending communication with a hard disk drive in order to transfer data relating to the hard disk drive
US6978395B2 (en) Protection switching of interface cards in communication system
CA2323349C (en) Simple enclosure services (ses) using a high-speed, point-to-point, serial bus
US7315954B2 (en) Hardware switching apparatus for soft power-down and remote power-up
US7535832B2 (en) Apparatus and method to set the signaling rate of a switch domain disposed within an information storage and retrieval system
US7190267B2 (en) System and method for managing power control and data communication among devices
US6671750B2 (en) LAN interface
US20040057182A1 (en) Method and control apparatus for controlling two hot-swapable IDE devices
JP2001134346A (ja) リモート電源制御回路
JP3184784B2 (ja) 電子情報処理装置
JP2790722B2 (ja) 情報処理装置およびそれに用いる光コネクタ
US20040039858A1 (en) Automatic status assignment logic circuit apparatus for bay devices
JP3211951B2 (ja) ディスクアレイ装置
JP2001166859A (ja) インタフェース制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071101

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee