KR100355391B1 - 데이타패턴적응형클럭복원방법및장치 - Google Patents

데이타패턴적응형클럭복원방법및장치 Download PDF

Info

Publication number
KR100355391B1
KR100355391B1 KR1019950034756A KR19950034756A KR100355391B1 KR 100355391 B1 KR100355391 B1 KR 100355391B1 KR 1019950034756 A KR1019950034756 A KR 1019950034756A KR 19950034756 A KR19950034756 A KR 19950034756A KR 100355391 B1 KR100355391 B1 KR 100355391B1
Authority
KR
South Korea
Prior art keywords
signal
equalizer
output
phase error
output signal
Prior art date
Application number
KR1019950034756A
Other languages
English (en)
Other versions
KR970023251A (ko
Inventor
전지용
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1019950034756A priority Critical patent/KR100355391B1/ko
Publication of KR970023251A publication Critical patent/KR970023251A/ko
Application granted granted Critical
Publication of KR100355391B1 publication Critical patent/KR100355391B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10037A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 발명은 데이타패턴 적응형 클럭 복원방법 및 장치에 관한 것으로서, 저장기기로 부터 재생되는 아날로그신호를 소정의 샘플링클럭으로 샘플링하여 디지탈신호로 변환하는 A/D 변환기, A/D 변환기의 출력신호를 등화하는 등화기, 등화기의 출력신호를 이진데이타로 판정하여 검출데이타로 출력하는 판정기, 판정기 출력신호와 등화기 출력신호의 차분값을 구하는 오차계산기, 등화기의 출력신호와 오차계산기의 출력신호를 입력으로 하여 샘플링클럭의 위상오차값을 계산하고, 저장기기에 기록된 데이타패턴에 따라 위상오차값을 적응적으로 조정하여 출력하는 적응형 위상비교부와, 적응형 위상비교부에서 출력되는 위상오차값에 따라 발진클럭의 주파수를 조정하여 A/D 변환기의 샘플링클럭으로 공급하는 클럭발진기로 구성된다. 따라서, 선형적인 위상오차값을 얻을 수 있고 위상오차 추적과정에서 데이타 패턴에 관계없이 일정한 추적량에 따라 위상오차를 제거할 수 있으므로, 오동작의 가능성을 줄일 수 있다.

Description

데이타패턴 적응형 클럭 복원방법 및 장치
본 발명은 저장기기의 클럭 복원방법 및 장치에 관한 것으로서, 특히 저장기기에서의 샘플링클럭을 복원하기 위해 정상상태에서 기록데이타의 패턴에 따라 위상비교기의 출력이득을 조정함으로써, 효율적으로 위상오차값을 계산하기 위한 데이타패턴 적응형 클럭 복원방법 및 장치에 관한 것이다.
디지탈 저장기기에 의한 데이타의 기록, 재생은 최근들어 점점 고밀도화를 추구해가는 추세이며, 이로 인해 심볼간의 간섭이나 낮은 신호대 잡읍비 등으로 인해 데이타를 정확하게 검출하는 일이 더욱 어려워지며 고도의 기술을 요하게 된다. 이와 같은 환경에서 재생신호의 샘플링클럭을 정확히 복원하는 일은 그 중요도가 더욱 커지고 있으며, 샘플링클럭에 발생하는 지터(jitter)의 허용가능한 마진(margin)도 작게 된다.
저장기기에서의 샘플링클럭 복원장치는 통상적으로 두가지 모드 즉, 시스템 초기나 디스크 각 트랙의 초기에 많이 벗어나 있는 샘플링클럭 위상을 조정하기 위한 "위상취득모드"와, 일반 사용자 데이타구간에서 사용하는 "정상상태모드"를 사용한다. 위상취득모드에서는 가능한 빠른 시간 내에 클럭의 주파수와 위상을 복원하기 위해서 프리앰블 데이타(preamble data)라고 하는 정해진 패턴의 데이타를 기록한다. 이 프리앰블 데이타는 통상적으로 일정한 데이타값을 사용하기 때문에 샘플링클럭의 위상취득이 용이하고, 빠른 시간내에 위상오차를 제거할 수 있다. 이와 같이 위상취득모드에서는 사전에 정해진 일정한 패턴의 데이타에 대해서 동작하기 때문에 아날로그/디지탈(A/D) 변환기의 출력인 샘플데이타를 이용해서 바로 위상비교동작을 할 수 있다. 이에 반해, 정상상태모드에서는 일반 사용자 데이타구간에 대해서 수행하기 때문에, A/D변환기의 출력인 샘플데이타만으로는 어떠한 데이타가 기록되었는지 알 수가 없게 된다. 따라서, 등화기와 데이타검출기를 모두 거친 후 데이타 판정을 한 후에야 기록데이타 패턴을 알 수 있고, 이 값들을 이용하여 위상비교기를 수행시켜야 한다.
한편, 데이타 판정에 의해 출력되는 검출데이타와 등화기의 출력값의 차분신호인 등화오차값은 샘플링클럭의 위상오차가 일정할 때에도 각 기록데이타패턴에 따라 조금씩 달라진다. 따라서, 등화오차값을 이용하는 위상비교기의 출력값도 샘플링클럭 위상의 오차크기에 관계없이 데이타패턴에 따라 다르게 되며, 이것은 결국 샘플링클럭의 지터로서 나타나게 된다. 이에 대하여 제1도에 도시된 종래의 클럭 복원장치를 참조하여 좀 더 상세히 설명하기로 한다.
제1도를 참조하면, 정상상태에서 등화기(3)의 출력과 오차계산기(5)에서 출력되는 등화기(3)의 오차신호를 이용하여 위상비교기(6)에서 위상오차 정보를 추출한다. 이때, 위상비교기(5)의 알고리즘과 이득을 일정한 값으로 설정하기 때문에, 위상오차가 일정할 때에도 각 데이타패턴에 따라 등화기(3)의 오차값이 다르게 된다. 따라서, 위상비교기(6)의 위상오차값도 달라지게 되어 각 기록데이타 패턴에 대한 비선형결과가 나타나게 된다. 이런 결과에 의해 위상오차 추적과정에서 위상오차가 일정함에도 불구하고 위상비교기(6)에서 출력되는 위상오차값은 각 데이타패턴에 따라 달라지게 되어 결국 샘플링클럭의 흔들림으로서 나타나게 된다,
따라서 본 발명의 목적은 상술한 문제점을 해결하기 위하여 각 기록데이타패턴에 따른 위상비교기 출력분포를 미리 분석한 후, 실제 위상비교기 출력을 데이타패턴에 따라 적응적으로 조정함으로써, 데이타패턴에 따른 위상비교기의 출력변화를 제거하여 위상비교기를 기록데이타패턴에 관계없이 선형적으로 동작시키기 위한 데이타패턴 적응형 클럭 복원방법을 제공하는데 있다.
본 발명의 다른 목적은 상기 데이타패턴 적응형 클럭 복원방법을 실현하는데 가장 적합한 장치를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명에 의한 데이타패턴 적응형 클럭 복원 방법은
저장기기에 기록된 각 데이타패턴에 따른 등화오차값과 위상오차값을 미리 구하여 룩업테이블을 작성하는 과정;
상기 저장기기로부터 재생된 신호의 등화값과 등화오차값으로 부터 복원 샘플링클럭의 위상오차값을 계산하는 과정;
상기 계산된 위상오차값을 상기 데이타패턴에 따라 상기 룩업테이블로부터 공급되는 위상오차값에 의해 적응적으로 조정하는 과정; 및
상기 조정된 위상오차값에 따라 상기 샘플링클럭을 조정하는 과정을 포함하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위하여 본 발명에 의한 데이타패턴 적응형 클럭 복원장치는
저장기기로 부터 재생되는 아날로그신호를 소정의 샘플링클럭으로 샘플링하여 디지탈신호로 변환하기 위한 아날로그/디지탈 변환기;
상기 아날로그/디지탈 변환기의 출력신호를 등화하기 위한 등화기;
원래의 기록데이타를 얻기 위해서 상기 등화기의 출력신호를 이진데이타로 판정하여 검출데이타로 출력하는 판정기;
상기 판정기의 출력신호와 상기 등화기의 출력신호의 차분값을 구하기 위한오차계산기;
상기 등화기의 출력신호와 상기 오차계산기의 출력신호를 입력으로 하여 상기 샘플링클럭의 위상오차값을 계산하고, 상기 저장기기에 기록된 데이타패턴에 따라 상기 위상오차값을 적응적으로 조정하여 출력하기 위한 적응형 위상비교부; 및
상기 적응형 위상비교부에서 출력되는 위상오차값에 따라 발진클럭의 주파수를 조정하여 상기 아날로그/디지탈 변환기의 샘플링클럭으로 공급하기 위한 클럭발진기를 포함하는 것을 특징으로 한다.
또한, 상기 적응형 위상비교부의 제1실시예는
상기 등화기 출력신호의 지연차분값을 구하기 위한 감산기;
상기 감산기의 출력신호와 상기 등화기 오차신호를 승산하기 위한 제1승산기;
상기 등화기 오차신호를 병렬데이타로 변환하기 위한 직병렬변환기;
미리 구해진 기록 데이타패턴에 대한 위상오차값과의 관계에 의해 작성되며, 상기 직병렬변환기의 출력신호를 어드레스로 입력하여 상기 어드레스에 해당하는 위상오차값을 출력하는 룩업테이블;
상기 제1승산기의 승산결과에 대한 지연량을 상기 룩업테이블의 처리속도에 따라 가변시켜 출력하는 가변지연기; 및
상기 가변지연기의 출력값과 상기 룩업테이블에서 출력되는 위상오차값을 승산하여 최종 위상오차값을 상기 클럭발진기로 출력하는 제2승산기를 구비한다.
하는 것을 특징으로 하는 데이타패턴 적응형 클럭 복원장치.
또한, 상기 적응형 위상비교부의 제2실시예는
상기 등화기 출력신호를 2차 지연한 신호와 상기 등화기 오차신호를 1차 지연한 신호를 승산하기 위한 제1승산기;
상기 등화기 출력신호를 1차 지연한 신호와 상기 등화기 오차신호를 2차 지연한 신호론 승산하기 위한 제2승산기;
상기 제1감산기 출력신호와 제2감산기 출력신호의 차분값을 구하기 위한 감산기;
상기 등화기 오차신호를 병렬데이타로 변환하기 위한 직병렬변환기;
미리 구해진 기록 데이타패턴에 대한 위상오차값과의 관계에 의해 작성되며, 상기 직병렬변환기의 출력신호를 어드레스로 입력하여 상기 어드레스에 해당하는 위상오차값을 출력하는 룩업테이블;
상기 감산기의 감산결과에 대한 지연량을 상기 룩업테이블의 처리속도에 따라 가변시켜 출력하는 가변지연기; 및
상기 가변지연기의 출력값과 상기 룩업테이블에서 출력되는 위상오차값을 승산하여 최종 위상오차값을 상기 클럭발진기로 출력하는 제3승산기를 구비한다.
이하, 본 발명의 일실시예에 대하여 첨부된 도면을 참조하여 상세히 설명하기로 한다.
제2도는 본 발명에 의한 데이타패턴 적응형 클럭 복원장치를 나타낸 블럭도로서, 저장기기로 부터 재생되는 아날로그신호를 소정의 샘플링클럭으로 샘플링하여 디지탈신호로 변환하는 아날로그/디지탈(A/D) 변환기(2), A/D 변환기(2)의 출력신호를 등화하는 등화기(3), 원래의 기록데이타를 얻기 위해서 등화기(3)의 출력신호(a)를 이진데이타로 판정하여 검출데이타로 출력하는 판정기(4), 판정기(4)의 출력신호와 등화기(3)의 출력신호의 차분값(b)을 구하는 오차계산기(5), 등화기(3)의 출력신호와 오차계산기(4)의 출력신호를 입력으로 하여 샘플링클럭의 위상오차값을 계산하고, 저장기기에 기록된 데이타패턴에 따라 위상오차값을 적응적으로 조정하여 출력하는 적응형 위상비교부(10)와, 적응형 위상비교부(10)에서 출력되는 위상오차값(d)에 따라 발진클럭의 주파수를 조정하여 A/D 변환기(2)의 샘플링클럭으로 공급하는 클럭발진기(7)로 구성된다. 그리고, 적응형 위상비교부(10)는 위상비교기(6a)와 룩업테이블(LUT;9)로 이루어진다. 여기서, 판정기(4)는 일반적으로 슬라이서(slicer)를 주로 사용한다.
제2도의 구성의 동작을 설명하면 다음과 같다. 여기서, 아날로그/디지탈(A/D) 변환기(2), 등화기(3), 판정기(4), 오차계산기(5)와 클럭발진기(7)는 제1도에 도시된 종래의 클럭복원장치에서와 동일하므로 상세한 동작설명을 생략하기로 한다.
A/D 변환기(2)에서는 저장기기로 부터 재생되는 아날로그 재생신호(1)를 샘플링하여 디지탈신호로 변환하여 등화기(3)로 인가하고, 등화기(3)에서는 A/D 변환기(2)에서 출력되는 샘플링 데이타를 등화하여 판정기(4), 오차계산기(5)와 위상비교기(6a)로 각각 인가한다.
판정기(4)에서는 원래의 기록데이타를 얻기 위해서 등화기(3)의 출력을 이진데이타로 판정해서 검출데이타(8)로서 출력하는 동시에 오차계산기(5)로 인가한다.판정기(4)에서는 입력이 0보다 큰 경우는 +1로 판정하고, 0보다 작은 경우는 -1로 판정한다. 오차계산기(5)에서는 판정기(4)의 출력과 등화기(3)의 출력을 입력으로 해서 그 차분을 구하여 위상비교기(6a)과 LUT(9)로 출력한다.
위상비교기(6a)에서는 등화기(3)의 출력(a)과 오차계산기(5)의 출력(b)을 입력으로 하여 샘플링클럭의 위상오차값은 계산하고, LUT(9)의 출력(c)을 입력으로 하여 위상비교기(6a) 출력(d)을 조정하여 클럭발진기(7)로 인가한다. 클럭발진기(7)에서는 위상비교기(6a)의 출력값(d)에 따라 발진되는 클럭의 주파수를 조정하여 A/D 변환기(2)의 샘플링클럭으로 공급한다.
한편, 실제 측정데이타를 이용하여 각 데이타 패턴에 따른 등화기(3) 오차값(b)과 위상비교기(6a) 출력값(d)을 구해서 둘 사이의 관계를 매핑하여 룩업테이블(9)을 작성한다. 이때, 각 기록데이타패턴에 대한 위상비교기(6a) 출력관계는 실제 시스템에서 위상동기루프(PLL)부를 개방루프(open loop)로 한 후, 각 경우의 위상비교기(6a) 출력만을 구할 수 있고, 또한 재생신호를 샘플링하여 컴퓨터에 저장하고 시스템을 소프트웨어로 구현하는 컴퓨터 시뮬레이션에 의해서도 구할 수 있다. 작성된 룩업테이블(9)을 실제 클럭 복원장치에 이용한다. 즉, 등화기(3)를 거친 후 결정된 데이터값인 등화기 오차신호(b)를 룩업테이블(9)의 어드레스로 입력하고, 그 때의 룩업테이블(6) 출력값을 제어(조정) 신호로서 위상비교기(6a)로 입력하여 위상비교기(6a) 출력값(d)을 각 패턴에 따라 조정함에 의해 위상비교기(6a)를 선형적으로 동작시킬 수 있다.
제3도는 적응형 위상비교부(10)에 있어서 각 기록데이타패턴에 대한 위상비교기(6a)의 출력분포를 구하여 룩업테이블(9)로 작성하기 위한 컴퓨터 시뮬레이션의 흐름도이다.
먼저 발생 가능한 모든 경우의 데이타 패턴을 저장기기에 기록한 후(제30단계), 다시 그 신호를 재생시스템을 통해서 재생한 후(제31단계), 저장한다(제32단계). 제31단계에서 재생되는 신호는 아날로그신호이기 때문에, 이 신호를 컴퓨터에 저장하기 위해 샘플링한다. 샘플링하는 과정은 디지탈 오실로스코프(Digital Oscilloscope)와 같은 계측장비를 사용한다. 디지탈 오실로스코프는 입력되는 아날로그신호를 내부에서 샘플링하는데, 이때 클럭은 입력되는 신호의 클럭주파수보다 매우 높은 주파수를 갖고 있다. 따라서, 오버샘플링(oversampling)된 샘플데이타를 얻을 수 있으며, 이 데이타를 컴퓨터에 저장한다. 이 데이타를 컴퓨터 시뮬레이션의 입력데이타로서 사용한다. 동작 프로그램은 실제 시스템을 정확히 모델링하여 작성하며, 각 파라메타들도 그대로 반영한다. 이 결과를 등화기(3)로 입력하여 등화값 zk를 출력한다(제34단계). 등화기(3) 출력값 zk는 데이타 판정기(4)에서 이진데이타로 판정된다(제35단계). 이 판정된 이진데이타와 등화기(3) 출력으로 부터 등화기(3) 오차 ek를 계산한다(제36단계). 이때의 관계식은,
ek = dk - zk
와 같다. 여기서, dk는 데이타 판정기(4)에서 판정한 이진데이타로서 +1이나, -1의 값을 가지며, zk는 등화기(3) 출력값이다.
등화기(3) 출력인 zk, 등화기(3) 오차 ek, 그리고 이진데이타 dk를 입력으로 하여 위상비교기(6a)를 동작시킨다. 즉, 위상비교기(6a)의 출력값 fk은 3가지 입력신호중 2가지 입력의 함수로서 다음과 구해진다(제37단계).
fk = f(zk, ek) 혹은,
fk = f(zk, dk)
컴퓨터에 저장한 입력데이타패턴은 사전에 알고 있는 이진데이타패턴이 기록, 재생된 값이므로, 이 이진데이타와 그 때의 위상비교기(6a)의 출력값을 저장한다(제38단계). 이와 같은 과정으로 모든 기록데이타패턴에 대한 위상비교기(6a)의 출력값을 구하고, 이 입출력관계를 매핑하여(제39단계) 룩업테이블(9)로 작성한다(제40단계). 이 룩업테이블(9)의 어드레스는 기록데이타패턴에 대한 등화기 오차값(b)이 되고, 그 어드레스에 대한 출력은 해당 위상비교기(6a)의 출력값(d)이다.
제4도는 제2도에 도시된 적응형 위상비교부(10)의 제1실시예에 따른 블럭도로서, 5개의 래치(14∼18), 감산기(19), 2개의 승산기(20,24), 가변지연기(21), 직병렬변환기(22)와 룩업테이블(23)로 구성된다.
제4도의 구성에 따른 동작을 설명하면 다음과 같다.
등화기(제2도의 3)의 출력신호(11,a)는 지연기(14, 15, 16)를 거쳐 소정시간동안 지연된다. 감산기(19)에서는 지연기(14)의 출력으로 부터 지연기(16)의 출력을 감산하여 승산기(20)로 출력한다. 한편, 등화기(제2도의 3) 오차신호(12,b)는 지연기(17, 18)을 거쳐 소정시간동안 지연된 후, 승산기(20)로 입력된다. 승산기(20)는 감산기(19)의 출력과 지연기(18)의 출력을 서로 곱하여 그 결과를 가변지연기(21)로 출력한다. 가변지연기(21)는 승산기(24)의 다른 입력신호와의 타이밍이 맞도록 승산기(20)의 출력을 지연시켜 승산기(24)로 출력한다.
한편, 등화기 오차신호(12,b)는 직병렬변환기(22)로 입력되어 병렬데이타로 변환된 후, LUT(23)로 입력된다. LUT(23)는 직병렬변판기(22)의 출력을 어드레스로 하여 그에 해당되는 내용을 승산기(24)로 출력한다. 승산기(24)는 가변지연기(21)의 출력과 LUT(23)의 출력을 곱하여 위상비교출력(25)으로서 클럭발진기(제2도의 7)로 출력한다.
제5도는 제2도에 도시된 적응형 위상비교부(10)의 제2실시예에 따른 블럭도로서, 4개의 래치(l6∼29), 3개의 승산기(30,31,34), 감산기(32), 가변지연기(33), 직병렬변환기(35)와 룩업테이블(36)로 구성된다.
제5도의 구성에 따른 동작을 설명하면 다음과 같다.
등화기(제2도의 3) 출력신호(11)는 지연기(26, 27)을 거쳐 소정시간동안 지연된다. 한편, 등화기 오차신호(12,b)는 지연기(28, 29)를 거쳐 소정시간동안 지연된다. 승산기(30)는 지연기(27)의 출력과 지연기(28)의 출력을 입력으로 하여 두 신호를 곱한 결과를 감산기(32)로 출력하고, 승산기(31)는 지연기(26)의 출력과 지연기(29)의 출력을 입력으로 해서 두 신호를 곱한 결과를 감산기(32)의 다른 입력으로 출력한다. 감산기(32)는 승산기(30)의 출력과 승산기(31)의 출력간의 차분을 구하여 그 결과를 가변지연기(33)로 출력한다.
가변지연기(33)는 감산기(32)의 출력에 대해 LUT(36)의 출력과 타이밍이 맞도록 감산기(32)의 출력을 지연시켜 승산기(34)로 출력한다. 한편, 등화기 오차신호(12,b)는 직병렬변환기(35)로도 입력되어 병렬데이타로 변환된 후, LUT(36)로 입력된다. LUT(36)는 직병렬변환기(35)의 출력을 어드레스로 하여 그에 해당되는 내용을 승산기(34)로 출력한다. 승산기(34)에서는 가변지연기(33)의 출력과 LUT(36)의 출력을 서로 곱한 후, 그 결과를 위상비교출력(25)으로서 클럭발진기(제2도의 7)로 출력한다.
본 발명에 의한 데이타패턴 적응형 클럭 복원방법 및 장치는 기존의 자기저장기기 및 광자기저장기기, 그리고 D-VDR시스템에 적용할 수 있다.
상술한 바와 같이 본 발명에 의한 데이타패턴 적응형 클럭 복원방법 및 장치에서는 각 데이타패턴에 따라 위상비교기 출력이득을 적응적으로 조정해 주기 때문에, 선형적인 위상비교기 출력값을 얻을 수 있고, 따라서 위상오차 추적과정에서 데이타 패턴에 관계없이 일정한 추적량에 따라 위상오차를 제거할 수 있으므로, 오동작의 가능성을 줄이고 안정된 클럭 복원장치를 구현할 수 있고, 샘플링클럭의 흔들림을 감소시킬 수 있으며, 위상오차의 분산을 작게하기 때문에 데이타 검출에러율을 줄일 수 있다.
제1도는 종래의 클럭 복원장치를 나타낸 블럭도.
제2도는 본 발명에 의한 데이타패턴 적응형 클럭 복원장치를 나타낸 블럭도.
제3도는 제2도에 도시된 적응형 위상비교부의 동작을 설명하기 위한 흐름도.
제4도는 제2도에 도시된 적응형 위상비교부의 제1실시예에 따른 블럭도.
제5도는 제2도에 도시된 적응형 위상비교부의 제2실시예에 따른 블럭도.
*도면의 주요부분에 대한 부호의 설명
2 ... ADC 3 ... 등화기
4 ... 판정기 5 ... 오차계산기
6a ... 위상비교기 7 ... 클럭발진기
9 ... LUT 10 ... 적응형 위상비교부

Claims (4)

  1. 저장기기에 기록된 각 데이타패턴에 따른 등화오차값과 위상오차값을 미리 구하여 룩업테이블을 작성하는 과정;
    상기 저장기기로부터 재생된 신호의 등화값과 등화오차값으로 부터 복원 샘플링클럭의 위상오차값을 계산하는 과정;
    상기 계산된 위상오차값을 상기 데이타패턴에 따라 상기 룩업테이블로부터 공급되는 위상오차값에 의해 적응적으로 조정하는 과정; 및
    상기 조정된 위상오차값에 따라 상기 샘플링클럭을 조정하는 과정을 포함하는 것을 특징으로 하는 데이타패턴 적응형 클럭 복원방법.
  2. 저장기기로 부터 재생되는 아날로그신호를 소정의 샘플링클럭으로 샘플링하여 디지탈신호로 변환하기 위한 아날로그/디지탈 변환기;
    상기 아날로그/디지탈 변환기의 출력신호를 등화하기 위한 등화기;
    원래의 기록데이타를 얻기 위해서 상기 등화기의 출력신호를 이진데이타로 판정하여 검출데이타로 출력하는 판정기;
    상기 판정기의 출력신호와 상기 등화기의 출력신호의 차분값을 구하기 위한 오차계산기;
    상기 등화기의 출력신호와 상기 오차계산기의 출력신호를 입력으로 하여 상기 샘플링클럭의 위상오차값을 계산하고, 상기 저장기기에 기록된 데이타패턴에 따라 상기 위상오차값을 적응적으로 조정하여 출력하기 위한 적응형 위상비교부; 및
    상기 적응형 위상비교부에서 출력되는 위상오차값에 따라 발진클럭의 주파수를 조정하여 상기 아날로그/디지탈 변환기의 샘플링클럭으로 공급하기 위한 클럭발진기를 포함하는 것을 특징으로 하는 데이타패턴 적응형 클럭 복원장치.
  3. 제2항에 있어서, 상기 적응형 위상비교부는
    상기 등화기 출력신호의 지연차분값을 구하기 위한 감산기;
    상기 감산기의 출력신호와 상기 등화기 오차신호를 승산하기 위한 제1승산기;
    상기 등화기 오차신호를 병렬데이타로 변환하기 위한 직병렬변환기;
    미리 구해진 기록 데이타패턴에 대한 위상오차값과의 관계에 의해 작성되며, 상기 직병렬변환기의 출력신호를 어드레스로 입력하여 상기 어드레스에 해당하는 위상오차값을 출력하는 룩업테이블;
    상기 제1승산기의 승산결과에 대한 지연량을 상기 룩업테이블의 처리속도에 따라 가변시켜 출력하는 가변지연기; 및
    상기 가변지연기의 출력값과 상기 룩업테이블에서 출력되는 위상오차값을 승산하여 최종 위상오차값을 상기 클럭발진기로 출력하는 제2승산기를 구비하는 것을 특징으로 하는 데이타패턴 적응형 클럭 복원장치.
  4. 제2항에 있어서, 상기 적응형 위상비교부는
    상기 등화기 출력신호를 2차 지연한 신호와 상기 등화기 오차신호를 1차 지연한 신호를 승산하기 위한 제1승산기;
    상기 등화기 출력신호를 1차 지연한 신호와 상기 등화기 오차신호를 2차 지연한 신호를 승산하기 위한 제2승산기;
    상기 제1감산기 출력신호와 제2감산기 출력신호의 차분값을 구하기 위한 감산기;
    상기 등화기 오차신호를 병렬데이타로 변환하기 위한 직병렬변환기;
    미리 구해진 기록 데이타패턴에 대한 위상오차값과의 관계에 의해 작성되며, 상기 직병렬변환기의 출력신호를 어드레스로 입력하여 상기 어드레스에 해당하는 위상오차값을 출력하는 룩업테이블;
    상기 감산기의 감산결과에 대한 지연량을 상기 룩업테이블의 처리속도에 따라 가변시켜 출력하는 가변지연기; 및
    상기 가변지연기의 출력값과 상기 룩업테이블에서 출력되는 위상오차값을 승산하여 최종 위상오차값을 상기 클럭발진기로 출력하는 제3승산기를 구비하는 것을 특징으로 하는 데이타패턴 적응형 클럭 복원장치.
KR1019950034756A 1995-10-10 1995-10-10 데이타패턴적응형클럭복원방법및장치 KR100355391B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950034756A KR100355391B1 (ko) 1995-10-10 1995-10-10 데이타패턴적응형클럭복원방법및장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950034756A KR100355391B1 (ko) 1995-10-10 1995-10-10 데이타패턴적응형클럭복원방법및장치

Publications (2)

Publication Number Publication Date
KR970023251A KR970023251A (ko) 1997-05-30
KR100355391B1 true KR100355391B1 (ko) 2002-12-18

Family

ID=37489453

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950034756A KR100355391B1 (ko) 1995-10-10 1995-10-10 데이타패턴적응형클럭복원방법및장치

Country Status (1)

Country Link
KR (1) KR100355391B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100455254B1 (ko) * 2000-06-15 2004-11-09 엔이씨-미쓰비시덴키 비쥬얼시스템즈 가부시키가이샤 화상표시장치
EP1923884A2 (en) * 2006-11-14 2008-05-21 Samsung Electronics Co., Ltd. Method and apparatus for controlling sampling of signals produced in relation to stored data

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900006472A (ko) * 1988-10-24 1990-05-08 이. 아이. 듀퐁 드 네모아 앤드 캄파니 2성분 접합재 섬유
US4958360A (en) * 1987-09-25 1990-09-18 U.S. Philips Corporation Circuit for recovering the carrier in digital transmission systems

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4958360A (en) * 1987-09-25 1990-09-18 U.S. Philips Corporation Circuit for recovering the carrier in digital transmission systems
KR900006472A (ko) * 1988-10-24 1990-05-08 이. 아이. 듀퐁 드 네모아 앤드 캄파니 2성분 접합재 섬유

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100455254B1 (ko) * 2000-06-15 2004-11-09 엔이씨-미쓰비시덴키 비쥬얼시스템즈 가부시키가이샤 화상표시장치
EP1923884A2 (en) * 2006-11-14 2008-05-21 Samsung Electronics Co., Ltd. Method and apparatus for controlling sampling of signals produced in relation to stored data
EP1923884A3 (en) * 2006-11-14 2014-04-02 Samsung Electronics Co., Ltd. Method and apparatus for controlling sampling of signals produced in relation to stored data

Also Published As

Publication number Publication date
KR970023251A (ko) 1997-05-30

Similar Documents

Publication Publication Date Title
US5481568A (en) Data detecting apparatus using an over sampling and an interpolation means
US6801380B1 (en) Acquisition timing loop for read channel
US5841323A (en) Digital PLL using phase and frequency error calculating circuits
US5265125A (en) Signal detection apparatus for detecting digital information from PCM signal
JP2574106B2 (ja) 磁気ディスク装置のクロック再生回路
US7193942B2 (en) Phase difference correction apparatus and data reproduction apparatus including data header detection apparatus
JP3428376B2 (ja) 自動等化システム
US20050041316A1 (en) Apparatus for information recording and reproducing
JP4100878B2 (ja) データ再生装置に用いられるクロック調整装置、オフセット検出装置及びデータ再生装置
KR100281951B1 (ko) 데이터 판독 방법, 데이터 판독 장치 및 기록 매체
KR100393198B1 (ko) E2pr4ml방식의등화기를이용한타이밍복원장치,그에따른타이밍복원방법및최종데이터판정장치
US6393084B2 (en) Clock recovery circuit
KR100355391B1 (ko) 데이타패턴적응형클럭복원방법및장치
JPH06103696A (ja) データ信号再生装置
US5812508A (en) Digital bit signal detection circuit for reproducing optical data
US5920533A (en) Clock signal extraction system for high density recording apparatus
US20080151987A1 (en) Reproducing apparatus and method, signal processing apparatus and method, and program
US7245658B2 (en) Read channel apparatus for an optical storage system
KR0135789B1 (ko) 고밀도 저장기기에 있어서 데이타 검출방법 및 장치
JP3515186B2 (ja) 自動等化器
JPH09106626A (ja) データ処理装置
KR19980085436A (ko) 데이터 재생장치
JP2002184125A (ja) ディジタル信号再生装置
KR20000004668A (ko) 디지털 브이씨알 등화기의 웨이트 업데이트 장치
JP3681429B2 (ja) ディジタルデータ記録/再生装置及び方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080904

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee