JP3681429B2 - ディジタルデータ記録/再生装置及び方法 - Google Patents
ディジタルデータ記録/再生装置及び方法 Download PDFInfo
- Publication number
- JP3681429B2 JP3681429B2 JP03458495A JP3458495A JP3681429B2 JP 3681429 B2 JP3681429 B2 JP 3681429B2 JP 03458495 A JP03458495 A JP 03458495A JP 3458495 A JP3458495 A JP 3458495A JP 3681429 B2 JP3681429 B2 JP 3681429B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- digital
- recording
- parallel
- converting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10268—Improvement or modification of read or write signals bit detection or demodulation methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10009—Improvement or modification of read or write signals
- G11B20/10037—A/D conversion, D/A conversion, sampling, slicing and digital quantisation or adjusting parameters thereof
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Description
【産業上の利用分野】
本発明はディジタル記録/再生装置及び方法に係り、特に周波数領域特性を利用したディジタル記録/再生装置及び方法に関する。
【0002】
【従来の技術】
一般に、ディジタル記録/再生装置は空間領域による記録及び再生概念を利用している。図1は従来のディジタルデータの記録方法を説明するための概略図である。端子5を通じて入力されるディジタル二進データは記録系10によりビット単位で貯蔵体20に磁気記録、あるいは光磁気記録方式を用いて貯蔵され、これをビット単位で再生系30により再生する。この際、記録系10はチャネルの特性が線形特性になるようにRLL(Runlength limited)コードを利用してビット間の間隔を一定以上に保って記録することが望ましい。また、非線形特性があれば、予めそれを予測して補償することが好ましい。また、再生系30は記録系10の記録方式に従ってアナログ検出方式(例えば、ピーク検出方式)によって記録されたビット単位の信号特性を抽出したり、またはディジタル検出方式(例えば、TRMLあるいはDFE)によってビット単位でサンプリングされた信号間の干渉(intersymbol interference)を等化器を利用して除去したり、あるいは特定のビットパターンに一致させた後にビタビ(Viterbi)検出器を利用して検出したりする。
【0003】
即ち、ディジタルデータの記録/再生装置の記録密度が高密度化される一方、チャネルの非線形が性能を低下させる要因となり、非線形特性をなくすためのコードの使用により冗長ビット(redundant bit)の比率が大きくなってきている。また、ビット単位で処理しているため、記録/再生の高速化に伴いハードウェアのクロック周波数も共に増加させる必要があり、ハードウェアの複雑さが増しているという問題点がある。
【0004】
【発明が解決しようとする課題】
本発明の目的は、非線形性が問題にならず、従って記録の高密度化が可能であり、はるかに低いクロック周波数で動作し、また冗長ビット減少により純粋情報ビットの記録比率が増加したディジタル記録/再生装置を提供することである。
【0005】
また、本発明の他の目的は、上述のようなディジタル記録/再生方法を提供することである。
【0006】
【課題を解決するための手段】
前述した目的を達成するため、本発明によるディジタル記録/再生装置は、外部から印加されるディジタル信号を並列に変換する第1直/並列変換手段と、前記並列に変換された信号を補償する補償手段と、前記補償された信号を受信して記録制御信号を発生する記録制御手段と、前記記録制御信号に応答して前記補償された信号を貯蔵する貯蔵手段と、前記貯蔵手段に記録された信号を読み出してディジタル信号に変換するアナログ/ディジタル変換手段と、前記ディジタル信号を並列に変換する第2直/並列変換手段と、前記第2直/並列変換手段からの並列に変換された信号を周波数領域の信号に変換する周波数領域変換手段と、前記周波数領域の信号から前記外部から印加されるディジタル信号を検出する検出手段とを具備することを特徴とする。
【0007】
前述した他の目的を達成するため、本発明によるディシダル記録/再生方法は、
【0008】
外部ディジタル信号を並列に変換する第1直/並列変換過程と、前記並列に変換された信号を再生時の誤りを防止するために補償する過程と、前記補償された信号を記録し、これを再生する過程と、前記再生された信号をディジタル信号に変換するアナログ/ディジタル変換過程と、前記変換されたディジタル信号を並列に変換する第2直/並列変換過程と、前記並列に変換された信号を周波数領域の信号に変換する過程と、前記周波数領域に変換された信号から前記外部ディジタル信号を検出する過程とを具備することを特徴とする。
【0009】
【作用】
空間領域に於ける記録方式を周波数領域における記録/再生方式に変換して、周波数領域に変換されたブロックデータをブロック単位で検出することにより、記録の高密度化による非線形性の増加、増加される非線形性をなくすための冗長ビット比率の増加、ビット単位の処理によるクロック周波数の増加などの問題点が解決される。
【0010】
【実施例】
以下、添付した図面に基づき本発明を詳細に説明する。
【0011】
図2は本発明による周波数領域の特性を利用したディジタル記録/再生装置のブロック図である。
【0012】
本発明によるディジタル記録/再生装置は記録系40、貯蔵体50、再生系60より構成されている。再生系60は利得可変増幅器62、自動利得制御器64、同期信号発生器66、フィルター68、アナログ/ディジタル変換器70(以下、A/D変換器)、直/並列変換器72、制御信号発生器74、周波数領域変換器76、及び検出器78より構成されている。
【0013】
記録系40は直/並列変換器42、補償器43及び記録制御信号発生器44より構成されており、直/並列変換器42を用いて端子35を通じて入力される直列二進ディジタルデータを並列に変換する。補償器43は並列に変換されたデータを周波数領域の信号に変換した後に周波数、位相特性が再生時、相異なるブロック間にはっきり区分されるようにあらかじめ補償する。このような補償方法には、記録データの特徴に従って制御信号発生器の類型を選択したり、データフォーマットの境界ビットをデータビットに従って選択したり、特定のデータビットを他のデータビットに変換した後に境界ビットを異なるように選択したりする方法が含まれる。続けて、記録制御信号発生器44はBER(Bit Error Rate)を改善するために記録制御信号を発生する。即ち、予め補償された一連のディジタルデータと外部から印加される一連のディジタルデータの各ビットと同期されたクロック信号CLKを受信して貯蔵体50の特性に従って光磁気用の制御信号45、46、47、あるいは磁気記録用の制御信号48、49を発生する。ここで、パワー制御信号45は、貯蔵体50の記録用レーザーダイオードのパワーを制御する。また、エッジシフト信号46は、記録の開始と終了を知らせる上昇または下降エッジを前後にリード/ラグ(lead/lag)させる信号である。変調信号47はレーザーダイオードの温度を調節するためレーザーダイオードのオン/オフを制御する。磁気記録制御信号48は磁束(flux)の量を調節する制御信号であり、エッジシフト信号49は磁束の方向を変えるタイミングを前後にリード/ラグさせる制御信号をいう。このようにして、記録制御信号発生器44を通じて発生された制御信号に応じて貯蔵体50に一連のディジタルデータが貯蔵される。ここで、貯蔵体50はハードディスク、コンパクトディスク、フロッピーディスクなどの磁気または光磁気記録媒体である。従って、前述した制御信号は、記録媒体の特性に従って役割と機能が変更されうる。更に、貯蔵体50に記録されたデータは、フォトダイオード(光磁気記録の場合)、または再生ヘッド(磁気記録の場合)を通じて読み出され、アナログ信号として端子35を通じて利得可変増幅器62、自動利得制御器64及び同期信号発生器66に印加される。利得可変増幅器62は自動利得制御器64の制御信号に応答して端子35を通じて入力される再生ヘッド、あるいはフォトダイオードから読み出したアナログ信号の利得特性変動を補償する増幅器である。自動利得制御器64は端子35を通じて入力される前記アナログ信号あるいはA/D変換器70から出力されるサンプリングされたデータを受信して信号の変動特性を検出し、利得調節のための自動利得制御信号を利得可変増幅器62に出力する。より詳細に述べると、ディジタル自動利得制御器より構成する場合、前記サンプリングされたデータから利得変化を計算する回路とディジタル/アナログ変換器とを含んでもよい。また、同期信号発生器66は前記アナログ信号または前記サンプリングされたデータを受信して同期クロック信号を発生する。より詳細に述べると、前記アナログ信号の入力時にはアナログ位相同期ループで、前記サンプリングされたデータの入力時にはディジタル位相同期ループでそれぞれ構成することができる。次いで、フィルター68で利得可変増幅器62から出力される利得調節された信号を受信してアンチエーリアシング(antialiasing)フィルタリングしてA/D変換器70に出力する。A/D変換器70は同期信号発生器66から発生される同期クロック周期でサンプリングしてディジタル信号に変換する。この際、ディジタル信号に変換された信号は制御信号発生器74に入力されて制御信号を発生する。また、直/並列変換器72に入力されて制御信号発生器74の制御信号に応じて並列信号に変換され、更に周波数領域変換器76に入力される。この際、周波数領域変換器76は変換された前記並列信号を受信して1ブロックのデータを周波数領域に変換する。このような周波数変換方式で離散フーリェ変換(Discrete Fourier Transform(Fast Fourier Transformも含む))、あるいはウェイブリット変換(Wavelet Transform)が使用される。続けて、検出器78は周波数領域に変換されたサンプリングされたデータからビットパターンによる周波数領域の特徴(周波数分布、大きさ及び位相特性)を利用してビットパターンを決める。この際、前記決められたビットパターンは誤り訂正、あるいはランレングス符号デコーディング(Runlength Limited Code Decoding)などが追加処理されて最終的に所望のデータに変換される。
【0014】
図3に示されている貯蔵体50に記録されるデータフォーマットを参照して詳細に説明すると次の通りである。
【0015】
図3は貯蔵体50に記録される基本データフォーマットであり、反復的に記録される記録単位となる。即ち、ビット同期82、ブロック同期84、記録データブロック86より構成され、一定の大きさのビットパターンをなす。ここで、ビット同期82は同期信号発生器66により記録されたデータの再生のために必要な周期的な信号発生のためのものであって、同期信号発生器66により発生される同期クロック周期の倍数に当たる周波数成分が強く含まれた全ての周期的信号がここに該当する。本発明ではブロック単位で周波数領域に変換した後に記録されたデータを再生するが、そのためブロック同期84は、A/D変換器70により変換されたディジタル信号から制御信号発生器74を通じて制御信号を発生させるのに用いられる。特に、図3に示した記録単位を分離させるために用いられる。従って、ブロック同期84は、周波数領域変換器76により周波数領域に変換される単位を決定し、また直/並列変換器72及び検出器78の処理単位を決める制御信号を発生するのにも利用される。ブロック同期84は、特に、ビット同期82と相関性が少なく再生時にエラーが発生しても探し出すことができるように選択された特定のビットパターンとなっている。記録データブロック86は複数個のデータブロック88とエラー検出のためのブロックエラーチェックコードであるCRCコード94より構成される。この際、複数個のデータブロック88は純粋なデータを記録するデータビット90とデータブロック88間の分離のための境界ビット92より構成されている。この際、データビット90と境界ビット92は貯蔵体50の特性や再生装置のハードウェアの複雑度に従って決められる。特に、境界ビット92はできる限り少ないビットでデータブロック間の相互干渉をなくすための所定のビットパターンであるか、あるいは境界ビット92としてなにも記録しないことも可能である。
【0016】
図4は本発明によるディジタルデータ記録/再生方法を説明するためのフローチャートである。
【0017】
本発明によるディジタルデータ記録/再生方法は、直/並列変換過程110、再生のために予め補償する補償過程120、記録過程130、再生過程140、A/D変換過程150、直/並列変換過程160、周波数領域変換過程170、及びデータ検出過程180より構成されている。
【0018】
まず、記録するディジタルデータを受信して並列に変換し、続けて再生時の周波数領域に変換した後の周波数、位相特性が相異なるブロックの間にはっきり区分されるように予め補償し、これをブロック単位で貯蔵体に記録する。次いで、記録されたデータから読み出したアナログ信号をA/D変換する。続けて、A/D変換された信号は、直/並列変換を通してブロックに変換され、更に周波数領域に変換される。次いで、周波数領域に変換されたデータはブロック単位で検出される。
【0019】
即ち、従来の空間領域の記録方式を周波数領域の記録方式に変換した。従って、ビット単位で記録する従来の方式とは異なりブロック単位で記録/再生することにより、チャネルの非線形性は問題にならない。従って、非線形性の除去のための付加的な回路を具備する必要がないので、回路を単純化することかできる。
【0020】
【発明の効果】
以上、説明したように本発明は従来の空間領域における記録方式を周波数領域における記録/再生方式に変換することにより、記録の高密度化による非線形性の増加、増加される非線形性をなくすための冗長ビット比率の増加、ビット単位の処理によるクロック周波数の増加などの従来の問題点を解決した。本発明は周波数領域に変換されたデータをブロック単位で検出するので非線形性が問題とならず、従って記録の高密度が可能であり、はるかに低いクロック周波数で動作し、また冗長ビットの減少によって純粋情報ビットの記録比率を増加させうる。
【図面の簡単な説明】
【図1】図1は従来のディジルタデータ記録/再生装置を説明するためのブロック図である。
【図2】図2は本発明によるディジタルデータ記録/再生装置を説明するためのブロック図である。
【図3】図3は図2に示した本発明によるディジタルデータ記録/再生装置の貯蔵体のデータフォーマットを説明するための図面である。
【図4】図4は本発明によるディジタルデータ記録/再生方法を説明するためのフローチャートである。
【符号の説明】
5 端子
10 記録系
20 貯蔵体
30 再生系
35 端子
40 記録系
42 直/並列変換器
43 補償器
44 記録制御信号発生器
45 パワー制御信号
46 エッジシフト信号
47 変調信号
48 磁気記録制御信号
49 エッジシフト信号
50 貯蔵体
60 再生系
62 利得可変増幅器
64 自動利得制御器
66 同期信号発生器
68 フィルター
70 アナログ/ディジタル変換器(A/D変換器)
72 直/並列変換器
74 制御信号発生器
76 周波数領域変換器
78 検出器
82 ビット同期
84 ロック同期
86 記録データブロック
88 データブロック
90 データビット
92 境界ビット
110 直/並列変換過程
120 補償過程
130 記録過程
140 再生過程
150 A/D変換過程
160 直/並列変換過程
170 周波数領域変換過程
180 データ検出する過程
Claims (5)
- ディジタルデータの記録/再生装置であって、
外部から印加されるディジタル信号を並列に変換する第1直/並列変換手段と、
前記並列に変換された信号を補償する補償手段と、
前記補償された信号を受信して記録制御信号を発生する記録制御手段と、
前記記録制御信号に応答して前記補償された信号を貯蔵する貯蔵手段と、
前記貯蔵手段に記録された信号を読み出してディジタル信号に変換するアナログ/ディジタル変換手段と、
前記ディジタル信号を並列に変換する第2直/並列変換手段と、
前記第2直/並列変換手段からの並列に変換された信号を周波数領域の信号に変換する周波数領域変換手段と、
前記周波数領域の信号から前記外部から印加されるディジタル信号を検出する検出手段とを具備することを特徴とし、
前記貯蔵手段のデータフォーマットが、
ビット同期と、
ブロック同期と、
複数個のデータブロックと、
ブロックエラーチェックコードとを具備することを特徴とし、
前記複数個のデータブロックのそれぞれが、データビットと境界ビットとを具備することを特徴とし、
前記ブロック同期を検出する制御信号発生手段を備え、
前記第2直/並列変換器、前記周波数領域変換手段、及び前記検出手段が、前記制御信号発生手段からの制御信号に応じて処理単位を決めることを特徴とするディジタルデータ記録/再生装置。 - 前記ビット同期を検出する同期信号発生器を備え、
前記アナログ/ディジタル変換手段が、前記同期信号発生器で発生されるクロック信号の周期でサンプリングすることを特徴とする請求項1に記載のディジタルデータ記録/再生装置。 - 前記貯蔵手段と前記アナログ/ディジタル変換手段との間に利得可変増幅手段とフィルターとを更に具備することを特徴とする請求項1に記載のディジタルデータ記録/再生装置。
- 前記利得可変増幅手段の利得が、前記変換されたディジタル信号、または前記サンプリングされた信号から利得特性を検出する自動利得制御手段の制御に応答して決められることを特徴とする請求項3に記載のディジタルデータ記録/再生装置。
- ディジタルデータの記録/再生方法であって、
外部ディジタル信号を並列に変換する第1直/並列変換過程と、
前記並列に変換された信号を再生時の誤りを防止するために補償する過程と、
前記補償された信号を記録し、これを再生する過程と、
前記再生された信号をディジタル信号に変換するアナログ/ディジタル変換過程と、
前記変換されたディジタル信号を並列に変換する第2直/並列変換過程と、
前記並列に変換された信号を周波数領域の信号に変換する過程と、
前記周波数領域に変換された信号から前記外部ディジタル信号を検出する過程とを具備することを特徴とし、
前記補償された信号を記録し、これを再生する過程において記録されるデータのデータフォーマットが、
ビット同期と、
ブロック同期と、
複数個のデータブロックと、
ブロックエラーチェックコードとを具備することを特徴とし、
前記複数個のデータブロックのそれぞれが、データビットと境界ビットとを具備することを特徴とし、
前記ブロック同期を検出して制御信号を発生する過程を更に含み、
前記第2直/並列変換過程、前記周波数領域の信号に変換する過程、及び前記外部ディジタル信号を検出する過程においては、前記ブロック同期を検出して制御信号を発生する過程で発生した前記制御信号に応じて処理単位を決めることを 特徴とするディジタルデータの記録/再生方法。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940021561A KR100300953B1 (ko) | 1994-08-30 | 1994-08-30 | 디지탈데이타기록/재생장치및방법 |
KR1994P21561 | 1994-08-30 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH0877716A JPH0877716A (ja) | 1996-03-22 |
JP3681429B2 true JP3681429B2 (ja) | 2005-08-10 |
Family
ID=19391477
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP03458495A Expired - Lifetime JP3681429B2 (ja) | 1994-08-30 | 1995-01-30 | ディジタルデータ記録/再生装置及び方法 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP3681429B2 (ja) |
KR (1) | KR100300953B1 (ja) |
-
1994
- 1994-08-30 KR KR1019940021561A patent/KR100300953B1/ko not_active IP Right Cessation
-
1995
- 1995-01-30 JP JP03458495A patent/JP3681429B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0877716A (ja) | 1996-03-22 |
KR100300953B1 (ko) | 2001-10-22 |
KR960008789A (ko) | 1996-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6111710A (en) | Asynchronous/synchronous gain control for interpolated timing recovery in a sampled amplitude read channel | |
US5459679A (en) | Real-time DC offset control and associated method | |
US6594098B1 (en) | Acquistion timing loop for read channel | |
US5937020A (en) | Digital information signal reproducing circuit and digital information system | |
US5521767A (en) | Optimized equalizer system for data recovery and timing extraction in partial response read channels | |
US5995465A (en) | Digital signal reproducing apparatus | |
US6028728A (en) | Sampled amplitude read/write channel employing a sub-baud rate write clock | |
JP2005276412A (ja) | 動的な等化器最適化を行うための装置 | |
KR100244770B1 (ko) | 디지탈 자기 기록/재생 시스템의 보간 필터 | |
JP3233485B2 (ja) | ディジタル信号検出回路 | |
US5448424A (en) | AGC circuit and recording and reproducing apparatus using AGC circuit | |
US7468940B2 (en) | ITR data reproducing apparatus, record/reproducing system, and interpolation filter | |
KR100281951B1 (ko) | 데이터 판독 방법, 데이터 판독 장치 및 기록 매체 | |
US6922384B2 (en) | Information reproducing apparatus | |
JP3681429B2 (ja) | ディジタルデータ記録/再生装置及び方法 | |
EP0853805A2 (en) | Transmission, recording and reproduction of a digital information signal | |
US5920533A (en) | Clock signal extraction system for high density recording apparatus | |
US5768246A (en) | Method and apparatus for recording and reproducing digital data using frequency domain conversion and detection | |
JP2977031B2 (ja) | データ検出器及びその方法 | |
JP3650984B2 (ja) | 情報検出装置および方法 | |
JP2000195191A (ja) | ディスク記憶装置の信号処理回路および信号処理方法 | |
JP3140298B2 (ja) | チャージポンプ型d/aコンバータ | |
JP2792082B2 (ja) | ディスク記録信号の復調装置 | |
JPS63113982A (ja) | デジタル信号検出回路 | |
JP3225588B2 (ja) | ディジタル信号再生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20050518 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090527 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090527 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100527 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100527 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110527 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110527 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120527 Year of fee payment: 7 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130527 Year of fee payment: 8 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
EXPY | Cancellation because of completion of term |