KR100349411B1 - 피드포워드 선형화 장치의 적응제어 장치 - Google Patents

피드포워드 선형화 장치의 적응제어 장치 Download PDF

Info

Publication number
KR100349411B1
KR100349411B1 KR1019990053943A KR19990053943A KR100349411B1 KR 100349411 B1 KR100349411 B1 KR 100349411B1 KR 1019990053943 A KR1019990053943 A KR 1019990053943A KR 19990053943 A KR19990053943 A KR 19990053943A KR 100349411 B1 KR100349411 B1 KR 100349411B1
Authority
KR
South Korea
Prior art keywords
signal
coupling
power
phase
output
Prior art date
Application number
KR1019990053943A
Other languages
English (en)
Other versions
KR20010049027A (ko
Inventor
노병철
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1019990053943A priority Critical patent/KR100349411B1/ko
Publication of KR20010049027A publication Critical patent/KR20010049027A/ko
Application granted granted Critical
Publication of KR100349411B1 publication Critical patent/KR100349411B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 피드포워드 선형화 장치의 적응제어 장치에 관한 것으로, 주증폭부의 출력단에서 분기된 출력 신호와 가변감쇄부를 통해 입력되는 신호증폭부의 출력 신호를 각각 입력받아 분배하기 위한 복수개의 증폭신호 분배부와, 각 증폭신호 분배부에서 분배된 하나의 신호에 대해 전력크기 및 위상 정보를 검출하기 위한 복수개의 증폭신호 검출부와, 각 증폭신호 분배부에서 분배된 다른 하나의 신호를 커플링하기 위한 커플링수단과, 커플딩수단에서 커플링되어 복수개의 경로로 출력되는 신호를 각각 분배하기 위한 복수개의 커플링 신호 분배부와, 각 커플링 신호 분배부에서 분배된 하나의 신호에 대해 전력크기 및 위상 정보를 검출하기 위한 복수개의 커플링 신호 검출부와, 각 커플링 신호 분배부에서 분배된 다른 하나의 신호를 결합시키기 위한 신호결합부를 구비한 커플링 및 전력검출단과; 커플링 및 전력검출단에서 검출된 다수개의 검출신호를 입력받아 위상변위부의 위상변화 정도와 가변감쇄부의 전력변화 정도를 제어하여 커플링 및 전력검출단의 신호결합부의 최종출력에서 에러성분이 제거되도록 제어하는 전력비교 적응제어부를 포함하여 이루어지며, 전력검출비교로 가변감쇄기를 조정하고 위상검출비교로 위상변위기를 조정하는 일대일 방식의 제어가 가능하게 되는 것이다.

Description

피드포워드 선형화 장치의 적응제어 장치{Apparatus for adaptive controlling of feed forward linear device}
본 발명은 고출력 전력증폭기의 비선형성을 감소시키기 위한 피드포워드 선형화 장치의 적응제어 장치에 관한 것으로, 특히 전력검출비교로 가변감쇄기를 조정하고 위상검출비교로 위상변위기를 조정하는 일대일 방식의 제어가 가능하기에 적당하도록 한 피드포워드 선형화 장치의 적응제어 장치에 관한 것이다.
도1은 종래 피드포워드 선형화 장치의 적응제어 장치의 블록구성도이다.
이에 도시된 바와 같이, 입력된 신호를 일정한 비율로 분배하는 제1 커플러(11)와; 상기 제1 커플러(11)에서 출력되는 신호의 전력을 증폭하는 주증폭부(12)와; 상기 제1 커플러(11)에서 분배된 저전력 신호를 왜곡없이 증폭하는 신호증폭부(13)와; 상기 신호증폭부(13)에서 출력되는 신호의 위상을 변화시키는 제1 위상변위부(14)와; 상기 제1 위상변위부(14)에서 위상변위된 신호의 전력크기를 변화시키는 제1 가변감쇄부(15)와; 상기 주증폭부(12)에서 출력된 신호를 분배하는 제2 커플러(21)와; 상기 제2 커플러(21)에서 분배된 주증폭부(12)의 신호의 전력크기 및 위상 정보를 검출하고, 상기 가변감쇄부(15)를 통해 입력되는 상기 신호증폭부(13)의 신호의 전력크기 및 위상 정보를 검출하는 결합 및 검출부(22)와; 상기 결합 및 검출부(22)에서 검출된 신호에 따라 상기 위상변위부(14)의 위상변화 정도와 상기 가변감쇄부(15)의 전력변화 정도를 제어하는 신호제거루프 적응제어부(16)와; 상기 제2 신호분배부(21)에서 분배된 신호의 전송시간을 지연시키는 지연부(31)와; 상기 결합 및 검출부(22)에서 출력된 신호의 왜곡성분을 증폭하는 왜곡신호 증폭부(32)와; 상기 왜곡신호 증폭부(32)에서 출력되는 신호의 위상을 변화시키는 제2 위상변위부(33)와; 상기 제2 위상변위부(33)에서 위상변위된 신호의 전력을 변화시키는 제2 가변감쇄부(34)와; 상기 지연부(31)를 통해 지연된 신호와 상기 가변감쇄부(34)의 신호를 결합하여 왜곡성분이 제거된 신호를 출력하는 제3 커플러(35)로 구성된다.
여기서 신호제거루프(10)는 제1 커플러(11)와, 주증폭부(12)와, 신호증폭부(13)와, 제1 위상변위부(14)와, 제1 가변감쇄부(15)와, 제2 커플러(21)와, 결합 및 검출부(22)와, 신호제거루프 적응제어부(16)로 구성된다. 그리고 왜곡제어루프(30)는 제2 커플러(21)와, 결합 및 검출부(22)와, 지연부(31)와, 왜곡신호 증폭부(32)와, 제2 위상변위부(33)와, 제2 가변감쇄부(34)와, 제3 커플러(35)로 구성된다.
도2는 도1에서 결합 및 검출부의 상세블록도이다.
이에 도시된 바와 같이, 상기 제2 커플러(21)에서 분배된 주증폭부(12)의 신호와 상기 가변감쇄부(15)를 통해 입력되는 상기 신호증폭부(13)의 신호를 결합시켜 결합신호를 상기 왜곡신호 증폭부(32)로 전송하는 신호결합부(23)와; 상기 신호결합부(23)에서 전력을 검출하여 검출신호를 상기 신호제거루프 적응제어부(16)로 전송하는 전력검출부(24)로 구성된다.
도3은 도1에서 신호제거루프 적응제어부의 상세블록도이다.
이에 도시된 바와 같이, 상기 결합 및 검출부(22)에서 입력되는 아날로그의 검출신호를 디지털로 변환시키는 A/D 변환부(17)와; 상기 A/D 변환부(17)의 검출신호를 입력받아 상기 위상변위부(14)와 가변감쇄부(15)에 대한 제어신호를 출력하는 CPU(18)와; 상기 CPU(18)에서 디지털의 제어신호를 입력받아 아날로그 신호로 변환시키는 D/A 변환부(19)와; 상기 CPU(18)에서 처리된 데이터를 저장하는 메모리부(20)로 구성된다.
이와 같이 구성된 종래 장치의 동작을 상세히 설명하면 다음과 같다.
먼저 종래 장치는 크게 신호제거루프(10)와 왜곡제어루프(30)로 구성된다.
그래서 신호제거루프(10)에서 주증폭부(12)로 입력되는 신호가 제1 커플러(11)에 의해 일부 커플링되어 신호증폭부(13)로 입력되어 증폭된다.
그리고 신호증폭부(13)에 의해 증폭된 신호는 제2 커플러(21)에 의해 주증폭부(12)의 출력을 커플링한 신호와 동일한 전력 레벨을 갖고, 반대의 위상값을 갖도록 제1 위상변위부(14)와 제1 가변감쇄부(15)에 의해 조정되어 결합 및 검출부(22)에 의해 결합된다.
또한 결합 및 검출부(22)에서는 주증폭부(12)의 비선형 특성에 의해 생성된 왜곡 성분만이 출력된다.
더불어 결합 및 검출부(22)에서는 제2 커플러(21)에서 커플링된 신호와 신호증폭부(13)의 출력 신호를 검출하여 신호제거루프 적응제어부(16)로 검출된 신호를 보낸다.
그러면 신호제거루프 적응제어부(16)에서는 검출된 신호를 받아서 전력 레벨과 위상을 비교하여 동일한 전력 레벨과 반대 위상 특성을 갖도록 제1 위상변위부(14)와 제1 가변감쇄부(15)를 지속적으로 재조정한다.
한편 왜곡제어루프(30)는 주증폭부(12)의 출력에 신호제거루프(10)에서 생성된 순수 왜곡성분을 결합하여 최종 출력단인 제3 커플러(35)에서의 왜곡 성분을 제거하기 위한 루프이다.
그래서 신호제거루프(10)에서 생성된 왜곡 성분은 왜곡신호 증폭부(32)에 의해 제2 및 제3 커플러(21)(35)에 의한 신호 감쇄량을 보완하는 증폭도로 증폭한다.
이렇게 왜곡신호 증폭부(32)에 의해 증폭된 왜곡 신호는 제2 위상변위부(33)와 제2 가변감쇄부(34)를 통과하여 위상과 전력 레벨이 조정된다.
그리고 위상과 전력 레벨이 조정된 왜곡신호는 제3 커플러(35)에 의해 주증폭 경로에 결합되어 왜곡 성분이 제거된 신호가 최종 출력으로 나타나게 된다.
그러나 이러한 종래의 피드포워드 선형화 방식을 사용한 전력증폭기의 왜곡 특성은 왜곡제거루프보다 신호제거루프에 더 결정적인 역할을 수행하게 되어, 결합 및 검출부(22)의 정확도 및 이와 연결된 신호제거루프 적응제어부(16)의 역할 중요하게 되는데, 종래에 사용된 결합 및 검출부(22)에서는 위상을 직접 검출하여 제2 커플러(21)로 커플링된 신호와 신호증폭부(13)를 통해 증폭된 왜곡없는 신호의 위상차이가 180도인지를 정확히 비교하는 것이 불가능하여 신호제거루프의 성능이 떨어지게 되어, 제3 커플러(35)에서 왜곡성분이 결합될 때 왜곡 성분만이 제거되는 것이 아니라 신호 성분에도 영향을 미치게 되어 최종 출력의 전력 레벨이 감소되는 문제점이 있었다.
또한 전력검출을 하나만 하여 검출치가 최소가 되도록 가변감쇄기와 위상변위기를 조정해야하기 때문에 프로세서 내부의 알고리즘도 복잡할 뿐만 아니라 전력 검출에 대하여 실시간으로 조정이 되도록 해야하므로 고속의 프로세서를 사용해야만 하는 단점도 있었다.
이에 본 발명은 상기와 같은 종래의 제반 문제점을 해소하기 위해 제안된 것으로, 본 발명의 목적은 전력검출비교로 가변감쇄기를 조정하고 위상검출비교로 위상변위기를 조정하는 일대일 방식의 제어가 가능한 피드포워드 선형화 장치의 적응제어 장치를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위하여 본 발명에 의한 피드포워드 선형화 장치의 적응제어 장치는,
주증폭부의 출력단에서 분기된 출력 신호와 가변감쇄부를 통해 입력되는 신호증폭부의 출력 신호를 각각 입력받아 분배하기 위한 복수개의 증폭신호 분배부와, 각 증폭신호 분배부에서 분배된 하나의 신호에 대해 전력크기 및 위상 정보를 검출하기 위한 복수개의 증폭신호 검출부와, 각 증폭신호 분배부에서 분배된 다른 하나의 신호를 커플링하기 위한 커플링수단과, 커플딩수단에서 커플링되어 복수개의 경로로 출력되는 신호를 각각 분배하기 위한 복수개의 커플링 신호 분배부와, 각 커플링 신호 분배부에서 분배된 하나의 신호에 대해 전력크기 및 위상 정보를 검출하기 위한 복수개의 커플링 신호 검출부와, 각 커플링 신호 분배부에서 분배된 다른 하나의 신호를 결합시키기 위한 신호결합부를 구비한 커플링 및 전력검출단과; 커플링 및 전력검출단에서 검출된 다수개의 검출신호를 입력받아 위상변위부의 위상변화 정도와 가변감쇄부의 전력변화 정도를 제어하여 커플링 및 전력검출단의 신호결합부의 최종출력에서 에러성분이 제거되도록 제어하는 전력비교 적응제어부로 이루어짐을 그 기술적 구성상의 특징으로 한다.
도1은 종래 피드포워드 선형화 장치의 적응제어 장치의 블록구성도이고,
도2는 도1에서 결합 및 검출부의 상세블록도이며,
도3은 도1에서 신호제거루프 적응제어부의 상세블록도이고,
도4는 본 발명에 의한 피드포워드 선형화 장치의 적응제어 장치의 블록구성도이며,
도5는 도4에서 3dB 커플러 및 전력검출부의 상세블록도이고,
도6은 도4에서 전력비교 적응제어부의 상세블록도이며,
도7은 도5에서 제3 신호검출부와 제4 신호검출부의 위상이 180도 차이가 날 경우의 좌표도이고,
도8은 도5에서 제3 신호검출부와 제4 신호검출부의 위상이 150도 차이가 날 경우의 좌표도이다.
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 신호제거루프 110, 210, 350 : 커플러
120 : 주증폭부 130 : 신호증폭부
140, 330 : 위상변위부 150, 340 : 가변감쇄부
160 : 전력비교 적응제어부 220 : 3dB 커플러 및 전력검출부
300 : 왜곡제어루프 310 : 지연부
320 : 왜곡신호증폭부
이하, 상기와 같은 본 발명 피드포워드 선형화 장치의 적응제어 장치의 기술적 사상에 따른 일실시예를 설명하면 다음과 같다.
도4는 본 발명에 의한 피드포워드 선형화 장치의 적응제어 장치의 블록구성도이다. 이때 커플링 및 전력검출단은 서로 다른 경로로 입력되는 신호들의 커플링을 위하여 3dB 커플러를 사용하는 3dB 커플러 및 전력검출부로 구현한다.
도4에 따르면, 입력된 신호를 일정한 비율로 분배하는 제1 커플러(110)와; 상기 제1 커플러(110)에서 출력되는 신호의 전력을 증폭하는 주증폭부(120)와; 상기 제1 커플러(110)에서 분배된 저전력 신호를 왜곡없이 증폭하는 신호증폭부(130)와; 상기 신호증폭부(130)에서 출력되는 신호의 위상을 변화시키는 제1 위상변위부(140)와; 상기 제1 위상변위부(140)에서 위상변위된 신호의 전력크기를 변화시키는 제1 가변감쇄부(150)와; 상기 주증폭부(120)에서 출력된 신호를 분배하는 제2 커플러(210)와; 상기 제2 커플러(210)에서 분배된 주증폭부(120)의 출력단과 상기 제1 가변감쇄부(150)를 통해 인가되는 상기 신호증폭부(130)의 신호 전력크기 및 위상 정보를 각각 검출하고, 상기 주증폭부(120)와 상기 신호증폭부(130)의 출력 신호를 커플링한 후 각 출력신호의 전력크기 및 위상 정보를 검출하고 결합하는 3dB 커플러 및 전력검출부(220)과; 상기 3dB 커플러 및 전력검출부(220)에서 검출된 다수개의 검출신호를 입력받아 상기 제1 위상변위부(140)의 위상변화 정도와 상기 제1 가변감쇄부(150)의 전력변화 정도를 제어하여 상기 3dB 커플러 및 전력검출부(220)에서 출력되는 결합신호의 에러성분이 제거되도록 제어하는 전력비교 적응제어부(160)와; 상기 제2 신호분배부(210)에서 분배된 신호의 전송시간을 지연시키는 지연부(310)와; 상기 3dB 커플러 및 전력검출부(220)에서 출력되는 결합신호의 왜곡성분을 증폭하는 왜곡신호 증폭부(320)와; 상기 왜곡신호 증폭부(320)에서 출력되는 신호의 위상을 변화시키는 제2 위상변위부(330)와; 상기 제2 위상변위부(330)에서 위상변위된 신호의 전력을 변화시키는 제2 가변감쇄부(340)와; 상기 지연부(310)를 통해 지연된 신호와 상기 가변감쇄부(340)의 신호를 결합하여 왜곡성분이 제거된 신호를 출력하는 제3 커플러(350)로 구성된다. 그리고 3dB 커플러 및 전력검출부(220)에서는 주증폭부의 출력과 신호증폭부의 출력을 각각 검출하는 한편, 이들 출력신호들이 3dB 커플러에 의해 커플링된 후에 다시 검출함으로써 총 4개의 검출신호를 생성하게 된다.
여기서 신호제거루프(100)는 제1 커플러(110)와, 주증폭부(120)와, 신호증폭부(130)와, 제1 위상변위부(140)와, 제1 가변감쇄부(150)와, 제2 커플러(210)와, 3dB 커플러 및 전력검출부(220)와, 전력비교 적응제어부(160)로 구성된다. 그리고 왜곡제어루프(300)는 제2 커플러(210)와, 3dB 커플러 및 전력검출부(220)와, 지연부(310)와, 왜곡신호 증폭부(320)와, 제2 위상변위부(330)와, 제2 가변감쇄부(340)와, 제3 커플러(350)로 구성된다.
도5는 도4에서 3dB 커플러 및 전력검출부의 상세블록도이다. 3dB 커플러 및 전력검출부(220)에서 커플링 수단은 3dB 커플러로 구현된다.
이에 도시된 바와 같이, 제2 커플러(210)에서 분배된 주증폭부(120)의 신호와 상기 가변감쇄부(150)를 통해 입력되는 상기 신호증폭부(130)의 신호를 각각 입력받아 분배하는 제1 및 제2 증폭신호 분배부(221)(222)와; 상기 제1 및 제2 증폭신호 분배부(221)(222)에서 각각 분배된 신호에서 전력크기 및 위상 정보를 각각 검출하여 제1 및 제2 검출신호를 각각 출력하는 제1 및 제2 증폭신호 검출부(226)(227)와; 상기 제1 및 제2 증폭신호 분배부(221)(222)에서 분배된 신호를 입력받아 커플링하는 3dB 커플러(225)와; 상기 3dB 커플러(225)에서 커플링된 신호를 각각 분배하는 제1 및 제2 커플링 신호 분배부(223)(224)와; 상기 제1 및 제2 커플링 신호 분배부(223)(224)에서 각각 분배된 신호에서 전력크기 및 위상 정보를 각각 검출하여 제3 및 제4 검출신호를 각각 출력하는 제1 및 제2 커플링 신호 검출부(228)(229)와; 상기 제1 및 제2 커플링 신호 분배부(223)(224)에서 분배된 신호를 입력받아 결합시켜 결합신호를 출력하는 신호결합부(230)로 구성된다.
도6은 도4에서 전력비교 적응제어부의 상세블록도이다.
이에 도시된 바와 같이, 상기 결합 및 검출부(220)에서 입력되는 아날로그의 제1 내지 제4 검출신호를 디지털로 변환시키는 A/D 변환부(161)와; 상기 A/D 변환부(161)의 제1 내지 제4 검출신호를 입력받아 상기 3dB 커플러 및 전력검출부(220)를 이용하여 주증폭 신호와 입력신호의 전력레벨 및 위상차를 비교 검색하여 일대일 방식으로 상기 위상변위부(140)와 가변감쇄부(150)에 대한 제어신호를 출력하는 CPU(162)와; 상기 CPU(162)에서 디지털의 제어신호를 입력받아 아날로그 신호로 변환시키는 D/A 변환부(163)와; 상기 CPU(162)에서 처리된 데이터를 저장하는 메모리부(164)로 구성된다.
상기에서 CPU(162)는, 상기 주증폭부(120)의 검출신호인 제1 검출신호와 상기 신호증폭부(130)의 검출신호인 제2 검출신호를 비교하여 상기 제2 검출신호의 검출값이 상기 제1 검출신호의 값과 동일하도록 상기 제1 가변감쇄부(150)를 조정하고, 제3 검출신호와 제4 검출신호의 검출값을 비교하여 상기 제1 위상변위부(140)를 조정하여 그 값을 동일하게 하여 상기 3dB 커플러 및 전력검출부(220)에서 출력되는 결합신호에서 에러성분이 제거되도록 제어한다.
이와 같이 구성된 본 발명에 의한 피드포워드 선형화 장치의 적응제어 장치의 동작을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
먼저 피드포워드 선형화 방식을 사용한 전력증폭기의 왜곡 특성은 왜곡제거루프보다 신호제거루프에서 더 결정적인 역할을 수행하게 된다. 따라서 신호제거용 결합기와 신호 검출기의 정확도 및 이와 연결된 신호제거루프 적응제어기의 역할이 중요하게 된다. 하지만 종래에 사용된 결합 및 검출부에서는 위상을 직접 검출하여 커플러로 커플링된 신호와 신호증폭기를 통해 증폭된 왜곡없는 신호의 위상차이가 180도 인지를 정확히 비교하는 방식이 불가능하다. 그래서 신호제거루프의 성능이 떨어지기 때문에, 최종 커플러에서 왜곡성분이 결합될 때 왜곡 성분만이 제거되는 것이 아니라 신호 성분에도 영향을 미치게 되어 최종 출력의 전력 레벨의 감소를 야기하게 된다.
이에 따라 본 발명에서는 전력검출기를 이용하여 주증폭기의 출력신호와 신호증폭기의 출력신호의 전력 레벨이 동일성을 갖도록 하고, 180도의 위상차를 갖도록 제어하여 신호제거루프의 적응 제어를 정확하게 수행하는 것이다.
그래서 주증폭부(120)의 출력신호는 제2 커플러(210)를 통해 3dB 커플러 및 전력검출부(220) 내의 제1 증폭신호 분배부(221)로 입력된다. 그러면 제1 증폭신호 검출부(226)에서는 제1 증폭신호 분배부(221)에서 분배된 신호를 입력받아 주증폭부(120)의 전력크기 및 위상 정보를 검출해내어 제1 검출신호를 출력하게 된다. 그리고 신호증폭부(130)의 출력신호는 제1 가변감쇄부(150)를 통해 3dB 커플러 및 전력검출부(220) 내의 제2 증폭신호 분배부(222)로 입력된다. 그러면 제2 증폭신호검출부(227)에서는 제2 증폭신호 분배부(222)에서 분배된 신호를 입력받아 신호증폭부(130)의 전력크기 및 위상 정보를 검출해내어 제2 검출신호를 출력하게 된다.
또한 제1 및 제2 분배부(221)(222)를 통해 3dB 커플러(225)로 입력된 두 신호인 주증폭부(120)의 출력신호와 신호증폭부(130)의 출력신호는 90도 위상이 리드(Lead) 또는 랙(Lag)되어 두 개의 단자에서 각각 결합된다.
이때 만일 주증폭부(120)의 출력신호와 신호증폭부(130)의 출력신호의 위상차가 정확히 180도가 되어 신호 제거가 최대로 될 수 있는 조건이 된다면, 제3 및 제4 신호검출부(228)(229)에서 검출되는 전압값은 동일하게 된다. 하지만 주증폭부(120)의 출력신호와 신호증폭부(130)의 출력신호의 위상차가 정확히 180도가 되지 않는다면, 제1 커플링신호 검출부(228)에서 검출되는 제3 검출신호의 전력레벨과 제2 커플링신호 검출부(229)에서 검출되는 제4 검출신호의 전력레벨에 차이가 발생하여 신호제거루프의 위상조정이 정확히 이루어지지 않았음을 알 수 있게 된다.
여기서 주증폭부(120)의 출력신호의 전력레벨을 A1, 위상을 P1이라 하고, 신호증폭부(130)의 출력신호의 전력레벨을 A2, 위상을 P2라 하면, 기본적으로 출력되는 신호의 전력 레벨 A1과 A2는 동일하고, 위상 P1과 P2 사이에는 180도 가까운 위상 차이를 갖게 되어 다음의 수학식 1 및 수학식2와 같이 된다.
A1 = A2
P2 = P1 +/- 180
만일 A1과 A2가 차이가 나게 되면, 제1 및 제2 증폭신호 검출부(226)(227)의 검출 출력 전압에 차이가 발생하게 되어, 전력비교 적응제어부(160) 내의 CPU(162)에서 이를 감지하게 된다. 그래서 CPU(162)는 제1 가변감쇄부(150)를 조정하게 되고, A1과 A2는 다시 동일 레벨로 맞춰지게 된다.
또한 제1 커플링신호 분배부(223)의 출력신호 A3∠P3은 A1∠P1과 A2∠(P2-90)의 벡터합이 되고, 제2 커플링신호 분배부(224)의 출력신호 A4∠P4는 A1∠(P1-90)과 A2∠P2의 벡터합이 된다.
따라서 제1 및 제2 커플링신호 분배부(223)(224)에서 주증폭부(120)의 출력신호와 신호증폭부(130)의 출력신호의 벡터합에 대해 P1과 P2의 위상차가 180도 난 경우는 도7과 같고, 위상차가 150도가 난 경우는 도8과 같다.
그래서 3dB 커플러 및 전력검출부(220) 내의 제1 커플링신호 검출부(228)에서 검출되는 전력 레벨과 제2 커플링신호 검출부(229)에서 검출되는 전력 레벨이 동일하도록 제1 위상변위부(140)를 조정함으로써, 주증폭부(120)의 출력신호의 위상과 신호증폭부(130)의 출력신호의 위상차이를 180도를 유지하게 되고, 3dB 커플러 및 전력검출부(220)에서 출력되는 결합신호의 에러성분이 최소화되도록 하게 된다.
이처럼 본 발명은 전력검출비교로 가변감쇄기를 조정하고 위상검출비교로 위상변위기를 조정하는 일대일 방식의 제어가 가능하게 하여 최종 출력신호에서 에러 성분을 최소화할 수 있게 되는 것이다.
이상에서 본 발명의 바람직한 실시예를 설명하였으나, 본 발명은 다양한 변화와 변경 및 균등물을 사용할 수 있다. 본 발명은 상기 실시예를 적절히 변형하여 동일하게 응용할 수 있음이 명확하다. 따라서 상기 기재 내용은 하기 특허청구범위의 한계에 의해 정해지는 본 발명의 범위를 한정하는 것이 아니다.
이상에서 살펴본 바와 같이, 본 발명에 의한 피드포워드 선형화 장치의 적응제어 장치는 전력검출비교로 가변감쇄기를 조정하고 위상검출비교로 위상변위기를 조정하는 일대일 방식의 제어가 가능하게 하여 최종 출력신호에서 에러 성분을 최소화할 수 있는 효과가 있게 된다.
또한 본 발명은 회로 구현이 훨씬 간단하면서도 에러 성분이 최소화된 출력신호를 얻을 수 있는 효과도 있게 된다.

Claims (4)

  1. 피드포워드 선형화 장치에 있어서,
    주증폭부의 출력단에서 분기된 출력 신호와 가변감쇄부를 통해 입력되는 신호증폭부의 출력 신호를 각각 입력받아 분배하기 위한 복수개의 증폭신호 분배부와, 상기 각 증폭신호 분배부에서 분배된 하나의 신호에 대해 전력크기 및 위상 정보를 검출하기 위한 복수개의 증폭신호 검출부와, 상기 각 증폭신호 분배부에서 분배된 다른 하나의 신호를 커플링하기 위한 커플링수단과, 상기 커플딩수단에서 커플링되어 복수개의 경로로 출력되는 신호를 각각 분배하기 위한 복수개의 커플링 신호 분배부와, 상기 각 커플링 신호 분배부에서 분배된 하나의 신호에 대해 전력크기 및 위상 정보를 검출하기 위한 복수개의 커플링 신호 검출부와, 상기 각 커플링 신호 분배부에서 분배된 다른 하나의 신호를 결합시키기 위한 신호결합부를 구비한 커플링 및 전력검출단과;
    상기 커플링 및 전력검출단에서 검출된 상기 다수개의 검출신호를 입력받아 위상변위부의 위상변화 정도와 가변감쇄부의 전력변화 정도를 제어하여 상기 커플링 및 전력검출단의 신호결합부의 최종출력에서 에러성분이 제거되도록 제어하는 전력비교 적응제어부를 포함하는 것을 특징으로 하는 피드포워드 선형화 장치의 적응제어 장치.
  2. 삭제
  3. 제1항에 있어서, 상기 전력비교 적응제어부는,
    상기 커플링 및 전력검출단의 각 신호 검출부에 의해 검출된 아날로그 형태의 검출신호들을 디지털로 변환시키기 위한 A/D 변환부와;
    상기 A/D 변환부의 디지털 출력을 입력받아 상기 주증폭부에의 출력 신호와 입력신호의 전력레벨 및 위상차를 비교 검색하여 일대일 방식으로 상기 위상변위부와 가변감쇄부를 제어하기 위한 CPU와;
    상기 CPU에서 디지털의 제어신호를 입력받아 아날로그 신호로 변환시켜 상기 위상변위부와 가변감쇄부로 각각 인가하기 위한 D/A 변환부를 포함하여 이루어지는 것을 특징으로 하는 피드포워드 선형화 장치의 적응제어 장치.
  4. 제3항에 있어서, 상기 CPU는,
    상기 각 증폭신호 검출부에 의해 검출된 상기 주증폭부의 출력신호 및 입력신호의 전력레벨을 비교하여 그 전력레벨이 동일하게 되도록 상기 가변감쇄부를 조정하고, 상기 각 커플링 신호 검출부에 의해 검출된 상기 주증폭부의 출력신호 및 입력신호의 전력레벨을 비교하여 그 전력레벨이 동일하게 되도록 조정하여, 상기 커플링 및 전력검출단의 신호결합부의 최종출력에서 에러성분이 제거되도록 제어하는 것을 특징으로 하는 피드포워드 선형화 장치의 적응제어 장치.
KR1019990053943A 1999-11-30 1999-11-30 피드포워드 선형화 장치의 적응제어 장치 KR100349411B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990053943A KR100349411B1 (ko) 1999-11-30 1999-11-30 피드포워드 선형화 장치의 적응제어 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990053943A KR100349411B1 (ko) 1999-11-30 1999-11-30 피드포워드 선형화 장치의 적응제어 장치

Publications (2)

Publication Number Publication Date
KR20010049027A KR20010049027A (ko) 2001-06-15
KR100349411B1 true KR100349411B1 (ko) 2002-08-22

Family

ID=19622774

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990053943A KR100349411B1 (ko) 1999-11-30 1999-11-30 피드포워드 선형화 장치의 적응제어 장치

Country Status (1)

Country Link
KR (1) KR100349411B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100421622B1 (ko) * 2002-01-22 2004-03-11 세원텔레텍 주식회사 전력증폭기의 피드포워드 선형화 방법 및 장치
KR100459065B1 (ko) * 2002-07-25 2004-12-03 학교법인 포항공과대학교 피크 대 평균 전력비의 축소와 확장을 통한 선형화 장치

Also Published As

Publication number Publication date
KR20010049027A (ko) 2001-06-15

Similar Documents

Publication Publication Date Title
JP2697625B2 (ja) フィードフォワード増幅器
EP0541789B1 (en) Feed forward amplifier network with frequency swept pilot tone
US6232838B1 (en) Feed-forward amplifier and method of compensating non-linear distortion in the same
US6211734B1 (en) Active distortion signal generating circuit for a line-distortion type power amplifier
US7791413B2 (en) Linearizing technique for power amplifiers
KR19980703797A (ko) 무선 주파수 시스템에서 에러 보정 증폭을 수행하기 위한 장치 및 방법
US6275105B1 (en) Adaptive linearization of a feedforward amplifier by complex gain stabilization of the error amplifier
US5532642A (en) Feedforward-type distortion compensation circuit
JPH10511534A (ja) 無線周波数通信システムにおいて使用する増幅回路および増幅器の制御方法
KR20010013534A (ko) 전력 증폭기의 동적 전치보상
CA2252210A1 (en) Feed forward amplifier improvement
KR100425385B1 (ko) 왜곡 감소 방법 및 왜곡 감소 시스템
JP2001185967A (ja) 高周波電力増幅器
JP4709446B2 (ja) フィードフォワード非線型歪補償増幅器
JPH10233628A (ja) フィードフォワード増幅器
KR100349411B1 (ko) 피드포워드 선형화 장치의 적응제어 장치
US6720829B2 (en) Distortion-compensated amplifying circuit
US6654591B1 (en) Low distortion signal amplifier system and method
JP2001237651A (ja) 電力増幅装置
JP2002353744A (ja) 歪補償増幅装置
JP2697618B2 (ja) フィードフォワード増幅器
JP3911452B2 (ja) フィードフォワード増幅器
JP4477163B2 (ja) フィードフォワード歪補償回路
US8384481B2 (en) Signal amplification device and signal amplification method
KR100206469B1 (ko) 전송시스템에서 왜곡 보상 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080730

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee