KR100335064B1 - 모니터의 영상 제어장치 - Google Patents

모니터의 영상 제어장치 Download PDF

Info

Publication number
KR100335064B1
KR100335064B1 KR1020000022255A KR20000022255A KR100335064B1 KR 100335064 B1 KR100335064 B1 KR 100335064B1 KR 1020000022255 A KR1020000022255 A KR 1020000022255A KR 20000022255 A KR20000022255 A KR 20000022255A KR 100335064 B1 KR100335064 B1 KR 100335064B1
Authority
KR
South Korea
Prior art keywords
signal
output
vertical blanking
vertical
integrated circuit
Prior art date
Application number
KR1020000022255A
Other languages
English (en)
Other versions
KR20010097848A (ko
Inventor
이남수
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1020000022255A priority Critical patent/KR100335064B1/ko
Publication of KR20010097848A publication Critical patent/KR20010097848A/ko
Application granted granted Critical
Publication of KR100335064B1 publication Critical patent/KR100335064B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/22Circuits for controlling dimensions, shape or centering of picture on screen
    • H04N3/23Distortion correction, e.g. for pincushion distortion correction, S-correction
    • H04N3/233Distortion correction, e.g. for pincushion distortion correction, S-correction using active elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/26Modifications of scanning arrangements to improve focusing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Details Of Television Scanning (AREA)

Abstract

모니터 화면상에 나타나는 수직하부의 귀선 발생과 수직상부의 라스터 잘림 현상을 방지하기 위한 모니터의 영상 제어장치에 관한 것으로서, 수직 블랭킹 제어부 및 G1 제어부를 구비한 모니터에 있어서, 클램프 신호를 발생시키기 위한 클램프 신호 발생부와, 클램프 신호 발생부에서 발생되는 클램프 신호를 적분하기 위한 적분 회로부와, 적분 회로부의 출력에 수직 동기 신호를 유기시켜 화면의 수직 귀선이 방지되도록 적분 회로부 출력신호의 펄스폭을 제어하기 위한 펄스폭 제어부와, 적분 회로부의 출력에 수직 블랭킹 신호를 유기시켜 화면의 라스터 잘림이 방지되도록 적분 회로부 출력신호이 폴링타임을 제어하기 위한 폴링타임 제어부와, 적분 회로부와 펄스폭 제어부 및 폴링타임 제어부의 합성출력을 반전시켜 수직 블랭킹 제어부 및 G1 제어부로 출력하는 반전 회로부를 포함하여 구성되므로 모니터 화면상에 나타나는 수직하부의 귀선 발생 및 수직상부의 라스터 잘림 현상을 방지함으로써 제품의 품질을 향상시킬 수 있는 효과가 있다.

Description

모니터의 영상 제어장치{Apparatus for controlling video of Monitor}
본 발명은 모니터에 관한 것으로, 특히 모니터의 영상 제어장치에 관한 것이다.
일반적으로 모니터는 비디오 카드로부터 전송되는 소정 포맷의 영상 신호를디지털 샘플링 및 스케일링 등 일련의 신호처리를 거쳐 화면상에 디스플레이하는 장치로서, 화면을 구현하기 위해 음극선관 또는 LCD등을 사용한다.
이하, 첨부된 도면을 참조하여 종래 기술에 따른 모니터의 영상 제어장치를 설명하면 다음과 같다.
도 1은 종래 기술에 따른 모니터의 영상 제어장치의 구성을 나타낸 회로도이고, 도 2는 도 1의 각 부 출력을 나타낸 파형도이다.
도 1에 도시된 바와 같이, 종래 기술에 따른 모니터의 영상 제어장치는 클램프 신호를 출력하는 클램프 신호 발생부(1)와, 상기 클램프 신호 발생부(1)의 출력단에 직렬로 연결되는 제 1 및 제 2 저항(R1)(R2)과, 상기 제 2 저항(R2)의 타측에 연결되어 상기 제 1 및 제 2 저항(R1)(R2)을 경유한 상기 클램프 신호 발생부(1)의 출력신호에 따라 영상을 전치 증폭하는 비디오 프리엠프(2)와, 상기 제 1 저항(R1)과 상기 제 2 저항(R2)사이에 연결되어 상기 제 1 저항(R1)을 경유한 상기 클램프 신호 발생부(1)의 출력신호를 적분하는 제3 저항(R3) 및 제 1 커패시터(C1)와, 상기 제 3 저항(R3) 및 제 1 커패시터(C1)에서 적분된 신호를 베이스로 입력받아 소정 레벨로 반전 출력하는 제 1 트랜지스터(Q1)와, 상기 제 1 트랜지스터(Q1)의 출력신호에 따라 OSD부(도시생략)의 OSD 생성을 위한 소정 신호를 생성하는 수직 블랭킹 제어부(3)와, 상기 제 1 트랜지스터(Q1)의 출력 신호에 따라 화면상의 수직 귀선을 방지하는 G1 제어부(4)와, 상기 제 1 커패시터(C1)에 일단이 연결되고, 타측 일단은 접지되는 제 5 저항(R5)과, 상기 제 5 저항(R5)에 일단이 연결되고, 타측 일단은 상기 제 1트랜지스터(Q1)의 베이스에 연결되는 제 4 저항(R4)과, 상기제 1 트랜지스터(Q1)의 컬렉터에 일단이 연결되고 타측 일단은 B+ 전압에 연결되는 제 6 저항(R6)과, 상기 제 1 트랜지스터(Q1)의 컬렉터와 상기 제 6 저항(R6)사이에 일단이 연결되고 타측 일단은 상기 수직 블랭킹 제어부(3)의 입력단에 연결되는 제 7 저항(R7)과, 상기 제 1 트랜지스터(Q1)의 컬렉터와 상기 제 7 저항(R7) 사이에 일단이 연결되고 타측 일단은 상기 G1 제어부(4)의 입력단에 연결되는 제 2 커패시터(C2)로 구성된다.
이와 같이 구성된 모니터의 영상 제어장치의 동작을 상세히 설명하면 다음과 같다.
도 2에 도시된 바와 같이, 클램프 신호 발생부(1)는 소정 펄스폭을 갖는 클램프 신호(ⓐ)를 출력한다.
이어서 상기 클램프 신호 발생부(1)에서 출력되는 신호는 제 1 및 제 2 저항(R1)(R2)을 경유하여 비디오 프리엠프(2)에 입력되고, 상기 비디오 프리엠프(2)는 해당 입력신호에 따라 영상을 전치 증폭한다.
그리고 상기 클램프 신호(ⓐ)는 병렬 연결된 제 3 저항(R3) 및 제 1 커패시터(C2)을 통해 적분되어 도 2의 ⓑ와 같이 완만한 라이징 타임 및 폴링타임을 갖는다.
이어서 상기 제 3 저항(R3) 및 제 1 커패시터(C1)에 의해 적분된 신호(ⓑ)는 제 4 및 제 5 저항(R4)(R5)에 의해 분압되어 도 2의 ⓒ와 같이 제 1 트랜지스터(Q1)의 베이스에 인가된다.
그리고 상기 제 1 트랜지스터(Q1)는 베이스에 입력되는 신호(ⓒ)의 '로우'구간동안 도 2의 ⓓ와 같이 입력 신호(ⓒ)에 비해 반전되고, 소정의 B+ 전압 레벨을 갖는 신호를 컬렉터에 출력한다.
따라서 수직 블랭킹 제어부(3)는 제 7 저항(R7)을 경유하는 상기 제 1 트랜지스터(Q1)의 출력신호(ⓓ)를 입력받아 OSD부(도시생략)의 OSD 생성을 위한 소정 신호를 생성한다.
이어서 G1 제어부(4)는 제 2 트랜지스터(C2)를 경유하는 상기 제 1 트랜지스터(Q1)의 출력신호(ⓓ)를 입력받아 화면상에 나타나는 수직 귀선을 방지한다.
이상에서 설명한 종래 기술에 따른 모니터의 영상 제어장치는 다음과 같은 문제점이 있다.
첫째, 수직 블랭킹 제어부 및 G1 제어부에 인가되는 신호의 펄스 폭이 작아서 즉, 한 주기 수직 신호를 주사하기 위한 시간이 짧음으로 인해 화면의 수직하부에 귀선이 발생한다.
둘째, 수직 블랭킹 제어부 및 G1 제어부에 인가되는 신호가 상기 병렬 연결된 제 3 저항(R3) 및 제 1 커패시터(C1)에 의해 도 2의 ⓓ와 같이 완만한 폴링 타임을 갖게 되므로 모니터의 수직상부 라스터가 잘리는 문제가 발생한다.
따라서 본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로서, 수직 블랭킹 제어부 및 G1 제어부에 인가되는 신호의 펄스폭을 증가시키고, 해당 신호의 폴링 타임을 짧게 하여 화면의 수직 상하부에 발생하는 수직하부의 귀선발생 및 수직상부의 라스터 잘림 현상을 방지하기 위한 모니터의 영상 제어장치를 제공하는데 그 목적이 있다.
도 1은 종래 기술에 따른 모니터의 영상 제어장치의 구성을 나타낸 회로도
도 2는 도 1의 각 부 출력을 나타낸 파형도
도 3은 본 발명에 따른 모니터의 영상 제어장치의 구성을 나타낸 회로도
도 4는 도 3의 각 부 출력을 나타낸 파형도
도면의 주요부분에 대한 부호의 설명
100 : 클램프 신호 발생부 200 : 비디오 프리엠프
300 : 적분 회로부 400 : 펄스폭 제어부
401 : 마이컴 500 : 폴링타임 제어부
501 : 수직 블랭킹 신호 발생부 600 : 반전 회로부
700 : 수직 블랭킹 제어부 800 : G1 제어부
상기와 같은 목적을 달성하기 위한 본 발명에 따른 모니터의 영상 제어장치는 수직 블랭킹 제어부 및 G1 제어부를 구비한 모니터에 있어서, 클램프 신호를 발생시키기 위한 클램프 신호 발생부와, 클램프 신호 발생부에서 발생되는 클램프 신호를 적분하기 위한 적분 회로부와, 적분 회로부의 출력에 수직 동기 신호를 유기시켜 화면의 수직 귀선이 방지되도록 상기 적분 회로부 출력신호의 펄스폭을 제어하기 위한 펄스폭 제어부와, 적분 회로부의 출력에 수직 블랭킹 신호를 유기시켜 화면의 라스터 잘림이 방지되도록 적분 회로부 출력신호의 폴링타임을 제어하기 위한 폴링타임 제어부와, 적분 회로부와 펄스폭 제어부 및 폴링타임 제어부의 합성출력을 반전시켜 수직 블랭킹 제어부 및 G1 제어부로 출력하는 반전 회로부를 포함하여 구성되는데 그 특징이 있다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 모니터의 영상 제어장치를 설명하면 다음과 같다.
도 3은 본 발명에 따른 모니터의 영상 제어장치의 구성을 나타낸 회로도이고, 도 4는 도 3의 각 부 출력을 나타낸 파형도이다.
도 3에 도시된 바와 같이, 소정 펄스폭을 갖는 클램프 신호를 발생시키기 위한 클램프 신호 발생부(100)와, 상기 클램프 신호 발생부(100)에서 발생되는 클램프 신호를 적분하기 위한 적분 회로부(300)와, 상기 적분 회로부(300)의 출력신호에 수직 동기 신호를 유기시켜 화면의 수직 귀선이 방지되도록 상기 적분회로부(300) 출력신호의 펄스폭을 제어하기 위한 펄스폭 제어부(400)과, 상기 적분 회로부(300)의 출력에 수직 블랭킹 신호를 유기시켜 화면의 라스터 잘림이 방지되도록 상기 적분 회로부(300) 출력신호의 폴링 타임을 제어하기 위한 폴링타임 제어부(500)와, 상기 적분 회로부(300)와 펄스폭 제어부(400) 및 폴링타임 제어부(500)의 합성출력을 반전시켜 상기 수직 블랭킹 제어부(700) 및 G1 제어부(800)로 출력하는 반전 회로부(600)로 구성된다.
여기서 상기 펄스폭 제어부(400)는 수직 동기 신호를 출력하는 마이컴(401)과, 상기 마이컴(400)의 출력단과 상기 적분 회로부(300)의 출력단 사이에 직렬 연결되는 제 1 다이오드(D11) 및 제 3 커패시터(C13)와, 상기 제 3 커패시터(C13) 양단에 병렬로 연결되는 제 8 저항(R18)으로 구성된다.
그리고 상기 폴링타임 제어부(500)는 수직 블랭킹 신호를 발생시키는 수직 블랭킹 신호 발생부(501)와, 상기 적분 회로부(300)의 출력단과 접지단 사이에 연결되는 제 10 및 제 11 저항(R20)(R21)과, 상기 수직 블랭킹 신호 발생부(501)의 출력단과 상기 직렬 연결된 제 10 및 제 11 저항(R20)(R21)의 중단에 직렬로 연결되는 제 4 커패시터(C14) 및 제 9 저항(R19)으로 구성된다.
이와 같이 구성된 모니터의 영상 제어장치의 동작을 상세히 설명하면 다음과 같다.
먼저 클램프 신호 발생부(100)는 도 4에 도시된 바와 같이, 소정 펄스폭을 갖는 클램프 신호(ⓐ)를 발생한다.
이어서 비디오 프리엠프(200)는 제 1 및 제 2 저항(R11)(R12)를 경유한 상기클램프 신호 발생부(100)의 출력신호를 입력받아 해당 입력 신호에 따라 영상을 전치 증폭한다.
한편, 적분 회로부(300)는 상기 클램프 신호 발생부(100)에서 출력되는 신호(ⓐ)를 적분하여 도 4의 ⓑ와 같은 신호를 출력한다.
여기서 상기 적분 회로부(300)의 출력신호(ⓑ)는 병렬 연결된 제 3 저항(R13) 및 제 1 커패시터(C11)에 의해 소정의 시정수를 갖는 즉, 라이징 타임 및 폴링 타임을 갖게 된다.
이어서 펄스폭 제어부(400)의 마이컴(401)은 소정 펄스폭을 갖는 수직 동기 신호(ⓒ)를 출력한다.
여기서 상기 마이컴(401)에서 출력되는 수직 동기 신호(ⓒ)는 제 1 다이오드(D11)와 병렬 연결된 3 저항(R13) 및 제 8 저항(R18)을 경유하여 반전 회로부(600)의 제 1 트랜지스터(Q11) 베이스에 인가된다.
이어서 폴링타임 제어부(500)의 수직 블랭킹 신호 발생부(501)는 소정 펄스폭을 갖는 수직 블랭킹 신호(ⓓ)를 출력한다.
여기서 상기 수직 블랭킹 신호 발생부(501)에서 출력되는 신호(ⓓ)는 제 4 커패시터(C14) 및 제 9 저항(R19)를 거쳐 상기 제 9 저항(R19)에 병렬 연결된 제 10 및 제 11 저항(R20)(R21)을 경유하여 제 4 및 제 5 저항(R14)(R15)의 중단에 인가된다.
그리고 상기 펄스폭 제어부(400)에서 출력되는 신호는 상기 적분 회로부(300)의 출력신호(ⓑ)에 유기되어 도 4 ⓔ의 ㉮와 같이 펄스폭이 증가된 신호가 발생되고, 상기 폴링타임 제어부(500)에서 출력되는 신호는 상기 적분 회로부(300)의 출력신호(ⓑ)에 유기되어 도 4 ⓔ의 ㉯와 같이 해당 신호의 폴링 타임을 짧게하는 신호가 발생된다.
이어서 반전 회로부(600)는 수직 블랭킹 제어부(700) 및 G1 제어부(800)의 동작 조건에 맞도록 상기 제 1 트랜지스터(Q11)의 베이스에 입력되는 신호(ⓔ)의 '로우' 구간동안 컬렉터를 통해 도 4의 ⓕ와 같이 베이스 입력신호(ⓔ)에 비해 반전되고, 소정의 B+ 전압 레벨을 갖는 신호를 출력한다.
다시 말해, 입력영상의 형식에 상관없이 화면상의 수직 귀선이 완벽하게 방지되도록 도 4 ⓔ의 ㉮와 같이 전단부의 펄스폭이 증가되고, 화면 수직상부의 라스터 잘림이 방지되도록 도 4 ⓔ의 ㉯와 같이 폴링타임이 급감된 신호가 수직 블랭킹 제어부(700) 및 G1 제어부(800)의 동작 조건에 맞도록 도 4의 ⓕ와 같이, 소정의 B+ 전압 레벨로 반전되어 각각에 입력된다.
따라서 수직 블랭킹 제어부(700)는 상기 제 1 트랜지스터(Q11)의 출력신호(ⓕ)를 입력받아 OSD부(도시생략)의 OSD 생성을 위한 소정 신호를 출력하고, G1 제어부(800)는 상기 제 1 트랜지스터(Q11)의 컬렉터 신호(ⓕ)를 입력받아 모니터상에 디스플레이 되는 화면의 수직 귀선을 완벽하게 방지한다.
이상에서 설명한 바와 같은 본 발명에 따른 모니터의 영상 제어장치는 마이컴에서 출력되는 수직 동기 신호를 이용하여 모니터 화면상에 나타나는 수직하부의 귀선 발생을 방지하고, 수직 블랭킹 신호 발생부에서 출력되는 수직 블랭킹 신호를이용하여 PC(도시생략)로부터 입력되는 영상의 해상도에 상관없이 수직 상부의 라스터 잘림 현상을 방지하므로 화질 향상 및 제품의 신뢰성을 향상시킬 수 있는 효과가 있다.

Claims (3)

  1. 수직 블랭킹 제어부 및 G1 제어부를 구비한 모니터에 있어서,
    클램프 신호를 발생시키기 위한 클램프 신호 발생부,
    상기 클램프 신호 발생부에서 발생되는 클램프 신호를 적분하기 위한 적분 회로부,
    상기 적분 회로부의 출력에 수직 동기 신호를 유기시켜 화면의 수직 귀선이 방지되도록 상기 적분 회로부 출력신호의 펄스폭을 제어하기 위한 펄스폭 제어부,
    상기 적분 회로부의 출력에 수직 블랭킹 신호를 유기시켜 화면의 라스터 잘림이 방지되도록 상기 적분 회로부 출력신호의 폴링타임을 제어하기 위한 폴링타임 제어부,
    상기 적분 회로부와 펄스폭 제어부 및 폴링타임 제어부의 합성출력을 반전시켜 상기 수직 블랭킹 제어부 및 G1 제어부로 출력하는 반전 회로부를 포함하여 구성됨을 특징으로 하는 모니터의 영상 제어장치.
  2. 제 1항에 있어서,
    상기 펄스폭 제어부는
    수직 동기 신호를 출력하는 마이컴과,
    상기 마이컴의 출력단과 상기 적분 회로부의 출력단 사이에 직렬로 연결되는 다이오드 및 커패시터와,
    상기 커패시터 양단에 병렬로 연결되는 저항으로 구성됨을 특징으로 하는 모니터의 영상 제어장치.
  3. 제 1항에 있어서,
    상기 폴링타임 제어부는
    수직 블랭킹 신호를 발생시키는 수직 블랭킹 신호 발생부와,
    상기 적분 회로부의 출력단과 접지단 사이에 연결되는 분압저항과,
    상기 수직 블랭킹 신호 발생부의 출력단과 상기 분압 저항의 중단에 직렬 연결되는 커패시터 및 저항으로 구성됨을 특징으로 하는 모니터의 영상 제어장치.
KR1020000022255A 2000-04-26 2000-04-26 모니터의 영상 제어장치 KR100335064B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000022255A KR100335064B1 (ko) 2000-04-26 2000-04-26 모니터의 영상 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000022255A KR100335064B1 (ko) 2000-04-26 2000-04-26 모니터의 영상 제어장치

Publications (2)

Publication Number Publication Date
KR20010097848A KR20010097848A (ko) 2001-11-08
KR100335064B1 true KR100335064B1 (ko) 2002-05-03

Family

ID=19667077

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000022255A KR100335064B1 (ko) 2000-04-26 2000-04-26 모니터의 영상 제어장치

Country Status (1)

Country Link
KR (1) KR100335064B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05273931A (ja) * 1992-03-24 1993-10-22 Victor Co Of Japan Ltd ラスタ歪補正回路
KR19980047476U (ko) * 1996-12-28 1998-09-25 배순훈 모니터의 블랭킹 펄스 합성회로
KR19990003598U (ko) * 1997-06-30 1999-01-25 배순훈 모니터의 블랭킹 펄스폭 조정회로
KR100226690B1 (ko) * 1996-10-29 1999-10-15 전주범 귀선 소거 회로
KR200158544Y1 (ko) * 1997-07-31 1999-10-15 윤종용 수평 블랭킹 펄스 발생회로
KR20000001589A (ko) * 1998-06-12 2000-01-15 김영환 백 래스터 밝기 안정화 장치 및 그 방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05273931A (ja) * 1992-03-24 1993-10-22 Victor Co Of Japan Ltd ラスタ歪補正回路
KR100226690B1 (ko) * 1996-10-29 1999-10-15 전주범 귀선 소거 회로
KR19980047476U (ko) * 1996-12-28 1998-09-25 배순훈 모니터의 블랭킹 펄스 합성회로
KR19990003598U (ko) * 1997-06-30 1999-01-25 배순훈 모니터의 블랭킹 펄스폭 조정회로
KR200158544Y1 (ko) * 1997-07-31 1999-10-15 윤종용 수평 블랭킹 펄스 발생회로
KR20000001589A (ko) * 1998-06-12 2000-01-15 김영환 백 래스터 밝기 안정화 장치 및 그 방법

Also Published As

Publication number Publication date
KR20010097848A (ko) 2001-11-08

Similar Documents

Publication Publication Date Title
KR930024471A (ko) 다중모드 모니터의 온스크린 디스플레이 장치 및 방법
MY109780A (en) Television receiver
US5418576A (en) Television receiver with perceived contrast reduction in a predetermined area of a picture where text is superimposed
KR100335064B1 (ko) 모니터의 영상 제어장치
KR930010483B1 (ko) 문자 디스플레이 장치의 문자혼합 방지회로
US5303048A (en) Circuit for synchronizing an on-screen display (OSD) on a picture screen
KR19990009847A (ko) 복합신호의 수직동기신호 생성 장치
KR930020949A (ko) 편향 장치에서 선택가능한 리트레이스 기울기를 갖는 톱니파 신호 발생기
KR950010554A (ko) 온 스크린 디스플레이의 아미(Half Blanking) 처리회로
KR970005939B1 (ko) 모니터의 온스크린 디스플레이 장치
KR100464163B1 (ko) 모니터의 수직화면 보상 회로
KR970025038A (ko) 티브이의 영상신호 처리장치
KR0117874Y1 (ko) 노말스캔/더블스캔 겸용 액정 디스플레이 구동제어회로
KR0176543B1 (ko) 동기 신호 발생 장치
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
KR960028240A (ko) 피씨 모드 기능을 갖는 티브이의 모드 제어장치
KR100396659B1 (ko) 영상표시기기의 사용시간 표시장치 및 방법
KR200148510Y1 (ko) 자체 클램프 펄스 발생회로를 갖는 디스플레이 장치
KR950000441Y1 (ko) 다중 모드 모니터의 클램프 회로
KR970072999A (ko) 카운터를 이용한 4 : 3 화면의 블랭킹 신호 발생장치
KR0137908Y1 (ko) 수직 모아레 제거회로
KR100244698B1 (ko) Lcd 모니터(lcd monitor)
KR100280727B1 (ko) 노이즈 필터 회로
KR920001359Y1 (ko) 모니터의 영상출력 회로
KR900004665B1 (ko) 거리감지장치를 이용한 근접경고회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080319

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee