KR100333381B1 - 반도체 소자의 게이트 형성방법 - Google Patents

반도체 소자의 게이트 형성방법 Download PDF

Info

Publication number
KR100333381B1
KR100333381B1 KR1019990023770A KR19990023770A KR100333381B1 KR 100333381 B1 KR100333381 B1 KR 100333381B1 KR 1019990023770 A KR1019990023770 A KR 1019990023770A KR 19990023770 A KR19990023770 A KR 19990023770A KR 100333381 B1 KR100333381 B1 KR 100333381B1
Authority
KR
South Korea
Prior art keywords
titanium silicide
film
vapor deposition
layer
gate
Prior art date
Application number
KR1019990023770A
Other languages
English (en)
Other versions
KR20010003473A (ko
Inventor
박대규
서유석
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1019990023770A priority Critical patent/KR100333381B1/ko
Publication of KR20010003473A publication Critical patent/KR20010003473A/ko
Application granted granted Critical
Publication of KR100333381B1 publication Critical patent/KR100333381B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28035Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
    • H01L21/28044Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
    • H01L21/28061Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a metal or metal silicide formed by deposition, e.g. sputter deposition, i.e. without a silicidation reaction
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28026Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
    • H01L21/28097Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being a metallic silicide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/28008Making conductor-insulator-semiconductor electrodes
    • H01L21/28017Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
    • H01L21/28158Making the insulator
    • H01L21/28167Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation
    • H01L21/28176Making the insulator on single crystalline silicon, e.g. using a liquid, i.e. chemical oxidation with a treatment, e.g. annealing, after the formation of the definitive gate conductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

본 발명은 티타늄 실리사이드막과 폴리실리콘막의 계면반응으로 인한 응집화현상을 방지함과 동시에 티타늄 실리사이드막내의 보이드 발생을 방지하여 저항을 감소시킬 수 있는 반도체 소자의 게이트 형성방법을 제공한다.
본 발명에 따라, 반도체 기판 상에 게이트 산화막 및 폴리실리콘막을 순차적으로 형성하고, 폴리실리콘막 상에 제 1 티타늄 실리사이드막(TiSix)을 형성한 다음, 제 1 티타늄 실리사이드막(TiSix)을 질화공정으로 소량의 질소가 함유된 티타늄 실리사이드 질화막(TiSixN)으로 변형시킨다. 그런 다음, 티타늄 실리사이드 질화막 상부에 제 2 티타늄 실리사이드막(TiSix)을 형성하고, 제 2 티타늄 실리사이드막을 열처리하여 C54 상태의 티타늄 실리사이드막 (TiSi2)을 형성한 후, C54 상태의 티타늄 실리사이드막, 티타늄 실리사이드 질화막, 폴리실리콘막 및 게이트 산화막을 패터닝하여 게이트를 형성한다. 본 실시예에서, 질화공정은 급속열처리 또는 플라즈마 보조 질화처리로 진행하고, 제 1 및 제 2 티타늄 실리사이드막은 이온화 금속 플라즈마 또는 이온화 방식과 같은 물리기상증착으로 형성한다.

Description

반도체 소자의 게이트 형성방법{Method of forming gate for semiconductor device}
본 발명은 반도체 소자의 제조방법에 관한 것으로, 특히 티타늄 실리사이드를 이용한 반도체 소자의 게이트 형성방법에 관한 것이다.
반도체 소자의 고집적화에 따라, 게이트의 저항을 감소시키기 위하여, 폴리실리콘막과 낮은 비저항 및 고온의 안정성을 갖는 금속 실리사이드의 적층막으로 이루어진 폴리사이드 구조로 게이트를 형성한다. 이러한 실리사이드는 고유의 조성과 각기의 화학적 성질을 갖는 금속-실리콘 화합물로서, 실리콘과 결합하는 금속으로는 내화성 금속족인 몰리브덴, 탄탈륨, 티타늄, 텅스텐 또는 귀금속 원자인 코발트, 니켈, 백금등 있다.
한편, 상기한 실리사이드 중 텅스텐 실리사이드를 게이트에 적용하였으나, 이러한 텅스텐 실리사이드는 초고집적화에 따른 소자의 특성을 만족하는 낮은 비저항을 얻는데 어려움이 있다. 이에 따라, 최근에는 비저항을 낮추기 위하여 티타늄 실리사이드를 적용하여 게이트를 형성하는데, 이러한 티타늄 실리사이드는 티타늄 실리사이드(TiSix)를 스퍼터링 방식으로 증착한 후 750℃ 이상에서 급속열처리 (Rapid Thermal Processing ; RTP)하여 형성한 가장 안정한 상태로서 저저항을 갖는 C54 상의 티타늄 실리사이드(TiSi2)이다.
그러나, 상기한 스퍼터닝 방식을 이용하여 증착한 초기의 티타늄 실리사이드(TiSix)는 비정질 상태로서 다공성 (porous) 이거나 일부 미세한 보이드(void)를 갖고 있어서, 상기한 RTP의 진행후 형성된 C54 상의 티타늄 실리사이드막 내에 보이드가 발생된다. 이러한 보이드의 발생정도는 토폴로지가 존재하는 경우 더욱더 심하게 발생되는데, 이는 상기한 스퍼터링 방식에 의한 열악한 스텝 커버리지 특성과 열처리에 의한 막의 수축때문이다.
또한, 후속 고온 열공정시 티타늄 실라사이드막과 폴리실리콘막의 계면반응으로 인하여 응집화 현상(agglomeration)이 발생되어 게이트의 변형이 야기될 뿐만아니라 게이트의 저항이 증가됨으로써, 결국 소자의 특성 및 신뢰성이 저하된다.
따라서, 본 발명은 상기한 종래의 문제점을 해결하기 위한 것으로서, 티타늄 실리사이드막과 폴리실리콘막의 계면반응으로 인한 응집화현상을 방지함과 동시에 티타늄 실리사이드막내의 보이드 발생을 방지하여 저항을 감소시킬 수 있는 반도체 소자의 게이트 형성방법을 제공함에 그 목적이 있다.
도 1a 내지 도 1c는 본 발명의 실시예에 따른 반도체 소자의 게이트 형성방법을 설명하기 위한 단면도.
(도면의 주요부분에 대한 부호의 설명)
11 : 반도체 기판 12 : 게이트 산화막
13 : 폴리실리콘막 14 : 티타늄 실리사이드 질화막
15 : 티타늄 실리사이드막
16 : 하드 마스크 100 : 게이트
상기한 목적을 달성하기 위하여, 본 발명에 따라, 반도체 기판 상에 게이트 산화막 및 폴리실리콘막을 순차적으로 형성하는 단계, 상기 폴리실리콘막 상에 제 1 티타늄 실리사이드막(TiSix)을 형성하는 단계, 상기 제 1 티타늄 실리사이드막(TiSix)을 질화공정으로 소량의 질소가 함유된 티타늄 실리사이드 질화막(TiSixN)으로 변형시키는 단계, 상기 티타늄 실리사이드 질화막 상부에 물리기상증착 방법을 이용하여 제 2 티타늄 실리사이드막(TiSix)을 형성하는 단계, 상기 제 2 티타늄 실리사이드막을 열처리하여 C54 상태의 티타늄 실리사이드막(TiSi2)을 형성하는 단계 및상기 C54 상태의 티타늄 실리사이드막, 티타늄 실리사이드 질화막, 폴리실리콘막 및 게이트 산화막을 동시에 패터닝하여 게이트를 형성하는 단계를 포함하는 것을 특징으로 한다.
본 실시예에서, 질화공정은 750 내지 1,000℃의 온도로 질소 또는 암모니아 분위기에서 10 내지 60초 동안 급속열처리로 진행하거나, -50 내지 600℃의 온도로 질소 또는 암모니아 분위기에서 10 내지 600초 동안 플라즈마 보조 질화처리로 진행한다. 또한, 플라즈마 보조 질화처리는 200W 내지 5KW의 플라즈마 파워로 RF 또는 ECR을 이용하여 진행한다. 여기서, 제 1 및 제 2 티타늄 실리사이드막은 이온화 금속 플라즈마 또는 이온화 방식과 같은 물리기상증착으로 형성한다.또한, 본 실시예에서 물리기상증착 방법을 이용하여 형성한 제 2 티타늄 실리사이드막은 300 내지 2,000W의 파워와, 0.1 내지 5mTorr의 압력과 5 내지 30Å/초의 증착속도로 -50 내지 600℃의 온도조건에서 실행한다. 그리고 제 2 금속 실리사이드막의 열처리는 750 내지 900℃의 온도에서 10 내지 60초 동안 비활성 개스 분위기에서 급속열처리로 진행한다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 설명한다.
도 1a 내지 도 1c는 본 발명의 실시예에 따른 반도체 소자의 게이트 형성방법을 설명하기 위한 단면도이다.
도 1a를 참조하면, 반도체 기판(11) 상에 게이트 산화막(12)을 형성하고, 게이트 산화막(12) 상에 도핑된 폴리실리콘막(13)을 형성한다. 그런 다음, 폴리실리콘막(13) 상에 제 1 티타늄 실리사이드막(TiSix)을 20 내지 300Å의 두께로 형성한다. 이때, 상기 제 1 티타늄 실리사이드막은 물리기상증착(Physical Vapor Deposition; PVD), 열적 화학기상증착(Chemcial Vapor Deposition; CVD) 또는 플라즈마 보조(Plasma Enhanced) CVD로, 0.1 내지 5mTorr의 압력과 1 내지 30Å/초의 증착속도로 -50 내지 600℃의 온도에서 형성한다.한편, 상기 PVD는 저부 스텝 커버리지 특성이 우수하고 막의 밀도특성이 우수해지는 이온화 금속 플라즈마 (Ionized Metal Plasma) 또는 이온화(ionized) 방식으로 진행한다.
그리고 나서, 상기 제 1 티타늄 실리사이드막을 질화공정을 진행하여 티타늄 실리사이드 질화막(TiSixN; 14)으로 변형시킨다. 여기서, 티타늄 실리사이드 질화막(14)은 티타늄 실리사이드(TiSi2)에 소량, 바람직하게는 15 내지 30% 정도의 질소가 함유되어 있는 질화막으로서, TiN의 양이 Si3N4의 양보다 훨씬 적기 때문에 후속 고온 산화공정시 TiO2로의 산화가 최소화되므로, 종래와 같은 폴리실리콘막과 티타늄 실리사이드막 사이의 계면반응으로 인한 응집화현상이 방지된다.
바람직하게, 질화공정은 750 내지 1,000℃의 온도로 질소(N2) 또는 암모니다(NH3) 분위기에서 10 내지 60초 동안 RTP로 진행하거나, -50 내지 600℃의 온도와 질소 또는 암모니아 분위기에서 10 내지 600초 동안 플라즈마 보조 질화처리(plasma assisted nitridation)로 진행한다. 또한, 플라즈마 보조 질화처리시, 플라즈마 파워는 200W 내지 5KW로 하고 RF(Radio Frequency) 또는 ECR (Electron Cyclon Resonator)을 사용한다.
도 1b를 참조하면, 티타늄 실리사이드 질화막(14) 상에 제 2 티타늄 실리사이드막(TiSix)을 100 내지 1,200Å의 두께로 형성한다. 이때, 상기 제 2 티타늄 실리사이드막은 PVD로 300 내지 2,000W의 파워와, 0.1 내지 5mTorr의 압력과 5 내지 30Å/초의 증착속도로 -50 내지 600℃의 온도에서 진행한다. 또한, PVD는 저부 스텝 커버리지 특성이 우수하고 막의 밀도특성이 우수해지는 이온화 금속 플라즈마 (Ionized Metal Plasma) 또는 이온화(ionized) 방식으로 진행한다. 여기서, 이온화 금속 플라즈마 또는 이온화 방식은 이온화를 위한 코일 재료로서 TiSi2, Ti, Co, 또는 Zr을 이용한 이온화 금속 플라즈마 또는 이온화 방식으로 진행하고, 이온화 방식의 경우 파워를 100 내지 1,000W로 조절하여 기판에 인가되는 음의 바이어스가 10 내지 500V가 되도록 한다.
그리고 나서, 제 2 티타늄 실리사이드를 RTP로 열처리하여 C54 상의 티티늄 실리사이드막 (15; TiSi2)을 형성한다. 바람직하게, RTP는 750 내지 900℃의 온도에서 10 내지 60초 동안 질소, 아르곤과 같은 비활성 가스 분위기에서 진행한다.
도 1c를 참조하면, C54상의 티타늄 실리사이드막(15) 상부에 산화막 또는 질화막을 증착하고 패터닝하여 하드 마스크(16)를 형성하고, 하드 마스크(16)를 이용하여 티타늄 실리사이드막(15), 티타늄 실리사이드 질화막(14), 폴리실리콘막(13) 및 게이트 산화막(12)을 식각하여 게이트(100)를 형성한다. 그리고 나서, 도시되지는 않았지만, 후속공정을 진행한다.
상기한 본 발명에 의하면, 게이트를 폴리실리콘막과 C54 상태의 티타늄 실리사이드막 사이의 계면에 소량의 질소를 함유한 티타늄 실리사이드 질화막을 개재하여 형성함으로써, 이들 계면 사이의 반응이 차단되어 응집화현상이 방지된다. 또한, 티타늄 실리사이드막을 스텝 커버리지 및 밀도 특성이 우수한 이온화 금속 플라즈마 또는 이온화 방식의 PVD로 형성함으로써, 열처리후 막내의 보이드 발생이 방지된다. 이에 따라, 게이트의 변형이 방지될 뿐만 아니라 게이트의 저항이 감소되어, 결국 소자의 특성 및 신뢰성이 향상된다.
또한, 본 발명은 상기 실시예에 한정되지 않고, 본 발명의 기술적 요지를 벗어나지 않는 범위내에서 다양하게 변형시켜 실시할 수 있다.

Claims (14)

  1. 반도체 기판 상에 게이트 산화막 및 폴리실리콘막을 순차적으로 형성하는 단계;
    상기 폴리실리콘막 상에 제 1 티타늄 실리사이드막(TiSix)을 형성하는 단계;
    상기 제 1 티타늄 실리사이드막(TiSix)을 질화공정으로 소량의 질소가 함유된 티타늄 실리사이드 질화막(TiSixN)으로 변형시키는 단계;
    상기 티타늄 실리사이드 질화막 상부에 물리기상증착 방법을 이용하여 제 2 티타늄 실리사이드막(TiSix)을 형성하는 단계;
    상기 제 2 티타늄 실리사이드막을 열처리하여 C54 상태의 티타늄 실리사이드막(TiSi2)을 형성하는 단계; 및
    상기 C54 상태의 티타늄 실리사이드막, 티타늄 실리사이드 질화막, 폴리실리콘막 및 게이트 산화막을 동시에 패터닝하여 게이트를 형성하는 단계를 포함하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  2. 제 1 항에 있어서, 상기 제 1 티타늄 실리사이드막은 물리기상증착, 열적 화학기상증착 및 플라즈마보조 화학기상증착 중 어느 하느의 방법으로 형성하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  3. 제 2 항에 있어서, 상기 물리기상증착방법에 의해 제 1 티타늄 실리사이드막을 형성할 경우, 0.1 내지 5mTorr의 압력과 1 내지 30Å/초의 증착속도로 -50 내지 600℃의 온도조건에서 실행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  4. 제 3 항에 있어서, 상기 물리기상증착은 이온화 금속 플라즈마 또는 이온화 방식으로 진행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  5. 제 4 항에 있어서, 상기 제 1 티타늄 실리사이드막은 20 내지 300Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  6. 제 1 항에 있어서, 상기 티타늄 실리사이드 질화막은 15 내지 30% 정도의 질소를 함유하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  7. 제 6 항에 있어서, 상기 질화공정은 750 내지 1,000℃의 온도로 질소 또는 암모니아 분위기에서 10 내지 60초 동안 급속열처리로 진행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  8. 제 6 항에 있어서, 상기 질화공정은 -50 내지 600℃의 온도와 질소 또는 암모니아 분위기에서 10 내지 600초 동안 플라즈마 보조 질화처리로 진행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  9. 제 8 항에 있어서, 상기 플라즈마 보조 질화처리는 200W 내지 5KW의 플라즈마 파워로 RF 또는 ECR을 이용하여 진행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  10. 제 1 항에 있어서, 상기 물리기상증착법 방법에 의해 형성한 제 2 티타늄 실리사이드막은 300 내지 2,000W의 파워와, 0.1 내지 5mTorr의 압력과 5 내지 30Å/초의 증착속도로 -50 내지 600℃의 온도조건에서 실행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  11. 제 10 항에 있어서, 상기 물리기상증착 방법은 이온화 금속 플라즈마 또는 이온화 방식으로 진행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  12. 제 11 항에 있어서, 상기 이온화 방식은 100 내지 1,000W의 파워로 음의 바이어스가 10 내지 500V가 되도록 진행하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  13. 제 12 항에 있어서, 상기 제 2 티타늄 실리사이드막은 100 내지 1,200Å의 두께로 형성하는 것을 특징으로 하는 반도체 소자의 게이트 형성방법.
  14. 제 1 항에 있어서, 상기 제 2 티타늄 실리사이드막의 열처리는 750 내지 900℃의 온도에서 10 내지 60초 동안 비활성 개스 분위기에서 급속열처리로 진행하는 것을 특징으로 하는 반도체 소의 게이트 형성방법.
KR1019990023770A 1999-06-23 1999-06-23 반도체 소자의 게이트 형성방법 KR100333381B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990023770A KR100333381B1 (ko) 1999-06-23 1999-06-23 반도체 소자의 게이트 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990023770A KR100333381B1 (ko) 1999-06-23 1999-06-23 반도체 소자의 게이트 형성방법

Publications (2)

Publication Number Publication Date
KR20010003473A KR20010003473A (ko) 2001-01-15
KR100333381B1 true KR100333381B1 (ko) 2002-04-18

Family

ID=19594643

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990023770A KR100333381B1 (ko) 1999-06-23 1999-06-23 반도체 소자의 게이트 형성방법

Country Status (1)

Country Link
KR (1) KR100333381B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7534709B2 (en) 2003-05-29 2009-05-19 Samsung Electronics Co., Ltd. Semiconductor device and method of manufacturing the same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07161660A (ja) * 1993-12-13 1995-06-23 Nec Corp 半導体装置の製造方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07161660A (ja) * 1993-12-13 1995-06-23 Nec Corp 半導体装置の製造方法

Also Published As

Publication number Publication date
KR20010003473A (ko) 2001-01-15

Similar Documents

Publication Publication Date Title
US6306743B1 (en) Method for forming a gate electrode on a semiconductor substrate
US6100188A (en) Stable and low resistance metal/barrier/silicon stack structure and related process for manufacturing
JPH0736403B2 (ja) 耐火金属の付着方法
JP3469595B2 (ja) 半導体装置におけるシリサイドプラグの形成方法
KR20000050308A (ko) 반도체 장치의 제조 방법
KR100543207B1 (ko) 하드마스크를 이용한 반도체 소자의 게이트전극 제조 방법
US20070202695A1 (en) Method for fabricating a semiconductor device
JP3393465B2 (ja) 半導体装置の製造方法
KR100504269B1 (ko) WNx 증착을 위한 개선된 PECVD 및 CVD 공정
KR100333381B1 (ko) 반도체 소자의 게이트 형성방법
US6458679B1 (en) Method of making silicide stop layer in a damascene semiconductor structure
US5731226A (en) Low temperature method of manufacturing epitaxial titanium silicide
WO2022217782A1 (zh) 半导体器件的制造方法及其半导体器件
KR100480582B1 (ko) 반도체장치의배리어막형성방법및이를이용한금속배선형성방법
US6087259A (en) Method for forming bit lines of semiconductor devices
WO2000022659A1 (en) Method of forming cobalt-disilicide contacts using a cobalt-carbon alloy thin film
KR0174878B1 (ko) 확산 장벽층 형성방법
US6387767B1 (en) Nitrogen-rich silicon nitride sidewall spacer deposition
US6281087B1 (en) Process for fabricating metal silicide layer by using ion metal plasma deposition
KR100234702B1 (ko) Ta2o5 유전막을 갖는 캐패시터 제조방법
KR20040001861A (ko) 금속게이트전극 및 그 제조 방법
JP3421891B2 (ja) 高融点金属を成膜する工程を有する半導体装置の製造方法
KR100464942B1 (ko) 에피택셜 티타늄실리사이드막의 형성 방법
KR20020001381A (ko) 반도체 소자의 게이트 전극 형성 방법
KR100315038B1 (ko) 반도체 소자의 게이트 전극 형성방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110325

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee