KR100332863B1 - 두께 표시기능을 갖는 인쇄회로기판 - Google Patents

두께 표시기능을 갖는 인쇄회로기판 Download PDF

Info

Publication number
KR100332863B1
KR100332863B1 KR1019990038533A KR19990038533A KR100332863B1 KR 100332863 B1 KR100332863 B1 KR 100332863B1 KR 1019990038533 A KR1019990038533 A KR 1019990038533A KR 19990038533 A KR19990038533 A KR 19990038533A KR 100332863 B1 KR100332863 B1 KR 100332863B1
Authority
KR
South Korea
Prior art keywords
printed circuit
circuit board
thickness
display means
ccl
Prior art date
Application number
KR1019990038533A
Other languages
English (en)
Other versions
KR20010026988A (ko
Inventor
이병호
양덕진
이양제
정명근
임재옥
Original Assignee
이형도
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이형도, 삼성전기주식회사 filed Critical 이형도
Priority to KR1019990038533A priority Critical patent/KR100332863B1/ko
Publication of KR20010026988A publication Critical patent/KR20010026988A/ko
Application granted granted Critical
Publication of KR100332863B1 publication Critical patent/KR100332863B1/ko

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/144Stacked arrangements of planar printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0237High frequency adaptations
    • H05K1/025Impedance arrangements, e.g. impedance matching, reduction of parasitic impedance

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Structure Of Printed Boards (AREA)

Abstract

본 발명은, 다층의 구조를 갖으며 고속회로 전송시스템에서 사용되는 램버스용 인쇄회로기판에 있어서, 적층된 동박적층판의 두께에 따른 표시기능을 갖도록 한 것이다.
이에 따라, 본 발명인 표시기능을 갖는 램버스용 인쇄회로기판에 의하면, 동박적층판의 두께에 맞추어 기판 제품을 제조할 수 있어, 동박적층판의 두께 편차에 의한 램버스용 기판의 임피던스 불량을 제조공정에서 간단하게 방지할 수 있는 것이다.

Description

두께표시기능을 갖는 인쇄회로기판{Printed circuit board with thickness display function}
본 발명은 회로의 고밀도화가 용이한 다층 인쇄회로기판(Multi-layer printed circuit board) 특히 램버스 디렘(rambus dram)을 사용하는 고속회로 전송시스템용 램버스용 인쇄회로기판의 제조시, 다층으로 적층 접합되는 동박적층판 (copper clad lamination, 이하 'CCL'이라고 함)의 두께를 작업자가 육안으로 간단하게 인식 구별토록 하여 램버스용 기판의 CCL 혼입으로 인한 제품불량을 용이하게 방지할 수 있도록 한 두께 표시기능을 갖는 램버스용 인쇄회로기판에 관한 것이다.
근래 DRAM으로서 기존의 고속싱크로너스 DRAM에 비해 전송률이 4배 이상 빨라진 램버스 DRAM이 개발되어 워크스테이션이나 디지털텔레비젼과 같은 대용량 그래픽메모리를 필요로 하는 전자제품에 주로 채용되고 잇다.
한편, 이러한 램버스 DRAM은 뱅크인터리빙(bank interleaving) 기능이 채용되어 데이터 처리능력이 획기적으로 개선됨에 따라 그래픽메모리뿐만 아니라 퍼스널컴퓨터의 주기억장치로서 채용될 전망이며, 이와 같은 램버스용 기판의 경우에는 절연거리의 두께가 일정해야 하는 데 그렇지 않으면, 고속운전을 위한 임피던스 조절이 어렵게 되는 것이다.
즉, 램버스 DRAM은 다른 종류의 DRAM에 비해 상대적으로 고속의 동작속도 뿐만 아니라 대용량의 전송률을 갖는다. 예를 들어, 최근에 개발된 2세대 제품(concurrent version)인 64메가 램버스 DRAM은 700MHz의 동작속도와 700MByte의 전송률을 갖는다. 이를 다른 DRAM과 비교하면, EDO(Extended Data Out) DRAM은 80MByte의 전송률을 갖고 싱크로너스 DRAM은 133MByte의 전송율을 갖으며 SGRAM(Synchronous Graphic RAM)은 400MByte의 전송률을 갖는데 비해 상대적으로 대용량의 전송률을 갖고 있는 것이다.
즉, 상기 램버스 DRAM과 같은 고속회로 전송시스템에서는 보다 많은 양의 데이터를 가장 빠른 시간에 전달하는 것이 필수적이다. 고속으로 많은 데이터를 전달하기 위해서는 부품상의 설계임피던스(impedance)와 인쇄회로기판상의 설계임피던스가 일치해야만 한다. 부품상의 설계임피던스와 인쇄회로기판상의 설계임피던스가 일치하지 않는 경우에는 신호가 반사(reflection)되고 신호전송에 시간지연이 발생하여 정확한 신호의 전송이 이루어지지 않기 때문에 고속전송이 불가능하게 된다.
그러나, 종래의 램버스용 다층 인쇄회로기판의 층을 이루는 인쇄회로기판 , 즉, CCL은 도 1에서 도시한 바와 같이, 상기 CCL(100)의 두께에 상관없이 외관적으로 이를 구분할 수 있는 표시기능이 없어 램버스용 다층 인쇄회로기판의 제조시, 서로 두께가 다른 CCL을 적층시키는 오작업이 발생되면, 상술한 바와 같이 두께편차에 의해 램버스용 기판의 임피던스 편차가 손쉽게 발행시키고, 이는 결국 램버스용 인쇄회로기판의 제품 불량의 요인이 되며, 이러한 불량 기판은 폐기처리 함으로써,제조원가를 상숭시키는 등의 문제가 있는 것이다.
본 발명은 상기와 같은 종래의 문제를 해결하기 위하여 안출된 것으로서 그 목적은, 고속회로 전송시스터에서 사용되는 램버스용 인쇄회로기판의 제조시 다층으로 적층 접합되는 CCL에 그 두께를 나타내는 표시수단을 갖도록 함으로 인하여, 제조공정시 서로 두께가 다른 CCL의 적층으로 인한 랩버스용 다층 인쇄회로기판의 유전율 편차, 절연거리 및 두께 편차와 이에 따른 임피던스 불량을 미연에 방지시킬 수 있도록 하여 제품 신뢰성을 향상시킨 두께표시기능을 갖는 인쇄회로기판에 을 제공하는 데에 있다.
도 1은 일반적인 인쇄회로기판을 도시한 개략도
도 2는 본발명에 따른 램버스용 인쇄회로기판을 도시한 단면도
도 3은 본 발명인 두께표시기능을 갖는 램버스용 다층 인쇄회로기판을 도시한 개략도
도 4의 (a)- (f)는 본 발명인 램버스용 다층 인쇄회로기판의 표시방법을 나타내기 위한 모식도
* 도면의 주요부분에 대한 부호의 설명 *
1.... 동박적층판(copper clad lamination,CCL)
1'.... 램버스용 기판
1a,1b,1c,1d.... CCL의 제 1-4 모서리부분
10.... 표시수단
10a,10b,10c,10d,10e,10f.... 제 1 - 6 표시수단
E.... 절연층(epoxy)
상기와 같은 목적을 달성하기 위한 기술적인 수단으로서 본 발명은, 다층 인쇄회로기판의 적층 접합되는 CCL에 있어서, 상기 CCL은 두께에 따라 그 모서리부분을 일정하게 절개시킨 표시수단을 구비하는 두께표시기능을 갖는 인쇄회로기판을 마련함에 의한다.
이하, 첨부한 도면을 참조하여 본 발명의 실시예를 상세하게 설명하면 다음과 같다.
도 3은 본 발명인 두께표시기능을 갖는 램버스용 다층 인쇄회로기판을 도시한 개략도이고, 도 4의 (a)- (f)는 본 발명인 램버스용 다층 인쇄회로기판의 표시방법을 나타내기 위한 모식도이다.
본 발명인 램버스용 다층 인쇄회로기판은 내층 CCL의 두께에 따른표시수단(10)을 구비하며, 상기 표시수단(10)은 상기 CCL의 모서리부분들(1a)(1b) (1c)(1d)을 일정하게 절개시키어 형성시키며, 상기 표시수단(10)의 절개부분은 호형으로 형성된다.
또한, 상기 표시수단(10)은 두께가 0.06t인 CCL(1)의 제 1 모서리부분(1a)이 절개된 제 1 표시수단(10a)으로 이루어 지고, 0.1t의 두께를 가는 CCL(1)의 제 1 및 제 2 모서리부분(1a)(1b)이 절개된 제 2 표시수단(10b)으로 이루어 지고, 그리고 0.11t의 두께를 갖는 CCL(1)의 제 1 및 제 3 모서리부분(1a)(1c)이 절개된 제 3 표시수단(10c)으로 나타낼수 있다.
한편, 상기 표시수단(10)은 0.13t의 CCL 제 1, 2 및, 제 3 모서리부분(1a) (1b)(1c)이 절개된 제 4 표시수단(10d)으로 이루어 지며, 상기 표시수단(10)은 0.15t의 CCL 제 1 및 제 4 모서리부분이 절개된 제 5 표시수단(10e)으로 형성되며, 그리고 상기 표시수단은 0.25t의 CCL 제 1- 제 4 모서리부분(1a)(1b)(1c)(1d)이 모두 절개된 제 6 표시수단(10f)으로 표시하는 구성으로 이루어 진다.
상기와 같은 구성으로 이루어 진 본 발명의 작용 및 효과를 상세하게 설명하면 다음과 같다.
도 2 및 도 3에서 도시한 바와 같이, 본 발명은 램버스 DRAM 이 사용되는 고속회로 전송시스템에서 사용되는 램버스용 다층 인쇄회로기판(1')에 있어서, 절연층인 에폭시(E)로서 다층으로 적층되는 CCL의 두께에 따라 기판을 용이하게 구분할 수 있도록 하여 서로 다른 두께의 CCL 혼입에 의한 램버스용 다층 인쇄회로기판 (1')의 임피던스 불량을 방지시킨 두께표시기능을 갖는 인쇄회로기판(1)은 다음과 같다.
먼저, 도 2 에서 도시한 바와 같이, 램버스용 인쇄회로기판에 대해서 상세히 살펴보면, 상술한 바와 같이, 고속회로 전송시스템에서 사용되는 렘버스용 인쇄회로기판(1')은 다수의 CCL을 절연층(E)으로 가열 가압하여 적층한 것으로, 이는 일면에 레진이 부착된 동박판(RCC)을 다층의 CCL에 적합하여 내층 및 회층회로를 구성하는 일반적인 다층기판에서 상기 레진과 절연층으로 손쉽게 발생하는 절연거리 편차를 방지하기 위해서 이다.
즉, 램버스용 인쇄회로기판(1')에 있어서는, 고속회로 전송시스템에서 사용되므로 그 임피던스(impedance)가 일정하게 유지되어야 하는데, 이와 같은 임피던스는 결국 절연거리편차 및 두께편차에 의하여 영향을 받으며, 따라서 다층 인쇄회로기판의 제조시 가압되어도 두께 편차가 적은 CCL만을 사용하는 것이다.
따라서, 램버스용 다층 인쇄회로기판의 경우 CCL만이 적층되므로, 서로 다른 두께를 갖는 CCL을 혼입하여 적층시킬 경우, 유전율이 다르게 되어 램버스용 기판의 임피던스가 불량하게 되며, 도 1로서 설명한 바와 같이, 종래에는 램버스용 다층 인쇄회로기판의 CCL(100)에 그 두께를 나타내는 별도의 표시기능이 없어 제조시 서로 다른 두께의 CCL(100)이 적층 되는 경우가 빈번하게 발생되며, 기판에 홈을 내는 등의 별도의 표시기능을 갖는다 해도 그 식별성이 매우 취약한 것이다.
따라서, 본 발명에서는 극히 간단하게 CCL의 규격 즉, CCL의 두께에 따라서 램버스용 다층 인쇄회로기판의 CCL(1)이 대부분 직사각형으로 형성되므로, 그 네모서리부분을 호형으로 절개시키거나 또는 사각으로 직선 모따기 작업을 수행한 표시수단(10)을 갖도록 하는 것이다.
즉, 본발명인 램버스용 다층 인쇄회로기판(1')의 CCL(1) 모서리부분을 부분 절개한 제 1 - 제 6 표시수단(10a)-(10f)을 갖게되는데, 이를 상세하게 설명하면 다음과 같다.
도 4a에서 도시한 바와 같이, 상기 제 1 표시수단(10a)은 0.06t의 CCL(1) 경우에 제 1 모서리부분(1a)을 절개하여 구성하고, 0.1t의 CCL(1) 경우에는 제 1 및 제 2 모서리부분(1a)(1b)을 절개한 제 2 표시수단(10b)으로 하며(도 4b), 0.11t의 CCL(1)인 경우 제 1 및 제 3 모서리부분(1a)(1c)을 절개한 제 3 표시수단(10c)으로 한다(도 4c).
또한, 도 4d에서 도시한 바와 같이, 0.13t의 CCL(1)인 경우, 제 1, 제 2 및 제 3 모서리부분(1a)(1b)(1c)을 절개한 제 4 표시수단(10d)으로 표시하며, 0.15t의 CCL(1)은 그 제 1 및 제 4 모서리부분(1a)(1d)을 절개한 제 5 표시수단(10e)으로 표시하고(도 4e), 마지막으로 0.25t의 CCL(1)은 제 1- 제 4 모서리부분(1a)(1b) (1c)(1d)들 모두를 절개한 제 6 표시수단(10f)으로 표시한다(도 4f).
이때, 상기 각 CCL(1)의 두께는 가장 일반적으로 사용되는 두께를 선정하여 표시하였으며, 필요에 따라서 예를 들어, 램버스용 인쇄회로기판의 규격이 변경될 경우에는 이를 변경 실시할 수 있으며, 특히 상기 CCL(1)의 모서리부분들을 R 7-9 mm 바람직하게는 8mm로서 절개시키어 표시할 수 있으며, 더 많은 표시기능이 필요로 할때에는 상기 모따기 크기(R)를 조절하거나, 또는 사각으로 직선 모따기로서수행할 수도 있다.
이에 따라서, 다층의 구조를 갖는 램버스용 인쇄회로기판의 제조작업시 램버스용 인쇄회로기판의 임피던스에 영향을 미치는 CCL(1)의 두께를 간단하게 여러개로 표시할 수 있어 서로 다른 두께를 갖는 CCL(1)의 홉입 적층으로 인한 램버스용 기판의 신뢰성저하를 방지할 수 있는 것이다.
이와 같이 본 발명인 두께표시기능을 갖는 인쇄회로기판에 의하면, 램버스용 다층 인쇄회로기판의 제조시 서로 다른 CCL의 두께 편차에 의한 임피던스불량을 미연에 방지시키고, 이에 따라 기판의 제품 신뢰성을 향상시키는 효과가 있는 것이다.
본 발명은 특정한 실시예에 관련하여 도시하고 설명하였지만, 이하의 특허청구의 범위에 의해 마련되는 본 발명의 정신이나 분야를 벗어나지 않는 한도내에서 본 발명이 다양하게 개조 및 변화될수 있다는 것을 당업계에서 통상의 지식을 가진자는 용이하게 알수 있음을 밝혀두고자 한다.

Claims (18)

  1. 다층 인쇄회로기판의 적층 접합되는 CCL(1)에 있어서,
    상기 CCL(1)은 두께에 따라 적어도 하나의 모서리부분을 일정하게 절개시킨 표시수단(10)을 구비하는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판.
  2. 제 1항에 있어서, 상기 다층 인쇄회로기판은 CCL과 절연층이 반복 적층되어 일정한 두께 편차를 갖으며 고속회로 전송시스템에서 사용되는 램버스용 다층 인쇄회로기판임을 특징으로 하는 두께 표시기능을 갖는 인쇄회로기판
  3. 삭제
  4. 제 1항에 있어서, 상기 표시수단(10)의 절개부분은 일정반경(R)의 모따기인 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  5. 제 4항에 있어서, 상기 표시수단(10)의 모따기 반경(R)은 7 - 9 mm 인것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  6. 제 1항에 있어서, 상기 표시수단(10)은, CCL(1)의 모서리부분을 사각형상으로 직선 모따기하여 구성하는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  7. 제 1항에 있어서, 상기 표시수단(10)은 CCL의 제 1 모서리부분(1a)이 절개된 제 1 표시수단(10a)으로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  8. 제 7항에 있어서, 상기 제 1 표시수단(10a)을 갖는 CCL의 두께는 0.06t 로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  9. 제 1항에 있어서, 상기 표시수단(10)은 CCL의 제 1 및, 제 2 모서리 부분(1a)(1b)이 절개된 제 2 표시수단(10b)으로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  10. 제 9항에 있어서, 상기 제 2 표시수단(10b)을 갖는 CCL의 두께는 0.1t 로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  11. 제 1항에 있어서, 상기 표시수단(10)은 CCL의 제 1 및, 제 3 모서리 부분(1a)(1c)이 절개된 제 3 표시수단(10c)으로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  12. 제 11항에 있어서, 상기 제 3 표시수단(10c)을 갖는 CCL의 두께는 0.11t 로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  13. 제 1항에 있어서, 상기 표시수단(10)은 CCL의 제 1, 2 및, 제 3 모서리 부분(1a)(1b)(1c)이 절개된 제 4 표시수단(10d)으로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  14. 제 13항에 있어서, 상기 제 4 표시수단(10d)을 갖는 CCL의 두께는 0.13t 로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  15. 제 1항에 있어서, 상기 표시수단(10)은 CCL의 제 1 및, 제 4 모서리 부분(1a)(1d)이 절개된 제 5 표시수단(10e)으로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  16. 제 15항에 있어서, 상기 제 5 표시수단(10e)을 갖는 CCL의 두께는 0.15t 로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  17. 제 1항에 있어서, 상기 표시수단(10)은 CCL의 제 1 - 제 4 모서리 부분(1a)(1b)(1c)(1d) 모두가 절개된 제 6 표시수단(10f)으로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
  18. 제 17항에 있어서, 상기 제 6 표시수단(10f)을 갖는 CCL의 두께는 0.25t 로 구성되는 것을 특징으로 하는 두께표시기능을 갖는 인쇄회로기판
KR1019990038533A 1999-09-10 1999-09-10 두께 표시기능을 갖는 인쇄회로기판 KR100332863B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990038533A KR100332863B1 (ko) 1999-09-10 1999-09-10 두께 표시기능을 갖는 인쇄회로기판

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990038533A KR100332863B1 (ko) 1999-09-10 1999-09-10 두께 표시기능을 갖는 인쇄회로기판

Publications (2)

Publication Number Publication Date
KR20010026988A KR20010026988A (ko) 2001-04-06
KR100332863B1 true KR100332863B1 (ko) 2002-04-17

Family

ID=19610874

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990038533A KR100332863B1 (ko) 1999-09-10 1999-09-10 두께 표시기능을 갖는 인쇄회로기판

Country Status (1)

Country Link
KR (1) KR100332863B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101014577B1 (ko) * 2007-07-18 2011-02-16 엘피다 메모리 가부시키가이샤 반도체 장치, 및 반도체 장치를 제조하는 방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980046069U (ko) * 1996-12-27 1998-09-25 김연혁 인쇄회로기판 제조용 동박적층판

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980046069U (ko) * 1996-12-27 1998-09-25 김연혁 인쇄회로기판 제조용 동박적층판

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101014577B1 (ko) * 2007-07-18 2011-02-16 엘피다 메모리 가부시키가이샤 반도체 장치, 및 반도체 장치를 제조하는 방법
US7964962B2 (en) 2007-07-18 2011-06-21 Elpidia Memory, Inc. Method of manufacturing a semiconductor apparatus
US8441126B2 (en) 2007-07-18 2013-05-14 Elpida Memory, Inc. Semiconductor device

Also Published As

Publication number Publication date
KR20010026988A (ko) 2001-04-06

Similar Documents

Publication Publication Date Title
US7499258B2 (en) Embedded multilayer chip capacitor and printed circuit board having the same
US6548767B1 (en) Multi-layer printed circuit board having via holes formed from both sides thereof
US20070165390A1 (en) Printed circuit board
JP4006618B2 (ja) キャリア付銅箔の製法及びキャリア付銅箔を使用したプリント基板
CN103179812A (zh) 高多阶hdi印刷电路板的制作方法
US7326857B2 (en) Method and structure for creating printed circuit boards with stepped thickness
CN101203095A (zh) 多层柔性电路板的制备方法
JPH10163630A (ja) 多層印刷回路基盤及びその製造方法
KR100332863B1 (ko) 두께 표시기능을 갖는 인쇄회로기판
CN116489906A (zh) 一种防止叠错的印刷线路板内层芯板及其制造方法
US5231885A (en) Method for checking multilayer printed wiring board
KR100332871B1 (ko) 램버스용 인쇄회로기판
JP2001189556A (ja) 高速処理用印刷回路基板
KR19990073126A (ko) 램버스용인쇄회로기판
JPH1131881A (ja) セラミック多層基板
KR100332873B1 (ko) 램버스용 인쇄회로기판
JP2001251060A (ja) 多層型プリント配線基板
CN113993301B (zh) 一种软硬结合板多层软板的加工工艺
CN220368851U (zh) 一种pcb板叠层结构
JP3077776B2 (ja) プリント配線板の製造におけるスルーホール位置の検出機構、プリント配線板及びその製造方法
JPH10163631A (ja) 多層印刷回路基盤及びその製造方法
KR100570870B1 (ko) 층간 편심 확인이 가능한 인쇄회로기판
JP2002290033A (ja) 多層配線基板の製造方法
JPH0414951Y2 (ko)
JPS6156495A (ja) 多層印刷配線板の製造方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090318

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee