KR100331970B1 - 미세홈을 갖는 디스플레이 패널 및 그 구동 방법 - Google Patents

미세홈을 갖는 디스플레이 패널 및 그 구동 방법 Download PDF

Info

Publication number
KR100331970B1
KR100331970B1 KR1019997008956A KR19997008956A KR100331970B1 KR 100331970 B1 KR100331970 B1 KR 100331970B1 KR 1019997008956 A KR1019997008956 A KR 1019997008956A KR 19997008956 A KR19997008956 A KR 19997008956A KR 100331970 B1 KR100331970 B1 KR 100331970B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
discharge
electrodes
pair
Prior art date
Application number
KR1019997008956A
Other languages
English (en)
Other versions
KR20010005880A (ko
Inventor
앤더슨에드워드씨.
올름데이빗이.
셔머혼제리디.
Original Assignee
일렉트로-플라스마, 아이엔씨.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 일렉트로-플라스마, 아이엔씨. filed Critical 일렉트로-플라스마, 아이엔씨.
Publication of KR20010005880A publication Critical patent/KR20010005880A/ko
Application granted granted Critical
Publication of KR100331970B1 publication Critical patent/KR100331970B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0228Increasing the driving margin in plasma displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

기판 내의 홈의 측벽(4)으로 지속 및 어드레스 방전을 개시하고 상기 홈을 따라 수평 방전을 행함으로서 AC 플라즈마 디스플레이(1)를 구동하는 방법을 개시함. 기록 단계는 턴 '온'되는 셀에 대응하는 선택의 제 1 및 제 2 전극에 펄스를 가하며, 소거 단계는 턴 '오프'되는 셀에 대응하는 제 1(7) 및 제 3 전극(11)에 전압을 가한다.

Description

미세홈을 갖는 디스플레이 패널 및 그 구동 방법{Display panel having microgrooves and method of operation}
평판 디스플레이는 EL 장치, AC 플라즈마 디스플레이 패널, DC 플라즈마 패널 및 전계 방출 디스플레이 등의 대형 직교 배열 디스플레이 장치가 평판 스크린을 형성하고 있는 전자 디스플레이이다.
AC 플라즈마 디스플레이 패널 또는 PDP의 기본 구조는 두 개의 유리판으로 되는데, 각 판의 내부 면상에 도전 패턴의 전극들이 있으며, 상기 유리판은 가스 충전 갭으로 분리되어 있다. 상기 전극은 x-y 매트릭스상으로 배열되어 있는 동시에 상기 x-y 매트릭스내에는 수평 전극과 수직 투명 전극이 공지의 박막 기술에 의해 서로 직각으로 증착되어 있다. 상기 AC 플라즈마 패널 디스플레이 전극은 얇은 유리 절연층으로 덮여있다. 상기 두 유리판들은 덮혀있다 고정된 그 사이의 거리를 두고 샌드위치되도록 조립되며, 판들의 가장자리는 밀봉되고 판들 사이의 캐비티는 진공화되고 네온 및 아르곤 또는 유사한 가스 혼합물로 다시 채워져 있다. 가스가 이온화하는 경우, 유전체는 작은 캐패시터와 같이 충전하여 구동 전압과 저장 전압의 합이 유리판사이의 가스를 자극시키고 글로 방전할 만큼 충분히 크게 되어 있다. 전압이 상기 열 및 행 전극에 걸리게되면 작은 발광 픽셀이 시각적인 화상을 이룬다.
상기의 절연 기판사이에는 격벽이 놓이게 되어 전극 사이에 컬러의 겹침과 픽셀 겹침의 간섭을 방지하여 해상도를 증가시켜 선명한 화상을 제공할 수 있다. 상기 격벽은 격벽 높이, 폭, 패턴 갭에 의해 상기 유리 판 사이에 균일한 방전 공간을 제공하여 원하는 픽셀 피치를 얻을 수 있도록 한다. 예를 들어, 플라즈마 디스플레이 패널의 격벽은 높이가 약 100㎛ 그리고 폭이 바람직하게 20㎛ 이하로 최대한 좁게되며 약 120㎛ 피치로 이격되게 되어 있다. 이것은 인쇄 산업 표준점인 인치당 72 라인의 컬러 픽셀 피치를 이루는데 필수적인데, 이는 레드(R), 그린(G) 및 블루(B) 형광 스트라이프 컬러 배열의 인치당 216 라인의 서브 픽셀 피치에 상당한다. 이러한 패턴은 컴퓨터 터미널 장비 및 TV 수상기에서 그래픽 및 텍스트 정보를 디스플레이하는데 이용되는 거의 20 내지 40 인치의 대각 치수를 가지는 평판 패널 및 CRT 디스플레이의 컬러 출력을 이루는데 통상으로 이용된다.
AC PDP에 대한 다른 기하학적 구성이 본원에서 참조로 부가되는 미국특허원 제 08/629,723호에 개시되어 있다. 이러한 타입의 PDP에 있어서, 백플레이트는 미세홈 배열을 구성하고, 그 미세홈의 들어간 면을 금속화처리해서 상기 금속화면과 일치하는 미세홈 면에 형광 물질을 입히고 상기 미세홈 배열에 수직인 유전 절연 도전 배열을 가지는 앞판과 밀봉하여 제조되는 홈상 금속 구조물(MOG)이다.
AC 플라즈마 디스플레이 패널과 같은 평판 디스플레이는 대형 스크린, 대용량, 그리고 완전 컬러 이미지 디스플레이 성능을 가지는데 적합하다. 특히 AC PDP는 더욱 많은 디스플레이 라인과 강도 높은 레벨을 실현하고 스크린의 휘도를 열화시키지 않고 그 스크린을 신뢰성 있게 재기록 하는데 적합하다.
상기의 견지에서 본 발명의 목적은 그 기하적 구조에 의해 종래의 디스플레이와는 다르게 동작하는 AC 플라즈마 디스플레이의 홈상 금속(MOG) 구조물 구동 방법 및 장치를 제공하는데 있으며, 다른 목적은 전극 폭을 늘리지 않고 광 출력을 향상시킬 수 있는 전압 파형을 인가하는 데 있으며, 또 다른 목적은 적어도 256개의 그레이 색조를 디스플레이할 수 있는 수평 방전 플라즈마 디스플레이 패널 구동 방법 및 장치를 제공하는데 있다.
본 발명은 미세홈을 갖는 디스플레이 패널 및 그 구동 방법에 관한 것이다. 특히, 본 발명은 MOG(Metal On Groove; 홈상 금속) 구조를 형성하는 백플레이트(back plate) 상에 미세홈을 갖는 한편 완전 컬러의 고해상도가 가능한, PDP로 일컬어지는 AC 플라즈마 디스플레이 패널 그리고 MOG 구조의 금속을 사용해서 상기 AC PDP에서 수평 방전을 행하는 방법 및 장치에 관한 것으로, 이러한 디스플레이는 컴퓨터 스크린 및 TV 스크린 등에 적용될 수 있다.
본 발명의 다른 특징, 기타 목적 및 장점은 이하의 첨부도면을 참조로한 상세한 설명으로부터 명백해질 것이다.
도 1은 통상의 AC 컬러 플라즈마 디스플레이 구조를 도시한 도면이며,
도 2는 연면 방전 AC 플라즈마 디스플레이의 구조를 도시한 도면이며,
도 3a -도 3c는 연면 방전 AC 플라즈마 디스플레이 패널의 방전 형성을 도시한 도면이며,
도 4a -도 4c는 수평 방전 AC 플라즈마 디스플레이 패널의 방전 형성을 도시한 도면이며,
도 5는 도 2의 상기 연면 방전 플라즈마 디스플레이로부터의 광 출력 파형 및 상기 수평 방전 구조로부터의 광 출력 파형을 도시하는 도면이며,
도 6은 MOG 플라즈마 디스플레이를 어드레스 및 지속하기 위한 파형을 도시한 도면이며,
도 7은 상기 도 6의 파형을 생성하는 장치의 블록도이며,
도 8은 X 구동 시스템의 블록도이며,
도 9는 Y 구동 시스템의 블록도이며,
도 10은 Z구동 시스템의 블록도이며,
도 11 X 구동 시스템의 개략도이며,
도 12는 Y 구동 시스템의 개략도이며,
도 13은 Z 구동 시스템의 개략도이며,
도 14는 오픈 셀 구조 PDP에 대한 샘플 파센(Paschen) 곡선이며,
도 15는 가변 가스 성분을 가지는 전압과 효율 구성의 샘플을 도시한 도면이다.
요약하면, 본 발명에 따르면 용접 밀봉 가스 충전 인클로저를 가지는 AC 플라즈마 평판 디스플레이 가동 방법이 제공된다. 이러한 인클로저는 상부 유리 기판과 그로부터 이격된 하부 기판으로 이루어진다. 상기 상부 기판은 쌍으로 된 상부 전극 배열 및 상기 상부 전극을 덮는 절연막과 전자 방사를 가진다. 하부 기판은 상기 상부 전극에 수직으로 배치된 복수의 병렬 미세홈과 금속으로 되며 바닥 및 측벽을 가지는 각각의 미세홈내에 용착된 하부 전극 그리고 상기 각 하부 전극 상에 일치하여 증착되며, 행을 이루는 미세홈과 열을 이루는 상부 전극과의 돌출 교차부에서 서브픽셀이라 하는 서브셀 쌍을 이루는 형광 물질을 구비한다.
상기 본 발명의 방법은 상기 상부 전극 쌍의 제 1 전극에 제 1 전압을 인가하고 모든 하부 전극에 기준전압을 인가함에 있어서, 대응하는 상부 기판 전극하에 저장된 전하를 갖는 서브셀만을 위해 최소 파센(Paschen) 값에서 교차된 하부 전극의 측벽에 방전을 개시하는 충분한 크기 차를 인가하는 단계와,상기 최소 파센값 이상의 압력 갭 누적 값에서 서브셀 쌍 사이에서 상기 측벽으로의 방전 개시에 의해 형성되는 가상 전극간의 수평 방전을 일으키는 제 1 전극과 쌍을 이루는 제 2 전극에 제 1전압과 반대 극성의 제 2 전압을 가하는 단계를 구비한 유지 단계;
방전이 끝나기까지 전압을 유지하여 반대 극성의 상부 전극에 전하를 용착하는 단계,
가스 체적내의 잔여 전하를 소거하는데 필요한 만큼 제 1 상부 전극에 제 1 종료 전압을 그리고 제 2 상부 전극에 제 2 종료 전압을 인가하는 단계, 및
상기 제 1과 제 2 상부 전극의 극성을 바꾸고 다음을 포함한 선택 어드레스 단계와 더불어 연속적으로 상기 순서를 반복하는 단계로 이루어진 지속 단계;
상기 지속 전압에 공통 극성의 기록 전압을 하나 이상의 쌍으로 된 상부 전극중 제 1 전극에 가하고 선택된 하부전극에 선택 기록 전압을 가함에 있어서, 최소 파센값에서 교차된 모든 하부 전극의 측벽으로 방전이 일어나도록 충분한 크기의 차를 갖는 선택 전압을 가하는 단계,
상기 지속 전압에 공통 극성의 기록 전압을 하나 이상의 쌍으로 된 상부 전극중 제 1 전극에 가하고 비선택의 하부전극에 억제 전압을 가함에 있어서, 교차된 모든 하부 전극의 측벽으로 방전이 일어나지 않게 하기에 충분한 크기의 차를 갖는 억제 전압을 가하는 단계,
상기 최소 파센값 이상의 압력 갭 누적 값에서 서브셀 쌍 사이의 측벽으로의 방전으로 일어나는 가상 전극간의 수평 방전을 일으키는 제 1 전극과 쌍을 이루는 제 2 전극에 제 1전압과 반대 극성의 제 2 전압을 가하는 단계, 및
방전이 끝나기까지 전압을 유지해서 상부 전극아래의 유전 코팅부상에 전하를 용착 저장하는 단계를 구비한 선택 어드레스 단계; 그리고,한쌍의 상부 전극의 제 1 전극에 이전 유지 전압에 반대 극성인 소거 전압을 선택된 하부 전극들에 행 전압을 인가함에 있어서, 대응하는 상부 전극하에 저장된 전하를 갖는 서브 셀 사이트에서만 최소 파센 값에서 선택된 하부 전극의 측벽에 방전이 개시되기에 충분한 크기의 소거 전압 및 행 전압을 인가하는 단계, 및방전이 끝나기까지 전압을 유지하여 후속의 지속 단계에서 방전을 방지하는 저장 전하를 제거하는 단계로 이루어진 소거 단계를 포함하여 이루어진다.
도 1, 4 및 5에 있어서, 유사의 참조번호는 유사의 요소를 나타내며, 완전 컬러 디스플레이의 부분 단면도가 도시된다. 상기 컬러 디스플레이는 3가지 다른 색의 선택적 조합으로 얻어진다. 즉 앞 또는 상부 기판은 그 내부면상에 디스플레이 전극(7) 즉 Y 및 Z 지속 전극을 가지는데 이들은 그 표면에 광 방출 층(10)을 가지는 유전 물질, 유전체(9)로 덮여진다. 상기 앞 기판은 얇은 장벽(4)으로 분리된 미세홈 표면상의 발광 영역을 포함하는 백플레이트(1)에 밀봉된다. 상기 발광 영역(5)상에 형광 물질, 형광체가 용착되며, 이 물질은 미세홈의 내부면을 덮는 전극(2)과 일치된다. 각각의 인접 발광 영역은 각각의 패턴에 있어서 예를 들어 레드[R], 그린[G] 및 블루[B]의 다른 형광 색을 포함하고 있다. 이미지 요소는 통상 적어도 상기 3가지 색에 대응하는 3 형광 영역으로 정의된다.
완전 컬러 디스플레이의 보다 상세한 설명을 위해 본원에서는 미국특허원 제 08/629,723호를 참조하여 기술하기로 한다.
도 2 및 3에 도시된 종래의 방법에 있어서, 3 전극 구조를 가지는 연면 방전 AC 플라즈마 디스플레이 패널이 도시되는데, 복수 쌍의 병렬 디스플레이 전극(7)이 앞 기판(6)상에 형성되며, 이에 수직인 복수의 어드레스 전극(2)이 뒤 기판(1)상에 형성된다. 상기 앞 기판 디스플레이 전극은 그 표면에 광 방출 층(10)을 가지는 유전 물질(9)로 덮여있다. 어드레스 전극은 유전물질(3)로 덮여있다. 장벽 리브(4)는 상기 유전 물질(3)위에 형성되며, 형광 물질(5)이 상기 장벽사이에 용착된다. 상기 형광물질 즉 형광체는 그와 상기 디스플레이 전극사이에 방전 공간을 가지는 상기 디스플레이 전극 쌍이 접하는 기판 상에 배치되며, 디스플레이 전극사이의 연면 방전으로부터 생긴 자외선으로 여자되어 발광을 한다. (미국특허 제 4,638,218호, 4,737687,호 및 5,661,500호 참조)
도 2에 도시된 연면 방전 구조에 대한 종래의 구동방법에 있어서, 상기 쌍의 제 1 및 제 2 디스플레이 전극에 제 1 전압 펄스를 인가하는 리셋 단계 ;턴온되는 셀에 대응하는 제 2 및 제 3 전극에 제 2 전압 펄스를 인가하는 기록 단계; 및 쌍의 제 1 및 제 2 전극 쌍에 제 4 AC 전압 펄스를 인가하는 지속 방전 단계가 포함되는데, 상기 제1 전압 펄스는 디스플레이의 모든 셀을 소거하도록 세트된다. 기록 단계는 턴온되는 제 1 디스플레이 라인의 셀들이 제 2 전압 펄스를 수신하고, 턴온되는 제 2 디스플레이 라인의 셀들이 제 2 전압 펄스를 수신하고, 턴온되는 제 3 디스플레이 라인의 셀들이 제 2 전압 펄스를 수신하고, 등등해서 모든 디스플레이의 모든 셀들이 기록되는 방식으로 실행된다.
이러한 전압 시퀀스의 인가로 도 3에 도시한 바와 같이 연면 방전이 생기며, 이 때 앞 기판의 평행 전극(7)은 인듐 틴 옥사이드(Indium Tin Oxide; ITO)로 이루어진 투명 전극(8)을 적용함으로써 확장된다. 도 3 c는 디스플레이 전극(7)에 가해진 기록 전압을 나타내며, 어드레스 전극(2)은 앞 기판(6)과 뒤 기판(1)사이의 방전(14)를 형성한다. 이러한 방전이 상기 기판(6,1)상에 전하를 축적시키며, 상기 앞 기판(6)상의 전하는 다음 지속 펄스의 인가로 두 개의 디스플레이 전극(7)사이에서 방전이 일어날 수 있도록 충분히 크게되어야 한다. 방전(12)은 도 3a에 도시한 바와 같이 디스플레이 전극사이의 좁은 갭에 걸리게된다. 도 3 b는 방전(13)이 진행됨에 따라 디스플레이 전극의 전폭에 걸쳐 연장하여 상기 디스플레이 전극과 어드레스 전극모두에 전하를 형성하는 것을 나타낸다. 연면 방전으로부터의 광 출력이 디스플레이 전극(7)에 의해 형성되는 것을 도 5에서 볼수 있다.
종래의 디스플레이의 지속 및 동작 조건은 도 14에 도시된 주로 파센 곡선(Paschen Curve)과 관련한 가스 물리학으로 정해진다. 지금까지의 종래 기술에 있어서, 방전은 파센 곡선의 우측에서 일어났다. 즉 최소값 이상이며 그리고 P×d(압력과 거리의 곱)를 감소시킴으로써 동작 전압을 감소시키는 영역에서 일어났다. 이는 지속 메카니즘에서는 필수적인데, 방전 시작시와는 달리 가상 캐소드 및 애노드가 설정되어 갭(d)을 효과적으로 단축시키고 방전이 조기에 자체 소멸되기 때문이다. 또한 상기 구조는 어드레스 전극을 덮고있는 유전체상에 예기치 않은 전하를 형성하는데 이는 어드레스 방식으로 보상되어야 한다.
이러한 연면 방전구조는 디스플레이 전극에 ITO를 부가한 결과 그 디스플레이 전극 뒤에 숨겨지는 투과 광에 의해 광 출력의 향상을 나타낸다. 또한 상기 구조에 의하면 방전영역이 넓어져서 광량의 증가를 가져오고 더불어 전류량의 증가를 가져온다. 상기 투명 물질은 정상 전극에 가해져야하며, 상기 앞 기판 물질을 형성함에 있어서 필요치 않은 정렬 단계를 요함을 할 수 있다.
도 4는 본 발명에 따른 AC 플라즈마 디스플레이에서 수평 방전의 형성을 도시하는데, 디스플레이 전극(7)은 상기 앞 기판(6)상에 형성되며, 지속 전압 Va가 상기 디스플레이 전극에 인가되어 장벽 전압 Vw를 가지는 '온'셀이 다음 식의 관계로 유지된다.
Va + Vw > Vfmax1+ Vfmax2
여기서 Vfmax1는 Y 디스플레이 전극으로부터 어드레스 전극(2)으로 방전(12)이 일어나도록 하기 위한 최대 필요 방전 개시 전압이며, Vfmax2는 지속 방전의 위상 I에 대해 도 4a에 도시한 바와 같이 Z 디스플레이 전극과 어드레스 전극사이에서 방전이 일어나도록 하기 위한 최대 필요 방전 개시 전압이다. Va + Vw 는 상기 디스플레이 전극 Y 및 Z사이에서 방전을 시작시키는데 필요한 상기 요구 방전 개시 전압 Vfmax3이하이어야 한다. 이러한 방전이 나타나면, 방전 위상 Ⅱ이 시작되며, 이때 가스가 이온화되고 방전이 확산되어 도 4b의 방전(13)을 형성하는데, 이는 위상 Ⅰ에서 디스플레이 전극에 걸쳐 형성된 가상 애노드와 캐소드사이에서 일어난다. 이러한 방전으로 방전 위상 Ⅲ가 나타나게되며, 이때 전하(+ 및 -)가 상기 앞 기판 면상에 모이게되어 셀에 걸리는 전압이 감소하게되고 방전이 끝나게된다. 상기 방전은 디스플레이 전극에 걸리는 인가전압을 역으로 함으로써 다시 일어나게되어 상기 장벽 전하내의 대응 반전으로 역 방전이 시작된다. 이러한 방전 재생 시퀀스가 지속으로 공지되 있다.
상기 어드레스 전극을 덮는 유전물질이 없으므로 그 전극상에는 장벽 전하가 모이지 않게됨을 알 수 있으며, 또한 지속의 제 1 단계동안 파센 곡선상의 최소값 영역에서 MOG 구조의 벽으로의 방전이 일어나며, 미세홈 측벽을 따라 그 어딘가에 나타나게됨을 알 수 있다. 이러한 방전은 가상 애노드와 캐소드의 발현으로 자체 소멸되므로, 상기 앞 기판과 뒤 기판사이에는 소량의 전류만이 있게되어 형광체에 대해 손상을 거의 주지 않게 된다. 이것은 디스플레이 수명을 길게 유지하는데 중요한 요소이다. 또한 P×d 곱에서 d는 전술한 바와 같이, 아주 작으므로 MOG 장치에 대한 개시전압은 자동으로 최소로된다.
수평 방전 위상 Ⅱ동안, 위상 Ⅰ에 의해 형성된 가상 캐소드와 애노드는 그들 사이에서 수평 방전을 일으킨다. 상기 앞 기판상의 한쌍의 지속 전극사이의 간격이 방전 개시 전압 및 수평 방전 위상에 대한 경로를 정하게된다. 이러한 간격은 상기 미세홈의 깊이와 디스플레이전압과 비교적 무관하게 정해지며, 광 출력이 보다 최적으로 조정된다.
예를 들어, 상기 전극쌍 간격이 크게되면, 상기 홈(groove) 캐비티(cavity)의 길이를 따라 수평으로 형성된 한줄기의 빛(thread of light)과 같이 상기 방전은 아주 길게 나타나며, 이 경우 상기 전극 위치에서 일차로 스퍼터링이 일어나게 되어 방전 셀 표면의 작은 면적에만 스퍼터링 손상이 일어나게 된다. 이러한 설계는 저 전원, 고 해상도 장치에는 이상적이지만 그 효율은 다소 낮아지는 성향이 있는데, 이는 실제 전압에 맞는 가스 혼합물을 선택해야하며, 방전로가 길어지면 길어질수록, 지속전압이 높아지기 때문이다.
효율, 가스 혼합 및 동작 전압간의 관계는 도 15에 도시되는데, 높은 전압의 가스 혼합물을 설계해야함을 알 수 있으며, 이는 종래 기술보다 MOG 구조에 더욱 용이하게 적용될 수 있는데, 이는 고 지속전압의 경우에도 어드레스 전압이 낮게될 수 있기 때문이다.
도 4d는 MOG 구조에 대한 어드레스 기술을 도시하는데, 여기서 기록 펄스 전압 Vpw의 기록 펄스가 하나의 디스플레이 전극(7) 및 어드레스 전극(2)에 인가된다. Vpw는 전술한 바와 같이 방전 개시 전압 이상이어야 한다. 인가 전압은 상기 디스플레이 전극과 어드레스 전극사이의 소 방전을 일으킨다. 이러한 방전은 장벽 전하가 Vwa를 갖는 앞 기판 상에 모이게 하여 Va + Vpw + Vwa 가 Vfmax1+ Vfmax2보다 크게되어 앞의 지속 파형 천이에서 도 4a에 도시한 바와 같이 지속 위상 Ⅰ이 나타나 셀이 턴 온된다.
셀을 소거하기 위하여 도 4c에 도시한 장벽 전하는 감소하게되어 방정식 Ⅰ을 만족하지 못한다. 이는 디스플레이 전극중 한 전극과 어드레스 전극사이의 방전을 일으킴으로써 실행되는데, 이 경우 상기의 방전으로 제 2 디스플레이 전극의 극성과 같은 극성을 가지는 앞 기판 면상에 장벽 전하가 위치하게 한다. 예를 들어 도 4c에 있어서, Y 디스플레이 전극은 정(+)의 장벽 전하를 그리고 Z 디스플레이 전극은 부(-)의 장벽 전하를 가지는 경우, 상기 Y 전극과 어드레스 전극사이의 방전이 Y 전극에 정 전압을 어드레스 전극에 부 전압을 가함으로써 일어난다. 이러한 방전의 결과 Y 전극에 부 전하가 나타나게된다. Y 와 Z 전극이 부의 장벽 전하를 가지는 경우, 상기 장벽 전하가 감소되어 방정식 Ⅰ의 조건이 맞지 않게되어 셀은 꺼지게된다.
도 6은 MOG를 구동하는 조건을 만족하는 본 발명의 양호한 실시예의 파형을 나타내는데, 도 6에 있어서, L은 선택 셀로부터의 광 출력, X는 상기 선택 셀의 어드레스 전극에 인가된 파형, Y는 상기 선택 셀의 Y 디스플레이 전극에 가해진 전압, Z는 상기 선택 셀의 Z 디스플레이 전극에 가해진 전압을 각각 나타낸다. 상기 Y 및 Z전압은 동일 진폭 그리고 반대 극성을 가진다. 로우 레벨 3으로 Y 전압이천이되고, 하이 레벨 1로 Z전극이 천이되면, 진폭 Va의 셀에 전압 인가되어, 상기 '온' 셀이 방전하게되어 광 출력 펄스(12)가 생성된다. 다음 단계에서, 하이 레벨 1로의 Y 전극의 천이, 로우 레벨로의 Z전극의 천이되면 진폭 Va의 셀에 부 전압이 인가되어 '온' 셀이 다시 방전하게되어 광 출력을 생성하게된다. 이전의 셀의 상태가 '오프'였던 경우, Y와 Z 전극의 천이가 '오프'셀이 방전할 만큼 충분히 크지 않게되어 상기 셀은 '오프'상태를 유지한다.
기록 어드레스 동작이 도 6에 Y 디스플레이 전극에 부 펄스(5)를 그리고 Z 디스플레이 전극에 정 펄스(7)를 인가하는 것으로 도시되고 있다. 펄스(5)의 높이가 즉 펄스 파고가 Vw1이고 펄스(7)의 높이가 Vw2이면, 어드레스 전극에 걸리는 전압은 Va + Vw1+ Vw2이며, 이 전압은 두 개의 디스플레이 전극사이의 방전을 일으키도록 상술한 바와 같이,Vfmax1+ Vfmax2이상이 되어야된다. 이러한 펄스를 인가함으로써 Y 전극과 Z 전극에 의해 형성된 라인 상의 셀이 방전하게되어 앞 기판상에 충분한 진폭을 가지는 장벽 전하가 모이게되어 Y 와 Z 전극의 다음의 천이시(도 6의 6) 상기 셀이 다시 방전하게되어 '온'된다. 이러한 식으로 Y와 Z 전극에 의해 형성된 수평 라인상의 모든 셀이 기록된다.
어드레스 수평 라인상의 모든 셀이 '온' 상태를 유지해야하는 것은 아니다. 따라서 '오프'되어야 할 셀을 선택적으로 소거하는 것이 필요하다. 이는 Y 디스플레이 전극에 소거 펄스(8)를 그리고 어드레스 전극X에 소거펄스(9)를 인가함으로써 행해진다. Y 펄스(8)의 높이가 Vw1인 경우, Y 전극에 대한 기록 및 소거 펄스 높이모두를 생성하는데, 공통 전원이 이용될 수 있어서, 디스플레이 용의 전원의 단순화가 실현된다. 셀 오프되는 선택된 셀을 위해 Y 전극과 어드레스 전극(X)사이에서 방전이 일어나도록 값 Ve1의 어드레스 펄스 높이(9)는 Vw1+ Ve1가 Vfmax1이상이되게 선택되어야한다. 소거 펄스의 인가로서 Y 및 Z 전극에 동일한 극성의 장벽 전하가 생기며, 장벽 전압이 방정식 Ⅰ을 만족하지 않는 레벨로 감소되며, 상기 셀은 꺼진다.
픽셀 정보를 업데이트하는 바람직한 실시예에 있어서, 8 수평 라인이 도 6에 도시된 동일 펄스(5,7)를 이용하여 동일 시간에 기록된다. 8 분리 소거 펄스가 상기 8라인에 순차적으로 인가된다. 각각의 소거 펄스는 상기 8 어드레스 라인 상의 필요치 않은 셀을 끄도록 이용된다. 이것이 도 6에 도시되는데, 여기서 수평 라인 L1, L2L,....L8은 펄스(5,7)로 기록된 모든 셀을 가지며, 제 1 소거 펄스(8)는 L1 상의 필요치 않은 셀을 선택적으로 소거하도록 이용되고, 제 2 소거 펄스는 L2 상의 필요치 않은 셀을 선택적으로 소거하도록 이용되고, 제 3 소거 펄스는 L3 상의 원치않은 셀을 선택적으로 소거하도록 이용되고, 등등해서 모든 8 라인이 필요치 않은 오프상태의 셀들을 가진다.
도 7은 MOG 구조를 구동하는데 필요시되는 파형 및 데이터를 생성하는데 이용되는 시스템의 블록도이다. 시스템으로의 입력은 수평 및 수직 동기신호, 디스플레이의 각 픽셀을 위한 레드 그린 및 블루 정보에 대한 데이터 그리고 새로운 픽셀정보를 나타내기 위한 클럭 등을 식별하기 위한 제어신호이다. 픽셀 데이터는 2진 형태로 변환되어 나중의 복구를 위해 공지 형태의 프레임 메모리에 기억된다. 타이밍 제어 유니트는 동기신호와 동기되며 파형 발생기를 제어한다. 상기 파형 발생기는 Y 및 Z 구동회로에 수평 어드레스 정보를 보내고 Y와 Z파형 생성에 이용되는 신호를 생성한다. 수평 라인은 8개의 그룹으로 기록되며, 파형 제어 유니트가 어느 수평 라인이 선택된 세트를 이루는지를 선택한다. 선택 그룹이 임의 기록된 상기 라인이 선택적으로 소거된다.
데이터 변환 블록은 소거될 선택의 수평 라인에 의거 상기 프레임 버퍼로부터 정보를 선택하며, 소거 패턴을 선택하도록 그레이스케일 값이 어떻게 이용되는지와 같은 다른 정보를 선택한다. 따라서 상기 데이터 변환 블록은 소정의 정보가 상기 플라즈마 스크린상에 적절히 디스플레이될 수 있도록 상기 프레임 버퍼를 제어하는 역할을 한다.
도 8은 어드레스 전극 X구동회로에 대한 상세 블록도인데, 펄스 발생기는 구동회로에 인가할 3 레벨중 하나를 선택한다. Vxw는 선택 셀에 대한 소거 펄스의 높이를 생성하는데 이용되며, 접지레벨은 선택되지 않은 셀을 선택하는데 이용되며, Vxm 레벨은 정상 유지 시간동안 생성될 소거 펄스가 없을 때 이용된다. 어드레스 전극의 구동 캐피시턴스의 효율을 증대시키고 어드레스 펄스 전압 Vxw 및 Vxm 레벨을 위해 에너지 회수 회로가 이용된다. X 구동회로로의 데이터는 도 7의 데이터 변환 블록에 의해 정해진다.
도 9는 Y 디스플레이 전극 구동 회로에 대한 상세 블록도를 도시하는데, Y 지속 블록은 도 6에 도시된 지속 파형(2)을 생성한다. 상기 파형의 타이밍에 대한 제어는 도 7의 파형 제어 블록에 의해 정해진다. Y 지속 블록은 지속 전압 Va 와 두 개의 중간 레벨 Vym1및 Vym2간을 선택하는데 이용되며, Vym2은 소거 펄스가 가해진 레벨이다. 어드레스 전극의 구동 캐피시턴스가 지속 전압 Va 및 Vym 모두에 이용되는 경우 효율을 향상시키는데 에너지 회수 회로가 이용된다. 소거 및 기록 어드레스 펄스가 Y 펄스 제어 블록에 의해 생성된다. 동일의 펄스 높이가 소거 및 기록 펄스에 이용된다. Y 구동회로는 파형 제어 블록으로부터의 Y 데이터에 의거 기록 및 소거를 위한 라인을 선택한다. 데이터는 디스플레이의 수평 라인 각각에 기록 및 펄스를 인가, 비인가 하는데 이용된다.
도 10은 Z 디스플레이 전극 구동 회로에 대한 상세 블록도를 도시하는데, Z 지속 블록은 도 6에 도시된 지속 파형(6)을 생성한다. 상기 파형의 타이밍에 대한 제어는 도 7의 파형 제어 블록에 의해 정해진다. Z 지속 블록은 지속 전압 Va 와 두 개의 중간 레벨 Vzm1및 Vzm2간을 선택하는데 이용되며, Vzm2은 소거 펄스가 가해진 레벨이다. 어드레스 전극의 구동 캐피시턴스가 지속 전압 Va 및 Vzm 모두에 이용되는 경우 효율을 향상시키는데 에너지 회수 회로가 이용된다. 기록 어드레스 펄스가 Z 펄스 제어 블록에 의해 생성된다. Z 구동회로는 파형 제어 블록으로부터의 Z 데이터에 의거 기록을 위한 라인을 선택된다. 데이터는 필요에 따라 디스플레이의 수평 라인 각각에 기록 펄스를 인가, 비인가하는데 이용된다. Z 및 Y 블록도가 밀접히 관련되므로 동일 회로가 Z 및 Y 전극 모두에 이용될 수 있다. 이 결과 설계, 조립 및 회로 비용의 절감을 이룰 수 있다.
도 11은 X전극에 대한 필요한 파형을 생성하기 위한 통상의 회로를 개략적으로 도시하는데, 스위치 SW1, SW2 및 SW3는 구동회로에 인가되는 전압을 제어하며, 구동회로 내측의 두 개의 스위치는 인가 전압(상부 스위치가 온이고, 하부 스위치가 오프인 경우) 또는 공통 접지 레벨(하부 스위치가 온이고 상부 스위치가 오프인 경우)을 선택한다. 상기 구동 스위치는 도 7에 도시된 데이터 변환 블록이 구동회로로 로드한 데이터 비트에 의해 제어된다. 어드레스 전극이 전압 VAX로 인가되는 경우, 도 11의 SW1가 폐쇄되고, SW2 및 SW3이 개방되며, 지속 활동이 있고 X 전극이 중간 전압 Vxm에서 유지되는 경우, SW2는 폐쇄되고 SW2 및 SW3가 개방되며, 어드레스 전극이 접지 레벨에 있는 경우 SW3이 폐쇄되고, SW1 및 SW2가 개방되는데, 이는 어드레스 소거 펄스사이에서 발생한다. 에너지 회수가 스위치 SW4 와 SW5에 의해 실행된다. SW4는 인가 전압이 접지에서 Vxa로 또는 Vxa에서 접지로 천이에 있는 경우 폐쇄된다. Vxa에서 접지로 천이시 캐패시터는 인덕터 L1을 통해 충전되며, 접지에서 Vxa로 천이시 캐패시터는 인덕터L1을 통해 방전된다. 따라서 캐패시터 평균 전압은 1/2 Vxa가 된다. Vxm에 대한 에너지회수가 SW5에 의해 행해지며, SW5는 인가 전압이 접지에서 Vxm로 또는 Vxm에서 접지로 천이에 있는 경우 폐쇄된다. Vxm에서 접지로 천이시, 캐패시터는 인덕터 L1을 통해 충전되며, 접지에서 Vxm로 천이시 캐패시터는 인덕터L1을 통해 방전된다. 따라서 캐패시터 평균 전압은 1/2 Vxm가 된다. 임의의 소정 시간에 폐쇄되는 하나의 스위치만을 선택하는 것이 중요하다. SW 4 및 SW 5는 천이용으로 이용되며, SW 1, SW 2 및 SW 3는 그 대응 레벨에서 전압을 클램프(clamp)하는데 이용된다.
도 12는 Y 디스플레이 전극에 필요한 파형을 생성하기 위한 통상의 회로를 개략적으로 도시하는데, 스위치 SW1, SW2 및 SW3는 Y 구동회로에 인가되는 전압을 제어하며, 구동회로 내측의 두 개의 스위치는 인가 전압(상부 스위치가 온이고, 하부 스위치가 오프인 경우) 또는 공통 접지 레벨(하부 스위치가 온이고 상부 스위치가 오프인 경우)을 선택한다. 상기 구동 스위치는 도 7에 도시된 파형 제어 블록이 구동회로로 로드한 데이터 비트에 의해 제어된다. 디스플레이 전극이 지속 전압 Vya로 인가되는 경우, 도 12의 SW1가 폐쇄되고, SW2, SW3 및 SW4가 개방되며, 지속 파형이 중간 전압 Vym1에서 유지되는 경우, SW2는 폐쇄되고 SW1, SW3 및 SW4가 개방되며, 디스플레이 전극이 제 2 중간 레벨 Vym2에 있는 경우 SW3이 폐쇄되고, SW1, SW2 및 SW4가 개방되는데, 이는 어드레스 소거 펄스사이에서 발생한다. 디스플레이 전극이 접지 레벨에 있는 경우, SW4는 폐쇄되고 SW1, SW2 및 SW3가 개방되며, 스위치 SW5 및 SW6은 에너지 회수를 실행한다. SW5는 인가 전압이 Vym1에서 Vya로 또는 Vya에서 Vym1로 천이에 있는 경우 폐쇄된다. Vya에서 Vym1로 천이시 캐패시터는 인덕터 L1을 통해 충전되며, Vym1에서 Vya로 천이시 캐패시터는 인덕터L1을 통해 방전된다. 따라서 캐패시터 평균 전압은 1/2 (Vya + Vym1)가 된다. Vym2에 대한 에너지회수가 SW6에 의해 행해지며, SW6는 인가 전압이 접지에서 Vym2로 또는 Vym2에서 접지로 천이에 있는 경우 폐쇄된다. Vxm에서 접지로 천이시 캐패시터는 인덕터 L1을 통해 충전되며, 접지에서 Vxm로 천이시 캐패시터는 인덕터L1을 통해 방전된다. 따라서 캐패시터 평균 전압은 1/2 Vxm2가 된다. 임의의 소정 시간에 폐쇄되는 하나의 스위치만을 선택하는 것이 중요하다. SW 4 및 SW 5는 천이용으로 이용되며, SW 1, SW 2 및 SW 3는 그 대응 레벨에서 전압을 클램프하는데 이용된다.
도 13은 Z 디스플레이 전극에 대한 필요한 파형을 생성하기 위한 통상의 회로를 개략적으로 도시하는데, 스위치 SW1, SW2 및 SW3는 Z 구동회로에 인가되는 전압을 제어하며, 구동회로 내측의 두 개의 스위치는 인가 전압(상부 스위치가 온이고, 하부 스위치가 오프인 경우) 또는 공통 접지 레벨(하부 스위치가 온이고 상부 스위치가 오프인 경우)을 선택한다. 상기 구동 스위치는 도 7에 도시된 파형 제어 블록이 구동회로로 로드한 데이터 비트에 의해 제어된다. 디스플레이 전극이 지속 전압 Vza로 인가되는 경우, 도 13의 SW1가 폐쇄되고, SW2, SW3 및 SW4가 개방되며, 지속 파형이 중간 전압 Vzm1에서 유지되는 경우, SW2는 폐쇄되고 SW1, SW3 및 SW4가 개방되며, 디스플레이 전극이 제 2 중간 레벨 Vzm2에 있는 경우 SW3이 폐쇄되고, SW1, SW2 및 SW4가 개방되는데, 이는 어드레스 소거 펄스사이에서 발생한다. 디스플레이 전극이 접지 레벨에 있는 경우, SW4는 폐쇄되고, SW1, SW2 및 SW3가 개방되며, 스위치 SW5 및 SW6은 에너지 회수를 실행한다. Z 디스플레이 전극에 대한 에너지 회수는 Y 디스플레이 전극에 대해 설명한 바와 유사하다. 임의의 소정 시간에 폐쇄되는 하나의 스위치만을 선택하는 것이 중요하다. SW 4 및 SW 5는 천이용으로 이용되며, SW 1, SW 2 및 SW 3는 그 대응 레벨에서 전압을 클램프 하는데 이용된다.
본 명세서에서 인용한 특허 및 문헌은 전체적으로 참조된다.
이상 본 발명을 일 실시예를 참조로 기술하였으나 본 발명은 이에 제한되지 않으며, 이하의 부속 청구범위의 사상 및 영역을 일탈치 않는 범위내에서 여러 가지로 수정 및 변형 실시될 수 있다.
본 발명은 음극선관/ 액정 디스플레이 패널에 적용 실시될 수 있다.

Claims (15)

  1. 쌍으로 된 상부 전극 배열과 상기 상부 전극을 덮는 전자 방사 및 절연 막을 가지는 상부 투명 기판, 그로부터 이격되어 접촉하고, 상기 상부 전극에 수직으로 배치되어 가스 충전 캐비티를 이루는 복수의 병렬 미세홈을 가지는 하부 기판, 바닥 및 측벽을 갖는 각 미세홈내에 용착되고 금속으로 형성된 하부 전극 그리고 상기 각 하부 전극 상에 일치 용착되어 열을 이루는 상부 전극과 행을 이루는 미세홈의 돌출 교차부에서 서브픽셀 이라 하는 서브셀 쌍을 이루는 형광 물질을 갖는 용접 밀봉 가스 충전 인클로저를 구비하는 AC 플라즈마 평판 디스플레이 구동 방법에 있어서:
    상기 상부 전극 쌍의 제 1 전극에 제 1 전압을 인가하고 모든 하부 전극에 기준전압을 인가함에 있어서, 대응 상부 기판 전극 하부에 저장된 전하를 갖는 서브셀을 위한 최소 파센(Paschen) 값에서 교차된 하부 전극의 측벽에 방전을 개시하는 충분한 크기 차를 인가하는 단계와, 상기 측벽에의 방전의 개시로 인하여 상기 최소 파센값 이상의 압력 갭 누적 값에서 서브셀 쌍 사이에서 상기 측벽으로의 방전 개시에 의해 형성된 가상 전극간의 수평 방전을 일으키는 제 1 전극과 쌍을 이루는 제 2 전극에 제 1전압과 반대 극성의 제 2 전압을 인가하는 단계와,
    방전이 끝나기까지 전압을 유지하여 반대 극성의 상부 전극에 전하를 용착하는 단계와,
    가스 체적내의 잔여 전하를 소거하는데 필요에 따라 제 1 상부 전극에 제 1 종료 전압을 그리고 제 2 상부 전극에 제 2 종료 전압을 가하는 단계, 및
    상기 제 1과 제 2 상부 전압의 극성을 바꿔서 다음의 선택 어드레스 단계에 따라 연속적으로 상기 순서를 반복하는 단계를 구비한 지속 단계;
    상기 지속 전압과 공통 극성의 기록 전압을 하나 이상의 쌍으로 된 상부 전극중 제 1 전극에 가하고 선택의 하부전극에 선택 기록 전압을 가함에 있어서, 최소 파센값에서 교차된 모든 하부 전극의 측벽으로 방전이 일어나도록 충분한 크기의 차를 인가하는 단계와,
    상기 지속 전압에 공통 극성의 기록 전압을 하나 이상의 쌍으로 된 상부 전극중 제 1 전극에 가하고 비선택된 하부전극에 억제 전압을 가함에 있어서, 교차된 모든 하부 전극의 측벽으로 방전이 일어나지 않게 하기에 충분한 크기의 차를 안가하는 단계와,
    상기 최소 파센값 이상의 압력 갭 누적 값에서 서브셀 쌍 사이의 측벽으로의 방전으로 일어나는 가상 전극간의 수평 방전을 일으키는 제 1 전극과 쌍을 이루는 제 2 전극에 제 1전압과 반대 극성의 제 2 전압을 가하는 단계, 및
    방전이 끝나기까지 전압을 유지해서 상부 전극아래의 유전 코팅부상에 전하를 용착 저장하는 단계를 구비한 선택적 기록 단계; 그리고,
    상기 한쌍의 상부 전극의 제 1 전극에 상기 지속 전압과 반대 극성의 소거전압을 그리고 선택된 하부 전극에 행 전압을 가함에 있어서, 대응 상부 기판 전극하에 저장된 전하를 갖는 전하 저장된 서브셀에서만 상기 최소 파센값에서 상기 선택 된 하부 전극의 측벽으로 방전이 일어나기에 충분한 크기로 소거 전압과 행 전압을 인가하는 단계, 및
    방전이 끝나기까지 전압을 유지하여 후속의 지속단계에서 방전을 방지하는 저장 전하를 제거하는 단계로 이루어진 소거 단계를 포함함을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  2. 제 1항에 있어서, 상기 선택 기록 단계동안의 억제 전압은 모든 하부 전극에 대한 선택 기록 전압과 같게 설정되어 선택 상부 전극 쌍을 따르는 모든 열 서브 픽셀이 한 단계로 기록되는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  3. 제 2항에 있어서, 픽셀 당 한 비트 이미지 즉 한 비트가 연속으로 기록되지만 이하의 방식을 따르는 지속 단계 즉 주기를 구성함으로써 순차적이지 않게 기록되는데, 상기 방식은 일 이상의 지속 주기로 이루어진 한 주기에서, 적어도 한 지속 주기가 온으로 선택 및 기록된 일 그룹의 열로된 기록 단계, 상기 그룹의 수에 대응하는 다수의 소거 펄스로 구성되되, 순차적으로 어드레스되고 동일의 지속 주기내에 있으며, 이 주기에서 오프'되는 셀은 소거되며, 온되는 셀은 영향을 받지 않고 남아 있게되는 선택 소거 단계를 가지며, 이어서 상기와 같은 방식으로 제 2 그룹의 셀이 제 2 주기로 실행되며, 모든 가능한 그룹이 어드레스 되어 디스플레이가 새로운 비트 이미지로 업데이트되기까지 순차적인 사이클이 실행되는 것임을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  4. 제 1항에 있어서, 상기 쌍의 상부 전극상의 모든 제 1, 제 2 전압 및 종료 전압은
    동일하거나 반대 극성을 가지는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  5. 제 1항에 있어서, 상기 기록 전압은 부 극성을 가지는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  6. 제 1항에 있어서, 상기 소거 전압은 부 극성을 가지는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  7. 제 1항에 있어서, 상기 행 전압은 정 극성을 가지는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  8. 제 1항에 있어서, 상기 행 전압은 접지 전위에 있는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  9. 제 4항에 있어서, 상기 상부 기판상의 평균 전압은 접지전압에 가까워지도록 바이어스되어 모든 전극의 전압을 최소화하는 것을 특징으로 하는 AC 플라즈마 평판 디스플레이 구동 방법.
  10. 쌍으로 된 상부 전극 배열 및 상기 상부 전극을 덮는 전자 방사 및 절연 막을 가지는 상부 투명 기판, 그로부터 이격되어 접촉하고, 상기 상부 전극에 수직으로 배치되어 가스 충전 캐비티를 이루는 복수의 병렬 미세홈을 가지는 하부 기판, 금속으로되며, 바닥 및 측벽을 가지는 각각의 미세홈내에 용착된 하부 전극 그리고 상기 각 하부 전극 상에 용착되며, 그와 일치하여 상부 전극의 돌출 교차부에서 서브픽셀 이라 하는 서브셀 쌍을 이루게되어 열 및 미세홈 형성 행을 이루는 형광 물질을 가지는 용접 밀봉 가스 충전 인클로저;
    제 1 쌍의 상부 전극에 접속되어 각 전극에 대해 선택 부 어드레스 펄스를 가지는 공통의 멀티 레벨 지속 파형을 생성하는 제 1 회로;
    제 2 쌍의 상부 전극에 접속되어 각 전극에 대해 선택 정 어드레스 펄스를 가지는 상기 제 1 회로와 반대의 극성과 진폭의 공통의 멀티 레벨 지속 파형을 생성하는 제 2 회로;
    하부 기판상의 각 전극에 접속되어 각 전극에 대해 선택 정 어드레스 펄스를 가지는 공통의 멀티 레벨 지속 파형을 생성하는 제 3 회로;
    상기 제 3 회로에 평행의 열 데이터를 전달할 수 있는 산업 표준 데이터 원으로 구성된 외부 인터페이스를 가지는 입력 변환기, 프레임 버퍼 및 데이터 변환 회로;
    상기 4개의 회로와 상기 지속 회로의 타이밍 및 제어 결정회로에 상호 접속되어 펄스를 어드레스하여 측벽에의 방전으로 시작되는 지속 및 어드레스 방전 펄스를 생성하는 파형 및 파형 타이밍 제어 회로; 및
    상기 5 개의 회로에 산업 표준 전원으로 변환된 필요한 전원을 공급하는 전원회로를 구비하는 것을 특징으로 하는 AC 플라즈마 디스플레이.
  11. 제 10 항에 있어서, 상기 제 1 및 제 2 전압은 150 내지 350볼트의 범위에 있으며,상기 행 기록 및 소거 전압은 40 내지 100 볼트사이에 있는 것을 특징으로 하는 AC 플라즈마 디스플레이.
  12. 제 10항에 있어서, 상기 지속 전압의 유지 시간은 2 내지 5 마이크로초내에 있으며, 상기 소거 전압의 유지 시간은 0.5 내지 1 마이크로초내에 있으며, 상기 기록 전압의 유지 시간은 거의 2 내지 5 마이크로초내에 있는 것을 특징으로 하는 AC 플라즈마 디스플레이.
  13. 제 10항에 있어서, 상기 충전 가스는 600토르 이상의 압력에서 4% 내지 100% 범위의 기본 가스내의 크세논을 가지는 것을 특징으로 하는 AC 플라즈마 디스플레이.
  14. 제 13항에 있어서, 상기 충전 가스는 600토르 이상의 압력에서 4% 내지 100% 범위의 네온 가스내의 크세논을 가지는 것을 특징으로 하는 AC 플라즈마 디스플레이.
  15. 제 13항에 있어서, 상기 충전 가스는 600토르 이상의 압력에서 4% 내지 100% 범위의 네온 및 헬륨가스 동일 부내의 크세논을 가지는 것을 특징으로 하는 AC 플라즈마 디스플레이.
KR1019997008956A 1998-01-30 1999-01-26 미세홈을 갖는 디스플레이 패널 및 그 구동 방법 KR100331970B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US9/016,585 1998-01-30
US09/016,585 1998-01-30
US09/016,585 US5962983A (en) 1998-01-30 1998-01-30 Method of operation of display panel
PCT/US1999/001586 WO1999039325A1 (en) 1998-01-30 1999-01-26 Display panel having microgrooves and method of operation

Publications (2)

Publication Number Publication Date
KR20010005880A KR20010005880A (ko) 2001-01-15
KR100331970B1 true KR100331970B1 (ko) 2002-04-10

Family

ID=21777911

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997008956A KR100331970B1 (ko) 1998-01-30 1999-01-26 미세홈을 갖는 디스플레이 패널 및 그 구동 방법

Country Status (6)

Country Link
US (1) US5962983A (ko)
EP (1) EP0972281A1 (ko)
JP (1) JP2000510613A (ko)
KR (1) KR100331970B1 (ko)
CN (1) CN1150585C (ko)
WO (1) WO1999039325A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6448946B1 (en) * 1998-01-30 2002-09-10 Electro Plasma, Inc. Plasma display and method of operation with high efficiency
JPH10332923A (ja) * 1997-05-30 1998-12-18 Sharp Corp カラーフィルター及び液晶表示装置
JP4139467B2 (ja) * 1998-04-21 2008-08-27 パイオニア株式会社 発光ディスプレイの駆動方法
GB2346248B (en) * 1998-06-30 2002-11-13 Daewoo Electronics Co Ltd Circuit for driving address electrodes of a plasma display panel system
KR20000004304A (ko) * 1998-06-30 2000-01-25 전주범 플라즈마 디스플레이 패널 텔레비전의 타이밍 제어회로
KR100341313B1 (ko) * 1998-11-16 2002-06-21 구자홍 플라즈마 디스플레이 패널과 구동장치 및 방법
JP3455141B2 (ja) * 1999-06-29 2003-10-14 富士通株式会社 プラズマディスプレイパネルの駆動方法
US6825606B2 (en) * 1999-08-17 2004-11-30 Lg Electronics Inc. Flat plasma display panel with independent trigger and controlled sustaining electrodes
US20030171851A1 (en) * 2002-03-08 2003-09-11 Peter J. Brickfield Automatic energy management and energy consumption reduction, especially in commercial and multi-building systems
TWI355640B (en) * 2003-05-16 2012-01-01 Thomson Plasma Method for driving a plasma display by matrix trig

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4638218A (en) * 1983-08-24 1987-01-20 Fujitsu Limited Gas discharge panel and method for driving the same
EP0157248B1 (en) * 1984-03-19 1992-06-03 Fujitsu Limited Method for driving a gas discharge panel
EP0554172B1 (en) * 1992-01-28 1998-04-29 Fujitsu Limited Color surface discharge type plasma display device
JP3719743B2 (ja) * 1995-08-09 2005-11-24 株式会社日立製作所 プラズマディスプレイパネル
US5723945A (en) * 1996-04-09 1998-03-03 Electro Plasma, Inc. Flat-panel display

Also Published As

Publication number Publication date
EP0972281A1 (en) 2000-01-19
JP2000510613A (ja) 2000-08-15
WO1999039325A1 (en) 1999-08-05
US5962983A (en) 1999-10-05
KR20010005880A (ko) 2001-01-15
CN1150585C (zh) 2004-05-19
CN1255999A (zh) 2000-06-07

Similar Documents

Publication Publication Date Title
USRE45167E1 (en) Method for driving a gas-discharge panel
JP2650013B2 (ja) 表示用放電管の駆動方法
KR20050021393A (ko) Ac-방전 플라즈마 표시 패널의 구동 방법
US20060145956A1 (en) Plasma display panel and driving method thereof
JPH11202830A (ja) プラズマディスプレイパネル及びその駆動方法
JP3485874B2 (ja) Pdpの駆動方法および表示装置
KR100331970B1 (ko) 미세홈을 갖는 디스플레이 패널 및 그 구동 방법
US6232935B1 (en) Plasma display panel and method for driving the same
KR100331971B1 (ko) 플라즈마 표시장치 및 구동 방법
JP3787713B2 (ja) プラズマディスプレイ装置
KR100338519B1 (ko) 플라즈마 디스플레이 패널의 어드레스 방법
US6400342B2 (en) Method of driving a plasma display panel before erase addressing
US7006060B2 (en) Plasma display panel and method of driving the same capable of providing high definition and high aperture ratio
US20080018560A1 (en) Method Of Addressing A Plasma Display Panel
JP4482703B2 (ja) プラズマディスプレイパネルの駆動方法及び装置
KR100564300B1 (ko) 플라즈마 디스플레이 패널의 구동 방법
KR100285763B1 (ko) 직류형 플라즈마 디스플레이 패널 및 그 구동방법
JP2003295818A (ja) プラズマディスプレイの駆動方法
KR20010037563A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100349030B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100323690B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US20160125795A1 (en) Method of addressing a plasma display panel
JP2001022322A (ja) プラズマディスプレイパネル駆動方法
MXPA99008321A (es) Visualizacion de plasma y metodo de operacion con alta eficiencia.
KR20000001516A (ko) 플라즈마 디스플레이 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091230

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee