KR100325913B1 - 액티브 매트릭스형 액정 표시 장치와 그의 구동 방법 - Google Patents

액티브 매트릭스형 액정 표시 장치와 그의 구동 방법 Download PDF

Info

Publication number
KR100325913B1
KR100325913B1 KR1019990049092A KR19990049092A KR100325913B1 KR 100325913 B1 KR100325913 B1 KR 100325913B1 KR 1019990049092 A KR1019990049092 A KR 1019990049092A KR 19990049092 A KR19990049092 A KR 19990049092A KR 100325913 B1 KR100325913 B1 KR 100325913B1
Authority
KR
South Korea
Prior art keywords
pixel
liquid crystal
voltage
common electrode
video signal
Prior art date
Application number
KR1019990049092A
Other languages
English (en)
Other versions
KR20000035281A (ko
Inventor
세키네히로유키
Original Assignee
가네코 히사시
닛폰 덴키(주)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가네코 히사시, 닛폰 덴키(주) filed Critical 가네코 히사시
Publication of KR20000035281A publication Critical patent/KR20000035281A/ko
Application granted granted Critical
Publication of KR100325913B1 publication Critical patent/KR100325913B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0434Flat panel display in which a field is applied parallel to the display plane
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

데이터 드라이버 회로의 증폭기의 오프셋에 격차가 있는 경우에도 액정층에 올바른 전압을 인가할 수 있는 액정 표시 장치 및 구동 방법에 제공하는 것으로서,
복수의 게이트선과 복수의 데이터선이 서로 교차하는 위치에, 화소 트랜지스터(141), 화소전극(143)과 공통전극(144)으로 이루어지는 화소용량을 포함하는 화소를 구비하고, 공통전극은 공통 전극 배선(132)에 공통 접속된 액정 표시 패널(130)과, 데이터선을 구동하는 데이터 드라이버 회로(110)와, 게이트선을 구동하는 게이트 드라이버 회로(120)를 구비하며, 데이터 드라이버 회로가 1수평기간내의 제1 기간에, 상기 화소열의 데이터선에 공급하기 위한 영상신호를 증폭기(113)의 입력단에 공급하고, 1수평기간내에서 제2 기간에 공통 전극 배선(132)에 공급하는 공통전압을 증폭기(113)의 입력단에 공급하는 동시에, 증폭기(113)의 출력을 제1 기간에 데이터선에 접속하여 제2 기간에는 공통 전극 배선에 접속하도록 전환하는 수단(112, 113)을 구비한다.

Description

액티브 매트릭스형 액정 표시 장치와 그의 구동 방법{Active matrix liquid crystal display device and method of driving the same}
본 발명의 액정 표시 장치에 관하여, 특히 IPS(In Plane Switching; 인 플레이 스위칭) 방식의 액티브 매트릭스형 액정 표시 장치 및 그 구동 방법에 관한 것이다.
액티브 매트릭스형 액정 표시 장치 중에서 박막 트랜지스터(TFT, Thin Film Transistor] 제작 기판내에 설치된 2 개의 전극간에 발생하는 횡방향 전계에 의해, 액정 분자를 횡방향으로 스위칭시켜 동작하는 IPS(In Plane 스위칭; 인 플레잉 스위칭) 모드 LCD(Liquid Criystal 디스플레이)는, 넓은 시야각이 얻어지는 액정 표시 장치로서, 노트북 PC(퍼스널 컴퓨터)의 디스플레이나, 모니터 등에 사용되고 있다.
도 15는, 종래의 IPS 모드의 액정 표시 장치의 등가 회로를 나타내고 있다. 도 15를 참조하면, 이 액정 표시 장치는, 액정 표시 패널(1530)에, 종횡으로 배치된 데이터선(1531)과 게이트선(1533)과의 교점에, 화소 트랜지스터(1541)와 축적 용량(1542), 화소 전극(1543), 공통 전극(1544)으로부터 구성되는 화소(1540)를 배치한 것이다.
각 화소 트랜지스터(1541)를 구성하는 각 TFT의 게이트 단자는 행 마다에 공통의 게이트선(1533)에 접속되고, 소스 단자는 열 마다에 공통의 데이터선(1531)에 접속되어 있다.
액정 표시 패널(1530)내의 모든 화소의 공통 전극(1544)은 공통 전극 배선(1532)에 접속되고, 외부로부터 전압을 인가할 수 있는 구성으로 되어 있다. 데이터선(1531)은 데이터 드라이버 회로(1510)에 의해 구동되고, 게이트선(1533)은 게이트 드라이버 회로(1520)에 의해 구동된다.
도 16은 도 15에 나타낸 종래의 액정 표시 장치의 구동 방법을 설명하기 위한 타이밍도이고, Hsync는 수평 동기 신호, Com은 공통 전극 전위, D1, D2는 제1, 제2열의 데이터선, G1, G2는 제1, 제2행의 게이트선의 전압 파형을 각각 나타내고 있다. 이 액정 표시 장치의 화소에 영상 신호를 기록하는 경우, 이하와 같은 구동이 행하여진다.
영상 신호의 수평 동기 신호 Hsync에 동기시켜, 게이트 드라이버 회로(1520)의 출력단자로부터 순차 펄스를 출력시킨다. 또한, 데이터 드라이버 회로(1510)에는, 1 수평 기간 단위로 영상 신호를 도입하고, 각 데이터선(1531)에 영상 신호를 출력한다.
이것에 의해, 게이트 드라이버 회로(1520)로부터 펄스가 출력되고 있는 1 행분의 화소 트랜지스터(1541)가 도통 상태로 되고, 이 때에, 데이터 드라이버 회로(1510)로부터 출력된 영상 신호 전압(Vvc)이 화소에 기록된다.
여기서, 공통 전극 전위로서 외부에서 전압(Vcom)이 인가되어 있는 것으로 하면, 화상에 있어서, 액정에 Vvc-Vcom의 전위차가 생기고, 이것에 의해 발생하는전계에 의하여, 액정 분자가 스위칭한다.
이 동작을 1 프레임분 반복하는 것으로, 2 차원 화상을 얻는 것이 가능하다.
액정 화소에 인가하는 영상 신호 전압은 공통 전극 전위에 대하여 이 극성을 프레임 단위로 변화시킨다고 하는 극성 반전 구동을 행할 필요가 있다. 이것은 액정 분자에 직류 전계가 인가되면, 상기 분해가 일어나고, 이 상기 분해에 의한 이온으로 액정에 인가되는 전계 강화가 바른 값으로부터 차이나 버리는 것을 막기 위해서이다.
여기서, IPS 모드 LCD에서는, TN(Twisted Nematic) 모드 LCD보다도 구동 전압이 높아 6 V 이상이고, 또한 극성 반전 구동을 행하기 위해서, 그 2 배의 12 V 이상의 전압을 액정 패널에 인가하지 않으면 안된다.
또한, 풀칼라(256 계조)의 중간조 표시를 행하기 위해서는, 액정 화소에의 인가 전압 정밀도를 ±수 10 mV로 하지 않으면 안된다.
그 때문, 데이터 드라이버 회로(1510)에 요구되는 성능은 출력 전압 범위가 12 V 이상으로, 출력 오차가 ±수 10 mV 이하라는 것으로 된다.
더구나, 예를 들면, XGA(eXtended Graphics Array)(1024×768)의 해상도를 갖는 액정 표시 패널의 경우, 데이터 드라이버 회로의 출력단자수는 1024 이상 필요하게 되어, 이들 모든 단자간에서의 출력 분산도 ±수 10 mV 이하로 억제될 필요가 있다.
[발명이 해결하고자 하는 과제]
상기한 것과 같이, 종래의 방법에서는 하기 기재의 문제점을 갖고 있다.
제1의 문제점으로서, 다수의 출력단자를 갖는 데이터 드라이버 회로에서, 그 단자간에서 출력 전압 오차를 ±수 10 mV 이하로 되는 데이터 드라이버 회로를 설계하는 것은 극히 곤란하다,고 하는 것이다.
제2의 문제점으로서, 극성 반전 구동을 행하기 위하여 화소에 인가하는 전압이 신호 레벨의 2 배로 되고, 데이터 드라이버 회로에서의 소비 전력이 ㅋ게 된다고 하는 일도 있다.
따라서, 본 발명은 상기 문제점에 감안하여 이루어진 것으로써, 그 목적은 데이터 드라이버 회로의 증폭기의 오프셋에 분산이 있는 경우라도 액정층에 바른 전압을 인가할 수 있는 액정 표시 장치 및 구동 방법을 제공하는 것에 있다.
본 발명의 다른 목적은 데이터 드라이버 회로의 동작 진폭 전압을 축감하고, 소비 전력을 저감하는 액정 표시 장치 및 구동 방법을 제공하는 것에 있다.
본 발명의 또한 별도의 목적은 플리커를 저감하는 액정 표시 장치 및 구동 방법을 제공하는 것에 있다.
상기 목적을 달성하는 본 발명은 IPS 모드의 액티브 매트릭스형 액정 표시 장치에 있어서, 공통 전극을, 화소열 마다로 분리하고, 상기 공통 전극을 화소열에 영상 신호를 기록하는 증폭기에 의해서, 1 수평 기간의 소정 기간에 공통 전압을 기록함에 의해, 화소열과 동수 필요로 되는 증폭기 사이에서 오프셋에 분산이 생기고 있는 경우라도 상기 액정층에 바른 전압을 기록하는 것이 가능하도록 한 것이다.
본 발명은 IPS 모드의 액티브 매트릭스형 액정 표시 장치에 있어서, 공통 전극을, 화소열마다 분리하고, 상기 공통 전극을, 화소열에 영상 신호를 기록하는 증폭기에 의해서, 1 수평 기간의 소정 기간에 공통 전압을 기록하고, 상기 액정층에 인가되는 전압의 극성을 프레임 마다로 변화시키는 AC 구동을 실현할 때에, 화소에, 공통 전극에 대하여 양극성의 전압을 기록하는 때의 프레임과, 음극성의 전압을 기록하는 때의 프레임으로, 상기 공통 전극의 전위를 변화시켜, 영상 신호의 전압 진폭을 반 정도로 작게 하고, 영상 신호를 액정 패널의 데이터선에 인가하는 증폭기의 동작 진폭 조건을 낮게한 것이다.
보다 상세하게는, 본 발명은 행 및 열 방향으로 각각 배치된 복수의 게이트선 및 복수의 데이터선을 구비하고, 상기 복수의 게이트선과 상기 복수의 데이터선이 서로 교차하는 위치에, 화소 트랜지스터, 화소 전극, 공통 전극, 액정층을 포함하는 화소를 구비하고, 면내 방향의 전계에서 스위칭하는 액정 표시 패널과, 상기 화소열의 데이터선에 영상 신호를 기록하는 증폭기를 상기 화소열분 구비한 데이터 드라이버 회로와, 행 단위로 게이트선을 구동하는 게이트 드라이버 회로를 구비한 액티브 매트릭스형 액정 표시 장치에 있어서, 상기 데이터 드라이버 회로가, 1 수평 기간내의 제1기간에, 상기 화소열의 데이터선에 공급하기 위한 영상 신호를 상기 증폭기의 입력단에 공급하고, 1 수평 기간내에 제2의 기간에, 상기 공통 전극을 공급하는 공통 전압을 산기 증폭기의 입력단에 공급함과 동시에, 상기 증폭기의 출력단을, 상기 제1의 기간에는 상기 액정 표시 패널의 상기 화소열의 데이터선에 접속하고, 상기 제2의 기간에는 상기 액정 표시 패널의 상기 화소열의 상기 공통 전극에 접속하도록 전환 제어하는 수단을 구비한다.
본 발명에 있어서는, 상기 화소열의 액정층에 인가되는 전압의 극성을 프레임 마다 변화시키는 AC 구동을 실현할 때에, 화소에, 상기 공통 전극에 대하여 양극성의 전압을 기록하는 때의 프레임과, 음극성의 전압을 기록하는 때의 프레임에서, 상기 공통 전극의 전위를 변화시킨다. 또한, 본 발명에 있어서는, 짝수, 홀수열의 화소열의 공통 전극에 대하여 공통 전압을 공급하는 제1, 제2의 배선에 다른 전위를 공급하고, 상기 짝수, 및 홀수열의 화소열의 상기 각 공통 전극에 대하여, 상기 제1 또는 제2의 배선 전위를, 각각 상기 화소열의 데이터선에 영상 신호를 기록하는 증폭기에 의해서, 1 수평 기간내의 소정 기간에 공통 전압을 기록하고, 짝수 프레임와 홀수 프레임에서, 상기 공통 전극에 대하여 양극성의 전압을 기록하는 화소열과, 음극성의 전압을 기록하는 화소열을 전환하도록 제어하는 수단을 구비한 구성으로 하여도 좋다.
도 1은 본 발명의 제1 실시예의 구성을 도시하는 도면.
도 2는 본 발명의 제1 실시예의 제1 구동 방법을 설명하기 위한 타이밍도.
도 3은 본 발명의 제1 실시예의 제2 구동 방법을 설명하기 위한 타이밍도.
도 4는 본 발명의 제1 실시예의 제2 구동 방법을 설명하기 위한 타이밍도.
도 5는 본 발명의 제2 실시예의 구성을 도시하는 도면.
도 6은 본 발명의 제2 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 7은 본 발명의 제2 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 8은 본 발명의 제3 실시예의 구성을 도시하는 도면.
도 9는 본 발명의 제3 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 10은 본 발명의 제3 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 11은 본 발명의 제3 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 12는 본 발명의 제4 실시예의 구성을 도시하는 도면.
도 13은 본 발명의 제3 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 14는 본 발명의 제3 실시예의 구동 방법을 설명하기 위한 타이밍도.
도 15는 종래의 액정 표시 장치의 구성을 도시하는 도면.
도 16은 종래의 액정 표시 장치의 구동 방법을 설명하기 위한 타이밍도.
※도면의 주요 부분에 대한 부호의 설명※
110, 510, 810, 1210, 1510 : 데이터 드라이버 회로
111, 511, 811, 1211, 1511 : 샘플·홀드 회로
112, 512, 812, 1212 : 스위치A(SWA)
113, 513, 813, 1213, 1513 : 증폭기
114, 514, 814, 1214 : 스위치B(SWB)
115a, 515a, 815a, 1215a : 영상 출력 단자
115b, 515b, 815b, 1215b : 공통 전압 출력 단자
120, 520, 820, 1220, 1520 : 게이트 드라이버 회로
130, 530, 830, 1230, 1530 : 액정 표시 패널
131, 531, 831, 1231, 1531 : 데이터선
132, 532, 832, 1232, 1532 : 공통 전극 배선
133, 533, 833, 1233, 1533 : 게이트선
140, 540, 840, 1240, 1540 : 화소
141, 541, 841, 1241, 1541 : 화소의 트랜지스터
142, 542, 842, 1242, 1542 : 축적용량
143, 543, 843, 1243, 1543 : 화소전극
144, 544, 844, 1244, 1544 : 공통전극
Com, Com1, Com2 : 배선
본 발명의 실시의 형태에 관해서 설명한다. 본 발명은 그 바람직한 실시의 형태에 있어서, 도 1을 참조하면, 서로 직교하는 방향으로 배치된 복수의 게이트선(133)과 복수의 데이터선(131)의 교차 위치에 화소 전극(143)과 공통 전극(144)에 의한 화소 용량, 축적 용량(142), 화소 트랜지스터(141)로 이루어지는화소(140)가 배치되고, 상기 게이터선은 행 방향으로 연재되어 동일 화소행의 복수의 화소 트랜지스터의 게이트 단자에 접속되어, 상기 데이터선은 열 방향으로 연재되어 동일 화소행의 복수의 화소 트랜지스터의 게이트 단자에 접속되어, 공통의 데이터선에 접속된 화소열의 각 공통 전극(144)은 화소열 마다에 독립하여 열 방향으로 연재된 공통 전극 배선(132)에 접속되어 이루어지는 액티브 매트릭스형 액정 표시 패널(130)과, 상기 게이트선을 구동하는 게이트 드라이버 회로(120)와, 데이터 드라이버 회로(110)를 구비하고, 데이터 드라이버 회로(110)은 1 수평 기간분의 영상 신호를 샘플 및 홀드하는 샘플·홀드 회로(111)과, 각 데이터선에 대응하여 배치되어, 상기 샘플·홀드 회로의 출력단 전위(B)와 상기 공통 전극 배선(132)에 공급하는 공통 전압이 인가되는 배선(Com)의 전위를, 1 수평 기간(Th)내에서, 전환하여 출력한다, 복수의 제1의 스위치(112)와, 상기 각 데이터선에 대응하여 배치되어, 각 제1의 스위치의 출력 전압을 증폭하는, 복수의 증폭 회로(113)와, 상기 각 데이터선에 대응하여 배치되어, 상기 각 증폭 회로의 출력 전압을 입력하고, 1 수평 기간내에서, 영상 신호 출력단자(115a)와 공통 전압 출력단자(115b)로 전환 출력하는 복수의 제2의 스위치(114)를 구비하고, 상기 액정 표시 패널의 각 상기 데이터선(131) 및 상기 공통 전극 배선(132)의 한끝이, 상기 데이터 드라이버 회로(110)의 대응하는 상기 영상 신호 출력단자(115a)와 상기 공통 전압 출력단자(115b)에 각각 접속되어 있다.
본 발명은 IPS 형 액정 표시 장치의 공통 전극을 화소열 마다 분리하고, 해당 공통 전극을 화소열에 영상 신호를 기록하는 증폭기에 의해서, 수평 블랭킹 기간에 전압을 기록하는 것에 의해, 화소열과 동수 필요로 되는 증폭 기간에서 오프셋에 분산이 생겨있는 경우라도, 액정층에 바른 전압을 기록하는 것이 가능하다.
또한, 본 발명은 액정층에 인가되는 전압의 극성을 프레임마다 변화시키는 AC(교류) 구동을 실현하는 때에, 화소에 양극성의 전압을 기록하는 때의 프레임과, 음극성의 전압을 기록하는 때의 프레임에서 공통 전극의 전위를 변화시켜, 영상 신호의 전압 진폭을 반 정도로 작게하고, 영상신호를 액정패널의 데이터선에 인가하는 증폭기의 동작 조건을 낮게하는 것을 가능하게 하고 있다.
또한 본 발명은 도 5를 참조하면, 서로 직교하는 방향으로 배치된 복수의 게이트선(533)과 복수의 데이터선(531)의 교차 위치에, 화소 전극(543)과 공통 전극(544)에 의한 화소 용량, 축적 용량(542), 및 화소 트랜지스터(541)로 이루어지는 화소(540)가 배치되고, 상기 게이트선은 행 방향으로 연재되어 동일 화소행의 복수의 화소 트랜지스터의 게이트 단자에 접속되고, 상기 데이터선은 열 방향으로 연재되어 동일 화소열의 복수의 화소 트랜지스터의 소스 전극에 접속되어, 공통의 데이터선에 접속된 화소열의 각 공통 전극(544)열 마다 독립하여 열 방향으로 연재된 공통 전극 배선(532)에 접속되어 이루어지는 액티브 매트릭스형 액정 표시 패널과, 상기 게이트선을 구동하는 게이트 드라이버 회로(520)와, 1 수평기간분의 영상신호를 샘플 및 홀드하는 샘플·홀드 회로(511)와, 짝수열, 및 홀수열의 상기 데이터선에 대응하여 배치되는 복수의 제1의 스위칭으로서, 제1군, 및 제2군의 스위칭으로 이루어지고, 상기 제1군의 스위치는, 상기 샘플·홀드 회로(551)의 출력단 전위와 상기 공통 전극 배선에 공급하는 공통 전압이 인가되는 제1의 배선(Com1)의전위를, 1 수평기간내에서, 전환하여 출력하고, 상기 제2군의 스위치는, 상기 샘플·홀드 회로의 출력단 전위와 상기 공통 전극 배선에 공급하는 공통 전압이 인가되는 제2의 배선(Com2)의 전위를 1 수평 기간내에서 전환하여 출력하는, 복수의 제1의 스위치(512)와, 상기 각 제1의 스위치의 출력 전압를 증폭하고 상기 각 데이터선에 대응하여 배치되는 복수의 증폭 회로(513)와, 상기 각 데이터선에 대응하여 배치되어, 상기 각 증폭 회로의 출력 전압을 입력하고, 1 수평기간내에서, 영상 신호 출력단자(515a)와 공통 전압 출력단자(515b)로 교체하여 출력하는 복수의 제2의 스위치(514)를 구비한 데이터 드라이버 회로를 구비하고, 상기 액정 표시 패널(530)의 각 상기 데이터선(531) 및 상기 공통 전극 배선(532)의 한끝이, 상기 데이터 드라이버 회로의 대응하는 상기 영상 신호 출력단자(515a)와 상기 공통 전압 출력단자(515b)에 각각 접속되어 있다.
본 발명은 액정층에 인가되는 전압의 극성을 프레임마다 변화시키는 AC(교류) 구동을 실현하는 때에, 짝수 프레임에서, 서로 인접하는 화소열에 대하여 공통 전극에 대하여, 양, 음극성의 전압을 기록하고, 홀수 프레임에서, 서로 인접하는 화소열에 대하여 공통 전극에 대하여, 짝수 프레임으로 반전하여, 음, 양극성의 전압을 기록하도록 구동하고, 양과 음극성의 전압을 기록하는 때의 공통 전극의 전위를 변화시키는 것으로, 영상 신호의 전압 진폭을 반 정도로 작게 하고, 영상 신호를 액정 패널의 데이터선에 인가하는 증폭기의 동작 조건을 낮게 하는 것을 가능하게 하고, 또한 플리커 노이즈를 저감하고 있다.
본 발명에 있어서, 상기 화소 트랜지스터는, 바람직하게는, 비정질·실리콘박막 트랜지스터, 다결정 실리콘 박막 트랜지스터, 및 단결정 실리콘 트랜지스터 중의 적어도 하나로 이루어 진다.
본 발명에 있어서, 상기 데이터 드라이버 회로를 구성하는 능동 소자인 트랜지스터를, 다결정 실리콘 TFT 또는 단결정 실리콘 트랜지스터로 구성하더라도 좋다. 또는, 박막 트랜지스터가 다결정 실리콘 TFT로 이루어지고, 상기 데이터 드라이버 회로, 상기 게이트 드라이버 회로와, 액정 표시 패널을 일체로 구성하더라도 좋다.
<실시예>
본 발명의 실시예에 관해서 도면을 참조하여 상세하게 설명한다.
[실시예 1]
도 1은 본 발명의 제1의 실시예의 액정 표시 장치와 구동 회로의 구성을 나타내는 도면이다. 액정 표시 장치(액정 표시 패널: 130)은 각 화소의 트랜지스터(141)의 게이트 단자에 접속된 m 개의 게이트선(133)과, 화소 트랜지스터(141)의 소스 전극에 접속된 n개의 데이터선(131)을 갖고, 각 게이트선과 데이터선의 교점에, 화소 전극(143)과 공통 전극(144)에 의한 화소 용량, 축적 용량(142), 화소 트랜지스터(141)로 구성되는 화소(140)가 기억되어 있다.
공통의 데이터선(131)에 접속된 화소열의 각 공통 전극(144)은 화소열마다 독립된 공통 전극 배선(132)에 접속되어 있고, 각각 외부로부터 전압을 공급하는 구성으로 되어 있다.
이 액정 표시 장치의 화소 트랜지스터는, a-Si TFT(비정질·실리콘 박막 트랜지스터), 또는 poly-Si TFT(다결정 실리콘 박막 트랜지스터)로 이루어진다.
본 발명의 1 실시예에 있어서, 액정 표시 패널(130)의 게이트선(133)은 게이트선의 개수보다도 많은 출력단자를 갖는 게이트 드라이버 회로(120)의 출력단자에 접속된다. 또한, 액정 표시 장치의 데이터선(131)은 데이터선의 개수보다도 많은 출력단자를 갖는 데이터 드라이버 회로(110)의 영상 출력단자(115a)에 접속되어 있다.
또한 데이터 드라이버 회로(110)는, 영상 출력단자(115a)와 동수의 공통 전압 출력단자(115b)를 갖고 있고, 각 공통전압 출력단자(115b)는, 액정 표시 장치(130)의 공통 전극 배선(132)에 접속된다.
또한, 데이터 드라이버 회로(110)는, 1 수평기간분의 영상신호를 샘플링·유지하는 샘플·홀드 회로(111)와, 영상 출력단자(115a)와 동수의 증폭기(113)와, 증폭기(113)의 입력을 샘플·홀드 회로(111)의 출력과, 배선(Com)과의 어느것인가로 전화하는 스위치 A(SWA: 112)와, 증폭기(113)의 출력을 영상 신호 출력단자(115a)와, 공통 전압 출력단자(115b)를 전환하는 스위치B(SW3: 114)를 구비하여 구성되어 있다.
도 2는, 도 1에 나타낸 액정 표시 장치의 제1의 구동의 방법을 나타내는 타이밍차트이다. 액정 표시 장치에 1행분의 영상신호를 기록하는 1 수평기간(수평주기신호 Hsync의 주기)를 Th로 하면, 이 주기(Th)를 2개의 분할된 각 주기 Tdat와 Tcom에서, 이하와 같이 동작한다.
우선, 주기 Tdat에서는, 데이터 드라이버 회로(110)에 있어서, 스위치A(SWA:12)를 샘플·홀드 회로(111)의 출력에 접속하고, 스위치B(SWB: 114)를, 영상신호 출력단자(115a)에 접속한다. 그렇게 하면 샘플·홀드 회로(111)에 유지된 영상 신호가 증폭기(113)를 통하여 액정 표시 장치의 데이터선(131)에 충전된다.
기간 Tcom에서는, 스위치A(SWA: 112)를 배선(Com)에 접속하고, 스위치 B(SWB: 114)를 공통 전압 출력단자(115b)에 접속한다. 그렇게 하면, 전선(Com)의 전압(Vcom)이 증폭기(113)을 통하여 공통 전극 배선(132)에 충전된다.
여기서, 데이터선(131), 공통 전극 배선(132)은 게이트선(133) 등의 배선과의 교차에 의한 용량을 기생 용량으로서 가지기 때문에, 스위치B(SWB: 114)가 바뀐 후도, 충전된 전압을 유지하고 있다.
이 수평 기간에, 게이트선(G1)의 전위가 하이 레벨이라고 하면, 데이터선(131)에 충전된 영상 신호는, G1의 게이트선에 접속된 화소(140)의 화소 용량과 축적 용량(142)에 화소 트랜지스터(141)를 통하여 충전된다.
다음 수평 기간에 있어서도 동일하게 데이터선(131)과 공통 전극 배선(132)에 전압를 충전하고, 게이트선(G2)의 전위를 하이 레벨로 하면, 영상 신호가 게이트선(G2)에 접속된 화소에 기록된다.
이러한 동작을 m개의 게이트선에 대하여 1 프레임 기간내에 행하는 것에 의해, 액정 표시 장치의 모든 화소에 영상 신호를 기록하는 것이 가능하다.
본 발명의 제1의 실시예에 잇어서, 상기한 제1의 구동 방법에 의해 동작시키는 것으로, 이하와 같은 작용 효과가 얻어진다.
데이터 드라이버 회로(110)는, 액정 표시 패널(130)의 데이터선(131)과 동수이상의 증폭기(113)를 갖고 있지만, 이 증폭기(113) 사이에 오프셋 전압의 분산이 생겨 있는 경우를 상정한다. 증폭기(113)의 출력은 다음식(1)과 같이 나타내는 것이 가능하다.
Vout=α×Vin+Vof …(1)
여기서, Vout은 증폭기(113)의 출력 전압, α는 증폭기의 게인, Vin은 증폭기의 입력 전압, Vof는 앰프의 오프셋 전압이다.
제1의 구동방법에서 구동하면, 화소의 화소 전극(143)과 공통 전극(144)에는 이하와 같은 전압이 기록되어 있다.
Vplc=α×Vvd+Vof …(2)
Vpcm=α×Vcom+Vof …(3)
여기서, Vvd는 영상 신호 전압, Vcom은 배선 Com의 전압이다.
화소의 액정층에 인가되는 전압(Vlc)은 화소 전극(143)과 공통 전극(144)과의 전위차이기 때문에, 식(2),(3)으로부터, 다음식(4)와 같이 나타낼 수 있다.
Vlc=(α×Vvd+Vof)-(α×Vcom+Vof)
=α(Vvd-Vcom)… (4)
이 때문에, 증폭기(113)의 오프셋 전압(Vof)에 복수의 증폭 기간에서 분산이 생기고 있는 경우라도, 각 화소열의 액정층에 인가되는 전압에는, 오프셋 전압 Vof가 캔슬되기 때문에, 항상 옳은 전압을 인가할 수 있다.
도 3 및 도 4는, 본 발명의 제1의 실시예에 있어서의 제 2의 구동 방법을 나타내는 타이밍 차트이다. 도 3은 짝수 프레임에 있어서 액정 표시 장치에 영상 신호를 기록하는 동작의 타이밍 차트를 표시한다.
도 3을 참조하면, 짝수 프레임에 있어서는, 화소의 공통전극 단위에 대해서, 음극성인 영상신호를 기록하고, 데이터 드라이버 회로(110)에 공급하는 영상 신호(Vsig)로 하고, 액정층에 Vvd의 전압을 기록하는 경우, 데이터 드라이버 회로(110)에 인가하는 전압으로서, (-Vvd+Vcomh)로 하고, 배선(Com)에 Vcomh를 인가한다.
이 프레임에 있어서, 액정 표시 장치에 1 행분의 영상 신호를 기록하는 1 수평 기간을 Th로 하고, 이 기간(Th)를 2 개로 분할한 각 기간 Tdat과 Tcom에서 이하 같은 동작을 행한다.
우선 기간 Tdat에서는, 스위치 A(SWA: 112)를 샘플·홀드 회로(111)의 출력에 접속하고, 스위치 B(SWB: 114)를 영상 신호 출력단자(115a)에 접속한다. 그렇게 하면 샘플·홀드 회로(111)에 유지된 영상 신호가 증폭기(113)를 통하여 액정 표시 장치(130)의 데이터선(131)에 충전된다.
기간 Tcom에서는, 스위치 A(SWA: 112)를 배선Com에 접속하고, 스위치 B(SWB)114를 공통 전압 출력단자(115b)에 접속한다. 그렇게 하면, 배선 Com의 전압이 증폭기(113)를 통하여 공통 전극 배선(132)에 충전된다.
여기서, 데이터선(131), 공통 전극 배선(132)은 게이트선 등의 배선과의 교차에 의한 용량을 기생 용량으로서 가지기 때문에, 스위치B(SWB: 114)가 바뀐 후도 충전된 전압을 유지하고 있다.
이 수평 기간에 게이트선(G1)의 전위가 하이 레벨이라고 하면,데이터선(131)에 충전된 영상 신호는 G1의 게이트선에 접속된 화소(140)의 화소 용량과 축적 용량(142)에 화소 트랜지스터(141)를 통하여 충전된다.
다음의 수평 기간에 있어서도 동일하게, 데이터선(131)과 공통 전극 배선(132)에 전압을 충전하고, 게이트선(G2)의 전위를 하이레벨로 하면, 영상신호가 게이트선(G2)에 접속된 화소에 기록된다.
이러한 동작을 m 개의 게이트선에 대하여 짝수 프레임 기간내에 행하는 것에 의해, 액정 표시 장치의 모든 화소에 영상 신호를 기록할 수 있다.
도 4는, 홀수 프레임에 있어서 액정 표시 장치에 영상 신호를 기록하는 동작의 타이밍 차트를 나타내고 있다.
홀수 프레임에 있어서는, 화소에 공통 전극 전위에 대하여 양극성으로 되는 영상 신호를 기록하는 것으로 하여, 데이터 드라이버(110)에 공급하는 영상 신호로서 액정층에 Vvd의 전압을 기록하고 싶은 경우, 데이터 드라이버 회로(110)에 인가하는 영상 신호 Vsig로서 (Vvd+Vcoml)로 하여, 배선Com에 전압(Vcoml)을 인가한다.
홀수 프레임에 있어서도, 짝수 프레임과 같이 1 수평 기간(Th)을 Tdat과 Tcom으로 나눠, 같은 동작을, 1 프레임 기간 행한다.
이러한 동작을 행하면, 짝수 프레임에 있어서의 액정층에 인가되는 전압 Vlc는, 화소 전극(143)과 공통 전극(144)의 전위차이기 때문에, 다음식(5)와 같이, 또한 홀수 프레임에 있어서의 액정층에 인가되는 전압 Vlc는, 다음식(6)과 같이 나타낼 수 있다.
Vlc=Vsig-Vcomh
=(-Vvd+Vcomh)-Vcomh
=-Vvd …(5)
Vlc=Vsig-Vcom1
=(Vvd+Vcom1)-Vcom1
=Vvd …(6)
이와 같이, 제2의 구동 방법을 사용하는 것으로, 짝수 프레임에 있어서는 화소에 음극성의 영상 신호를 기록할 수 있고, 홀수 프레임에 있어서는 화소에 양극성의 영상 신호를 기록할 수 있다.
도 1에 나타낸 액정 표시 장치를, 상기한 제2의 구동 방법에 의해 동작시키면, 이하와 같은 작용 효과가 얻어진다.
제1의 효과는, 상기 제1의 구동 방법에 의한 효과와 동일한 이유로, 데이터 드라이버 회로(110)의 증폭기(113)에 오프셋 전압 분산이 생긴 경우라도, 액정층에 옳은 전압을 인가할 수 있다고 하는 것이다.
제2의 효과는, 데이터 드라이버 회로(110)에 인가하는 영상 신호의 진폭을 반 정도로 낮게할 수 있다,고 하는 것이다. 이 이유를 이하에 설명한다.
액정 표시 장치에서는, 복수 프레임간에서 액정층에 인가되는 전압에 DC(직류) 전압 성분이 남지 않는 AC 구동을 행할 필요가 있다. 이것은 DC 전압 성분에 의해 액정 재료가 전기 분해하는 것을 막기 위해서 이다.
액정층에 영상 신호의 최대 전압으로서 Vvcmax를 인가하기 위하여, 공통 전극(144)의 전위를 Vcom으로 고정하여, 액정층에 전압 범위로서,
±Vvcmax+Vcom
의 전압을 인가하여 구동하고 있다.
그러므로, 영상 신호의 진폭 최대치는 2×Vvcmax로 되며, 데이터 드라이버 회로(110)의 증폭기(113)의 진폭 범위도, 이의 진폭 이상으로 하지 않으면 안된다.
이에 반해, 상기 제2 구동 방법으로 동작시킨 경우, 공통 전극 전위에 대하여 음극성의 영상 신호를 액정층에 인가하는 경우의 영상신호의 진폭 범위는
-Vvcmax+ Vcomh 내지 Vcomh이고,
공통 전극 전위에 대하여 양극성의 영상 신호를 인가하는 경우의 영상신호의 진폭 범위는
Vcom1 내지 Vvcmax+Vcom1로된다.
여기서, Vcomh=Vcom1+Vvcmax로 하면, 음극성, 양극성에 관계없이 증폭기(113)에 입력되는 전압 범위는 Vcom1 내지 Vvcmax+Vcom1로 되어, 진폭의 최대치로서 Vvcmax로된다.
이와 같이, 본 실시예에 의하면, 데이터 드라이버 회로(110)에 인가하는 영상신호(Vsig)의 진폭을 종래의 절반으로 하는 것이 가능해져 데이터 드라이버 회로(110)의 증폭기(113)의 요구 성능을 감소시킬 수 있으며, 또한 데이터 드라이버 회로(110)의 동작 전압도 절반 정도로 낮게 할 수 있고, 소비전력도 절감할 수 있다.
실시예 2
다음에, 본 발명의 제2 실시예에 대해서 설명한다. 도 5는 본 발명의 제2 실시예에서의 액정 표시 장치와 구동 회로의 구성을 도시한 도이다.
도 5를 참조하면, 본 발명의 제2 실시예에 있어서, 액정표시 패널(530)은
각 화소의 트랜지스터(541)의 게이트 단자에 접속된 m개의 게이트선(533)과, 화소트랜지스터(541)의 소스 전극에 접속된 n개의 데이터선(531)을 갖고, 각 게이트선(533)과 데이터선(531)과의 교점에 화소전극(543)과 공통 전극(544)에 의한 화소 용량, 축적용량(542), 화소 트랜지스터(541)로 구성되는 화소(540)가 배치되어 있다.
여기서, 공통의 데이터선에 접속된 화소열의 각 공통 전극은 화소열마다 독립된 공통 전극 배선(532)에 접속되어 있고, 각각 외부로부터 전극이 공급되는 구성으로 되어 있다.
상기 액정 표시 장치의 화소 트랜지스터는 a-Si TFT(아몰펄스 실리콘 박막 트랜지스터) 또는 poly-Si TFT(다결정 실리콘 박막 트랜지스터)로 구성된다.
본 발명의 제2 실시예에서, 액정표시 패널(530)의 게이트선(533)은 게이트선의 개수보다도 많은 출력단자를 갖는 게이트 드라이버 회로(520)의 출력단자에 접속된다. 또한, 액정표시 패널(530)의 데이터선은 데이터선의 개수보다도 많은 출력단자를 갖는 데이터 드라이버 회로(510)의 영상출력단자(515a)에 접속되어 있다.
또한, 데이터 드라이버 회로(510)는 영상 출력단자(515a)와 동일한 수의 공통 전압 출력단자(515b)를 가지고 있고, 각 공통 전압 출력단자(515b)는 액정 표시장치의 공통 전극배선(532)에 접속된다.
또한, 데이터 드라이버 회로(520)는 1수평기간분의 영상신호를 샘플링·유지하는 샘플·홀드회로(511)와, 영상출력단자와 동일한 수의 증폭기(513)와, 증폭기의 입력을 샘플·홀드 회로(511)의 출력과, 배선(Com1) 또는 배선(Com2)의 어느쪽인가로 전환되는 스위치A(SWA)(512)와, 증폭기(513)의 출력을 영상신호 출력단자(515a)와, 공통 전압 출력단자(515b)를 전환하는 스위치B(SWB)(514)를 구비하여 구성되어 있고, 짝수행째의 데이터선(532)에 접속되는 증폭기(513)에 접속되는 스위치A(SWA)(512)의 1개의 입력 단자가 배선(Com1)에 접속되고, 홀수번째의 데이터선에 접속되는 스위치A(SWA)의 1개의 입력단자가 배선(Com2)에 접속된다.
도 6, 도 7은 도 5에 도시된 액정표시장치의 구동 방법을 도시한 타이밍챠트이다. 도 6은 짝수 프레임에서 액정 표시 장치에 영상 신호를 기록하는 동작의 타이밍챠트를 도시하고 있다.
짝수 프레임에 있어서는 짝수번째의 데이터선에 접속되는 화소에 공통 전극 전위에 대하여 음극성이 되는 영상신호를 기록하고, 홀수번째의 데이터선에 접속 되는 화소에 공통 전극전위에 대하여 양극성이 되는 영상신호를 기록하는 것으로 하여, 데이터 드라이버에 공급하는 영상 신호(Vsig)로서, 액정층에 Vvd의 전압을 기록하고자 하는 경우, 음극성이 되는 화소에 인가되는 전압로서,
(-Vvd+ Vcomh)로 하고,
양극성이 되는 화소에 인가되는 전압로서,
(Vvd+Vcom1)로 하며, 또한 배선(Com1)에 전압(Vcomh)을, 배선(Com2)에 전압(vcom1)을 인가한다.
상기 프레임에서, 액정 표시 장치에 1행분의 영상신호를 기록하는 1수평주기를 Th로 하면, 이 기간(Th)를 2개로 분할한 각 기간(Tdat와 Tcom)에서 이하와 같은 동작을 행한다.
우선, 기간(Tdat)에서는 스위치A(SWA)(512)를 샘플·홀드회로(510)의 출력에 접속하여, 스위치B(SWB)(514)를 영상 신호 출력단자(515a)에 접속한다. 그러면, 샘플·홀드회로(510)에 유지된 영상 신호가, 증폭기(513)를 통해 액정 표시장치의 데이터선(531)에 충전된다.
기간(Tcom)에서는 스위치A(SWA)(512)를 배선(Com1) 또는 배선(Com2)에 접속되고, 스위치B(SWB)(514)를 공통 전압 출력단자(515a)에 접속한다. 그러면, 배선(Com1) 또는 배선(Com2)의 전압이 증폭기(613)를 통해 공통 전극 배선(532)에 충전된다.
여기서, 데이터선(531), 공통 전극 배선(532)은 게이트선 등의 배선과의 교차에 의한 용량을 기생 용량으로서 갖기 때문에, 스위치B(SWB)(514)가 전환된 후에도 충전된 전압을 유지하고 있다.
이 수평기간에 게이트선(G1)의 전위가 하이 레벨인 것으로 하면, 데이터선(531)에 충전된 영상신호는 G1의 게이트선에 접속된 화소(540)의 화소 용량과 축적 용량(542)에 화소 트랜지스터(541)를 통해 충전된다.
다음의 수평기간에 있어서도 동일하게 데이터선과 공통 전극 배선에 전압을 충전하고, 게이트선(G2)의 전위를 하이 레벨로 하면, 영상 신호가 게이트선(G2)에 접속된 화소에 기록된다.
이러한 동작을 m개의 게이트선에 대하여 짝수 프레임 기간내에 행함으로써, 액정 표시 장치의 모든 화소에 영상 신호를 기록할 수 있다.
도 7은 홀수 프레임에 있어서 액정 표시장치에 영상신호를 기록하는 동작의 타이밍챠트를 도시하고 있다.
홀수 프레임에 있어서는 짝수번째의 데이터선(531)에 접속된 화소에 공통 전극 전위(532)에 대하여 양극성이 되는 영상 신호를 기록하고, 홀수번째의 데이터선 접속되는 화소에 공통 전극 전위(532)에 대하여 음극성이 되는 영상신호를 기록하는 것으로 하여, 데이터 드라이버 회로(510)에 공급하는 영상신호(Vsig)로서 액정층에 Vvd의 용량을 기록하고자 하는 경우, 음극성이 되는 화소에 인가되는 전압으로서,
(-Vvd+Vcomh)로 하고,
양극성이 되는 화소에 인가되는 전압으로서
(Vvc+Vcom1)로 하며,
또한 배선(Com1)에 Vcom1를, 배선(Com2)에 Vcomh를 인가한다.
그리고, 짝수 프레임과 동일하게 1수평기간(Th)을 Tdat, Tcom으로 나누어 동일한 동작을 1프레임 기간 행한다.
이러한 동작을 행하면, 액정층에 음극성의 전압을 인가하고자 하는 경우, 액정층의 전압(V1c)는 다음식(7)과 같이, 액정층에 양극성의 전압을 인가하고자 하는 경우, 액정층의 전압(V1c)은 다음식(8)과 같이 나타낼 수 있다.
V1c=Vsig-Vcomh
=(-Vvd+Vcomh)-Vcomh
=-Vvd …(7)
V1c=Vsig-Vcom1
=(Vvd+Vcom1)-Vcom1
= Vvd …(8)
따라서, 이러한 구동방법을 사용함으로써, 짝수 프레임에서는 화소에 음극성, 양극성의 영상신호를 화소열마다 교대로 기록할 수 있고, 홀수 프레임에서는 화소에, 짝수 프레임과 반전하는 형태로, 양극성, 음극성의 영상 신호를 화소열마다 기록할 수 있다.
도 5에 도시된 액정 표시 장치를, 상기한 구동방법에 의해 동작시키면 이하 와 같은 효과를 얻을 수 있다.
제1 효과로서, 상기 제1 실시예의 제1 구동 방법의 효과의 설명과 같은 이유로, 데이터 드라이버 회로(510)의 증폭기(513)에 옵셋 전압 격차가 생긴 경우에도, 액정층에 바른 전압을 인가하는 것이 가능해진다.
제2 효과로서, 상기 제1 실시예의 제1 구동 방법의 효과에서 설명한 동일한 이유로, 데이터 드라이버 회로(510)에 인가하는 영상 신호의 진폭을 종래의 절반으로 하는 것이 가능해지고, 데이터 드라이버 회로(510)의 증폭기(513)의 요구 성능을 감소시키는 것이 가능하게 되며, 또한 데이터 드라이버 회로(51O)의 동작 전압도 절반 정도로 낮게 떨어뜨리는 것이 가능하게 되기 때문에, 소비전력도 절감할 수 있다.
제3 효과로서, 도 5에 도시된 액정 표시 장치를, 상기 제2 실시예의 구동방법에 의해 동작시키면, 각 프레임에 있어서, 액정 표시 장치의 짝수번째와 홀수번째의 데이터선에 접속된 화소에 인가되는 영상 신호의 극성이, 공통 전극 전위에 대하여 다르기 때문에, 프레임마다 모든 화소에 인가되는 영상신호의 극성이 공통 전극에 대하여 동일하게 되는 구동방법보다도, 플리커를 절감할 수 있다.
이것은 플리커의 주요인이 공통 전극에 대한 화소 전압의 극성이 양인 경우와 음인 경우로, 화소 트랜지스터의 온-오프에 의한 피드스루 전압이 다르고, 그로 인해, 액정층에 인가되는 전압이 데이터선에 기록된 전위와 약간 다르게 되어, 동일한 영상 신호를 액정층에 기록한 경우에도, 액정층의 투과 고강도가 현저하게 다르게 됨으로써 발생하는 것이지만, 각 프레임에 있어서 화소 전압이 양극성이 되는 화소와 음극성이 되는 화소가 존재하면, 패널면내에서의 영향이 캔슬된 플리커를 저감할 수 있다.
실시예 3
다음에, 본 발명의 제3 실시예에 관해서 설명한다. 도 8은 본 발명의 제3 실시예로서, poly-Si TFT(다결정 실리콘 박막 트랜지스터)에 의해 화소 트랜지스터와 구동회로를 구성한 구동회로 일체형의 액정 표시 장치의 구성을 도시하고 있다.
도 8을 참조하면, 액정 표시 장치 패널(830)은 각 화소의 트랜지스터(841)의 게이트 단자에 접속된 m개의 게이트선(833)과, 화소 트랜지스터(841)의 소스전극에 접속된 n개의 데이터선(831)을 갖고, 각 게이트선과 데이터선의 교점에 화소전극(843)와 공통 전극(844)에 의한 화소 용량, 축적 용량(842), 화소 트랜지스터(841)를 구비하여 구성되는 화소(840)가 배치되어 있다.
여기서, 공통의 데이터선에 접속된 화소열의 각 공통 전극은 화소열마다 독립된 공통 전극 배선(132)에 접속되어 있다. 또한, 이러한 액정 표시 장치의 게이트선은 화소와 동일한 기판상에 제작된 게이트선의 개수보다도 많은 출력단자를 갖는 게이트 드라이버 신호(820)의 출력단자에 접속되며, 또한, 데이터선도 화소와 동일한 기판상에 제작된 데이터선의 개수보다도 많은 출력단자를 갖는 데이터 드라이버 회로(810)의 영상 출력단자(815a)에 접속되어 있다.
데이터 드라이버 회로(810)는 영상 출력단자(815a)와 동일한 수의 공통전압출력단자(815b)를 갖고 있고, 각 공통 전압 출력단자는 공통 전극 배선에 접속된다.
또한, 데이터 드라이버 회로(810)는 1수평기간분의 영상신호를 샘플링·유지하는 샘플·홀드회로(811)와, 영상 출력단자와 동일한 수의 증폭기(813)와, 증폭기의 입력을 샘플·홀드회로(811)의 출력과, 배선(Com)의 어느쪽인가로 전환되는 스위치A(SWA)(812)와, 증폭기의 출력을 영상 출력단자(815a)와, 공통 전압 출력단자(815b)를 전환하는 스위치B(SWB)(814)를 구비하여 구성되어 있다.
본 발명의 제3 실시예예에서 도 8에 도시된 액정 표시 장치의 구동방법은 제1 실시예에서 설명한 제1 구동방법과 같은 동일한 구동을 행함으로써, 액정표시장치의 모든 화소에 영상 신호를 기록할 수 있다. 이 타이밍챠트를 도 9에 도시한다.
본 발명의 제3 실시예의 액정 표시 장치를, 상기 제1 실시예의 제1 구동 방법에 의해 동작시키면, 상기 제1 실시예의 제1 구동방법의 효과와 동일한 이유로 데이터 드라이버 회로의 증폭기에 옵셋 전압 격차가 생긴 경우에도, 액정층에 바른 전압을 인가하는 것이 가능해진다.
도 8에 도시된 본 발명의 제3 실시예의 액정 표시 장치를 구동하는 경우, 상기 제1 실시예의 제2 구동방법과 동일한 구동을 행함으로써, 액정 표시 장치의 모든 영상 신호의 화소에 영상 신호를 기록할 수 있으며, 또한 데이터 드라이버에 인가하는 영상 신호의 진폭을 종래의 절반 정도로 저감할 수 있다.
짝수 프레임의 타이밍챠트를 도 10에, 홀수 프레임의 타이밍챠트를 도 1l에 각각 도시한다. 본 발명의 제3 실시예의 액정 표시 장치를 구동하는 경우, 상기 제1 실시예의 제2 구동 방법과 동일한 구동 방법에 의해 동작시키면 상기에서 설명한 것과 동일한 이유로 이하와 같은 작용 효과를 얻을 수 있다.
제1 효과로서, 데이터 드라이버 회로의 증폭기에 옵셋 전압 격차가 생긴 경우에도, 액정층에 바른 전압을 인가하는 것이 가능하게 되는 것이다.
제2 효과로서, 데이터 드라이버 회로에 인가하는 영상 신호의 진폭을 종래의 절반으로 하는 것이 가능하게 되고, 데이터 드라이버 회로의 증폭기의 요구 성능을 감소시키는 것이 가능해지며, 또한 데이터 드라이버 회로의 동작 전압도 절반 정도로 낮게 떨어뜨리는 것이 가능해지기 때문에, 소비 전력도 절반 정도로 절감할 수 있다.
실시예 4
다음에, 본 발명의 제4 실시예에 관해서 설명한다. 도 12는 본 발명의 제4실시예로서, po1y-Si TFT(다결정 실리콘 박막 트랜지스터)에 의해 화소 트랜지스터와 구동회로를 구성한 구동 회로 일체형의 액정 표시 장치의 구성을 도시하고 있다. 도 12를 참조하면, 액정 표시 패널(1230)은 각 화소의 트랜지스터(1241)의 소스 게이트 단자에 접속된 m개의 게이트선(1233)과, 화소 트랜지스터(1241)의 소스전극에 접속된 n개의 데이터선(1231)을 갖고, 각 게이트선과 데이터선의 지점에 화소전극(1243)과 공통 전극(1244)에 의한 화소용량, 축적용량(1242), 화소 트랜지스터(1241)를 구비하여 구성된 화소(1240)가 배치되어 있다.
여기서, 공통의 데이터선에 접속된 화소열의 각 공통 전극(1244)은 화소열마다 독립된 공통 전극 배선(1232)에 접속되어 있다. 또한, 이 액정 표시 장치의 게이트선은 화소와 동일한 기판상에 제작된 게이트선의 개수보다도 많은 출력단자를 갖는 게이트 드라이버 회로(1220)의 출력단자에 접속되고, 또한, 데이터선도, 화소와 동일한 기판상에 제작된 데이터선의 개수보다도 많은 출력단자를 갖는 데이터 드라이버 회로(1210)의 영상 출력단자(1215a)에 접속되어 있다.
데이터 드라이버 회로(1210)는 영상 출력단자(1215)와 동일한 수의 공통 전압 출력단자(1215b)를 갖고 있고, 각 공통 전압 출력단자(1215b)는 공통 전극 배선(1232)에 접속된다. 또한, 데이터 드라이버 회로(1210)는 1수평기간분의 영상 신호를 샘플링·유지하는 샘플·홀드회로(1211)와, 영상 출력단자와 동일한 수의 증폭기(1213)와, 증폭기의 입력을 심플링·홀드회로(1211)의 출력과, 배선(Com1)똔는 배선(Com2)의 어느쪽인가로 전환하는 스위치A(SWA)(1212)와, 증폭기(1213)의 출력을 영상 신호 출력단자(1215a)와, 공통 전압 출력단자(1215b)를 전환하는 스위치B(SWB)(1214)를 구비하여 구성되어 있고, 짝수번째의 데이터선에 접속되는 증폭기에 접속된 스위치A(SWA)의 1개의 입력 단자가 배선(Com1)에 접속되고, 홀수번째의 데이터선에 접속되는 스위치A(SWA)의 1개의 입력 단자가 배선(Com2)에 접속된다.
도 12에 도시된 액정 표시 장치의 구동 방법은 상기 제2 실시예에서 예시된 구동방법과 같은 구동 을 행함으로써, 액정 표시 장치의 모든 화소에 영상신호를 기록할 수 있고, 또한, 데이터 드라이버에 인가하는 영상신호의 진폭을 종래의 절반 정도로 절감할 수 있다.
도 13은 짝수 프레임의 타이밍챠트, 또한, 도 14는 홀수 프레임의 타이밍챠트를 도시한 도이다.
본 발명의 제4 실시예의 액정 표시 장치를, 도 13 및 도 14에 도시된 구동방법(상기 제2 실시예에서 설명한 구동방법 참조)에 의해 동작시키면 상기 제2 실시예에서 설명한 것과 동일한 이유로 인해, 아래와 같은 효과를 얻을 수 있다.
제1 효과로서, 데이터 드라이버 회로의 증폭기에 옵셋 전압 격차가 생긴 경우에도 액정층에 바른 전압을 인가하는 것이 가능하게 된다.
제2 효과로서, 상기 제2 실시예의 구동 방법에서 설명한 이유와 동일한 이유에 의해, 데이터 드라이버 회로에 인가하는 영상 신호의 진폭을 종래의 절반으로 하는 것이 가능하게 되며, 데이터 드라이버 회로의 증폭기의 요구성능을 감소시키는 것이 가능하게 되고, 또한 데이터 드라이버 회로의 구동 전압도 절반 정도로 낮게 떨어뜨리는 것이 가능하게 되기 때문에, 소비 전력도 절반 정도로 절감할 수 있다.
제3 효과로서, 상기 제2 실시예의 구동 방법에서 설명한 이유와 동일하게 플리커 잡음을 절감할 수 있다고 하는 것이다.
이상에서 설명한 바와 같이, 본 발명에 의하면 하기 기재된 효과를 발휘한다.
제1 효과는 데이터 드라이버 회로에서, 화소열과 동일한 수가 필요하게 되는 증폭기간에 옵셋에 격차가 생긴 경우에도 상기 액정층에 바른 전압을 기록할 수 있다고 하라는 것이다.
그 이유는 본 발명에 있어서는 공통 전극을 화소열마다 분리하여, 상기 공통 전극을 화소열에 영상 신호를 기록하는 증폭기에 의해서, 1수평기간의 소정기간에 공통 전압을 기록하도록 하였기 때문이다.
제2 효과는 데이터 드라이버 회로에 인가하는 영상 신호의 진폭을 종래의 절반으로 하는 것이 가능하게 되며, 데이터 드라이버 회로의 증폭기의 요구 성능을 감소시키는 것이 가능하게 되며, 또한 데이터 드라이버 회로의 동작 전압도 절반 정도로 낮게 떨어뜨리는 것이 가능해지기 때문에, 소비 전력도 절반 정도로 절감할 수 있다고 하는 것이다.
그 이유는, 본 발명에 있어서, 공통 전극을 화소열마다로 분리하여 상기 공통 전극을 화소열에 영상 신호를 기록하는 증폭기에 의해서, 1수평 기간의 소정 기간에 공통 전극을 기록하며, 상기 액정층에 인가되는 전압의 극성을 프레임마다에 변화시키는 AC 구동을 실현할 때에, 화소에 공통 전극에 대하여 정극성의 전극을 기록할 때에 프레임과, 부극성의 전극을 기록할 때의 프레임에서, 상기 공통 전극의 전위를 변화시키는 것으로, 영상 신호의 전극 진폭을 반 정도로 작게했기 때문이다.
제3 효과는 플리커 노이즈를 저감할 수 있다고 하는 것이다.
그 이유는 본 발명에서는 각 프레임에 있어서, 액정 표시 장치의 짝수번째와 홀수번째의 데이터선에 접속된 화소에 인가되는 영상 신호의 극성이 공통 전극 전위에 대하여 다르도록 했기 때문이다.

Claims (15)

  1. 공통 전극을 화소열마다 분리하여 설치한 액정 표시 패널과,
    상기 화소열의 데이터선에 영상 신호를 기록하는 증폭기를 상기 화소열분 구비한 데이터 드라이버 회로와,
    행 단위에 게이트 선을 구동하는 게이트 드라이버 회로를 구비하고,
    상기 공통 전극에 대하여, 상기 화소열의 데이터선에 영상 신호를 기록하는 상기 증폭기에 의해 1수평 기간 내의 소정의 기간에 공통 전압을 기록하도록 변환 제어하는 수단을 구비하는 것을 특징으로 하는 액정 표시장치.
  2. 행 및 열방향으로 각각 배치된 복수의 게이트선 및 복수의 데이터선을 구비하고,
    상기 복수의 게이트선과 상기 복수의 데이터선이 서로 교차하는 위치에 화소 트랜지스터, 화소 전극과 공통 전극으로 이루어진 화소 용량을 적어도 포함하는 화소를 구비한 액정 표시 패널과,
    상기 화소열의 데이터선에 영상 신호를 기록하는 증폭기를 상기 화소열분 구비한 데이터 드라이버 회로와,
    행 단위에 게이트선을 구동하는 게이트 드라이버 회로를 구비한 액티브 매트릭스형 액정 표시 장치에 있어서,
    상기 화소열의 공통 전극에 접속하는 공통 전극배선이 화소열마다 분리하여배치되어 있고,
    상기 데이터 드라이버 회로가 1수평 주기내의 제1 기간에 상기 화소열의 데이터선에 공급하기 위한 영상 신호를 상기 증폭기의 입력단에 공급하고 제1 수평기간내의 제2 기간에 상기 공통 전극에 공급하는 공통 전압을 상기 증폭기의 입력단에 공급하는 동시에 상기 증폭기의 출력단을 상기 제1 기간에는 상기 액정 표시 패널의 상기 화소열의 데이터선에 접속하고 상기 제2 기간에는 상기 액정 표시 패널의 상기 화소열의 상기 공통 전극 배선에 접속하도록 전환 제어하는 수단을 구비하는 것을 특징으로 하는 액정 표시 장치.
  3. 제2항에 있어서, 상기 화소열의 액정층에 인가되는 전압 극성을 프레임마다 변화시키는 AC 구동을 실현할 때에 화소에 상기 공통 전극에 대하여 플러스 극성의 전압을 기록할 때의 프레임과 마이너스 극성의 전압을 기록할 때의 프레임으로 상기 공통 전극에 인가하는 전위를 변화시키는 것을 특징으로 하는 액정 표시장치.
  4. 제2항에 있어서, 우수 홀수열의 화소열의 공통 전극에 대하여 공통전압을 공급하는 제1, 제2 배선에 다른 전위를 공급하고,
    상기 짝수, 홀수열의 화소열의 상기 각 공통 전극에 대하여, 각각, 상기 제1또는 제2 배선의 전위를 1수평 기간내의 상기 제1 기간에 상기 화소열의 데이터선에 영상신호를 기록하는 상기 증폭기에 의해서 1수평 기간내의 상기 제2 기간에 공통전압으로서 기록하고,
    짝수 프레임과 홀수 프레임으로 상기 공통 전극에 대하여 플러스 극성의 전압을 기록하는 화소열과 마이너스 극성의 전압을 기록하는 화소열을 전환하도록 제어하는 수단을 설치한 것을 특징으로 하는 액정 표시장치.
  5. 인·플레인·스위칭(In Plane Switching) 방식의 액티브 매트릭스형 액정 표시장치의 구동방법에 있어서,
    화소열마다 분리하여 설치되어 있는 공통 전극을 화소열의 데이터선에 영상신호를 기록하는 증폭기에 의해서 1수평기간내의 데이터 기록 기간 이외에 소정의 기간에 공통전압을 기록함으로써, 화소열과 동일한 수가 필요하게 되는 증폭기 사이에 옵셋에 분산이 생기고 있는 경우에도 액정층에 올바른 전압을 기록할 수 있도록 하는 것을 특징으로 하는 액정 표시장치의 구동 방법.
  6. 인·플레인·스위칭(In Plane Switching) 방식의 액티브 매트릭스형 액정 표시장치의 구동 방법에 있어서,
    화소열마다 분리하여 설치되어 있는 공통 전극을 화소열의 데이터선에 영상신호를 기록하는 증폭기에 의해 1수평기간내의 소정의 기간에 공통 전압을 기록하고 상기 액정층에 인가되는 전압의 극성을 프레임마다 변화시키는 AC 구동을 실현할 때에 화소에 공통 전극에 대하여 플러스 극성의 전압을 기록할 때의 프레임과, 마이너스 극성의 전압을 기록할 때의 프레임으로 상기 공통 전극의 전위를 변화시키고 영상신호의 전압진폭을 절반 정도로 작게 하여 영상신호를 액정 패널의 데이터선에 인가하는 증폭기의 동작 진폭 조건을 낮게하는 것을 특징으로 하는 액정 표시장치의 구동 방법.
  7. 인·플레인·스위칭(In Plane Switching) 방식의 액티브 매트릭스형 액정 표시장치의 구동 방법에 있어서,
    화소열마다 분리하여 설치되어 있는 공통 전극에 관해, 짝수, 홀수열의 화소열의 공통 전극에 대하여 각각 화소열의 데이터선에 영상신호를 기록하는 증폭기에 의해서 제1 또는 제2 공통전위를 1수평기간내의 소정기간에 기록하고,
    상기 액정층에 인가되는 전압의 극성을 프레임마다 변화시키는 AC 구동을 실현할 때에 짝수 프레임과 홀수 프레임으로 짝수, 홀수열의 화소열의 공통 전극에 대하여 공급하는 제1, 제2 공통전위를 전환함으로써, 상기 공통 전극에 대하여 플러스 극성 전압을 기록하는 화소열과 마이너스 극성의 전압을 기록하는 화소열을 프레임마다 전환하는 것을 특징으로 하는 액정 표시장치의 구동방법.
  8. 서로 직교하는 방향으로 배치된 복수의 게이트선과 복수의 데이터선의 교차위치에 화소 전극과 공통 전극에 의한 화소용량, 축적용량 및 화소 트랜지스터로 이루어진 화소가 배치되고,
    상기 게이트선은 행방향으로 연장되어 동일행의 복수의 화소 트랜지스터의 게이트 단자에 접속되고,
    상기 데이터선은 열방향으로 연장되어 동일열의 복수의 화소 트랜지스터의소스 전극에 접속되고,
    공통의 상기 데이터선에 접속된 화소열의 각 공통 전극은 화소열마다 열방향으로 연장된 공통 전극배선에 접속되어 이루어진 액티브 매트릭스형 액정 표시 패널과,
    상기 게이트선을 구동하는 게이트 드라이버 회로와,
    1수평기간분의 영상 신호를 샘플 및 홀드하는 샘플·홀드 회로와,
    상기 각 데이터선에 대응하여 배치되고 상기 샘플·홀드 회로의 출력단 전위와 상기 공통 전극 배선에 공급하는 공통 전압이 인가되는 배선 전위와 1수평기간내에 변환 출력하는 복수의 제1 스위치와,
    상기 데이터선에 대응하여 배치되고 상기 각 제1 스위치의 출력전압을 증폭하는 복수의 증폭회로와,
    상기 각 데이터선에 대응하여 배치되어 상기 각 증폭회로의 출력을 입력하여 1수평기간내에 영상신호 출력 단자와 공통 전압 출력 단자에 변환 출력하는 전압의 제2 스위치를 구비한 데이터 드라이버 회로를 구비하고,
    상기 액정 표시 패널의 각 화소열의 상기 데이터선 및 상기 공통 전극배선의 일단이 상기 데이터 드라이버 회로에 대응하는 상기 영상신호 출력단자와 상기 공통전압 출력단자에 각각 접속되어 있음을 특징으로 하는 액정 표시장치.
  9. 서로 직교하는 방향으로 배치된 복수의 게이트군과 복수의 데이터선의 교차위치에 화소 전극과 공통 전극으로 되는 화소용량, 축적용량, 및 화소 트랜지스터로 이루어지는 화소가 배치되고,
    상기 게이트선은 행방향으로 연장되어 동일 행의 복수의 화소 트랜지스터의 게이트 단자에 접속되고,
    상기 데이터선은 열방향으로 연장되어 동일 열의 복수의 화소 트랜지스터의소스 전극에 접속되고,
    공통의 데이터선에 접속된 화소열의 각 공통 전극이 화소열마다 열방향으로 연장된 공통 전극배선에 접속되어 이루어진 액티브 매트릭스형 액정 표시 패널과,
    상기 게이트선을 구동하는 게이트 드라이버 회로와,
    1수평기간분의 영상신호를 샘플 및 홀드하는 샘플·홀드회로와,
    짝수열, 및 홀수열의 상기 데이터선에 대응하여 배치된 제l군, 및 제2군의 스위치로 이루어지고 상기 제1군의 스위치는 상기 샘플·홀드 회로의 출력단 전위와 상기 공통 전극배선에 공급하는 공통전압이 인가되는 제1의 배선의 전위를 1수평기간내에 변환하여 출력하고 상기 제 2군의 스위치는 상기 샘플 홀드회로의 출력단 전위와 상기 공통 전극 배선에 공급하는 공통전압이 인가되는 제 2의 배선의 전위를 1 수평기간내에서 절연하여 출력하는 복수의 제1의 스위치와,
    상기 각 데이터선에 대응하여 배치되고 상기 각 제1의 스위치의 출력을 증폭하는 복수의 증폭회로와,
    상기 각 데이터선에 대응하여 배치되고 상기 각 증폭회로의 출력전압을 입력하고 1수평기간내에 영상신호 출력단자와 공통전압 출력단자에 변환 출력하는 복수의 제2 스위치를 구비하는 취한 데이터 드라이버 회로를 구비하고,
    상기 액정 표시 패널의 각 상기 데이터선 및 상기 공통 전극배선의 일단이 상기 데이터 드라이버 회로에 대응하는 상기 영상신호 출력단자와 상기 공통전압 출력단자에 각각 접속되어 있는 것을 특징으로 하는 액정 표시장치.
  10. 제8항 또는 제9항에 있어서, 상기 화소 트랜지스터가 무정형·실리콘 박막 트랜지스터, 다결정 실리콘 박막 트랜지스터, 및 단결정 실리콘 트랜지스터중의 적어도 하나로 이루어진 것을 특징으로 하는 액정 표시장치.
  11. 제8항 또는 제9항에 있어서, 상기 데이터 드라이버 회로의 능동소자가 다결정 실리콘 박막 트랜지스터 또는 단결정 실리콘 트랜지스터로 이루어진 것을 특징으로 하는 액정 표시장치.
  12. 제8항 또는 제9항에 있어서, 박막 트랜지스터가 다결정 실리콘 박막 트랜지스터로 이루어지고 상기 데이터 드라이버 회로와 상기 게이트 드라이버 회로와 상기 액정 표시 패널이 일체로 구성되어 있는 것을 특징으로 하는 액정 표시장치.
  13. 서로 직교하는 방향으로 배치된 복수의 게이트선과 복수의 데이터선의 교차위치에 화소전극과 공통전극에 의한 화소용량, 축적용량 및 화소 트랜지스터로 이루어진 화소가 배치되고,
    상기 게이트선은 행방향으로 연장되어 동일 행의 복수의 화소 트랜지스터의게이트 단자에 접속되고,
    상기 데이터선은 열방향으로 연장되어 동일 열의 화소 트랜지스터의 소스 전극에 접속되고,
    공통의 데이터선에 접속된 화소열의 각 공통전극이 화소열마다 열방향으로 연장된 공통 전극배선에 접속되어 이루어진 액티브 매트릭스형 액정 표시 패널과,
    상기 게이트선을 구동하는 게이트 드라이버 회로와,
    1수평기간분의 영상신호를 샘플 및 홀드하는 샘플·홀드회로와,
    상기 각 데이터선에 대응하여 배치되어 상기 샘플·홀드회로의 출력단 전위와 상기 공통 전극배선에 공급하는 공통전압이 인가되는 배선전위를 1수평기간내에 변환 출력하는 복수의 제1의 스위치와,
    상기 각 데이터선에 대응하여 배치되어 상기 각 제1 스위치의 출력전압을 증폭하는 복수의 증폭회로와,
    상기 각 데이터선에 대응하여 배치되어 상기 각 증폭회로의 출력전압을 입력하고 1수평기간내에 영상신호 출력단자와 공통전압 출력단자에 변환 출력하는 복수의 제2의 스위치를 구비한 데이터 드라이버 회로를 구비하고,
    상기 액정 표시 패널의 각 화소열의 상기 데이터선 및 상기 공통전극 배선의 일단이 상기 데이터 드라이버 회로의 대응하는 상기 영상신호 출력단자와 상기 공통전압 출력단자에 각각 접속되어 이루어지는 액정 표시장치의 구동방법에 있어서,
    1수평기간을 2개로 분할한 데이터 기간(T dat)과 공통 전위기간(T com)에 관해 상기 기간(T dat)에서는 상기 제1 스위치가 상기 샘플·홀드회로의 출력전압을출력하여 상기 제2 스위치 회로의 출력을 상기 영상신호 출력단자에 접속되어 상기영상신호에 의해 상기 액정표시 패널의 상기 데이터선에 공급되고,
    상기 기간(Tcom)에서는, 상기 제 1 스위치가 상기 배선에 절환 접속하여 상기 제 2 스위치 회로의 출력을 상기 공통 전압 출력 단자에 절환해서 접속하고, 상기 배선의 전압(Vcom)이 상기 중폭회로를 통해 상기 공통 전극 배선에 접속되고,
    상기 수평기간에 어떤 게이트선이 액티브인 경우, 상기 데이터선에 공급되는 영상신호는 상기 게이트선에 접속되는 화소의 상기 화소 용량과 상기 축적용량에 상기 화소 트랜지스터를 통해 충전되어 상기 동작을 상기 복수개의 게이트선의 모두에 1프레임 기간내에 수행함으로써 상기 액정 표시 패널 모두의 화소에 영상신호를 기록하는 것을 특징로 하는 액정 표시장치의 구동방법.
  14. 서로 직교하는 방향으로 배치된 복수의 게이트선과 복수의 데이터선의 교차위치에 화소전극과 공통전극에 의한 화소용량, 축적용량 및 화소 트랜지스터로 이루어진 화소가 배치되고,
    상기 게이트선은 행방향으로 연장되어 동일 행의 복수의 화소 트랜지스터의 게이트 단자에 접속되고,
    상기 데이터선에 열방향으로 연장되어 동일 열의 화소 트랜지스터의 소스 전극에 접속되고,
    공통의 데이터선에 접속된 화소열의 각 공통전극이 화소열마다 열방향으로 연장된 공통 전극배선에 접속되어 이루어진 액티브 매트릭스형 액정 표시 패널과,
    상기 게이트선을 구동하는 게이트 드라이버 회로와,
    1수평기간분의 영상신호를 샘플 및 홀드하는 샘플·홀드회로와,
    상기 각 데이터선에 대응하여 배치되어 상기 샘플·홀드회로의 출력단 전위와 상기 공통 전극배선에 공급하는 공통전압이 인가되는 배선전위를 1수평기간내에 변환 출력하는 복수의 제1의 스위치와,
    상기 각 데이터선에 대응하여 배치되어 상기 각 제1 스위치의 출력전압을 증폭하는 복수의 증폭회로와,
    상기 각 데이터선에 대응하여 배치되어 상기 각 증폭회로의 출력전압을 입력하고 1수평기간내에 영상신호 출력단자와 공통전압 출력단자에 변환 출력하는 복수의 제2의 스위치를 구비한 데이터 드라이버 회로를 구비하고,
    상기 액정 표시 패널의 각 화소열의 상기 데이터선 및 상기 공통전극 배선의 일단이 상기 데이터 드라이버 회로의 대응하는 상기 영상신호 출력단자와 상기 공통전압 출력단자에 각각 접속되어 이루어지는 액정 표시장치의 구동방법에 있어서,
    짝수 프레임에서 상기 액정 패널의 화소의 액정층에 Vvd의 전압을 기록하는 경우, 상기 데이터 드라이버 회로의 샘플·홀드회로에 인가하는 영상신호의 전압을 (-Vvd+Vcomh)로 하여 상기 배선에 Vcomh를 인가하고,
    1수평기간을 2개로 분할하여 데이터 기간(T dat)와 공통전압 기간(T com)으로 하고,
    상기 짝수 프레임에서 상기 기간 T dat에서는 상기 제1 스위치가 상기 샘플·홀드회로의 출력전압을 출력하여 상기 제2 스위치 회로의 출력을 상기 영상신호출력단자에 접속하여 영상신호가 상기 액정 표시 패널의 전기 데이터선에 공급되고,
    상기 기간 Tcom에서는 상기 제1 스위치가 상기 배선에 전환 접속되고 상기 제2 스위치 회로의 출력이 상기 공통전압 출력단자에 전환 접속되고 상기 배선의 전압 Vcomh가 상기 증폭회로를 통해 상기 공통 전극배선에 공급되고,
    상기 수평기간에 어떤 게이트선이 액티브인 경우, 상기 데이터선에 충전되는 영상신호는 상기 게이트선에 접속되는 화소의 상기 화소 용량과 축적용량에 화소 트랜지스터를 통해 충전되어 이러한 동작을 상기 복수개의 게이트선의 모두에 대해 짝수 프레임 기간내에 수행함으로써 상기 액정 표시 패널 모두의 화소에 영상신호를 기록하는 것으로 상기 화소에 상기 공통전극 전위에 대해 마이너스 극성으로 되는 영상신호를 기입하는 것으로 하고,
    홀수 프레임에서는 상기 액정 패널의 화소의 액정층에 Vvd의 전압을 기록하는 경우, 상기 데이터 드라이버 회로의 샘플·홀드회로에 인가하는 전압을 (Vvd+ Vcoml)로 하고, 상기 배선에 Vcoml을 인가하며,
    홀수 프레임에서도 상기 기간(Tdat)에서는 상기 제1 스위치가 상기 샘플·홀드 회로의 출력 전압을 출력하고, 상기 제2 스위치 회로의 출력을 상기 영상 신호출력 단자에 접속되어 영상 신호가 상기 액정 표시 패널의 상기 데이터선에 공급되고, 상기 기간(Tcom)에서는 상기 제1 스위치가 상기 배선에 전환 접속하고 상기 제2 스위치 회로의 출력이 상기 공통 전압 출력 단자에 전환 접속되며, 상기 배선의 전압(Vcom1)이 상기 증폭 회로를 통해 상기 공통 전극 배선에 공급되며,
    상기 수평기간에 있는 게이트선이 액티브의 경우, 상기 데이터선에 충전된 영상 신호는 상기 게이트선에 접속된 화소의 화소 용량과 축적 용량에 화소 트랜지스터를 통해 충전되며, 이와 같은 동작을 상기 복수개의 게이트선의 모든 화소에 영상 신호를 기록함으로써, 상기 화소에 상기 공통 전극 전위에 대하여 양극성이 되는 영상 신호를 기록하는 것을 특징으로 하는 액정 표시 장치의 구동 방법.
  15. 서로 직교하는 방향으로 배치된 복수의 게이트선과 복수의 데이터선의 교차위치에 화소 전극과 공통 전극에 의한 화소 용량, 축적 용량 트랜지스터로 이루어지는 화소가 배치되고,
    상기 게이트선은 행방향으로 연장되어 동일행의 복수의 화소 트랜지스터의 게이트 단자에 접속되고,
    상기 데이터선은 열방향으로 연장되어 동일열의 복수의 화소 트랜지스터의 소스 전극에 접속되고,
    공통의 데이터선에 접속된 화소열의 각 공통 전극이 화소열마다 열방향으로 연장된 공통 전극 배선에 접속된 액티브 매트릭스형 액정 표시 패널과,
    상기 게이트선을 구동하는 게이트 드라이버 회로와,
    1수평기간분의 영상 신호를 샘플 및 홀드하는 샘플·홀드 회로와,
    짝수열 및 홀수열의 상기 데이터선에 대응하여 배치되는 제1군 및 제2군 스위치로 구성되며, 상기 제1군의 스위치는 상기 샘플·홀드회로의 출력단 전위와 상기 공통 전극 배선에 공급하는 공통 전압이 인가되는 제1 배선의 전위를 1수평기간내에서 전환하여 출력하고 상기 제2군의 스위치는 상기 샘플·홀드회로의 출력단 전위와 상기 공통 전극 배선에 공급하는 공통 전압이 인가되는 제2 배선의 전위를 1수평기간내에서 전환하여 출력하는 복수의 제1 스위치와,
    상기 각 제1 스위치의 출력 전압을 증폭하여 상기 데이터선에 대응하여 배치되는 복수의 증폭 회로와,
    상기 각 데이터선에 대응하여 배치되는 상기 각 증폭회로의 출력 전압을 입력하고, 1수평기간에서 영상 신호 출력 단자와, 공통 전압 출력 단자로 전환하여 출력하는 복수의 제2 스위치를 구비한 데이터 드라이버 회로를 구비하고,
    상기 액정 표시 패널의 각 상기 데이터선 및 상기 공통 전극 배선의 일단이 상기 데이터 드라이버 회로의 대응하는 상기 영상 신호 출력 단자와 상기 공통 전압 출력 단자에 각각 접속되어 이루어지는 액정 표시 장치의 구동 방법에 있어서,
    상기 데이터 드라이버 회로의 샘플·홀드 회로에 공급하는 영상 신호를 Vsig로 하고,
    짝수 프레임에 있어서, 액정층에 Vvd의 전압을 기록하는 경우, 음극성이 되는 화소에 인가되는 전압을(-Vvd+Vcomh)로 하고, 양극성이 되는 화소에 인가되는 전압으로서, (Vvd+Vcomh)로 하고, 제1 배선에 Vcomh를, 제2 배선에 VCom1을 인가하고,
    1수평기간을 데이터 기간(Tdat)과 공통 전위 기간(Tcom)의 2개로 분할하여 상기 기간(Tdat)에서는 상기 제1 스위치를 샘플·홀드 회로의 출력단에 접속하고, 상기 제2 스위치를 영상 신호 출력 단자에 접속하며, 상기 샘플·홀드 회로에 유지된 영상 신호가 상기 증폭 회로를 통해 상기 액정 표시 패널의 데이터선에 충전되고,
    기간(Tcom)에서는 상기 제1 스위치가 제1군 또는 제2군에 따라 제1 또는 제2 배선에 접속하고, 상기 제2 스위치를 상기 공통 전압 출력 단자에 접속하며, 상기 제1, 제2 배선 전압이 상기 증폭 회로를 통해 상기 공통 전극 배선에 충전되며,
    이의 수평 기간에 게이트선의 전위가 액티브인 경우 상기 데이터선에 충전된 영상 신호는 상기 게이트선에 접속된 화소의 화소 용량과 축적 용량에 상기 화소 트랜지스터를 통해 충전되며, 이와 같은 동작을 복수개의 게이트선의 모두에 대하여 짝수 프레임 기간내에 행함으로써, 액정 표시장치의 화소에 영상 신호를 기록하고, 짝수 프레임에 있어서는 짝수번째의 데이터선에 접속되는 화소에 공통 전극 전위에 대하여 양극성이 되는 영상 신호를 기록하고, 홀수번째의 데이터선에 접속되는 화소에 공통 전극 전위에 대하여 음극성이 되는 영상 신호를 기록하는 한편, 홀수 프레임에 있어서는 액정층에 Vvd의 전압을 기록하는 경우, 음극성이 되는 화소에 인가되는 전압을 (-Vvd+Vcomh)로 하고, 양극성이 되는 화소에 인가되는 전압으로서, (Vvd+Vcom1)로 하고, 상기 제1 배선에 Vcom1을 상기 제2 배선에 Vcomh를 인가하고, 상기 짝수 프레임과 동일하게 구동함으로써, 짝수번째의 데이터선에 접속되는 화소에 공통 전극 전위에 대하여 음극성이 되는 영상 신호를 기록하고, 홀수번째의 데이터선에 접속되는 화소에 공통 전극 전위에 대하여 양극성이 되는 영상 신호를 기록하는 것을 특징으로 하는 액정 표시 장치의 구동방법.
KR1019990049092A 1998-11-06 1999-11-06 액티브 매트릭스형 액정 표시 장치와 그의 구동 방법 KR100325913B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP98-315692 1998-11-06
JP31569298A JP3147104B2 (ja) 1998-11-06 1998-11-06 アクティブマトリクス型液晶表示装置とその駆動方法

Publications (2)

Publication Number Publication Date
KR20000035281A KR20000035281A (ko) 2000-06-26
KR100325913B1 true KR100325913B1 (ko) 2002-02-27

Family

ID=18068416

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990049092A KR100325913B1 (ko) 1998-11-06 1999-11-06 액티브 매트릭스형 액정 표시 장치와 그의 구동 방법

Country Status (4)

Country Link
US (1) US6407728B1 (ko)
JP (1) JP3147104B2 (ko)
KR (1) KR100325913B1 (ko)
TW (1) TW548474B (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3750537B2 (ja) * 2001-02-27 2006-03-01 セイコーエプソン株式会社 液晶デバイスおよび画像表示装置
JP2005099524A (ja) * 2003-09-25 2005-04-14 Seiko Epson Corp 電気光学装置、その駆動回路および駆動方法、ならびに電子機器
JP4133891B2 (ja) 2004-03-25 2008-08-13 三菱電機株式会社 液晶表示装置とその製造方法
KR101108391B1 (ko) * 2004-12-31 2012-01-30 엘지디스플레이 주식회사 액정 표시장치
JP4896420B2 (ja) * 2005-03-30 2012-03-14 株式会社 日立ディスプレイズ 表示装置
TWI411834B (zh) * 2007-10-19 2013-10-11 Au Optronics Corp 液晶顯示裝置及其驅動方法
JP5315916B2 (ja) * 2008-10-17 2013-10-16 富士通株式会社 マトリクス表示素子およびマトリクス表示装置
JP2010113274A (ja) 2008-11-10 2010-05-20 Seiko Epson Corp ビデオ電圧供給回路、電気光学装置および電子機器
JP5538765B2 (ja) * 2009-07-23 2014-07-02 株式会社ジャパンディスプレイ 液晶表示装置
US9626046B2 (en) * 2013-09-24 2017-04-18 Apple Inc. Devices and methods for reduction of display to touch crosstalk
CN103971655B (zh) * 2014-05-20 2016-08-24 厦门天马微电子有限公司 一种驱动电路、显示面板、显示装置及驱动方法
CN104934007A (zh) * 2015-07-06 2015-09-23 合肥京东方光电科技有限公司 数据线驱动方法及单元、源极驱动器、面板驱动装置和显示装置
CN105334651B (zh) * 2015-12-07 2019-03-26 深圳市华星光电技术有限公司 液晶显示屏、显示装置及公共电极电压调节方法
CN105867033B (zh) * 2016-06-13 2019-06-14 厦门天马微电子有限公司 阵列基板以及液晶显示面板
CN107479278A (zh) * 2017-07-06 2017-12-15 惠科股份有限公司 一种显示面板及显示装置
CN113077763B (zh) * 2020-01-06 2022-07-05 京东方科技集团股份有限公司 显示面板、显示装置及驱动方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2590394B1 (fr) * 1985-11-15 1987-12-18 Thomson Csf Ecran de visualisation electro-optique a transistors de commande
KR0130368B1 (ko) * 1994-07-21 1998-04-09 구자홍 액정 디스플레이의 구동장치

Also Published As

Publication number Publication date
JP2000147456A (ja) 2000-05-26
KR20000035281A (ko) 2000-06-26
TW548474B (en) 2003-08-21
JP3147104B2 (ja) 2001-03-19
US6407728B1 (en) 2002-06-18

Similar Documents

Publication Publication Date Title
JP3092537B2 (ja) 液晶表示装置
US6424328B1 (en) Liquid-crystal display apparatus
EP0622772B1 (en) Method and apparatus for eliminating crosstalk in active matrix liquid crystal displays
KR100325913B1 (ko) 액티브 매트릭스형 액정 표시 장치와 그의 구동 방법
US7855706B2 (en) Method of driving electro-optical element, pixel circuit, electro-optical device and electronic apparatus
KR100668544B1 (ko) 액정 표시 장치
US20050253829A1 (en) Display device and display device driving method
KR20030080353A (ko) 액정표시장치 및 그 구동방법
EP2224424B1 (en) LCD with common voltage driving circuit
JP2007279539A (ja) ドライバ回路、表示装置及びその駆動方法
KR100744136B1 (ko) 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널
KR100464898B1 (ko) 액티브 매트릭스형 액정 표시 장치의 구동 방법
US6633284B1 (en) Flat display device
JP2008216893A (ja) 平面表示装置及びその表示方法
JP4270442B2 (ja) 表示装置およびその駆動方法
JP3481349B2 (ja) 画像表示装置
WO2010125716A1 (ja) 表示装置および表示装置の駆動方法
CN109697965B (zh) 低功率薄膜晶体管液晶显示控制芯片、驱动装置
JP5418388B2 (ja) 液晶表示装置
CN113870806A (zh) 用于双闸极显示器的补偿系统和方法
JP3402242B2 (ja) アクティブマトリクス型液晶表示装置及びその駆動方法
JP3377739B2 (ja) 液晶表示装置の駆動方法及び駆動回路
KR100612103B1 (ko) 고속 저전력 액정소자 구동장치
JPS63172193A (ja) アクテイブマトリクス型表示装置の駆動方法
KR0141796B1 (ko) 엘씨디의 동시다중 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130130

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140129

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20150129

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20171228

Year of fee payment: 17