KR100744136B1 - 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널 - Google Patents

인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널 Download PDF

Info

Publication number
KR100744136B1
KR100744136B1 KR1020060030495A KR20060030495A KR100744136B1 KR 100744136 B1 KR100744136 B1 KR 100744136B1 KR 1020060030495 A KR1020060030495 A KR 1020060030495A KR 20060030495 A KR20060030495 A KR 20060030495A KR 100744136 B1 KR100744136 B1 KR 100744136B1
Authority
KR
South Korea
Prior art keywords
voltage
reference voltage
source lines
display panel
frame
Prior art date
Application number
KR1020060030495A
Other languages
English (en)
Inventor
강원식
우재혁
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020060030495A priority Critical patent/KR100744136B1/ko
Priority to US11/691,776 priority patent/US20070229431A1/en
Application granted granted Critical
Publication of KR100744136B1 publication Critical patent/KR100744136B1/ko

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47JKITCHEN EQUIPMENT; COFFEE MILLS; SPICE MILLS; APPARATUS FOR MAKING BEVERAGES
    • A47J27/00Cooking-vessels
    • A47J27/14Cooking-vessels for use in hotels, restaurants, or canteens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • AHUMAN NECESSITIES
    • A47FURNITURE; DOMESTIC ARTICLES OR APPLIANCES; COFFEE MILLS; SPICE MILLS; SUCTION CLEANERS IN GENERAL
    • A47JKITCHEN EQUIPMENT; COFFEE MILLS; SPICE MILLS; APPARATUS FOR MAKING BEVERAGES
    • A47J27/00Cooking-vessels
    • A47J27/004Cooking-vessels with integral electrical heating means
    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F24HEATING; RANGES; VENTILATING
    • F24CDOMESTIC STOVES OR RANGES ; DETAILS OF DOMESTIC STOVES OR RANGES, OF GENERAL APPLICATION
    • F24C7/00Stoves or ranges heated by electric energy
    • F24C7/08Arrangement or mounting of control or safety devices
    • F24C7/082Arrangement or mounting of control or safety devices on ranges, e.g. control panels, illumination
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Food Science & Technology (AREA)
  • Combustion & Propulsion (AREA)
  • Mechanical Engineering (AREA)
  • General Engineering & Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명에 따른 디스플레이 패널의 구동 방법은 다수의 소스 라인들, 다수의 게이트 라인들, 화소 전극과 공통 전극을 구비하는 셀 커패시터들 및 소스 라인에 인가된 데이터 전압을 게이트 라인에 인가되는 게이트 구동 전압에 응답하여 화소 전극으로 전달하는 셀 트랜지스터들을 구비하는 디스플레이 패널을 구동하는 방법에 관한 것이다. 상기 공통 전극에는, 프레임 내의 특정 시점에서 제 1 기준 전압에서 제 2 기준 전압으로 또는 제 2 기준 전압에서 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가한다. 이웃하는 2 개의 소스 라인에 대하여, 어느 하나의 홀수번째의 소스 라인에 데이터 전압을 인가할 때는 다른 하나의 짝수번째의 소스 라인은 플로팅 상태가 되도록 한다. 반대로, 어느 하나의 짝수번째의 소스 라인에 데이터 전압을 인가할 때는 다른 하나의 홀수번째의 소스 라인은 플로팅 상태가 되도록 한다.
디스플레이 패널, 컬럼 인버젼, 도트 인버젼, 소스 라인, 플로팅 상태

Description

인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그 방법에 의해 구동되는 디스플레이 패널{Method of driving display panel by inversion type and display panel driven by the same method}
본 발명의 상세한 설명에서 인용되는 도면을 이해하기 위하여 각 도면에 대한 간단한 설명이 제공된다.
도 1은 종래의 TFT-LCD 패널을 나타내는 도면이다.
도 2는 종래의 다양한 인버젼 방식을 설명하기 위한 도면이다.
도 3a는 본 발명과 비교되는 컬럼 인버젼 방식을 설명하기 위한 도면이고, 도 3b는 도 3a에 따른 컬럼 인버젼 방식에서 게이트 라인에 인가되는 게이트 구동 전압을 설명하기 위한 도면이다.
도 3c는 본 발명에 따른 컬럼 인버젼 방식을 설명하기 위한 도면이고, 도 3d는 도 3c에 따른 컬럼 인버젼 방식에서 게이트 라인에 인가되는 게이트 구동 전압을 설명하기 위한 도면이며, 도 3e는 도 3c의 컬럼 인버젼 방식을 적용하는 경우의 화면 구성을 나타낸 도면이다.
도 4a는 본 발명과 비교되는 도트 인버젼 방식을 설명하기 위한 도면이고, 도 4b는 본 발명의 일 실시예에 따른 도트 인버젼 방식을 설명하기 위한 도면이며, 도 4c는 도 4b의 도트 인버젼 방식을 적용하는 경우의 화면 구성을 나타낸 도면이 다.
도 5a는 본 발명의 다른 실시예에 따른 도트 인버젼 방식을 설명하기 위한 도면이고, 도 5b는 도 5a의 도트 인버젼 방식을 적용하는 경우의 화면 구성을 나타낸 도면이다.
도 6은 도 3c, 도 4b 또는 도 5a에 도시된 구동 방법에 의하여 구동되는 디스플레이 패널을 나타내는 도면이다.
본 발명은 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그 방법에 의해 구동되는 디스플레이 패널에 관한 것으로서, 특히 소스 라인의 플로팅 상태를 이용하는 컬럼 인버젼 방식 또는 도트 인버젼 방식으로 디스플레이 패널을 구동하는 기술에 관한 것이다.
LCD(Liquid Crystal Display) 패널은 다양한 분야에 적용되고 있는 디스플레이 패널이다. 특히, 현재의 노트북, 데스크 탑, 이동통신 단말기, 휴대용 단말기 등에는 TFT-LCD(Thin Film Transistor-LCD) 패널이 널리 사용되고 있다.
도 1은 종래의 TFT-LCD 패널을 나타내는 도면이다.
도 1에는 다수의 소스 라인들(S1~S4), 다수의 게이트 라인들(G1~G4), 다수의 셀 트랜지스터(TFT)들 및 다수의 셀 커패시터(CLC)들이 도시되어 있다. 각각의 셀 커패시터(CLC)는 공통 전극, 화소 전극 및 두 전극 사이에 배치되는 액정(LC: Liquid Crystal)으로 형성되는 커패시터를 모델링한 것이다. 모든 셀 커패시터(CLC)들의 공통 전극에는 공통 전압(Vcom)이 공통적으로 인가된다.
LCD 패널에서는 하나의 게이트 라인과 하나의 소스 라인의 교차에 의하여 하나의 픽셀이 특정된다. 각 픽셀은 셀 커패시터(CLC)와 셀 트랜지스터(TFT)를 구비하는 것으로 모델링될 수 있다. 게이트 라인에 인가되는 게이트 구동 전압에 의해 셀 트랜지스터(TFT)가 턴 온(Turn on)되면, 소스 라인에 인가되는 데이터 전압이 셀 커패시터(CLC)의 화소 전극에 전달된다. 셀 커패시터(CLC) 내의 액정은 화소 전극에 인가되는 데이터 전압과 공통 전극에 인가되는 공통 전압(Vcom)의 전압 차이에 비례하도록 배열된다. 액정의 배열 상태에 따라서 백 라이트(Back light)의 통과량이 결정되므로, 결과적으로 LCD 패널은 데이터 전압의 크기에 상응하는 휘도로 표시되게 된다.
한편, LCD 패널을 구동함에 있어서는, 액정의 열화를 방지하기 위하여, 액정의 배열 방향이 프레임(frame)마다 바뀌도록 구동하는 인버젼(inversion) 방식이 사용된다.
도 2는 종래의 다양한 인버젼 방식을 설명하기 위한 도면이다.
도 2에서 G1~G4는 도 1의 게이트 라인(G1~G4)에 대응되고, S1~S4는 도 1의 소스 라인(S1~S4)에 대응된다. 하나의 게이트 라인과 하나의 소스 라인의 교차에 의하여 하나의 픽셀이 대응된다. 도 2에 예시된 16 개의 화면들은 모두 4 × 4 픽 셀들로 구성되어 있다.
도 2의 첫째 도면은 프레임 인버젼 방식(frame inversion type)을 나타내고, 둘째 도면은 라인 인버젼 방식(line inversion type)을 나타내고, 셋째 도면은 컬럼 인버젼 방식(column inversion type)을 나타내며, 넷째 도면은 도트 인버젼 방식(dot inversion type)을 나타낸다. 이 외에도 2 도트 인버젼 방식(2-dot inversion type) 등이 사용되고 있다. 도 2에서 프레임 인버젼 방식의 경우에는 16 개의 픽셀들로 이루어진 픽셀 그룹이 동시에 같은 극성으로 인버젼되고 있고, 라인 인버젼 방식 또는 컬럼 인버젼 방식의 경우에는 4 개의 픽셀들로 이루어진 픽셀 그룹이 동시에 같은 극성으로 인버젼되고 있다. 도트 인버젼 방식의 경우에는 동시에 같은 극성으로 인버젼되는 픽셀 그룹이 1 개의 픽셀만으로 이루어져 있다.
동시에 같은 극성으로 인버젼되는 픽셀 그룹의 크기가 가장 큰 프레임 인버젼 방식은 소비 전력이 적게 든다는 장점을 갖지만 고화질 화면의 표시 능력이 낮다는 단점도 갖는다. 반면에, 동시에 같은 극성으로 인버젼되는 픽셀 그룹의 크기가 가장 작은 도트 인버젼 방식은 소비 전력이 많이 든다는 단점을 갖지만 고화질 화면의 표시 능력이 높다는 장점도 갖는다. 디스플레이 패널의 화면 싸이즈(size)가 점점 커지면서, 대화면의 디스플레이 장치에는 고화질 화면의 표시를 위하여 컬럼 인버젼 방식 또는 도트 인버젼 방식의 구동 방법이 사용되고 있다.
본 발명은 소스 라인의 플로팅 상태를 이용하는 컬럼 인버젼 방식의 구동 방법 및 도트 인버젼 방식의 구동 방법을 제공하고자 한다. 또한, 본 발명은 상기와 같은 구동 방법에 의하여 구동되는 디스플레이 패널을 제공하고자 한다.
본 발명에 따른 디스플레이 패널의 구동 방법은 다수의 소스 라인들, 다수의 게이트 라인들, 화소 전극과 공통 전극을 구비하는 셀 커패시터들 및 소스 라인에 인가된 데이터 전압을 게이트 라인에 인가되는 게이트 구동 전압에 응답하여 상기 화소 전극으로 전달하는 셀 트랜지스터들을 구비하는 디스플레이 패널을 구동하는 방법에 관한 것이다.
본 발명의 어느 한 실시예에 따른 디스플레이 패널의 구동 방법에서, 상기 공통 전극에는, 제 1 하프 프레임(half frame)과 제 2 하프 프레임과의 경계마다 제 1 기준 전압에서 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가한다. 그리고, 상기 제 1 하프 프레임에서, 홀수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 양 또는 음의 전위를 갖는 데이터 전압을 인가하고, 짝수번째의 소스 라인들은 플로팅 상태가 되도록 한다. 그리고, 상기 제 2 하프 프레임에서, 상기 홀수번째의 소스 라인들은 플로팅 상태가 되도록 하고, 상기 짝수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 음 또는 양의 전위를 갖는 데이터 전압을 인가한다.
본 발명의 다른 실시예에 따른 디스플레이 패널의 구동 방법에서, 상기 공통 전극에는, 하프 프레임(half frame)이 각 게이트 라인 구간들로 나뉘는 경우에, 게이트 라인 구간이 바뀔 때마다 제 1 기준 전압에서 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가한다. 그리고, 제 1 하프 프레임에서, 홀수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 양 또는 음의 전위를 갖는 데이터 전압을 인가하고, 짝수번째의 소스 라인들은 플로팅 상태가 되도록 한다. 그리고, 제 2 하프 프레임에서, 상기 홀수번째의 소스 라인들은 플로팅 상태가 되도록 하고, 상기 짝수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 음 또는 양의 전위를 갖는 데이터 전압을 인가한다.
본 발명의 또 다른 실시예에 따른 디스플레이 패널의 구동 방법에서, 상기 공통 전극에는, 한 프레임(one frame)이 각 게이트 라인 구간들로 나뉘고 각 게이트 라인 구간들이 다시 제 1 구간과 제 2 구간으로 각각 나뉘는 경우에, 상기 제 1 구간과 상기 제 2 구간과의 경계마다 제 1 기준 전압에서 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가한다. 그리고, 상기 제 1 구간에서, 홀수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 양 또는 음의 전위를 갖는 데이터 전압을 인가하고, 짝수번째의 소스 라인들은 플로팅 상태가 되도록 한다. 그리고, 상기 제 2 구간에서, 상기 홀수번째의 소스 라인들은 플로팅 상태가 되도록 하고, 상기 짝수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 음 또는 양의 전위를 갖는 데이터 전압을 인가한다.
본 발명의 바람직한 실시예에 따른 디스플레이 패널은 상기와 같은 구동 방법에 의하여 구동된다. 그리고, 본 발명의 바람직한 실시예에 따른 디스플레이 패 널은 다수의 소스 라인들; 화소 전극과 공통 전극을 구비하는 셀 커패시터들; 소스 라인에 인가된 데이터 전압을 상기 화소 전극으로 전달 또는 차단하는 셀 트랜지스터들; 홀수번째의 소스 라인들에 연결된 셀 트랜지스터들의 개폐를 제어하는 게이트 구동 전압을 인가받는 제 1 게이트 라인들; 및 짝수번째의 소스 라인들에 연결된 셀 트랜지스터들의 개폐를 제어하는 게이트 구동 전압을 인가받는 제 2 게이트 라인들을 구비한다.
본 발명에 있어서, 상기 디스플레이 패널에 M 개의 소스 라인들이 구비되는 경우에, 상기 M 개의 소스 라인들은 M/2 개의 소스 앰프(amp)들로부터 상기 데이터 전압을 인가받을 수 있다. 상기 M/2 개의 소스 앰프들 각각은, 이웃하는 하나의 홀수번째의 소스 라인과 하나의 짝수번째의 소스 라인의 구동을 담당한다.
상기 M/2 개의 소스 앰프들 각각은, 상기 하나의 홀수번째의 소스 라인에 상기 데이터 전압을 인가할 때는 상기 하나의 짝수번째의 소스 라인을 플로팅 상태가 되도록 하고, 상기 하나의 짝수번째의 소스 라인에 상기 데이터 전압을 인가할 때는 상기 하나의 홀수번째의 소스 라인을 플로팅 상태가 되도록 한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다. 본 발명을 설명함에 있어, 관련된 공지의 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략한다.
이하에서는 LCD(Liquid Crystal Display) 디스플레이 패널의 경우를 중심으로 설명한다.
도 3a는 본 발명과 비교되는 컬럼 인버젼 방식을 설명하기 위한 도면이고, 도 3b는 도 3a에 따른 컬럼 인버젼 방식에서 게이트 라인에 인가되는 게이트 구동 전압을 설명하기 위한 도면이다.
도 3a에는 N 프레임과 N+1 프레임에서 셀 커패시터(도 1에서의 CLC)의 공통 전극에 인가되는 공통 전압(Vcom)과 셀 커패시터(CLC)의 화소 전극에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)이 도시되어 있다. 디스플레이 패널의 소스 라인을 구동하는 소스 앰프(amp. 미도시)는 외부로부터의 입력 영상 데이터에 상응하는 데이터 전압(V_S2n+1, V_S2n+2)을 소스 라인에 인가하고, 소스 라인에 인가된 데이터 전압(V_S2n+1, V_S2n+2)은 셀 트랜지스터(도 1에서의 TFT)를 거쳐 셀 커패시터(CLC)의 화소 전극에 전달되게 된다.
도 3a에서는 데이터 전압(V_S2n+1, V_S2n+2)이 고정된 전압 레벨(Vp 또는 Vn)을 갖는 것으로 도시되고 있으나, 이는 설명의 편의를 위한 것 뿐이다. 외부로부터의 입력 영상 데이터에 상응하도록 데이터 전압의 계조 레벨이 결정되므로, 실제의 데이터 전압은 다양한 계조 레벨을 갖는다. 도 3a에는 공통 전압(Vcom. 도 3a에서는 0의 전위를 갖는 것으로 도시됨)을 기준으로 양의 전위(도 3a에서는 Vp로 도시됨)를 갖는 데이터 전압 또는 공통 전압(Vcom)을 기준으로 음의 전위(도 3a에서는 Vn으로 도시됨)를 갖는 데이터 전압이 대표적으로 예시되어 있다.
데이터 전압 V_S2n+1은 홀수번째의 소스 라인에 인가되는 데이터 전압을 나타 내고, 데이터 전압 V_S2n+2는 짝수번째의 소스 라인에 인가되는 데이터 전압을 나타낸다. 도 3a에서 보듯이, 컬럼 인버젼 방식에서는 소스 라인에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)의 극성이 프레임마다 바뀐다. 또한, 홀수번째의 소스 라인에 인가되는 데이터 전압(V_S2n+1)의 극성과 짝수번째의 소스 라인에 인가되는 데이터 전압(V_S2n+2)의 극성은 서로 반대가 된다.
도 3b를 살펴 본다. 도 3b는 설명의 편의상 4 개의 게이트 라인을 구비하는 디스플레이 패널(도 1에 도시된 디스플레이 패널)에 인가되는 데이터 전압(V_S2n+1, V_S2n+2), 공통 전압(Vcom) 및 게이트 구동 전압(V_G1, V_G2, V_G3, V_G4)을 예시한 것이다.
N 프레임에서 홀수번째의 소스 라인에는 공통 전압(Vcom)을 기준으로 양의 전위(Vp)를 갖는 데이터 전압(V_S2n+1)이 인가되고, N 프레임에서 짝수번째의 소스 라인에는 공통 전압(Vcom)을 기준으로 음의 전위(Vn)를 갖는 데이터 전압(V_S2n+2)이 인가된다. N+1 프레임에서 홀수번째의 소스 라인에는 공통 전압(Vcom)을 기준으로 음의 전위(Vn)를 갖는 데이터 전압(V_S2n+1)이 인가되고, N+1 프레임에서 짝수번째의 소스 라인에는 공통 전압(Vcom)을 기준으로 양의 전위(Vp)를 갖는 데이터 전압(V_S2n+2)이 인가된다.
도 3b에서 보듯이, 각 게이트 라인(도 1에서의 G1~G4)에는 동일한 셀 트랜지 스터(TFT)를 한 프레임(one frame)에 한 번씩 턴 온(turn on)시키도록 하는 게이트 구동 전압(V_G1, V_G2, V_G3, V_G4)이 인가된다.
도 3c는 본 발명에 따른 컬럼 인버젼 방식을 설명하기 위한 도면이고, 도 3d는 도 3c에 따른 컬럼 인버젼 방식에서 게이트 라인에 인가되는 게이트 구동 전압을 설명하기 위한 도면이다.
도 3c에는 N 프레임과 N+1 프레임에서 셀 커패시터(도 1에서의 CLC)의 공통 전극에 인가되는 공통 전압(Vcom)과 셀 커패시터(CLC)의 화소 전극에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)이 도시되어 있다.
본 발명에 따른 컬럼 인버젼 방식에서의 공통 전압(Vcom)은, 제 1 하프 프레임(half frame. HF1)과 제 2 하프 프레임(HF2)과의 경계마다 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링(toggling)된다. 그러나, 공통 전압(Vcom)은 프레임이 바뀔 때(예컨대, N 프레임에서 N+1 프레임으로 바뀔 때)에는 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링되지 않는다.
도 3a에서의 공통 전압(Vcom)은 O으로 유지되지만, 도 3c에서의 공통 전압(Vcom)은 프레임 내의 특정 시점에서 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링된다. 도 3c에서 제 1 기준 전압(V1)은 논리 하이 레벨의 전압으로 도시되어 있고, 제 2 기 준 전압(V2)은 논리 로우 레벨의 전압으로 도시되어 있다.
소스 라인에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)을 살펴 본다.
제 1 하프 프레임(HF1)에서, 홀수번째의 소스 라인들(예컨대, 도 1에서의 S1 및 S3)에는 공통 전압(Vcom)을 기준으로 양 또는 음의 전위를 갖는 데이터 전압(V_S2n+1)이 인가된다. 제 1 하프 프레임(HF1)에서, 짝수번째의 소스 라인들(예컨대, 도 1에서의 S2 및 S4)은 플로팅(floating) 상태가 된다.
제 2 하프 프레임(HF2)에서, 홀수번째의 소스 라인들은 플로팅(floating) 상태가 되고, 짝수번째의 소스 라인들에는 공통 전압(Vcom)을 기준으로 음 또는 양의 전위를 갖는 데이터 전압(V_S2n+2)이 인가된다.
본 발명에 따른 컬럼 인버젼 방식에서는 위와 같이, 이웃하는 하나의 홀수번째의 소스 라인과 하나의 짝수번째의 소스 라인을 구동함에 있어서, 어느 하나의 홀수번째의 소스 라인에 데이터 전압(V_S2n+1)을 인가할 때는 다른 하나의 짝수번째의 소스 라인은 플로팅(floating) 상태가 되도록 한다. 반대로, 어느 하나의 짝수번째의 소스 라인에 데이터 전압(V_S2n+2)을 인가할 때는 다른 하나의 홀수번째의 소스 라인은 플로팅(floating) 상태가 되도록 한다.
플로팅(floating) 상태의 소스 라인으로는 전류가 흐르지 않으므로 그 만큼 소비 전력을 줄일 수 있다. 즉, 한 프레임(one frame)의 어느 하프 프레임에서는 소스 라인에 데이터 전압을 인가하고 다른 하프 프레임에서는 소스 라인이 플로팅 상태가 되도록 하면, 한 프레임 내내 소스 라인에 데이터 전압을 인가하는 경우(도 3a와 같은 경우)에 비하여, 소비 전력을 크게 줄일 수 있다.
도 3c를 자세히 살펴 본다.
N 프레임의 제 1 하프 프레임(HF1)에서, 공통 전압(Vcom)은 제 2 기준 전압(V2)의 전위를 갖고, 홀수번째의 소스 라인들에는 제 2 기준 전압(V2)의 전위를 갖는 공통 전압(Vcom)을 기준으로 양의 전위를 갖는 데이터 전압(V_S2n+1)이 인가되며, 짝수번째의 소스 라인들은 플로팅(floating) 상태로 된다.
N 프레임의 제 2 하프 프레임(HF2)에서, 공통 전압(Vcom)은 제 1 기준 전압(V1)의 전위를 갖고, 홀수번째의 소스 라인들은 플로팅(floating) 상태로 되며, 짝수번째의 소스 라인들에는 제 1 기준 전압(V1)의 전위를 갖는 공통 전압(Vcom)을 기준으로 음의 전위를 갖는 데이터 전압(V_S2n+2)이 인가된다.
N+1 프레임의 제 1 하프 프레임(HF1)에서, 공통 전압(Vcom)은 제 1 기준 전압(V1)의 전위를 갖고, 홀수번째의 소스 라인들에는 제 1 기준 전압(V1)의 전위를 갖는 공통 전압(Vcom)을 기준으로 음의 전위를 갖는 데이터 전압(V_S2n+1)이 인가되며, 짝수번째의 소스 라인들은 플로팅(floating) 상태로 된다.
N+1 프레임의 제 2 하프 프레임(HF2)에서, 공통 전압(Vcom)은 제 2 기준 전압(V2)의 전위를 갖고, 홀수번째의 소스 라인들은 플로팅(floating) 상태로 되며, 짝수번째의 소스 라인들에는 제 2 기준 전압(V2)의 전위를 갖는 공통 전압(Vcom)을 기준으로 양의 전위를 갖는 데이터 전압(V_S2n+2)이 인가된다.
도 3a에 따른 컬럼 인버젼 방식에서는 Vn의 전위를 갖는 데이터 전압을 인가하기 위한 구성 요소가 요구되지만, 도 3c에 따른 컬럼 인버젼 방식에서는 Vn의 전위를 갖는 데이터 전압을 인가하기 위한 구성 요소가 요구되지 않으므로, 그 만큼 구동 장치의 칩 싸이즈(chip size)를 줄일 수 있다.
도 3d에는 4 개의 게이트 라인을 구비하는 디스플레이 패널(도 1에 도시된 디스플레이 패널)에 인가되는 데이터 전압(V_S2n+1, V_S2n+2), 공통 전압(Vcom) 및 게이트 구동 전압(V_G1, V_G2, V_G3, V_G4)이 도시되어 있다. 게이트 라인이 4 개라는 것은 단지 설명의 편의를 위한 예시에 불과하다.
도 3b에서의 게이트 구동 전압(V_G1, V_G2, V_G3, V_G4)은 동일한 셀 트랜지스터(TFT)를 한 프레임(one frame)에 한 번씩 턴 온(turn on)시키지만, 도 3d에서의 게이트 구동 전압(V_G1, V_G2, V_G3, V_G4)은 동일한 셀 트랜지스터(TFT)를 한 프레임(one frame)에 두 번씩 턴 온(turn on)시킨다. 즉, 도 3b에 따른 컬럼 인버젼 방식에 비하여 도 3d에 따른 컬럼 인버젼 방식에서는 게이트 구동 전압(V_G1, V_G2, V_G3, V_G4)이 게이트 라인을 두 배 빨리 구동하여야 한다.
도 3e는 도 3c의 컬럼 인버젼 방식을 적용하는 경우의 화면 구성을 나타낸 도면이다.
N 프레임의 제 1 하프 프레임(HF1)에서, 홀수번째의 소스 라인 S1 및 S3에는 공통 전압(Vcom)을 기준으로 양의 전위를 갖는 데이터 전압이 인가되고, 짝수번째의 소스 라인 S2 및 S4는 플로팅 상태(도 3e에서는 "ㆍ"으로 도시됨)이다. N 프레 임의 제 2 하프 프레임(HF2)에서, 홀수번째의 소스 라인 S1 및 S3은 플로팅 상태이고, 짝수번째의 소스 라인 S2 및 S4에는 공통 전압(Vcom)을 기준으로 음의 전위를 갖는 데이터 전압이 인가된다. N 프레임의 제 1 하프 프레임(HF1)과 N 프레임의 제 2 하프 프레임(HF2)을 종합하여 생각하면, N 프레임에서, 홀수번째의 소스 라인 S1 및 S3에는 공통 전압(Vcom)을 기준으로 양의 전위를 갖는 데이터 전압이 인가되고, 짝수번째의 소스 라인 S2 및 S4에는 공통 전압(Vcom)을 기준으로 음의 전위를 갖는 데이터 전압이 인가된다고 볼 수 있다.
N 프레임에 대한 상기와 같은 고찰이 N+1 프레임, N+2 프레임, N+3 프레임에도 동일하게 적용될 수 있다. 결과적으로, N 프레임으로부터 N+3 프레임까지 도 3e에 도시된 바와 같은 컬럼 인버젼 방식이 실행되게 된다.
도 4a는 본 발명과 비교되는 도트 인버젼 방식을 설명하기 위한 도면이다.
도 4a에는 N 프레임과 N+1 프레임에서 셀 커패시터(도 1에서의 CLC)의 공통 전극에 인가되는 공통 전압(Vcom)과 셀 커패시터(CLC)의 화소 전극에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)이 도시되어 있다.
한 프레임(one frame)을 각 게이트 라인 구간들(GT1, GT2, GT3, GT4)로 나누는 경우에, 도 4a와 같은 도트 인버젼 방식에서는, 소스 라인에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)의 극성이 각 게이트 라인 구간마다 바뀐다. 다만, 프레임이 바뀔 때(예컨대, N 프레임에서 N+1 프레임으로 바뀔 때)에는 데이터 전압(V_S2n+1, V_S2n+2)의 극성이 바뀌지 않는다. 홀수번째의 소스 라인에 인가되는 데이터 전압(V_S2n+1)의 극성과 짝수번째의 소스 라인에 인가되는 데이터 전압(V_S2n+2)의 극성은 서로 반대가 된다.
도 4a에서 보듯이, 공통 전극에 인가되는 공통 전압(Vcom)은 한 프레임(one frame) 내내 O을 유지한다.
도 4a와 같은 도트 인버젼 방식에서, 각 게이트 라인에 인가되는 게이트 구동 전압은 동일한 셀 트랜지스터(TFT)를 한 프레임(one frame)에 한 번씩 턴 온(turn on)시킨다.
도 4b는 본 발명의 일 실시예에 따른 도트 인버젼 방식을 설명하기 위한 도면이다.
도 4b에서 Vcom은 공통 전압을 나타내고, V_S2n+1은 홀수번째의 소스 라인에 인가되는 데이터 전압을 나타내며, V_S2n+2는 짝수번째의 소스 라인에 인가되는 데이터 전압을 나타낸다. 도 4b에서 보듯이, 한 프레임(one frame)은 제 1 하프 프레임(half frame. HF1)과 제 2 하프 프레임(HF2)으로 나뉠 수 있고, 각 하프 프레임은 다시 각 게이트 라인 구간들(GT1, GT2, GT3, GT4)로 나뉠 수 있다. k 개의 게이트 라인(G1, G2, G3, ..., Gk)이 구비되는 디스플레이 패널의 경우라면, 각 하프 프레임은 k 개의 게이트 라인 구간들(GT1, GT2, GT3, ..., GTk)로 나뉠 수 있을 것이다.
도 4b에서 먼저 공통 전압(Vcom)을 살펴 보면, 공통 전압(Vcom)은 게이트 라 인 구간이 바뀔 때마다 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링(toggling)된다. 또한, 공통 전압(Vcom)은 프레임이 바뀔 때(예컨대, N 프레임에서 N+1 프레임으로 바뀔 때)에도 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링된다. 그러나, 공통 전압(Vcom)은 제 1 하프 프레임(HF1)에서 제 2 하프 프레임(HF2)으로 바뀔 때에는 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링되지 않는다.
다음으로 소스 라인에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)을 살펴 본다.
제 1 하프 프레임(HF1)에서, 홀수번째의 소스 라인들(예컨대, 도 1에서의 S1 및 S3)에는 공통 전압(Vcom)을 기준으로 양 또는 음의 전위를 갖는 데이터 전압(V_S2n+1)이 인가된다. 제 1 하프 프레임(HF1)에서, 짝수번째의 소스 라인들(예컨대, 도 1에서의 S2 및 S4)은 플로팅(floating) 상태가 된다.
제 2 하프 프레임(HF2)에서, 홀수번째의 소스 라인들은 플로팅(floating) 상태가 되고, 짝수번째의 소스 라인들에는 공통 전압(Vcom)을 기준으로 음 또는 양의 전위를 갖는 데이터 전압(V_S2n+2)이 인가된다.
본 발명의 일 실시예에 따른 도트 인버젼 방식에서는 위와 같이, 이웃하는 하나의 홀수번째의 소스 라인과 하나의 짝수번째의 소스 라인을 구동함에 있어서, 어느 하나의 홀수번째의 소스 라인에 데이터 전압(V_S2n+1)을 인가할 때는 다른 하나 의 짝수번째의 소스 라인은 플로팅(floating) 상태가 되도록 한다. 반대로, 어느 하나의 짝수번째의 소스 라인에 데이터 전압(V_S2n+2)을 인가할 때는 다른 하나의 홀수번째의 소스 라인은 플로팅(floating) 상태가 되도록 한다.
한편, 도 4a와 같은 도트 인버젼 방식에서의 게이트 구동 전압은 동일한 셀 트랜지스터(TFT)를 한 프레임(one frame)에 한 번씩 턴 온(turn on)시키지만, 도 4b와 같은 도트 인버젼 방식에서의 게이트 구동 전압은 동일한 셀 트랜지스터(TFT)를 한 프레임(one frame)에 두 번씩 턴 온(turn on)시킨다. 즉, 도 4a에 따른 도트 인버젼 방식에 비하여 도 4b에 따른 도트 인버젼 방식에서는 게이트 구동 전압이 게이트 라인을 두 배 빨리 구동하여야 한다.
도 4c는 도 4b의 도트 인버젼 방식을 적용하는 경우의 화면 구성을 나타낸 도면이다.
N 프레임의 제 1 하프 프레임(HF1)에서, 홀수번째의 소스 라인 S1 및 S3에는 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압이 순차적으로 인가되고, 짝수번째의 소스 라인 S2 및 S4는 플로팅 상태(도 4c에서는 "ㆍ"으로 도시됨)이다. N 프레임의 제 2 하프 프레임(HF2)에서, 홀수번째의 소스 라인 S1 및 S3은 플로팅 상태이고, 짝수번째의 소스 라인 S2 및 S4에는 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압이 순차적으로 인가된다. N 프레임의 제 1 하프 프레임(HF1)과 N 프레임의 제 2 하 프 프레임(HF2)을 종합하여 생각하면, N 프레임에서, 홀수번째의 소스 라인 S1 및 S3에는 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압이 순차적으로 인가되고, 짝수번째의 소스 라인 S2 및 S4에는 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압이 순차적으로 인가된다고 볼 수 있다.
N 프레임에 대한 상기와 같은 고찰이 N+1 프레임, N+2 프레임, N+3 프레임에도 동일하게 적용될 수 있다. 결과적으로, N 프레임으로부터 N+3 프레임까지 도 4c에 도시된 바와 같은 도트 인버젼 방식이 실행되게 된다.
도 5a는 본 발명의 다른 실시예에 따른 도트 인버젼 방식을 설명하기 위한 도면이다.
도 5a에서 보듯이, 한 프레임(one frame)은 각 게이트 라인 구간들(GT1, GT2, GT3, GT4)로 나뉠 수 있고, 각 게이트 라인 구간들(GT1, GT2, GT3, GT4)은 다시 제 1 구간(GO)과 제 2 구간(GE)으로 각각 나뉠 수 있다.
도 5a에서 먼저 공통 전압(Vcom)을 살펴 보면, 공통 전압(Vcom)은 제 1 구간(GO)과 제 2 구간(GE)과의 경계마다 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링(toggling)된다. 또한, 공통 전압(Vcom)은 프레임이 바뀔 때(예컨대, N 프레임에서 N+1 프레임으로 바뀔 때)에도 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링된다. 그러나, 공통 전압(Vcom)은 한 프 레임(one frame) 내에서 게이트 라인 구간이 바뀔 때(예컨대, GT1에서 GT2로 또는 GT2에서 GT3로 또는 GT3에서 GT4로 바뀔 때)에는 제 1 기준 전압(V1)에서 제 2 기준 전압(V2)으로 또는 제 2 기준 전압(V2)에서 제 1 기준 전압(V1)으로 토글링되지 않는다.
다음으로 소스 라인에 인가되는 데이터 전압(V_S2n+1, V_S2n+2)을 살펴 본다.
제 1 구간(GO)에서, 홀수번째의 소스 라인들에는 공통 전압(Vcom)을 기준으로 양 또는 음의 전위를 갖는 데이터 전압(V_S2n+1)이 인가된다. 제 1 구간(GO)에서, 짝수번째의 소스 라인들은 플로팅(floating) 상태가 된다.
제 2 구간(GE)에서, 홀수번째의 소스 라인들은 플로팅(floating) 상태가 되고, 짝수번째의 소스 라인들에는 공통 전압(Vcom)을 기준으로 음 또는 양의 전위를 갖는 데이터 전압(V_S2n+2)이 인가된다.
본 발명의 다른 실시예에 따른 도트 인버젼 방식에서는 위와 같이, 이웃하는 하나의 홀수번째의 소스 라인과 하나의 짝수번째의 소스 라인을 구동함에 있어서, 어느 하나의 홀수번째의 소스 라인에 데이터 전압(V_S2n+1)을 인가할 때는 다른 하나의 짝수번째의 소스 라인은 플로팅(floating) 상태가 되도록 한다. 반대로, 어느 하나의 짝수번째의 소스 라인에 데이터 전압(V_S2n+2)을 인가할 때는 다른 하나의 홀수번째의 소스 라인은 플로팅(floating) 상태가 되도록 한다.
도 4b와 같은 도트 인버젼 방식에서의 게이트 구동 전압은 동일한 셀 트랜지 스터(TFT)를 한 프레임(one frame)에 두 번씩 턴 온(turn on)시키지만, 도 5a와 같은 도트 인버젼 방식에서의 게이트 구동 전압은 동일한 셀 트랜지스터(TFT)를 한 프레임에 한 번씩 턴 온(turn on)시킨다. 즉, 도 4b의 도트 인버젼 방식에서는 게이트 구동 전압이 게이트 라인을 도 4a의 도트 인버젼 방식에 비하여 두 배 빨리 구동하여야 하지만, 도 5a의 도트 인버젼 방식에서는 게이트 구동 전압이 게이트 라인을 도 4a의 도트 인버젼 방식에 비하여 두 배 빨리 구동할 필요가 없다.
도 5b는 도 5a의 도트 인버젼 방식을 적용하는 경우의 화면 구성을 나타낸 도면이다.
N 프레임의 제 1 구간(GO)들에서, 홀수번째의 소스 라인 S1 및 S3에는 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압이 순차적으로 인가되고, 짝수번째의 소스 라인 S2 및 S4는 플로팅 상태(도 5b에서는 "ㆍ"으로 도시됨)이다. N 프레임의 제 2 구간(GE)들에서, 홀수번째의 소스 라인 S1 및 S3은 플로팅 상태이고, 짝수번째의 소스 라인 S2 및 S4에는 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압이 순차적으로 인가된다. N 프레임의 제 1 구간(GO)들과 N 프레임의 제 2 구간(GE)들을 종합하여 생각하면, N 프레임에서, 홀수번째의 소스 라인 S1 및 S3에는 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압이 순차적으로 인가되고, 짝수번째의 소스 라인 S2 및 S4에는 공통 전압(Vcom)을 기준으로 음(-)의 전위를 갖는 데이터 전압과 공통 전압(Vcom)을 기준으로 양(+)의 전위를 갖는 데이터 전압이 순차적으로 인가된다고 볼 수 있다.
N 프레임에 대한 상기와 같은 고찰이 N+1 프레임, N+2 프레임, N+3 프레임에도 동일하게 적용될 수 있다. 결과적으로, N 프레임으로부터 N+3 프레임까지 도 5b에 도시된 바와 같은 도트 인버젼 방식이 실행되게 된다.
도 6은 도 3c, 도 4b 또는 도 5a에 도시된 구동 방법에 의하여 구동되는 디스플레이 패널을 나타내는 도면이다.
도 6에는 다수의 소스 라인들(S1~S4), 화소 전극과 공통 전극을 구비하는 셀 커패시터(CLC)들, 소스 라인에 인가된 데이터 전압을 화소 전극으로 전달 또는 차단하는 셀 트랜지스터(TFT)들, 홀수번째의 소스 라인들(S1, S3)에 연결된 셀 트랜지스터들의 개폐를 제어하는 게이트 구동 전압을 인가받는 제 1 게이트 라인들(G11, G21, G31, G41) 및 짝수번째의 소스 라인들(S2, S4)에 연결된 셀 트랜지스터들의 개폐를 제어하는 게이트 구동 전압을 인가받는 제 2 게이트 라인들(G12, G22, G32, G42)이 도시되어 있다.
도 6에 도시된 디스플레이 패널에서는, 홀수번째의 소스 라인들(S1, S3)이 플로팅 상태로 되는 경우에, 제 1 게이트 라인들(G11, G21, G31, G41)에 연결된 셀 트랜지스터들은 턴 오프(turn off)된다. 그리고, 짝수번째의 소스 라인들(S2, S4)이 플로팅 상태로 되는 경우에, 제 2 게이트 라인들(G12, G22, G32, G42)에 연결된 셀 트랜지스터들은 턴 오프(turn off)된다. 이와 같이, 어느 소스 라인이 플로팅 상태로 되는 경우에는, 플로팅 상태의 소스 라인에 연결된 셀 트랜지스터(TFT)를 턴 오프시킴으로써, 플로팅 상태의 소스 라인에 섞인 잡음(noise)이 셀 커패시터(CLC)의 화소 전극에 영향을 미치는 것을 차단할 수 있다. 또한, 도 6과 같은 게이트 라인 구조를 갖는 디스플레이 패널에서는, 제 1 게이트 라인들(G11, G21, G31, G41)에 연결된 셀 트랜지스터들의 개폐와 제 2 게이트 라인들(G12, G22, G32, G42)에 연결된 셀 트랜지스터들의 개폐를 적절히 제어함으로써, 셀 커패시터(CLC) 주변의 기생 커패시턴스 성분으로 인하여 화소 전극의 데이터 전압이 변동되는 것을 크게 줄일 수 있다.
도 3c, 도 4b 또는 도 5a에 도시된 디스플레이 패널의 구동 방법은 도 6에 도시된 바와 같은 디스플레이 패널에 적용될 수도 있지만, 도 3c, 도 4b 또는 도 5a에 도시된 디스플레이 패널의 구동 방법은 도 1에 도시된 바와 같은 디스플레이 패널에 적용될 수도 있다. 다만, 도 6과 같은 게이트 라인 구조는, 도 1과 같은 게이트 라인 구조에 비하여, 소스 라인의 플로팅 상태로부터 파생되는 영향을 줄일 수 있다는 장점을 갖는다.
도 3c, 도 4b 또는 도 5a에 도시된 구동 방법에 따라 도 1 또는 도 6의 디스플레이 패널을 구동하는 경우에는, 1 개의 소스 앰프(amp)로 2 개의 소스 라인을 구동할 수 있다. 즉, 1 개의 소스 앰프로 이웃하는 2 개의 소스 라인(이웃하는 하나의 홀수번째의 소스 라인과 하나의 짝수번째의 소스 라인)을 구동함에 있어서, 어느 하나의 홀수번째의 소스 라인에 데이터 전압을 인가할 때는 다른 하나의 짝수 번째의 소스 라인은 플로팅 상태가 되도록 한다. 반대로, 어느 하나의 짝수번째의 소스 라인에 데이터 전압을 인가할 때는 다른 하나의 홀수번째의 소스 라인은 플로팅 상태가 되도록 한다.
이와 같이 1 개의 소스 앰프로 이웃하는 2 개의 소스 라인을 구동할 수 있으므로, M 개의 소스 라인들을 구비하는 디스플레이 패널을 구동하기 위하여 M/2 개의 소스 앰프들만을 필요로 한다. 결과적으로, 소스 앰프들을 구현하기 위해 요구되는 칩 싸이즈(chip size)를 그 만큼 줄일 수 있다.
이상에서는 도면에 도시된 구체적인 실시예를 참고하여 본 발명을 설명하였으나 이는 예시적인 것에 불과하므로, 본 발명이 속하는 기술 분야에서 통상의 기술을 가진 자라면 이로부터 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명의 보호 범위는 후술하는 특허청구범위에 의하여 해석되어야 하고, 그와 동등 및 균등한 범위 내에 있는 모든 기술적 사상은 본 발명의 보호 범위에 포함되는 것으로 해석되어야 할 것이다.
이상에서 설명한 바와 같이 본 발명에는 다음과 같은 효과가 있다.
첫째, 소스 라인의 플로팅 상태를 이용하여 컬럼 인버젼 방식 또는 도트 인버젼 방식을 구현하므로, 디스플레이 패널을 구동하는데 필요한 소비 전력을 크게 줄일 수 있다.
둘째, 1 개의 소스 앰프로 이웃하는 2 개의 소스 라인을 구동할 수 있으므로, 소스 앰프들을 구현하기 위해 요구되는 칩 싸이즈(chip size)를 크게 줄일 수 있다.

Claims (26)

  1. 다수의 소스 라인들, 다수의 게이트 라인들, 화소 전극과 공통 전극을 구비하는 셀 커패시터들 및 소스 라인에 인가된 데이터 전압을 게이트 라인에 인가되는 게이트 구동 전압에 응답하여 상기 화소 전극으로 전달하는 셀 트랜지스터들을 구비하는 디스플레이 패널을 구동하는 방법에 있어서,
    상기 공통 전극에는,
    제 1 하프 프레임(half frame)과 제 2 하프 프레임과의 경계마다 제 1 기준 전압에서 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가하고,
    상기 제 1 하프 프레임에서,
    홀수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 양 또는 음의 전위를 갖는 데이터 전압을 인가하고, 짝수번째의 소스 라인들은 플로팅 상태가 되도록 하고,
    상기 제 2 하프 프레임에서,
    상기 홀수번째의 소스 라인들은 플로팅 상태가 되도록 하고, 상기 짝수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 음 또는 양의 전위를 갖는 데이터 전압을 인가하는 것을 특징으로 하는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  2. 제 1 항에 있어서,
    상기 디스플레이 패널의 구동 방법은,
    컬럼 인버젼(column inversion) 방식을 구현하는 구동 방법인 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  3. 제 1 항에 있어서,
    상기 게이트 구동 전압은,
    동일한 셀 트랜지스터를 한 프레임(one frame)에 두 번씩 턴 온(turn on)시키는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  4. 제 1 항에 있어서,
    프레임이 바뀔 때 상기 공통 전압은,
    상기 제 1 기준 전압에서 상기 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링되지 않는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  5. 제 4 항에 있어서,
    상기 제 1 기준 전압은 논리 하이 레벨의 전압이고,
    상기 제 2 기준 전압은 논리 로우 레벨의 전압인 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  6. 제 5 항에 있어서, N 프레임의 제 1 하프 프레임에서,
    상기 공통 전압은 상기 제 2 기준 전압의 전위를 갖는 전압이고,
    상기 홀수번째의 소스 라인들에는 상기 제 2 기준 전압의 전위를 갖는 공통 전압을 기준으로 양의 전위를 갖는 데이터 전압이 인가되고,
    상기 짝수번째의 소스 라인들은 플로팅 상태로 되는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  7. 제 6 항에 있어서, N 프레임의 제 2 하프 프레임에서,
    상기 공통 전압은 상기 제 1 기준 전압의 전위를 갖는 전압이고,
    상기 홀수번째의 소스 라인들은 플로팅 상태로 되고,
    상기 짝수번째의 소스 라인들에는 상기 제 1 기준 전압의 전위를 갖는 공통 전압을 기준으로 음의 전위를 갖는 데이터 전압이 인가되는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  8. 제 7 항에 있어서, N+1 프레임의 제 1 하프 프레임에서,
    상기 공통 전압은 상기 제 1 기준 전압의 전위를 갖는 전압이고,
    상기 홀수번째의 소스 라인들에는 상기 제 1 기준 전압의 전위를 갖는 공통 전압을 기준으로 음의 전위를 갖는 데이터 전압이 인가되고,
    상기 짝수번째의 소스 라인들은 플로팅 상태로 되는 것을 특징으로 하는 디 스플레이 패널의 구동 방법.
  9. 제 8 항에 있어서, N+1 프레임의 제 2 하프 프레임에서,
    상기 공통 전압은 상기 제 2 기준 전압의 전위를 갖는 전압이고,
    상기 홀수번째의 소스 라인들은 플로팅 상태로 되고,
    상기 짝수번째의 소스 라인들에는 상기 제 2 기준 전압의 전위를 갖는 공통 전압을 기준으로 양의 전위를 갖는 데이터 전압이 인가되는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  10. 다수의 소스 라인들, 다수의 게이트 라인들, 화소 전극과 공통 전극을 구비하는 셀 커패시터들 및 소스 라인에 인가된 데이터 전압을 게이트 라인에 인가되는 게이트 구동 전압에 응답하여 상기 화소 전극으로 전달하는 셀 트랜지스터들을 구비하는 디스플레이 패널을 구동하는 방법에 있어서,
    상기 공통 전극에는,
    하프 프레임(half frame)이 각 게이트 라인 구간들로 나뉘는 경우에, 게이트 라인 구간이 바뀔 때마다 제 1 기준 전압에서 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가하고,
    제 1 하프 프레임에서,
    홀수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 양 또는 음의 전위를 갖는 데이터 전압을 인가하고, 짝수번째의 소스 라인들은 플로팅 상태가 되도록 하고,
    제 2 하프 프레임에서,
    상기 홀수번째의 소스 라인들은 플로팅 상태가 되도록 하고, 상기 짝수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 음 또는 양의 전위를 갖는 데이터 전압을 인가하는 것을 특징으로 하는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  11. 제 10 항에 있어서,
    상기 디스플레이 패널의 구동 방법은,
    도트 인버젼(dot inversion) 방식을 구현하는 구동 방법인 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  12. 제 10 항에 있어서,
    상기 게이트 구동 전압은,
    동일한 셀 트랜지스터를 한 프레임(one frame)에 두 번씩 턴 온(turn on)시키는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  13. 제 10 항에 있어서,
    상기 제 1 하프 프레임에서 상기 제 2 하프 프레임으로 바뀔 때 상기 공통 전압은,
    상기 제 1 기준 전압에서 상기 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링되지 않는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  14. 제 13 항에 있어서,
    프레임이 바뀔 때 상기 공통 전압은,
    상기 제 1 기준 전압에서 상기 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링되는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  15. 다수의 소스 라인들, 다수의 게이트 라인들, 화소 전극과 공통 전극을 구비하는 셀 커패시터들 및 소스 라인에 인가된 데이터 전압을 게이트 라인에 인가되는 게이트 구동 전압에 응답하여 상기 화소 전극으로 전달하는 셀 트랜지스터들을 구비하는 디스플레이 패널을 구동하는 방법에 있어서,
    상기 공통 전극에는,
    한 프레임(one frame)이 각 게이트 라인 구간들로 나뉘고 각 게이트 라인 구간들이 다시 제 1 구간과 제 2 구간으로 각각 나뉘는 경우에, 상기 제 1 구간과 상기 제 2 구간과의 경계마다 제 1 기준 전압에서 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링(toggling)되는 공통 전압을 인가 하고,
    상기 제 1 구간에서,
    홀수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 양 또는 음의 전위를 갖는 데이터 전압을 인가하고, 짝수번째의 소스 라인들은 플로팅 상태가 되도록 하고,
    상기 제 2 구간에서,
    상기 홀수번째의 소스 라인들은 플로팅 상태가 되도록 하고, 상기 짝수번째의 소스 라인들에는 상기 토글링되는 공통 전압을 기준으로 음 또는 양의 전위를 갖는 데이터 전압을 인가하는 것을 특징으로 하는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  16. 제 15 항에 있어서,
    상기 디스플레이 패널의 구동 방법은,
    도트 인버젼(dot inversion) 방식을 구현하는 구동 방법인 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  17. 제 15 항에 있어서,
    상기 게이트 구동 전압은,
    동일한 셀 트랜지스터를 한 프레임(one frame)에 한 번씩 턴 온(turn on)시키는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  18. 제 15 항에 있어서,
    한 프레임 내에서 게이트 라인 구간이 바뀔 때 상기 공통 전압은,
    상기 제 1 기준 전압에서 상기 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링되지 않는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  19. 제 18 항에 있어서,
    프레임이 바뀔 때 상기 공통 전압은,
    상기 제 1 기준 전압에서 상기 제 2 기준 전압으로 또는 상기 제 2 기준 전압에서 상기 제 1 기준 전압으로 토글링되는 것을 특징으로 하는 디스플레이 패널의 구동 방법.
  20. 다수의 소스 라인들;
    화소 전극과 공통 전극을 구비하는 셀 커패시터들;
    소스 라인에 인가된 데이터 전압을 상기 화소 전극으로 전달 또는 차단하는 셀 트랜지스터들;
    홀수번째의 소스 라인들에 연결된 셀 트랜지스터들의 개폐를 제어하는 게이트 구동 전압을 인가받는 제 1 게이트 라인들; 및
    짝수번째의 소스 라인들에 연결된 셀 트랜지스터들의 개폐를 제어하는 게이 트 구동 전압을 인가받는 제 2 게이트 라인들을 구비하되,
    제 1 항, 제 10 항 또는 제 15 항 중의 어느 한 항에 따른 구동 방법에 의하여 구동되는 것을 특징으로 하는 디스플레이 패널.
  21. 제 20 항에 있어서,
    상기 홀수번째의 소스 라인들이 플로팅 상태로 되는 경우에, 상기 제 1 게이트 라인들에 연결된 셀 트랜지스터들은 턴 오프(turn off)되도록 구동되는 것을 특징으로 하는 디스플레이 패널.
  22. 제 20 항에 있어서,
    상기 짝수번째의 소스 라인들이 플로팅 상태로 되는 경우에, 상기 제 2 게이트 라인들에 연결된 셀 트랜지스터들은 턴 오프(turn off)되도록 구동되는 것을 특징으로 하는 디스플레이 패널.
  23. 제 20 항에 있어서,
    상기 디스플레이 패널에 M 개의 소스 라인들이 구비되는 경우에,
    상기 M 개의 소스 라인들은 M/2 개의 소스 앰프(amp)들로부터 상기 데이터 전압을 인가받는 것을 특징으로 하는 디스플레이 패널.
  24. 제 23 항에 있어서,
    상기 M/2 개의 소스 앰프들 각각은,
    이웃하는 하나의 홀수번째의 소스 라인과 하나의 짝수번째의 소스 라인의 구동을 담당하는 것을 특징으로 하는 디스플레이 패널.
  25. 제 24 항에 있어서, 상기 M/2 개의 소스 앰프들 각각은,
    상기 하나의 홀수번째의 소스 라인에 상기 데이터 전압을 인가할 때는 상기 하나의 짝수번째의 소스 라인을 플로팅 상태가 되도록 하고,
    상기 하나의 짝수번째의 소스 라인에 상기 데이터 전압을 인가할 때는 상기 하나의 홀수번째의 소스 라인을 플로팅 상태가 되도록 하는 것을 특징으로 하는 디스플레이 패널.
  26. 제 20 항에 있어서,
    상기 디스플레이 패널은 LCD(Liquid Crystal Display) 패널인 것을 특징으로 하는 디스플레이 패널.
KR1020060030495A 2006-04-04 2006-04-04 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널 KR100744136B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020060030495A KR100744136B1 (ko) 2006-04-04 2006-04-04 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널
US11/691,776 US20070229431A1 (en) 2006-04-04 2007-03-27 Display panel and method of driving display panel using inversion driving method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060030495A KR100744136B1 (ko) 2006-04-04 2006-04-04 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널

Publications (1)

Publication Number Publication Date
KR100744136B1 true KR100744136B1 (ko) 2007-08-01

Family

ID=38558116

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060030495A KR100744136B1 (ko) 2006-04-04 2006-04-04 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널

Country Status (2)

Country Link
US (1) US20070229431A1 (ko)
KR (1) KR100744136B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110072290A (ko) * 2009-12-22 2011-06-29 엘지디스플레이 주식회사 액정표시장치
CN102955309A (zh) * 2012-10-15 2013-03-06 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及其驱动方法
CN105047161A (zh) * 2015-08-26 2015-11-11 京东方科技集团股份有限公司 像素单元驱动装置、方法和显示装置

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI390485B (zh) * 2008-01-28 2013-03-21 Au Optronics Corp 顯示裝置及顯示影像之方法
JP2011059216A (ja) * 2009-09-08 2011-03-24 Renesas Electronics Corp 表示装置及び表示制御方法
CN103235431B (zh) * 2013-04-03 2015-06-17 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN103293810B (zh) * 2013-05-28 2016-01-20 南京中电熊猫液晶显示科技有限公司 一种液晶显示器的像素配置方法
CN107068098B (zh) * 2017-05-16 2019-12-31 深圳市华星光电半导体显示技术有限公司 一种液晶显示面板的驱动方法及装置
CN111899698A (zh) * 2020-06-18 2020-11-06 南京观海微电子有限公司 基于双基准电压的显示面板

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100338012B1 (ko) 2000-07-27 2002-05-24 윤종용 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법
KR20040073703A (ko) * 2003-02-14 2004-08-21 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 그의 구동회로
KR20050003631A (ko) * 2003-07-03 2005-01-12 삼성전자주식회사 액정 표시 장치 및 구동 방법
KR20050067682A (ko) * 2003-12-29 2005-07-05 엘지.필립스 엘시디 주식회사 횡전계형 액정표시장치 및 그 구동방법
KR100652215B1 (ko) 2003-06-27 2006-11-30 엘지.필립스 엘시디 주식회사 액정표시장치

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10303427A1 (de) * 2002-02-06 2003-10-16 Nec Corp Tokio Tokyo Verstärker-Schaltung, Treiber-Schaltung für ein Anzeigegerät , tragbares Telefon und tragbares elektronisches Gerät
JP2004029477A (ja) * 2002-06-26 2004-01-29 Fujitsu Ltd 液晶表示装置の駆動方法及び液晶表示装置
JP3904524B2 (ja) * 2003-03-20 2007-04-11 シャープ株式会社 液晶表示装置およびその駆動方法
TWI267820B (en) * 2004-12-07 2006-12-01 Novatek Microelectronics Corp Source driver and panel displaying device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100338012B1 (ko) 2000-07-27 2002-05-24 윤종용 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법
KR20040073703A (ko) * 2003-02-14 2004-08-21 엘지.필립스 엘시디 주식회사 액정표시장치의 구동방법 및 그의 구동회로
KR100652215B1 (ko) 2003-06-27 2006-11-30 엘지.필립스 엘시디 주식회사 액정표시장치
KR20050003631A (ko) * 2003-07-03 2005-01-12 삼성전자주식회사 액정 표시 장치 및 구동 방법
KR20050067682A (ko) * 2003-12-29 2005-07-05 엘지.필립스 엘시디 주식회사 횡전계형 액정표시장치 및 그 구동방법

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110072290A (ko) * 2009-12-22 2011-06-29 엘지디스플레이 주식회사 액정표시장치
KR101667048B1 (ko) 2009-12-22 2016-10-18 엘지디스플레이 주식회사 액정표시장치
CN102955309A (zh) * 2012-10-15 2013-03-06 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及其驱动方法
CN102955309B (zh) * 2012-10-15 2015-12-09 京东方科技集团股份有限公司 一种阵列基板、显示面板、显示装置及其驱动方法
CN105047161A (zh) * 2015-08-26 2015-11-11 京东方科技集团股份有限公司 像素单元驱动装置、方法和显示装置
US10380959B2 (en) 2015-08-26 2019-08-13 Boe Technology Group Co., Ltd. Pixel unit driving circuit, driving method and display apparatus for pixel unit using alternately switching elements having inverted polarities

Also Published As

Publication number Publication date
US20070229431A1 (en) 2007-10-04

Similar Documents

Publication Publication Date Title
KR101318043B1 (ko) 액정표시장치 및 그 구동방법
US7903072B2 (en) Electro-optical device, driving circuit, and electronic apparatus for decreasing frame size
KR100744136B1 (ko) 인버젼 방식으로 디스플레이 패널을 구동하는 방법 및 그방법에 의해 구동되는 디스플레이 패널
US7567228B1 (en) Multi switch pixel design using column inversion data driving
US8248336B2 (en) Liquid crystal display device and operating method thereof
TWI393094B (zh) 液晶顯示裝置及其驅動方法
KR101252854B1 (ko) 액정 패널, 데이터 드라이버, 이를 구비한 액정표시장치 및그 구동 방법
TWI397734B (zh) 液晶顯示器及其驅動方法
KR101798489B1 (ko) 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
US8072409B2 (en) LCD with common voltage driving circuits
JP4420620B2 (ja) 画像表示装置
EP2360670A1 (en) Liquid crystal display and methods of driving the same
KR20050070364A (ko) 액정표시장치
JP3147104B2 (ja) アクティブマトリクス型液晶表示装置とその駆動方法
KR20020052137A (ko) 액정표시장치
KR101308188B1 (ko) 액정표시장치 및 그 구동방법
US7847775B2 (en) Electro-optical device, method of driving electro-optical device, and electronic apparatus
KR101074381B1 (ko) 횡전계방식 액정표시장치
JP2007140192A (ja) アクティブマトリクス型液晶表示装置
JP2006235449A (ja) 電気光学装置、駆動方法および電子機器
JP2005181970A (ja) 電気光学装置の調整方法、電気光学装置の調整装置および電子機器
KR102009441B1 (ko) 액정표시장치
KR100931488B1 (ko) 액정표시패널
JP2009086170A (ja) 電気光学装置及び電気光学装置の駆動方法並びに電子機器
KR20060127796A (ko) Dsd lcd 구동방법 및 그 구동기기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120706

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20130701

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee