KR100313758B1 - 패킷데이터스왑장치 - Google Patents

패킷데이터스왑장치 Download PDF

Info

Publication number
KR100313758B1
KR100313758B1 KR1019970014088A KR19970014088A KR100313758B1 KR 100313758 B1 KR100313758 B1 KR 100313758B1 KR 1019970014088 A KR1019970014088 A KR 1019970014088A KR 19970014088 A KR19970014088 A KR 19970014088A KR 100313758 B1 KR100313758 B1 KR 100313758B1
Authority
KR
South Korea
Prior art keywords
packet data
processor
data
packet
fifo
Prior art date
Application number
KR1019970014088A
Other languages
English (en)
Other versions
KR19980077117A (ko
Inventor
이성삼
김준만
박노희
최영준
추교상
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR1019970014088A priority Critical patent/KR100313758B1/ko
Publication of KR19980077117A publication Critical patent/KR19980077117A/ko
Application granted granted Critical
Publication of KR100313758B1 publication Critical patent/KR100313758B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/50Queue scheduling
    • H04L47/62Queue scheduling characterised by scheduling criteria
    • H04L47/6245Modifications to standard FIFO or LIFO
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/13Flow control; Congestion control in a LAN segment, e.g. ring or bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • H04L47/24Traffic characterised by specific attributes, e.g. priority or QoS
    • H04L47/2458Modification of priorities while in transit
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/20Pc systems
    • G05B2219/25Pc structure of the system
    • G05B2219/25268PLD programmable logic device

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 PLD 회로를 이용하여 패킷 데이터 스왑을 하드웨어로 구현함으로써 서로 다른 종류의 프로세서간의 패킷 통신을 고속으로 수행할 수 있도록 한 패킷 데이터 스왑장치에 관한 것으로, 패킷 통신을 수행하기 위한 프로세서(10)와, 상기 프로세서(10)에서 출력되는 칩 실렉트 신호(/cs)와 어드레스(addr[1. .01])를 입력하여 어드레스 리드신호(/ff_rd)를 생성하고, 이 생성된 어드레스 리드신호(/ff_rd)에 따라 FIFO로부터 한 바이트씩 패킷 데이터(datain[7. ,0])를 읽어 먼저 읽은 패킷 데이터(datain[7..O]가 최상위 위치에 놓이도록 데이터 버스에 실음으로써 패킷 데이터를 스왑하고, 상기 데이터 버스에 실린 스왑된 패킷 데이터 (Data[31..01])를 상기 프로세서(10)로 출력하는 PLD부(20)와, 외부의 타 프로세서로부터 SCC(40)를 거쳐 전송되는 패킷 데이터를 선입선출 방식에 따라 저장하고, 상기 PLD부(20)에서 출력되는 어드레스 리드신호(/ff_rd)에 따라 저장된 패킷 데이터를 PLD부(20)로 출력하는 FIFO(30)로 구성된다.

Description

패킷 데이터 스왑장치
본 발명은 PLD(Programmable Logic Device) 회로를 이용하여 패킷 데이터스왑을 하드웨어로 구현함으로써 서로 다른 종류의 프로세서간의 패킷 통신을 고속으로 수행할 수 있도록 한 패킷 데이터(Packet Data) 스왑(Swap)장치에 관한 것이다.
일반적으로, 인텔 계열 프로세서와 모토로라 계열 프로세서 간의 패킷 통신을 수행하는 경우 서로의 최상위 바이트 및 최하위 바이트에 대한 패킷 데이터의 어드레스가 서로 상반되게 되어있다.
따라서, 종래에는 소프트웨어에서 데이터의 스왑을 구현하여 인텔 계열 프로세서와 모토로라 계열 프로세서 간의 패킷 통신을 수행하였다.
그러나, 상기와 같이 종래의 데이터 스왑이 소프트에 의해 구현되므로 패킷데이터의 전송 속도가 느려지게 되고, 이에 따라 전체적인 통신 성능이 저하되게되는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 그 목적은 PLD 회로를 이용하여 서로 다른 종류의 프로세서간의 데이터 스왑을 하드웨어로 구현함으로써 패킷 데이터의 처리 속도를 향상시킬 수 있도록 한 패킷 데이터 스왑 장치를 제공하는 데에 있다.
이러한 목적을 달성하기 위한 본 발명의 패킷 데이터 스왑장치는 프로세서가 어드레스를 이응하여 읽을 데이터의 크기를 PLD에 알려주면, PLD가 FIF0에서 한 바이트씩 읽어 데이터 스왑을 한 다음 프로세서 데이터 버스에 스왑된 데이터를 실어 프로세서에 출력하도록 함을 특징으로 한다.
도 1은 본 발명에 의한 패킷 데이터 스왑장치의 블록 구성도.
도 2는 도 1의 PLD부의 상세한 회로 구성도.
도 3은 도 2의 ffoutst부의 동작 흐름을 보인 상태도.
도 4는 본 발명에 의한 패킷 데이터의 스왑 결과를 보인 도면.
* 도면의 주요부분에 대한 부호의 설명
10 : 프로세서 20 : PLD부
21 : ffoutst부 30 : FIFO
40 : SCC
도 1은 본 발명에 의한 패킷 데이터 스왑장치의 블록 구성도로서, 패킷 통신을 수행하기 위한 프로세서(10)와, 상기 프로세서(10)에서 출력되는 칩 실렉트 (chip select) 신호(/cs)와 어드레스(addr[1..0])를 입력하여 어드레스 리드신호 (/ff_rd)를 생성하고, 이 생성된 어드레스 리드신호(/ff_rd)에 따라 FIFO로부터 한바이트씩 패킷 데이터(datain[7..0])를 읽어 먼저 읽은 패킷 데이터(datain[7..0])가 최상위 위치에 놓이도록 데이터 버스에 실음으로써 패킷 데이터를 스왑하고, 상기 데이터 버스에 실음으로써 패킷 데이터를 스왑하고, 상기 데이터 버스에 실린 스왑된 패킷 데이터(Data[31..0])를 상기 프로세서(10)로 출력하는 PLD부(20)와, 외부의 타 프로세서(도시되지 않음)로부터 SCC(Serial Communication Controller)(40)를 거쳐 전송되는 패킷 데이터를 선입선출 방식에 따라 저장하고, 상기 PLD부(20)에서 출력되는 어드레스 리드신호(/ff_rd)에 따라 저장된 패킷 데이터를 PLD부(20)로 출력하는 FIFO(30)로 구성된다.
도 2는 도 1의 PLD부(20)의 상세한 회로 구성도로서, 상기 프로세서(10)로부터 출력되는 칩 실렉트 신호(/cs)와 어드레스(addr[1..0])는 물론 클럭신호(
clk)와 리세트신호(/reset)를 입력하여 상기 FIFO(30)에서 패킷 데이터를 읽기 위한 어드레스 리드신호(/ff_rd)와 몇 바이트를 읽은 것인가 하는 바이트 신호(byte sel[3..0])를 상기 FIFO(30)에 출력함으로써 패킷 데이터를 스왑하는 ffoutst부 (21)와 바이트별 패킷 데이터를 래치하기 위한 다수의 D플립플롭(DFF, DFFE) 및 논리 게이트(NOT, OR2, SOFT)들로 구성된다.
도 3은 도 2의 ffoutst부(21)의 동작 흐름을 보인 상태도이고, 도 4는 본 발명에 의한 패킷 데이터의 스왑 결과를 보인 도면이다.
상기와 같이 구성된 본 발명의 패킷 데이터 스왑과정을 도 3의 ffolltst부 (21)의 동작을 참조하여 설명하면 다음과 같다.
전송 선로를 통해 SCC(40)가 수신한 패킷 데이터들이 FIFO(30)에 저장되게 되는데, 상기 FIFO(30)에 저장된 패킷 데이터를 프로세서(10)가 읽기 위해서는 먼저 PLD부(20)를 통해 상기 패킷 데이터가 스왑되어야만 상반되는 어드레스에 따라 저장된 패킷 데이터를 제대로 인식할 수 있게 된다.
이에 따라, PLD부(20)는 프로세서(10)로부터 출력되는 칩 실렉신호(,/cs)
와 몇 바이트의 데이터를 읽을 것인가 하는 어드레스(adds[1..0])를 입력하여 어드레스 리드신호(/ff_rd)를 생성한다.
즉, 상기 프로세서(10)가 몇 바이트의 데이터를 읽는가는 어드레스로서 구분할 수 있게 된다.
어드레스가 '3'이면 네 바이트를, '1'이면 두 바이트를, '0'이면 한 바이트를 FIFO(30)에서 읽어서 프로세서의 데이터 버스에 싣게 되는 것이다.
만약, 네 바이트를 읽는 경우에는 FIFO(30)에서 먼저 읽은 바이트가 최상위 위치(data[31..24])에 놓이고. 이어 그 다음 바이트들이 datar[23..16],data
[15..8], data[7..0]의 순으로 데이터 버스에 실리게 된다.
두 바이트를 읽는 경우에는 먼저 읽은 1번째 바이트가 data[15..8], 2번째 바이트가 data[7..0]으로 데이터 버스에 실린다.
상기와 같은 동작은PLD부(20)의 ffoutst부(21)의 동작으로서, 도 3에 도시된 바와 같이, 초기 상태(init)에서 칩 실렉트신호(/cs)와 어드레스 신호(addr1,addr0) 값에 따라 FIFO(30)에서 몇 바이트를 읽은 것인지를 판단하여 네 바이트라면 ff_rd3상태로, 세 바이트이면 ff_rd2상태로, 두 바이트이면 ff_rd1상태로, 한 바이트이면 ff_rdO의 각 상태로 천이한다.
그리고, 상기 ffoutst부(21)는 FIFO(30)에서 데이터를 읽기 위한 신호, 즉 어드레스 리드신호(/ff_rd)를 만들기 위한 인에이블 신호(/ff_rd_en)를 제어한다.
또한, FIFO(30)에서 읽은 데이터(datain[7..0])를 32비트 데이터 버스에 원하는 위치에 싣기 위해 바이트 신호(byte_ser[3 .0])도 제어한다.
도 4의 PLD부(20)를 통해 데이터가 스왑된 결과를 보면 어드레스가 '3'으로 프로세서(10)가 칩 실렉트 신호(/cs)를 구동하면 FIFO(30)에서 네 바이트를 읽게 되며, 이 결과 데이터 'll','22','33','44'가 프로세서 데이터 버스 (dataout(31..0))에 실리게 된다.
두 바이트를 읽기 위해서는 어드레스'1'로 칩 실렉트 신호(/cs)를 구동하 면 데이터 '55','66'이 프로세서 데이터 버스에 실리는 것을 볼 수 있다.
상기와 같이 프로세서(10)가 원하는 데이터를 데이터 버스에 실은 다음 /dtack를 구동함에 따라 프로세서(10)는 패킷 데이터를 수신하여 통신을 수행하게 된다.
이상, 상기 설명에서와 같이 본 발명은 프로세서가 FIFO에 저장된 패킷 데이터를 읽을 경우 PLD 회로를 통해 패킷 데이터 스왑이 이루어지도록 패킷 데이터를 읽어 데이터 버스에 실음으로써 서로 다른 기종간의 패킷 통신이 고속으로 수행되어 패킷 데이터의 처리 성능을 향상시킬 수 있게 되는 효과가 있다.

Claims (1)

  1. (정정) 패킷 통신을 수행하기 위한 프로세서(10)와, 상기 프로세서(10)에서 출력되는 칩 실렉트 신호(/cs)와 어드레스(addr[1..0])를 입력하여 어드레스 리드신호(/ff_rd)를 생성하고. 이 생성된 어드레스 리드신호(/ff_rd)에 따라 FIFO로부터 한 바이트씩 패킷 데이터(datain[7 0])를 읽어 먼저 읽은 패킷 데이터(datain[7..0])가 최상위 위치에 놓이도록 데이터버스에 실음으로써 패킷 데이터를 스왑하고, 상기 데이터 버스에 실린 스왑된 패킷 데이터(Data[31..0])를 상기 프로세서(10)로 출력하는 PLD부(20)와, 외부의 타 프로세서로부터 SCC(40)를 거쳐 전송되는 패킷 데이터를 선입선출방식에 따라 저장하고, 상기 PLD부(20)에서 출력되는 어드레스 리드신호(/ff_rd)에 따라 저장된 패킷 데이터를 PLD부(20)로 출력하는 FIFO(30)를 포함하여 구성되는것을 특징으로 하는 패킷 데이터 스왑장치.
KR1019970014088A 1997-04-16 1997-04-16 패킷데이터스왑장치 KR100313758B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970014088A KR100313758B1 (ko) 1997-04-16 1997-04-16 패킷데이터스왑장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970014088A KR100313758B1 (ko) 1997-04-16 1997-04-16 패킷데이터스왑장치

Publications (2)

Publication Number Publication Date
KR19980077117A KR19980077117A (ko) 1998-11-16
KR100313758B1 true KR100313758B1 (ko) 2001-12-28

Family

ID=37682841

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970014088A KR100313758B1 (ko) 1997-04-16 1997-04-16 패킷데이터스왑장치

Country Status (1)

Country Link
KR (1) KR100313758B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970002688A (ko) * 1995-06-30 1997-01-28 에릭 피. 헤르만 포맷된 데이타를 중앙 처리 장치로 전달하는 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970002688A (ko) * 1995-06-30 1997-01-28 에릭 피. 헤르만 포맷된 데이타를 중앙 처리 장치로 전달하는 장치

Also Published As

Publication number Publication date
KR19980077117A (ko) 1998-11-16

Similar Documents

Publication Publication Date Title
US5596540A (en) Serial to parallel and parallel to serial architecture for a RAM based FIFO memory
US4649512A (en) Interface circuit having a shift register inserted between a data transmission unit and a data reception unit
KR19980015209A (ko) 디엠에이 명령의 프리-로딩을 이용한 디엠에이 데이터 전송방법(a dma data transferring method using a pre-loading of dma instruction)
JPH06259225A (ja) データ転送同期装置
KR100313758B1 (ko) 패킷데이터스왑장치
KR100200968B1 (ko) 화상형성장치의 호스트 인터페이스회로
US5675271A (en) Extended chip select reset apparatus and method
US7343470B1 (en) Techniques for sequentially transferring data from a memory device through a parallel interface
KR0135372B1 (ko) 컴퓨터를 이용한 병렬 다운로딩 장치
US6567884B1 (en) Endian-controlled counter for synchronous ports with bus matching
JPH0792740B2 (ja) プログラム可能論理装置
KR100252508B1 (ko) 통신처리시스템의 프로세서 보드에서 롬 인터페이스장치
EP0988603B1 (en) Method and arrangement for connecting processor to asic
KR100258866B1 (ko) 피씨아이 버스의 브릿지회로
KR970004889B1 (ko) 전전자교환기 하위 프로세서의 외부장치 제어용 정합회로
KR19980083459A (ko) 데이터버스 사이즈 조정 장치
KR930007746B1 (ko) 고속 디지탈신호 분석장치
KR910006684Y1 (ko) 중앙처리장치 신호 제어회로
US6026453A (en) System for facilitating serial data communications utilizing number of cycles input signal remained asserted to indicate data output logical state
KR950025534A (ko) 인터럽트신호의 멀티플렉싱회로
KR200142909Y1 (ko) 입출력 인터페이스 장치
KR960011280B1 (ko) 캐쉬메모리 억세스 타임조정회로
US5479165A (en) Two-dimensional coding apparatus
CN115237349A (zh) 数据读写控制方法、控制装置、计算机存储介质和电子设备
KR100213699B1 (ko) 엠시68040을 사용하는 중앙처리장치의 주변장치 액세스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20061020

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee