KR100311227B1 - 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법 - Google Patents

이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법 Download PDF

Info

Publication number
KR100311227B1
KR100311227B1 KR1019990062164A KR19990062164A KR100311227B1 KR 100311227 B1 KR100311227 B1 KR 100311227B1 KR 1019990062164 A KR1019990062164 A KR 1019990062164A KR 19990062164 A KR19990062164 A KR 19990062164A KR 100311227 B1 KR100311227 B1 KR 100311227B1
Authority
KR
South Korea
Prior art keywords
control information
cell
transmission path
path control
redundancy
Prior art date
Application number
KR1019990062164A
Other languages
English (en)
Other versions
KR20010064048A (ko
Inventor
박만식
송광석
Original Assignee
오길록
한국전자통신연구원
이계철
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오길록, 한국전자통신연구원, 이계철, 한국전기통신공사 filed Critical 오길록
Priority to KR1019990062164A priority Critical patent/KR100311227B1/ko
Publication of KR20010064048A publication Critical patent/KR20010064048A/ko
Application granted granted Critical
Publication of KR100311227B1 publication Critical patent/KR100311227B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5619Network Node Interface, e.g. tandem connections, transit switching
    • H04L2012/5624Path aspects, e.g. path bundling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 비동기 전송 모드 교환기에서 프로세서간의 통신을 위해 스위치와 프로세서 사이에 접속되어 다중통신포트를 제공하는 이중화로 구성된 셀 다중장치 및 그를 이용한 이중화 제어 방법에 관한 것으로, 셀 다중장치의 통신경로 제어정보에 대해 고도의 신뢰성과 안정성을 확보하여 연속적인 시스템 서비스를 수행하기 위한, 이중화로 구성된 셀 다중장치 및 그를 이용한 이중화 제어 방법을 제공하기 위하여, 제1셀 다중장치의 셀 전송경로 제어정보를 관리하며 상기 셀 전송경로 제어정보에 대한 변경요구가 있는 경우 상기 셀 전송경로 제어정보를 변경하기 위한 가상경로식별자 저장 수단; 외부 교환기 스위치링크로부터 신호를 전달받아 상기 가상경로식별자 저장 수단의 상기 셀 전송경로 제어정보를 이용하여 각각의 다중화된 프로세서와 통신을 하기 위한 프로세서 통신 수단; 상기 제1셀 다중장치의 상태변경 요구 및 이중화 신호를 감지하여 상기 전송경로 제어정보의 변경을 제어하기 위한 이중화 제어 수단; 및 상기 이중화 제어 수단의 제어를 받아 상기 가상경로식별자 저장 수단으로부터 변경된 상기 셀 전송경로 제어정보를 읽어와 제2셀 다중장치로 전달하기 위한 이중포트 저장 수단을 포함하며, 교환 시스템 등에 이용됨.

Description

이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화 제어 방법{Apparatus For The Duplicated Cell Multiplex And Method For The Duplicated Control Using It}
본 발명은 비동기 전송 모드(ATM) 교환기에서 프로세서간의 통신을 위해 비동기 전송 모드(ATM) 스위치와 프로세서 사이에서 물리적, 논리적으로 접속되어 다중통신포트를 제공하는 이중화로 구성된 셀 다중장치 및 그를 이용한 이중화 제어 방법과 상기 방법을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록 매체에 관한 것이다.
셀 다중장치는 다중통신포트의 통신경로 제어정보에 대해 고도의 안정성과 신뢰성을 확보하고 유지관리하기 위한 장치이다. 셀 다중장치 내부에는 다중화된 프로세서 통신포트 각각에 대한 경로관리를 위하여 가상경로식별자(VPI) 제어정보를 가지고 있다.
이 가상경로식별자(VPI) 제어정보는 프로세서간의 통신에 있어서 매우 중요하므로 높은 신뢰성이 요구된다. 교환시스템은 운용에 따라 프로세서간 통신경로 정보의 변경이 필요할 때가 있다. 시스템 운용 중 상위 응용 프로그램에 의해서 셀 다중장치내부에 있는 프로세서 통신경로에 대한 가상경로식별자(VPI) 제어정보 변경이 요구되는 경우가 있다.
그러면, 셀 다중장치는 상위 응용 프로그램의 요구에 맞게 가상경로식별자(VPI) 제어정보를 수정하여 운용해야 한다. 이를 위하여 셀 다중장치는 이중포트메모리를 이용한다. 즉, 셀 다중장치를 이중화로 구성하고 두 보드간 이중화 제어를 위해 이중포트메모리를 사용하여 제어정보 전송채널을 구성한다.
두 보드간의 이중화 제어정보는 이중포트메모리의 채널을 이용하여 서로 주고받아 두 보드의 이중포트메모리에는 항상 응용 프로그램의 요구에 의해 변경된 최신의 동일한 제어정보를 유지하기 때문에 어느 한쪽이 고장 또는 리셋이 되어도 나머지 한쪽이 계속 최신의 제어정보로서 서비스를 수행할 수 있다.
또, 복구가 되면 다시 상대방 보드의 이중포트메모리에 저장된 최신 제어정보를 읽어 자신의 제어정보를 초기화하여 다시 서비스를 수행한다. 종전에는 이중화된 두 보드가 운용 중 상위 응용프로그램에 의해 셀 다중장치의 제어정보 변경이 요구되면 셀 다중장치의 두 보드는 각각 제어정보를 응용프로그램의 요구에 맞게 변경하여 사용하였다.
즉, 두 보드 중 어느 한 쪽이 리셋 또는 고장이 발생한 후 복구가 되었을 때, 복구된 쪽의 보드는 최신의 제어정보를 유지할 수가 없으므로 프로세서간의 통신단절 등 시스템 운용에 치명적인 영향을 일으킬 수 있는 문제점이 있었다.
본 발명은 상기 문제점을 해결하기 위하여 안출된 것으로, 비동기 전송 모드(ATM) 교환기의 프로세서간 통신에 있어서, 셀 다중장치의 통신경로 제어정보에 대한 신뢰성 및 안정성을 보장하기 위해서 셀 다중장치 하드웨어를 이중화로 구성하고, 이중화로 구성된 하드웨어 자원 및 제어정보를 효율적으로 운용 관리함으로써 셀 다중장치의 통신경로 제어정보에 대해 고도의 신뢰성과 안정성을 확보하여, 중단 없는 연속적인 시스템 서비스를 수행하기 위한, 이중화로 구성된 셀 다중장치 및 그를 이용한 이중화 제어 방법과 상기 방법을 실현시키기 위한 프로그램을기록한 컴퓨터로 읽을 수 있는 기록 매체에 관한 것이다.
도 1 은 본 발명이 적용되는 비동기 전송 모드(ATM) 교환시스템에서 셀 다중장치의 이중화를 나타낸 일실시예 구성도.
도 2 는 본 발명에 따른 이중화로 구성된 셀 다중장치의 일실시예 구성도.
도 3 은 본 발명에 따른 이중화로 구성된 셀 다중장치의 가상채널식별자(VPI) 테이블을 나타낸 일예시도.
도 4 는 본 발명에 따른 이중화 제어 방법의 일실시예 흐름도.
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 가입자 102 : 비동기 전송 모드 교환기
103 : 셀 다중장치 104 : 프로세서
상기 목적을 달성하기 위한 본 발명은, 이중화로 구성된 셀 다중장치에 있어서, 제 1 셀 다중장치의 셀 전송경로 제어정보를 관리하며 상기 셀 전송경로 제어정보에 대한 변경요구가 있는 경우 상기 셀 전송경로 제어정보를 변경하기 위한 가상경로식별자 저장 수단; 외부 교환기 스위치링크로부터 신호를 전달받아 상기 가상경로식별자 저장 수단의 상기 셀 전송경로 제어정보를 이용하여 각각의 다중화된 프로세서와 통신을 하기 위한 프로세서 통신 수단; 상기 제 1 셀 다중장치의 상태변경 요구 및 이중화 신호를 감지하여 상기 전송경로 제어정보의 변경을 제어하기 위한 이중화 제어 수단; 및 상기 이중화 제어 수단의 제어를 받아 상기 가상경로식별자 저장 수단으로부터 변경된 상기 셀 전송경로 제어정보를 읽어와 제 2 셀 다중장치로 전달하기 위한 이중포트 저장 수단을 포함한다.
또한, 본 발명은 이중화로 구성된 셀 다중장치에 적용되는 이중화 제어 방법에 있어서, 제 1 셀 다중장치가 전송경로 제어정보의 변경을 요구받는 제 1 단계; 상기 제 1 셀 다중장치의 전송경로 제어정보를 상기 제 1 단계에서 변경 요구를 받은 전송경로 제어정보로 변경하는 제 2 단계; 및 변경된 전송경로 제어정보를 제 2 셀 다중장치로 전달하여 상기 제 2 셀 다중장치의 전송경로 제어정보를 수정하도록 제어하는 제 3 단계를 포함한다.
또한, 본 발명은 이중화 제어를 위하여, 대용량 프로세서를 구비한 이중화로구성된 셀 다중장치에 있어서, 제 1 셀 다중장치가 전송경로 제어정보의 변경을 요구받는 제 1 기능; 상기 제 1 셀 다중장치의 전송경로 제어정보를 상기 제 1 기능에서 변경 요구를 받은 전송경로 제어정보로 변경하는 제 2 기능; 및 변경된 전송경로 제어정보를 제 2 셀 다중장치로 전달하여 상기 제 2 셀 다중장치의 전송경로 제어정보를 수정하도록 제어하는 제 3 기능을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록 매체를 제공한다.
셀 다중장치는 다수개의 프로세서를 연결하여 사용할 수 있는 장치로써 교환기의 프로세서간 통신에 있어서 그 중요도가 매우 높기 때문에 이중화로 구성하여 운용된다.
따라서, 셀 다중장치는 장치의 물리적인 이중화뿐만 아니라 셀 다중장치 내부 제어정보에 대한 신뢰성과 안정성 또한 매우 중요하다. 셀 다중장치에서 가장 중요한 제어정보는 가상 경로 식별자(VPI:Virtual Path Identifier)(이하, 간단히 'VPI'라함) 테이블의 내용이다.
VPI 테이블은 다중화된 프로세서의 전송경로를 설정하는 정보이므로 이 테이블의 정보가 정확하지 않을 경우 프로세서간 통신 단절이 야기되는 등 시스템운용에 치명적인 영향을 미친다.
본 발명은 이중포트메모리(DPRAM:Dual Port Random Access Memory)(이하, 간단히 'DPRAM'이라함)를 이용하여 이중화 신호전송 채널을 구성하고, 이 이중화 채널을 이용하여 두 보드간 제어정보를 주고받음으로써 액티브 보드와 스탠바이 보드의 제어정보가 항상 동일하게 유지될 수 있도록 하였다.
이중화 운용 중 어느 한 쪽 보드가 고장발생 또는 리셋 후 다시 복구되었을 때, 상대방 보드의 이중포트메모리에 저장된 제어정보를 읽어 복구된 자신의 제어정보 영역에 복사하여 사용하므로써 두 보드가 항상 동일한 최신의 제어정보를 유지할 수 있다.
상기와 같이 이중포트메모리를 이용한 이중화 제어방법은 제어정보에 대한 안정성 및 신뢰성의 향상으로 프로세서간 통신에 있어서 중단 없는 연속적인 서비스를 수행할 수 있는 특징을 가진다.
즉, 본 발명은 셀 다중장치 내부의 프로세서 통신경로 제어정보에 대한 신뢰성 및 안정성을 보장하기 위해 제안된 장치이다. 이를 위해 이중포트메모리를 이용하여 두 보드간의 이중화 통신채널을 구성하고, 이 통신채널을 이용하여 두 보드간의 제어정보를 서로 주고받아 항상 동일한 최신의 제어정보를 유지함으로써 프로세서간 통신에 대해 신뢰성을 보장할 수 있도록 한다.
이를 위해 셀 다중장치를 이중화로 구성한다. 이중화 통신은 액티브 보드, 스탠바이 보드 상태를 나타내는 이중화 제어신호, 인터럽트 및 고장신호 감지장치를 이용하여 각각의 보드에서 상대방 보드의 이중포트메모리의 주소를 액세스하여 보드자신의 제어정보를 관리하여 두 보드는 항상 최신의 동일한 제어정보를 유지할 수 있어야 한다.
즉, 셀 다중장치는 시스템의 자원을 효율적으로 이용하기 위하여 저속의 다중프로세서와 고속의 비동기 전송 모드(ATM)(이하, 간단히 'ATM'이라함) 스위치를 연결하는 상호 인터페이스를 제공하는 기능을 하며 프로세서간 통신에 있어서 그중요도가 매우 높다.
따라서, 셀 다중장치는 이중화로 구성하여 운용된다. 또 셀 다중장치는 프로세서 통신경로에 대한 제어정보의 신뢰성을 확보하고 유지하는 것이 대단히 중요하다. 제어정보에 대한 신뢰성을 확보하기위해 셀 다중장치의 제어정보는 이중포트메모리를 사용하여 셀 다중장치간 신호전송 채널을 만든다.
이 신호전송 채널은 백-보드를 통하여 상대방 보드의 이중포트메모리 신호전송 채널과 통신할 수 있도록 구성되어 있으며, 셀 다중장치는 액티브 보드(Active Board)와 스탠바이 보드(Standby Board)형태의 이중화로 구성하여 운용한다.
이하, 도 1 내지 도 3 을 참조하여 본 발명에 따른 바람직한 일실시예를 상세히 설명한다.
도 1 은 본 발명이 적용되는 비동기 전송 모드(ATM) 교환시스템에서 셀 다중장치의 이중화를 나타낸 일실시예 구성도이다.
도면에 도시된 바와 같이 비동기 전송 모드(ATM) 교환시스템은 크게 가입자(100), ATM 스위치(101), 다중화된 프로세서(103), 및 셀 다중장치(102)로 구성되어 있다.
중요도에 따라서 각 블록들은 이중화로 구성되어있다. 시스템의 규모가 대용량화되면서부터 제어정보를 빠르고 정확하게 전달해야 하기 때문에 시스템에 대한 정보전달의 고속성과 신뢰성이 매우 중요하게 대두되었다.
이러한 요구조건을 충족시키기 위해 시스템의 고속화 및 분산기능으로 이중화 구성 운용이 필연적이다. ATM 교환시스템에서는 제어프로세서 구조를 제어정보처리용량에 따라 제어프로세서(103)의 개수를 줄이거나 늘려서 설치할 수 있는 분산기능을 갖는 구조를 갖고 있다.
따라서, 셀 다중장치(102)는 프로세서의 제어정보 처리용량에 따라 프로세서(103)의 개수를 용이하게 줄이거나 늘려서 설치할 수 있도록 고속의 ATM스위치 포트 1개를 다중화하여 독립된 다수개의 프로세서 포트를 제공하는 기능을 한다. 도 1 에서 프로세서1(103)과 프로세서2(103)와의 통신 또는 가입자1(100)과 프로세서1(103) 또는 프로세서2(103)와의 통신은 ATM 스위치와 셀 다중장치를 이용하여 프로세서간 통신을 한다.
도 2 는 본 발명에 따른 이중화로 구성된 셀 다중장치의 일실시예 구성도로서, 이중화로 구성된 보드 상호간 이중포트메모리의 신호채널에 대한 상호접속도를 나타내고 있으며, 도 3 은 본 발명에 따른 이중화로 구성된 셀 다중장치의 가상채널식별자(VPI) 테이블을 나타낸 일예시도이며, 도 4 는 본 발명에 따른 이중화 제어 방법의 일실시예 흐름도이다.
도면에 도시된 바와 같이, 이중화로 구성된 셀 다중장치 내부 구성은 ATM 스위치링크(200)와 접속되는 ATM 스위치 정합 및 셀 전송 제어부(211), 셀 전송경로 제어정보를 관리하기 위한 VPI DPRAM(212), 각각의 다중화된 프로세서와 통신을 위한 프로세서 통신포트(213, 214, 215), 로컬 프로세서(217)와 이중포트메모리(212, 219)를 제어하기 위한 CPU및 DPRAM 제어부(216), 보드 상호간 제어정보전달 채널 기능을 하는 이중화 DPRAM(219), 보드내의 각종 제어정보를 처리하기 위한 로컬 프로세서(217), 보드 상호간 이중화 상태제어를 위한 고장신호 및 이중화 신호 감지처리부(218)로 구성되어 있다.
셀 다중장치는 프로세서간 통신을 위해 다중화된 여러 개의 통신포트를 가지고 있다. 각각의 통신포트는 고유한 주소를 가지고 있으며, 이는 통신하고자 하는 목적지 프로세서의 주소와 일치하여야 한다.
셀 다중장치의 각각의 통신포트는 VPI 테이블을 이용하여 제어한다. 프로세서간 통신경로를 제어하는 셀 다중장치는 각각의 목적지 프로세서 통신포트에 대한 VPI 제어정보 관리가 매우 중요하다. 이 VPI 제어정보가 신뢰성이 보장되지 않으면 프로세서간 통신 단절 등으로 인하여 시스템 운용에 치명적인 영향을 미친다.
또, 이 VPI 제어정보는 시스템 운용 중 상위 응용 프로그램에 의해 프로세서간의 통신경로 변경을 위하여 VPI 제어정보에 대한 변경이 요구되는 경우가 있다. 그러면, 셀 다중장치는 상위 응용 프로그램의 요구에 맞게 VPI 제어정보를 수정하여 운용해야 한다. 그리고, 이 수정된 최신의 VPI 제어정보를 잃어버리지 않게 운용 관리하여야 한다.
셀 다중장치의 VPI 제어정보는 이중화로 운용되고 있을 때, 어느 한 쪽의 보드가 고장이 발생하거나 리셋 후, 다시 복구가 되었을 때에도 최신의 VPI 제어정보로써 다중화된 프로세서 통신포트로 서비스를 수행할 수 있어야 한다.
본 발명에서는 이중화로 운용되고 있는 셀 다중장치의 VPI 제어정보에 대한 신뢰성을 확보하고, 유지하기 위하여 도 2 와 같이 이중화 DPRAM(219)을 이용하여 두 보드 상호간 VPI 제어정보를 주고받아 두 보드가 항상 동일한 최신의 VPI 제어정보를 보유하여 안정된 프로세서간 통신 서비스를 수행할 수 있게 하였다.
이를 위한 동작과정을 상세히 설명하면 다음과 같다.
먼저 최초로 초기화된 셀 다중장치 두 보드의 VPI 제어정보가 도 3 의 VPI 테이블1과 같이 설정되어 운용되고 있다면, VPI값이 '000' 또는 '001'일 때의 셀 전송은 ATM 스위치 링크(200)를 통해 ATM 셀이 셀 다중장치(210)의 ATM 스위치 정합 및 셀 전송 제어부(211)로 들어오면, ATM 스위치 정합 및 셀 전송 제어부(211)에서는 ATM 셀의 헤더영역에서 VPI 주소 값 '000' 또는 '001'을 읽어낸 후, 이 VPI값을 VPI DPRAM(212)의 주소로 사용해서 VPI DPRAM의 '000' 또는 '001' 번지를 액세스하여, VPI 테이블의 해당 주소 비트맵에서 1로 설정된(여기서는 수신프로세서 포트1과 2에 해당하는 비트가 '1'로 설정됨) VPI 비트신호를 이용하여 수신프로세서 포트1(213)과 수신프로세서 포트2(214)로 셀을 전송함으로써 프로세서간 통신이 가능하다. 그리고 VPI 값이 '255'를 가진 셀이라면, 셀의 전송은 다음과 같이 이루어진다.
ATM 스위치 링크(200)를 통해 ATM 셀이 셀 다중장치(210)의 ATM 스위치 정합 및 셀 전송 제어부(211)로 들어오면, ATM 스위치 정합 및 셀 전송 제어부(211)에서는 ATM 셀의 헤더영역에서 VPI 주소 값 '255'를 읽어낸 후, 이 VPI값을 VPI DPRAM(212)의 주소로 사용해서 VPI DPRAM '255'번지를 액세스하여 VPI테이블의 '255'번지의 비트맵에서 1로 설정된(여기서는 로컬 프로세서 포트N에 해당하는 비트만 '1'로 설정됨) VPI 비트신호를 이용하여 로컬 프로세서 포트N(215)으로 셀을 전송하면, 셀 다중장치내의 로컬 프로세서(217)는 이 셀을 분석하여 처리함으로써 프로세서간 통신이 가능하다.
ATM 스위치 링크(200)를 통하여 프로세서 포트1번과 2번으로 동시에 셀을 전송하게 되고 VPI값이 '105'이면 통신은 모든 프로세서 포트(포트1, 포트2, 포트N)로 동시에 셀을 전송한다.
만약 시스템 운용 중 응용프로그램이 셀 다중장치의 VPI 제어정보를 도 3 의 VPI 테이블2와 같이 변경하도록 요구하면(401), VPI제어정보 변경을 요구받은 액티브 셀 다중장치(여기서는 도 2 의 210을 액티브 보드로 가정)의 로컬 프로세서(217)는 CPU 및 DPRAM제어부(216)에게 VPI DPRAM(212)을 액세스하게 하여 변경할 VPI 제어정보를 기록하여 저장하고, 다시 이중화 DPRAM(219)의 액티브 보드 자신의 주소 영역을 액세스하여 같은 VPI 제어정보를 기록하여 저장한다(402).
이후, 스탠바이 셀 다중장치에게 인터럽트로써 알린다. 그러면, 스탠바이 셀 다중장치(여기서는 도 2 의 210'을 스탠바이 보드로 가정)는 자신의 VPI 테이블 정보를 변경하라는 인터럽트 내용을 확인하고 자신의 CPU 및 DPRAM 제어부(216')가 액티브 셀 다중장치(200)의 이중화 DPRAM(219)의 상대 번지 영역을 액세스하여 변경된 VPI 제어정보를 읽어내어(403) 스탠바이 셀 다중장치(210') 자신의 VPI DPRAM (212')의 주소 영역을 액세스하여 새로운 VPI 제어정보를 기록하여 저장하고, 다시 이중화 DPRAM(219')의 자신의 주소 영역을 액세스하여 VPI 제어정보를 기록하여 저장한다(404).
이후, 스탠바이 셀 다중장치는 자신의 VPI 테이블에 대한 변경이 완료되었음을 액티브 셀 다중장치에게 알린다.
이러한 과정을 거쳐 이중화로 운용되는 셀 다중장치의 두 보드에 대한 VPI제어정보는 도 3 의 VPI테이블2와 같이 수정이 완료된다. VPI 테이블 내용이 도 3 과 같이 수정된 후의 동작과정을 살펴보면 다음과 같다.
VPI값이 '000'을 갖고 있는 셀일 때의 셀 전송은, ATM 스위치 링크(200)를 통해 ATM 셀이 셀 다중장치(210)의 ATM 스위치 정합 및 셀 전송 제어부(211)로 들어오면, ATM 스위치 정합 및 셀 전송 제어부(211)에서는 ATM 셀의 헤더영역에서 VPI 주소 값 '000' 번지의 내용을 읽어낸 후, 이 VPI값을 VPI DPRAM(212)의 주소로 사용해서 VPI DPRAM의 '000' 번지를 액세스하여, VPI 테이블의 해당 주소 비트맵에서 1로 설정된(여기서는 수신프로세서 포트1에 해당하는 비트만 '1'로 설정됨) VPI 비트신호를 이용하여 수신프로세서 포트1(213)로 셀을 전송함으로써 프로세서간 통신이 가능하다.
만약, 이중화로 운용 중에 어느 한쪽 보드가 고장발생 또는 리셋이 된 후 복구가 되었을 때, 복구된 보드는 스탠바이가 된다. 복구된 스탠바이 보드는 다시 액티브 보드의 이중화 DPRAM의 상대 주소영역을 액세스하여 저장된 최신의 VPI 제어정보를 읽어 낸 후, 자신의 VPI DPRAM(212') 및 이중화 DPRAM을 액세스하여 제어정보를 기록하여 저장한 후 액티브 보드에게 자신의 상태가 정상임을 알린다.
액티브, 스탠바이의 이중화 신호는 고장신호 및 이중화 신호감지 처리부(218)에서 하드웨어적으로 신호를 감지하여 CPU(217)가 이를 인식하게 한다.
상기와 같이 본 발명에서는 셀 다중장치의 셀 전송경로에 대한 제어정보 유지 및 관리가 중요하다는 것을 보여 주고 있다. 따라서 이중포트메모리를 이용하여 이중화 제어정보를 관리하는 셀 다중장치 및 방식은 액티브, 스탠바이로 운용되는셀 다중장치 두 보드가 항상 동일한 제어정보를 유지하고 있어서, 통신경로에 대한 매우 높은 신뢰성을 가지고 프로세서간 통신 서비스를 중단 없이 연속적으로 수행할 수 있다.
이때, 도 3 은 셀 다중장치의 VPI 테이블 구성도로서 셀 다중장치의 VPI DPRAM에 저장된 VPI 테이블 내용을 보여주고 있는 것으로서, 셀 다중장치에서 이 VPI 테이블은 VPI 값에 따른 프로세서 통신포트의 경로가 비트맵으로 설정되어 있으며, 설정된 VPI값에 따른 유효 비트로 프로세서 통신이 이루어진다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 있어 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 한정되는 것이 아니다.
상기와 같은 본 발명은 이중화로 구성된 셀 다중장치의 두 보드가 항상 동일한 최신의 제어정보를 보유할 수 있으며, 어느 한 쪽 보드가 고장 또는 리셋이 되면 나머지 한 쪽 보드가 서비스를 계속 수행할 수 있다. 즉, 고장 또는 리셋 된 보드가 다시 복구가 되었을 때에도 상대방 보드의 이중포트메모리 영역에 저장된 최신의 제어정보를 읽어와 자신의 제어정보 영역에 복사하여 사용함으로써 두 보드가 동일한 제어정보를 유지할 수 있는 우수한 효과가 있다.
따라서, 상기와 같이 운용되는 셀 다중장치는 통신경로 제어기능에 대해 높은 신뢰성을 가지고 있기 때문에 프로세서간 통신에 대한 오류를 최소화할 수 있는 우수한 효과가 있다.

Claims (6)

  1. 이중화로 구성된 셀 다중장치에 있어서,
    제 1 셀 다중장치의 셀 전송경로 제어정보를 관리하며 상기 셀 전송경로 제어정보에 대한 변경요구가 있는 경우 상기 셀 전송경로 제어정보를 변경하기 위한 가상경로식별자 저장 수단;
    외부 교환기 스위치링크로부터 신호를 전달받아 상기 가상경로식별자 저장 수단의 상기 셀 전송경로 제어정보를 이용하여 각각의 다중화된 프로세서와 통신을 하기 위한 프로세서 통신 수단;
    상기 제 1 셀 다중장치의 상태변경 요구 및 이중화 신호를 감지하여 상기 전송경로 제어정보의 변경을 제어하기 위한 이중화 제어 수단; 및
    상기 이중화 제어 수단의 제어를 받아 상기 가상경로식별자 저장 수단으로부터 변경된 상기 셀 전송경로 제어정보를 읽어와 제 2 셀 다중장치로 전달하기 위한 이중포트 저장 수단
    을 포함하는 이중화로 구성된 셀 다중장치.
  2. 제 1 항에 있어서,
    상기 이중포트 저장 수단은, 상기 이중화 제어 수단의 제어를 받아 상기 제 2 셀 다중장치로부터 셀 전송경로 제어정보를 읽어오는 것을 특징으로 하는 이중화로 구성된 셀 다중장치.
  3. 제 2 항에 있어서,
    상기 이중화 제어 수단은, 상기 이중포트 저장수단이 상기 제 2 셀 다중장치로부터 읽어온 상기 셀 전송경로 제어정보에 따라 상기 가상경로식별자 저장수단의 정보를 수정하도록 제어하는 것을 특징으로 하는 이중화로 구성된 셀 다중장치.
  4. 이중화로 구성된 셀 다중장치에 적용되는 이중화 제어 방법에 있어서,
    제 1 셀 다중장치가 전송경로 제어정보의 변경을 요구받는 제 1 단계;
    상기 제 1 셀 다중장치의 전송경로 제어정보를 상기 제 1 단계에서 변경 요구를 받은 전송경로 제어정보로 변경하는 제 2 단계; 및
    변경된 전송경로 제어정보를 제 2 셀 다중장치로 전달하여 상기 제 2 셀 다중장치의 전송경로 제어정보를 수정하도록 제어하는 제 3 단계
    를 포함하는 이중화 제어 방법.
  5. 제 4 항에 있어서,
    상기 제 2 셀 다중장치로부터 전달된 전송경로 제어정보에 따라 상기 제 1셀 다중장치의 상기 전송경로 제어정보를 수정하는 제 4 단계
    를 더 포함하는 이중화 제어 방법.
  6. 이중화 제어를 위하여, 대용량 프로세서를 구비한 이중화로 구성된 셀 다중장치에 있어서,
    제 1 셀 다중장치가 전송경로 제어정보의 변경을 요구받는 제 1 기능;
    상기 제 1 셀 다중장치의 전송경로 제어정보를 상기 제 1 기능에서 변경 요구를 받은 전송경로 제어정보로 변경하는 제 2 기능; 및
    변경된 전송경로 제어정보를 제 2 셀 다중장치로 전달하여 상기 제 2 셀 다중장치의 전송경로 제어정보를 수정하도록 제어하는 제 3 기능
    을 실현시키기 위한 프로그램을 기록한 컴퓨터로 읽을 수 있는 기록 매체.
KR1019990062164A 1999-12-24 1999-12-24 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법 KR100311227B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990062164A KR100311227B1 (ko) 1999-12-24 1999-12-24 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990062164A KR100311227B1 (ko) 1999-12-24 1999-12-24 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법

Publications (2)

Publication Number Publication Date
KR20010064048A KR20010064048A (ko) 2001-07-09
KR100311227B1 true KR100311227B1 (ko) 2001-10-12

Family

ID=19629718

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990062164A KR100311227B1 (ko) 1999-12-24 1999-12-24 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법

Country Status (1)

Country Link
KR (1) KR100311227B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429075B1 (ko) * 2001-12-20 2004-04-29 엘지전자 주식회사 에이티엠 고속 셀 스위칭 시스템

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980049374A (ko) * 1996-12-19 1998-09-15 양승택 Atm 교환기의 스탠바이 프로세서 통신 장치 및 이를 이용한 통신 방법
JPH1127284A (ja) * 1997-07-04 1999-01-29 Mitsubishi Electric Corp セル優先多重化装置
KR19990020350A (ko) * 1997-08-30 1999-03-25 윤종용 에이티엠 교환기의 제어부 이중화장치
KR19990058032A (ko) * 1997-12-30 1999-07-15 윤종용 에이티엠 교환기의 셀 경로 이중화장치 및 방법
KR20000017480U (ko) * 1999-02-26 2000-09-25 서평원 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980049374A (ko) * 1996-12-19 1998-09-15 양승택 Atm 교환기의 스탠바이 프로세서 통신 장치 및 이를 이용한 통신 방법
JPH1127284A (ja) * 1997-07-04 1999-01-29 Mitsubishi Electric Corp セル優先多重化装置
KR19990020350A (ko) * 1997-08-30 1999-03-25 윤종용 에이티엠 교환기의 제어부 이중화장치
KR19990058032A (ko) * 1997-12-30 1999-07-15 윤종용 에이티엠 교환기의 셀 경로 이중화장치 및 방법
KR20000017480U (ko) * 1999-02-26 2000-09-25 서평원 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429075B1 (ko) * 2001-12-20 2004-04-29 엘지전자 주식회사 에이티엠 고속 셀 스위칭 시스템

Also Published As

Publication number Publication date
KR20010064048A (ko) 2001-07-09

Similar Documents

Publication Publication Date Title
US6425049B1 (en) Disk array system and method of changing the configuration of the disk array system
US6970972B2 (en) High-availability disk control device and failure processing method thereof and high-availability disk subsystem
KR20070033866A (ko) 정보 처리 장치, 통신 부하 분산 방법 및 통신 부하 분산프로그램을 기록한 기록 매체
JPH0981527A (ja) 複数のホスト・コンピュータ・システムにより複数の記憶装置アレイを共有するシステム及び方法
JP4462697B2 (ja) 記憶制御装置
CN1330473A (zh) 反向复用业务中的备用冗余
US6944684B1 (en) System for selectively using different communication paths to transfer data between controllers in a disk array in accordance with data transfer size
KR100258079B1 (ko) 밀결합 결함 허용 시스템에서 메모리 버스 확장에 의한 동시 쓰기 이중화 장치
US7752340B1 (en) Atomic command retry in a data storage system
KR100429899B1 (ko) Fudcom에 의한 결함허용 제어장치 및 방법
US8055804B2 (en) Data storage system with shared cache address space
KR100195065B1 (ko) 데이타 통신망 정합장치
KR100311227B1 (ko) 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법
US6034943A (en) Adaptive communication node for use in an inter-processor communications system
US7889639B2 (en) Fiber channel switch and computer system using the same
US7287187B2 (en) Method and apparatus for supplying redundant power
KR100214122B1 (ko) 프로세서간 통신 데이터의 손실을 방지할 수 있는 이중화구조를 갖는 통신시스템
KR100485051B1 (ko) 에이티엠 교환기에서 보드 간 정합 장치
JP2002140315A (ja) 二重化マルチプロトコルスイッチ
KR100431467B1 (ko) 프로세서간 이중화 시스템 및 방법
KR19990028356U (ko) 통신 시스템의 회로 보드 이중화 장치
KR0146558B1 (ko) 본 위치등록기의 고속통신을 위한 광통신 인터페이스 장치의 이중화 방법
JP3260435B2 (ja) 情報通信システム
KR100318850B1 (ko) 이동통신 교환기에서의 메시지 전송장치
KR0169253B1 (ko) 비동기 전송 모드 스위치의 이중화 운용시 방송 메모리 데이타 유지 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee