KR20000017480U - 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치 - Google Patents
스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치 Download PDFInfo
- Publication number
- KR20000017480U KR20000017480U KR2019990002991U KR19990002991U KR20000017480U KR 20000017480 U KR20000017480 U KR 20000017480U KR 2019990002991 U KR2019990002991 U KR 2019990002991U KR 19990002991 U KR19990002991 U KR 19990002991U KR 20000017480 U KR20000017480 U KR 20000017480U
- Authority
- KR
- South Korea
- Prior art keywords
- ipc
- vpi
- processor
- cell
- vpi value
- Prior art date
Links
- 238000012545 processing Methods 0.000 claims abstract description 19
- 238000000034 method Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 7
- 230000005540 biological transmission Effects 0.000 description 6
- 238000012546 transfer Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 230000006727 cell loss Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000004321 preservation Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5672—Multiplexing, e.g. coding, scrambling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5685—Addressing issues
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
본 고안은 스탠바이 로딩시 하나의 스위치에 여러 개의 프로세서를 연결하여 운용할 경우에 각 스탠바이용 프로세서별로 VPI를 할당한 후 셀 전송시 해당 VPI를 이용하여 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택할 수 있도록 한 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치에 관한 것이다.
본 고안의 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치는 스탠바이 로딩시 하나의 스위치에 다수개의 프로세서를 연결한 ATM 교환기에 있어서, 상기 프로세서에 설치되어 목적지 어드레스에 각 스탠바이용 프로세서별로 할당된 VPI 값을 기록하는 IPC 처리부와; 상기 IPC 처리부로부터 입력받은 셀의 VPI 값을 검사하여 해당 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택하는 셀 다중화/역다중화부를 구비하여 이루어지는 것을 특징으로 한다. 나아가, 상기 셀 다중화/역다중화부는 상기 IPC 처리부로부터 입력받은 셀의 헤더 부분에서 VPI 값을 추출하는 셀 수신부; 상기 셀 수신부로부터 입력받은 상기 VPI 값을 일시 저장하는 쉬프트 레지스터부; VPI 값에 대한 IPC 링크 정보를 저장하고 있는 메모리부; 및 상기 메모리부에 저장되어 있는 IPC 링크 정보에 의거하여 상기 쉬프트 레지스터부로부터 입력받은 VPI 값에 대한 IPC 링크를 선택하는 IPC 링크 선택부를 구비하여 이루어지는 것을 특징으로 한다.
Description
본 고안은 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치에 관한 것으로, 더욱 상세하는 스탠바이 로딩시 하나의 스위치에 여러 개의 프로세서를 연결하여 운용할 경우에 각 스탠바이용 프로세서별로 VPI를 할당한 후 셀 전송시 해당 VPI를 이용하여 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택할 수 있도록 한 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치에 관한 것이다.
일반적으로 비동기 전송 방식(Asynchronous Transfer Mode;이하, ATM이라 한다)이라 함은 광대역 종합 정보 통신망(B-ISDN)의 핵심이 되는 전송·교환 기술로서, 비동기식 시분할 다중화 방식에 의거한 패킷형 전달 모드이다. 여기서, ATM의 정보 전달의 기본 단위는 셀(cell)로, ATM은 모든 정보를 5바이트의 헤더와 48바이트의 정보 필드로 이루어진 53바이트(byte)의 고정 길이 셀(ATM cell)로 취급한다. 이 고정 길이 데이터열(패킷)이 다중 및 교환의 단위가 된다. 한편, 헤더 내에는 셀이 속하는 커넥션을 식별하기 위한 VCI(Virtual Channel Identifier;가상 채널 식별자), VPI(Virtual Path Identifier;가상 경로 식별자), 또한 폭주시 셀의 폐기를 허용하는가 아닌가를 표시하는 CLP(cell loss priority;셀 손실 우선 순위), 망제어 정보를 구별하기 위한 PT(셀 종별 식별), 헤더 오류 검출·제어(HEC) 등의 기능이 있다.
이상에서 살펴본 바와 같은 비동기 전송 모드를 이용한 종래의 ATM 교환기는 많은 가입자들을 처리하기 위하여 많은 프로세서의 작업이 요구되는 바, 새로운 운영 체계(operating system;이하, OS라 한다)를 업그레이드하거나 새로운 응용 프로그램을 로딩할 때, 시스템의 중단 없이 이중화된 메인 프로세서의 스탠바이(standby)쪽에 새로운 OS를 로딩한 후 절체하는 스탠바이 로딩(standby loading) 기능이 구비되어 있다.
전술한 바와 같은 ATM 교환기에서 운용 보전 프로세서나 호 처리 프로세서는 IPC(Inter Processor Communication;프로세서간 통신) 메시지(최대 1024 바이트)를 이용하여 정보를 교환하는 바, ATM IPC 체계는 VPI를 목적지(Destination) 어드레스로 VCI를 소스(source) 어드레스로 사용하고 있다.
전술한 바와 같은 종래의 ATM 교환기는 하나의 스위치에 하나의 프로세서가 연결되어 있어 스탠바이 로딩시 스탠바이 프로세서의 목적지 ATM IPC ID(=VPI) 값이 운용 보전 프로세서나 호 처리 프로세서에 상관없이 하나로 할당되어 있다.
도 1 및 도 2는 종래의 ATM 교환기에서의 셀 전송 방법을 설명하기 위한 도이다. 도 1 및 도 2에 도시하는 바와 같이, 종래의 ATM 교환기는 하나의 스위치(10)에 하나의 프로세서(30)가 연결되어 있어 스탠바이(standby)용 호 처리 프로세서의 ATM IPC ID인 VPI 값이 모두 103으로 할당되어 있다. 따라서, 종래에는 스위치(10)를 통과하는 ATM 셀에 3바이트의 라우팅 태그를 덧붙여 목적지 프로세서를 제대로 찾아갈 수 있도록 하였다.
즉, 각 프로세서(30)에 구비되어 있는 IPC 처리 보드(33)는 IPC 메시지 내에 있는 소스와 목적지를 보고 소스 어드레스에는 자기 VCI를 목적지 어드레스에는 VPI를 적는다. 이후, IPC 처리 보드(33)는 IPC 메시지를 셀로 쪼개고, 메시지 내에 있는 목적지 어드레스를 보고 3바이트 라우팅 태그(routing tag;소스 프로세서에서 목적지 프로세서로 가기 위한 스위치 라우팅 정보)를 붙인다. 이 스위치 라우팅 정보는 IPC 처리 보드(33) 내에 테이블(table)로 존재한다. 따라서, 53바이트의 셀에 3바이트 라우팅 태그를 붙인 셀은 3바이트 라우팅 태그에 저장되어 있는 스위치 라우팅 정보에 의거하여 해당 스위치(10)를 통과하여 목적지 프로세서로 전송된다. 여기서, 3바이트 라우팅 태그를 붙이는 이유는 최대 3단의 스위치를 지나기 때문이다.
그러나, 도 3에 도시하는 바와 같이, 스탠바이 로딩시 하나의 스위치(10)에 여러 개의 프로세서(30)를 연결하여 운용할 경우에는 스텐바이용 프로세서의 목적지 값(VPI)이 동일하게 할당되어 있어 목적지를 제대로 찾아갈 수 없는 문제점이 있다. 즉, 예를 들어, 스탠바이용 호 처리 프로세서의 ATM IPC ID인 VPI 값이 모두 103으로 할당되어 있는 경우에는 VPI 값으로 IPC 링크를 찾는 셀 다중화부/역다중화부(multiplexer/demultiplexer;이하, MUX/DEMUX라 한다)(20)에서 해당 목적지 프로세서를 선택할 수 없는 문제점이 있다.
본 고안은 전술한 문제점을 해결하기 위해 안출된 것으로서, 스탠바이 로딩시 하나의 스위치에 여러 개의 프로세서를 연결하여 운용할 경우에 각 스탠바이용 프로세서별로 VPI를 할당한 후 셀 전송시 해당 VPI를 이용하여 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택할 수 있도록 한 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치를 제공함에 그 목적이 있다.
전술한 목적을 달성하기 위한 본 고안의 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치는 스탠바이 로딩시 하나의 스위치에 다수개의 프로세서를 연결한 ATM 교환기에 있어서, 상기 프로세서에 설치되어 목적지 어드레스에 각 스탠바이용 프로세서별로 할당된 VPI 값을 기록하는 IPC 처리부와; 상기 IPC 처리부로부터 입력받은 셀의 VPI 값을 검사하여 해당 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택하는 셀 다중화/역다중화부를 구비하여 이루어지는 것을 특징으로 한다. 나아가, 상기 셀 다중화/역다중화부는 상기 IPC 처리부로부터 입력받은 셀의 헤더 부분에서 VPI 값을 추출하는 셀 수신부; 상기 셀 수신부로부터 입력받은 상기 VPI 값을 일시 저장하는 쉬프트 레지스터부; VPI 값에 대한 IPC 링크 정보를 저장하고 있는 메모리부; 및 상기 메모리부에 저장되어 있는 IPC 링크 정보에 의거하여 상기 쉬프트 레지스터부로부터 입력받은 VPI 값에 대한 IPC 링크를 선택하는 IPC 링크 선택부를 구비하여 이루어지는 것을 특징으로 하고, 상기 IPC 처리부에는 상기 각 스탠바이용 프로세서별로 할당된 VPI 값이 저장되어 있는 것을 특징으로 한다.
도 1 및 도 2는 종래의 ATM 교환기에서의 셀 전송 방법을 설명하기 위한 도.
도 3은 종래의 ATM 교환기에서의 문제점을 설명하기 위한 도.
도 4는 본 고안에 따른 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치를 구비한 ATM 교환기의 구성을 나타내는 도.
도 5는 도 4에서의 셀 MUX/DEMUX의 구성을 나타내는 도.
*** 도면의 주요 부분에 대한 부호의 설명 ***
100. 스위치,200. 셀 MUX/DEMUX,
210. 셀 수신부,220. 쉬프트 레지스터,
230. DPRAM,240. IPC 링크 선택부,
300. 프로세서
이하에서는 첨부한 도면을 참조하여 본 고안의 양호한 실시예에 따른 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치에 대해서 상세하게 설명한다.
도 4는 본 고안에 따른 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치를 구비한 ATM 교환기의 구성을 나타내는 도이다. 도 4에 도시하는 바와 같이, 하나의 스위치(100)에 여러 개의 프로세서(300)를 연결하여 스탠바이 로딩을 수행할 경우에는 먼저, 스탠바이용 프로세서의 목적지 ATM IPC ID인 VPI를 각 프로세서별로 할당한다. 여기서, 각각의 프로세서별로 할당된 VPI 값은 테이블로 IPC 처리 보드(310)에 펌웨어(firmware)로 저장되어 있다. 표 1은 IPC 처리 보드(310)에 저장되어 있는 각각의 프로세서별로 할당된 VPI 값을 나타낸 표이다.
프로세서 | VPI 값 |
스탠바이용 호 처리 프로세서 0 | 112 |
스탠바이용 호 처리 프로세서 1 | 113 |
: | : |
셀 경로 테스트 보드 | 104 |
전술한 바와 같이, 스탠바이 로딩시 하나의 스위치(100)에 여러 개의 프로세서(300)를 연결하여 운용하기 위해서는 셀 MUX/DEMUX(200)가 목적지 프로세서를 식별하여 목적지 프로세서로 정확하게 데이터를 전송해야 하는 바, 셀 MUX/DEMUX(200)는 들어온 셀의 VPI 값을 검사하여 VPI의 값이 112인 경우 스탠바이용 호 처리 프로세서 0에, 113인 경우에는 스탠바이용 호 처리 프로세서 1에, 104인 경우에는 셀 경로 테스트 보드에 연결된 IPC 링크를 선택하여 해당 보드와 통신할 수 있게 한다.
도 5는 도 4에서의 셀 MUX/DEMUX의 구성을 나타내는 도이다. 도 5에 도시하는 바와 같이, 본 고안에 적용되는 셀 MUX/DEMUX(200)는 셀 수신부(210), 쉬프트 레지스터부(220), DPRAM(dual port random access memory;230) 및 IPC 링크 선택부(240)를 구비하여 이루어진다.
전술한 구성에 있어서, 셀 수신부(210)는 셀을 수신받아 수신받은 셀의 헤더 부분에서 VPI 값을 추출하고 쉬프트 레지스터(220)로 전송한다.
쉬프트 레지스터(220)는 셀 수신부(210)에서 입력받은 VPI 값을 저장하고 있다가 IPC 링크 선택부(240)로 전송한다.
DPRAM(230)에는 IPC VPI 값에 대한 IPC 링크 정보가 들어 있다. 표 2는 IPC VPI 값에 대한 IPC 링크 정보를 나타내는 표이다.
VPI 값 | IPC 링크 |
112 | IPC 링크 1 |
113 | IPC 링크 2 |
: | : |
104 | IPC 링크 4 |
IPC 링크 선택부(240)는 쉬프트 레지스터부(220)로부터 입력받은 VPI 값을 DPRAM(230)에 저장되어 있는 값과 비교하여 해당 IPC 링크를 선택하여 입력받은 셀을 전송한다. 즉, 쉬프트 레지스터부(220)로부터 입력받은 VPI 값이 112인 경우에는 112에 해당하는 IPC 링크가 1이므로 IPC 링크 1을 통해 스탠바이용 호 처리 프로세서 0으로 입력받은 셀을 전송시킨다.
본 고안의 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치는 전술한 실시예에 국한되지 않고 본 고안의 기술 사상이 허용하는 범위 내에서 다양하게 변형하여 실시할 수 있다.
이상에서 설명한 바와 같은 본 고안의 스탠바이 로딩시 VPI를 이용한 IPC 링크 선택 장치에 따르면, 각 스탠바이용 프로세서별로 VPI를 할당한 후 셀 전송시 해당 VPI를 이용하여 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택할 수 있도록 함으로서 하나의 스위치에 여러 개의 프로세서를 연결하여 스탠바이 로딩을 수행할 수 있는 효과가 있다. 또한, 전술한 바와 같이 하나의 스위치에 여러 개의 프로세서를 연결하여 운용함으로서 프로세서가 많이 요구되는 시스템에 적절히 사용할 수 있는 효과가 있다. 또한, 하나의 시스템 랙(system rack)에 여러 개의 프로세서를 집약시킬 수 있으므로 경제적인 면에서 유리한 효과가 있다.
Claims (3)
- 스탠바이 로딩시 하나의 스위치에 다수개의 프로세서를 연결한 ATM 교환기에 있어서,상기 프로세서에 설치되어 목적지 어드레스에 각 스탠바이용 프로세서별로 할당된 VPI 값을 기록하는 IPC 처리부와;상기 IPC 처리부로부터 입력받은 셀의 VPI 값을 검사하여 해당 목적지 프로세서와 연계시켜 주는 IPC 링크를 선택하는 셀 다중화/역다중화부를 구비하여 이루어지는 것을 특징으로 하는 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치.
- 제 1항에 있어서, 상기 셀 다중화/역다중화부는상기 IPC 처리부로부터 입력받은 셀의 헤더 부분에서 VPI 값을 추출하는 셀 수신부;상기 셀 수신부로부터 입력받은 상기 VPI 값을 일시 저장하는 쉬프트 레지스터부;VPI 값에 대한 IPC 링크 정보를 저장하고 있는 메모리부; 및상기 메모리부에 저장되어 있는 IPC 링크 정보에 의거하여 상기 쉬프트 레지스터부로부터 입력받은 VPI 값에 대한 IPC 링크를 선택하는 IPC 링크 선택부를 구비하여 이루어지는 것을 특징으로 하는 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치.
- 제 1항에 있어서, 상기 IPC 처리부에는 상기 각 스탠바이용 프로세서별로 할당된 VPI 값이 저장되어 있는 것을 특징으로 하는 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019990002991U KR20000017480U (ko) | 1999-02-26 | 1999-02-26 | 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019990002991U KR20000017480U (ko) | 1999-02-26 | 1999-02-26 | 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20000017480U true KR20000017480U (ko) | 2000-09-25 |
Family
ID=54759768
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019990002991U KR20000017480U (ko) | 1999-02-26 | 1999-02-26 | 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20000017480U (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100311227B1 (ko) * | 1999-12-24 | 2001-10-12 | 오길록 | 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법 |
KR100436138B1 (ko) * | 2001-12-28 | 2004-06-14 | 엘지전자 주식회사 | 프로세서간 에이티엠 셀 기반의 아이피씨 송수신 장치 및방법 |
-
1999
- 1999-02-26 KR KR2019990002991U patent/KR20000017480U/ko not_active Application Discontinuation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100311227B1 (ko) * | 1999-12-24 | 2001-10-12 | 오길록 | 이중화로 구성된 셀 다중 장치 및 그를 이용한 이중화제어 방법 |
KR100436138B1 (ko) * | 2001-12-28 | 2004-06-14 | 엘지전자 주식회사 | 프로세서간 에이티엠 셀 기반의 아이피씨 송수신 장치 및방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0474429B1 (en) | An asynchronous transfer mode switching arrangement providing broadcast transmission | |
JP4602794B2 (ja) | Atmデータをリアルタイムで再組立するシステム、方法、およびプログラム | |
US8154994B2 (en) | Header conversion technique | |
GB2285366A (en) | Asynchronous data transfer | |
US7362710B2 (en) | Organization and maintenance loopback cell processing in ATM networks | |
US6944156B2 (en) | Label request packet transmission method, packet transfer network and method thereof, and packet transfer device | |
KR20000017480U (ko) | 스탠바이 로딩시 브이피아이를 이용한 아이피씨 링크 선택 장치 | |
JPH09102788A (ja) | 非同期転送モード電気通信ネットワークにおける多重化法およびその方法を実施するスイッチングノード | |
US6002688A (en) | Circuit for calculating number of idle virtual path identifier and virtual channel identifier | |
JPH11266261A (ja) | 回線交換方法及び、これを用いた非同期モード交換機 | |
KR19980036815A (ko) | Atm 접속카드의 atm 망 접속을 위한 셀 다중화 장치 | |
KR100237403B1 (ko) | Atm 교환기 ds1e 가입자 정합장치 | |
KR100606341B1 (ko) | 에이티엠 교환 시스템의 가입자 장치에서의 포트번호설정방법 | |
KR100255800B1 (ko) | Atm 교환기의 셀 경로 시험방법 | |
JPH1174892A (ja) | セル交換機 | |
KR100260094B1 (ko) | 교환기에서의 프로세서간 통신 셀 교환 장치 및방법 | |
KR100456115B1 (ko) | 교환기에서 복수 셀의 유토피아 레벨 2 정합 장치 | |
KR100289575B1 (ko) | 비동기 전달모드 교환기에 있어서의 선로 시험기 | |
KR0132939B1 (ko) | 에이티엠(atm) 가상경로/가상채널 교환시스템에서의 오에이엠(oam) 셀 구별 장치 및 방법 | |
KR100675132B1 (ko) | 에이티엠 셀 헤더 변환 장치 | |
KR0164123B1 (ko) | 에이티엠 교환시스템에서 연결식별자의 할당 및 해제 방법 | |
KR100237883B1 (ko) | 비동기 전송방식(atm)의 효율적인 셀라우팅 방법 및 이를 위한 가상경로(vp) 크로스커넥터 | |
EP1238497B1 (en) | Autoconfiguration of control connections in an exchange | |
KR100195057B1 (ko) | 에이티엠 네트워크 시스템의 유지보수 셀 처리장치 | |
KR100255799B1 (ko) | Atm 교환기의 셀 경로 시험방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |