KR100298195B1 - 절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법 - Google Patents

절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법 Download PDF

Info

Publication number
KR100298195B1
KR100298195B1 KR1019980045265A KR19980045265A KR100298195B1 KR 100298195 B1 KR100298195 B1 KR 100298195B1 KR 1019980045265 A KR1019980045265 A KR 1019980045265A KR 19980045265 A KR19980045265 A KR 19980045265A KR 100298195 B1 KR100298195 B1 KR 100298195B1
Authority
KR
South Korea
Prior art keywords
layer
collector
dipole transistor
transistor
base
Prior art date
Application number
KR1019980045265A
Other languages
English (en)
Other versions
KR20000027350A (ko
Inventor
박문평
이태우
박성호
Original Assignee
오길록
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오길록, 한국전자통신연구원 filed Critical 오길록
Priority to KR1019980045265A priority Critical patent/KR100298195B1/ko
Publication of KR20000027350A publication Critical patent/KR20000027350A/ko
Application granted granted Critical
Publication of KR100298195B1 publication Critical patent/KR100298195B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0214Particular design considerations for integrated circuits for internal polarisation, e.g. I2L
    • H01L27/0229Particular design considerations for integrated circuits for internal polarisation, e.g. I2L of bipolar structures
    • H01L27/0233Integrated injection logic structures [I2L]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66234Bipolar junction transistors [BJT]
    • H01L29/66242Heterojunction transistors [HBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/73Bipolar junction transistors
    • H01L29/737Hetero-junction transistors
    • H01L29/7371Vertical transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Bipolar Integrated Circuits (AREA)
  • Bipolar Transistors (AREA)

Abstract

본 발명은 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 멀티-콜렉터에서 콜렉터 간의 전기적 분리를 절연막에 의해 이루어지도록 하므로써 멀티-콜렉터의 분리 특성을 개선하여, 전류이득이 크고, 평탄화된 구조를 갖도록 하고, 쌍극자 트랜지스터의 베이스 저항을 낮추고, 베이스-콜렉터 접합의 파괴전압을 증가시킬 수 있는 I2L 소자 제조방법을 제공하고자 하는 것으로, 본 발명은 첫째, 멀티-콜렉터에서 콜렉터 간의 전기적 분리를 절연막에 의해 이루어지도록 하여 멀티-콜렉터의 분리 특성을 개선할 수 있고, 둘째, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 에미터층까지 깊게, 그리고 수평으로 형성된 콜렉터 및 에미터 영역을 갖도록 pnp 쌍극자 트랜지스터를 형성할수 있어, 단면적이 증가하므로 전류이득을 증가시킬수 있게 하고, 세째, 입력전극 및 출력전극과 더불어 접지전극이 기판의 동일한 일면에 형성되도록 하여 완전한 평탄화를 이룰수 있으며, 네째, 수평 pnp 쌍극자 트랜지스터의 베이스가 콜렉터 상층구조 npn 이종접합 쌍극자 트랜지스터의 콜렉터층이 아닌 별도의 에피층에 형성되도록 하여 수평 pnp 쌍극자 트랜지스터의 베이스 영역의 n형 불순물 도핑농도를 최적화하여, 수평 pnp 쌍극자 트랜지스터의 베이스 영역의 저항을 낮추고, 베이스-콜렉터 접합의 파괴전압 및 전류이득을 증가시킨다.

Description

절연막에 의해 분리된 멀티-콜렉터를 갖는 집적화된 주입논리 소자 제조방법
본 발명은 이종접합 쌍극자 트랜지스터(HBT: Heterojunction Bipolar Transistors)를 이용한 집적화된 주입논리(: Intergrated Injection Logic, 이하이라 칭함) 소자 제조방법에 관한 것으로, 특히 pnp 쌍극자 트랜지스터와 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터를 이용한소자를 제조방법에 관한 것이다.
도1은 종래기술에 따라 제작한소자의 단면도로서, 도1은 이웃하는 다른소자와의 분리를 위한 Si+이온주입영역(10) 내에서 수직 pnp 쌍극자 트랜지스터(100)와 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)가 함께 집적화된 것을 보여준다. 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)의 콜렉터 영역은 Be+이온주입영역(9)에 의해 분리되어 있다. 도1을 참조하면, n+화합물 반도체층(2) 상에 순차적으로 에피택셜 성장된 n형화합물반도체층(3), p형화합물반도체층(4a) 및 n형화합물반도체층(5a)이 각각 에미터, 베이스 및 콜렉터를 이루어 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)를 구성한다. 그리고, p형화합물반도체층(4b)과, n형화합물반도체층(5b) 및 n형화합물반도체층(5b) 내의 p+확산영역(6)이 각각 콜렉터, 베이스 및 에미터를 이루어 수직 pnp 쌍극자 트랜지스터(100)를 구성한다. 미설명 도면부호 '2'는 콜렉터 상층구조 이종접합 쌍극자 트랜지스터의 에미터캡층을, '11'은소자의 입력전극을, '12'는소자의 출력전극을, '13'은소자의 주입전극을, '14'는소자의 접지전극을 각각 나타낸다.
이상의 구조에서 알 수 있듯이, 종래에는 pnp 쌍극자 트랜지스터와 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터를 이용한소자를 제조함에 있어, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)의 경우, Be+이온을 에미터층 상부에 도달하도록 주입하여 밴드갭이 큰 에미터층에 PN 접합을 형성시킨다. 이때 PN 접합의 턴-온 접압이 Np 접합보다 크기 때문에 전자는 Npn 트랜지스터의 베이스층으로 주입되어 상향전류 이득이 증가한다. 또한, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 에미터(도면의 3)와 수직 pnp 쌍극자 트랜지스터의 베이스(도면의 5b) 합병 및 인접한소자를 분리시키기 위하여 Si+이온주입을 사용한다.
한편, pnp 쌍극자 트랜지스터의 경우 전류이득이 큰 수직 pnp 쌍극자 트랜지스터(100)를 사용하고, 평탄화된 구조를 갖기 위하여 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 화합물반도체층들을 그대로 이용한다. 즉, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)의 콜렉터층(도면의 5a)에 Zn을 확산시켜 수직 pnp 쌍극자 트랜지스터(100)의 에미터 영역(도면의 6)이 되게 한다.
그런데, 이러한 종래기술은, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)의 도핑농도 1×1016cm-3∼ 5×1016cm-3, 두께 3000Å ∼ 5000Å인 콜렉터층(도면의 5a)과 도핑농도 1×1019cm-3∼ 5×1019cm-3, 두께 500Å ∼ 1000Å인 베이스층(도면의 4a)이, 수직 pnp 쌍극자 트랜지스터의 베이스(도면의 5b)와 콜렉터(도면의 4b)로 각각 사용되기 때문에, 수직 pnp 쌍극자 트랜지스터의 베이스 저항이 크고, 수직 pnp 쌍극자 트랜지스터 베이스-콜렉터 접합의 파괴전압이 감소하는 문제점이 있다.
또한, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터(200)는 Be+이온주입영역(9)에 의해 여러개로 분리된 멀티-콜렉터(multi-collectors)로 형성되는바, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 베이스층으로 주입된 전자가 Be+이온주입영역으로 흐를수 있기 때문에 상향전류이득이 감소하는 문제점이 있다.
본 발명의 목적은소자를 구성하는 pnp 쌍극자 트랜지스터와 콜렉터 상층구조 이종접합 쌍극자 트랜지스터 각각에 대하여 전류이득이 크고, 평탄화된 구조를 갖도록 하는 동시에, pnp 쌍극자 트랜지스터의 베이스 저항을 낮추고, 쌍극자 트랜지스터의 베이스-콜렉터 접합의 파괴전압을 증가시킬 수 있으며, 더욱이 멀티-콜렉터의 분리 영역에 의한 상향전류 이득의 감소를 개선시킨소자 제조방법을 제공하는데 있다.
도1은 종래기술에 따라 제작한소자의 단면도,
도2a 내지 도2h는 본 발명의 일실시예에 따른소자 제조 방법을 나타내는 단면도.
* 도면의 주요부분에 대한 부호의 설명
201 : 반절연 화합물반도체기판 202 : 에미터캡층
203 : 에미터층 204 : 베이스층
205 : 콜렉터층 206 : 부콜렉터층
207a, 207b, 207c : 마스크(감광막) 208 : 절연막
200 : 홈 209 : 에피층
210 : Be+이온주입영역 211 : Si+이온주입영역
212 : 입력전극 213 : 출력전극
214 : 주입전극 215 : 접지전극
500 : 수평 pnp 쌍극자 트랜지스터
상기 목적을 달성하기 위한 일특징적인 본 발명의소자 제조방법은, 화합물반도체층 상에 제1도전형의 에미터캡층 및 에미터층, 제2도전형의 베이스층, 제1도전형의 콜렉터층 및 부콜렉터층을 순차적으로 형성하는 단계; 제1 쌍극자 트랜지스터의 활성영역 이외 영역의 상기 부콜렉터층, 상기 콜렉터층 및 상기 베이스층을 선택적으로 식각 제거하는 단계; 상기 제1 쌍극자 트랜지스터의 활성영역 내에서 상기 콜렉터층을 적어도 두 개로 분리하기 위하여, 상기 활성영역 내의 상기 콜렉터층을 선택적으로 식각하여 적어도 하나의 홈을 형성하는 단계; 상기 홈 내에 절연막을 매립하는 단계; 노출된 상기 에미터층 상에 제1도전형의 에피층을 형성하는 단계; 제2도전형 불순물 이온주입을 실시하되, 수평적인 접합의 제2 쌍극자 트랜지스터를 형성하기 위하여 상기 에피층 영역에 적어도 두군데 상기 이온주입이 이루어지며, 상기 이온주입 깊이가 상기 에미터층의 표면까지 이루어지도록 하는 단계; 상기 제1 쌍극자 트랜지스터와 상기 제2 쌍극자 트랜지스터를 덮는 마스크를 이용하여, 상기 에미터층을 관통하도록 제1도전형의 불순물 이온주입을 실시하는 단계; 및 상기 제2도전형 불순물 이온주입된 영역과, 상기 부콜렉터층에 각각 입력전극, 출력전극, 주입전극을 형성하는 단계를 포함하여 이루어진다.
이하, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부된 도면을 참조하여 설명하기로 한다.
도2a 내지 도2h에는 본 발명의 일실시예에 따른소자 제조 방법이 나타나 있다.
먼저, 도2a에 도시한 것과 같이, 반절연 화합물반도체(결정방향 (100)) 기판(201)상에 도핑농도 1×1018cm-3~ 8×1018cm-3, 두께 2000Å ~ 3000Å인 화합물반도체 에미터캡층(202), 도핑농도 1×1017cm-3~ 5×1017cm-3, 두께 1000Å ~ 2000Å이고 밴드갭이 베이스와 같은 화합물반도체층과 도핑농도 3×1017cm-3~ 7×1017cm-3, 두께 500Å ~ 1000Å이고 밴드갭이 베이스 보다 큰 화합물반도체층 부터 밴드갭이 베이스와 같은 화합물반도체층 까지 밴드갭을 선형적으로 감소시킨 화합물반도체층으로 구성된 n형의 에미터층(203), 도핑농도 1×1019cm-3~ 5×1019cm-3, 두께 500Å ~ 1000Å인 p형 화합물반도체인 베이스층(204), 도핑농도 1×1016cm-3~ 5×1016cm-3, 두께 3000Å ~ 5000Å인 n형 화합물반도체의 콜렉터층(205), 도핑농도 1×1018cm-3~ 7×1017cm-3, 두께 4000Å ~ 6000Å인 화합물반도체 부콜렉터층(206)을 성장시킨다. 부콜렉터층(206)과 에미터캡층(202)은 오믹접촉을 향상시키기 위한 것이다.
이어서, 도2b에 도시한 것과 같이 마스크(207a) 및 식각 공정을 통해 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터가 형성될 활성영역(도면의 "A") 외부의 부콜렉터층(206), 콜렉터층(205), 베이스층(204)을 식각한다.
이어서, 도2c에 도시한 것과 같이, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 상향 전류이득(up-beta)을 크게 하기 위하여, 그리고 콜렉터 영역을 멀티-콜렉터(multi-collectors)으로 전기적으로 분리시키기 위하여, 마스크(207b)을 사용하여 부콜렉터층(206), 콜렉터층(205)을 식각하여 홈(groove)(216)을 형성시킨다.
이어서, 도2d에 도시한 것과 같이 홈(215) 내에 절연막(208)을 매립한다.
이어서, 도2e에 도시된 바와같이, 상기 식각에 의해 노출된 에미터층(203) 상에 n형 화합물반도체의 에피층(209)을 성장시켜 형성하는 바, 상기 에피층은 pnp 쌍극자 트랜지스터의 전류이득 및 베이스-콜렉터 접합의 파괴전압을 최적화시킬 수 있는 도핑농도를 갖고, 두께가 상기 베이스층(204), 콜렉터층(205) 및 부콜렉터층(206)을 합한 것과 갖도록 형성한다. 에피층(209)은 성장시 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터 활성영역(도면의 "A") 상에도 재성장되나 이는 식각해 내면 된다.
이어서, 도2f에 도시한 것과 같이 마스크(207c) 및 Be+이온주입 공정을 통해 Be+이온주입영역(210)를 형성하는 바, 상기 에피층(209)에서 두 군데에 이온주입이 이루어지되 그 깊이가 상기 에미터층(203)의 표면까지 이루어진 Be+이온주입영역(210)을 형성하여, 수평 pnp 쌍극자 트랜지스터(500)을 형성한다. 상기 수평 pnp 쌍극자 트랜지스터(500)는 p형 불순물인 Be+이온주입영역(210) 두군데가 각기 에미터와 콜렉터를 이루고 그 사이에 개재되는 n형 에피층(209)이 베이스를 이루게 된다.
이어서, 도2g에 도시한 것과 같이 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터와 수평 pnp 쌍극자 트랜지스터(500)를 덮는 마스크(207d)를 형성하고, Si+이온주입 공정을 실시하되 이온주입시 이온이 에미터층(203)을 관통하고 그 아래에 있는 에미터캡층(202) 상부에 도달하도록 실시하여, Si+이온주입영역(211)을 형성하는바, Si+이온주입영역(211)은 인접한소자를 전기적으로 분리시키는 역할을 할뿐 아니라, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 에미터층(203)과 수평 pnp 쌍극자 트랜지스터의 베이스(도면의 209)을 전기적으로 연결시켜 준다.
이어서, 주입시킨 Be+이온과 Si+이온을 전기적으로 활성화 시킨 후, 도2h에 도시한 것과 같이소자의 입력전극(212), 출력전극(213), 주입전극(214) 및 접지전극(215)을 리프트 오프에 의해 각각 형성시키면, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터와 수평 pnp 쌍극자 트랜지스터를 이용하여 완전하게 평탄화 된소자 제작이 완성된다. 입력전극(212)은 수평 pnp 쌍극자 트랜지스터(500)의 콜렉터 상에 형성되고, 출력전극(213)은 각 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 부콜렉터층(206)에 형성되며, 주입전극(214)은 수평 pnp 쌍극자 트랜지스터의 에미터 상에 형성되고, 접지전극(214)은 인접한 소자 간의 분리를 위한 Si+이온주입영역(211) 상에 형성된다.
이상에서 설명한 본 발명의 일실시예로 제조된소자는 다음과 같은 작용효과를 갖는다.
첫째, 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 에미터층(203)까지 깊게, 그리고 수평적으로 형성된 콜렉터 및 에미터 영역(도면부호 "210" 참조)을 갖도록 pnp 쌍극자 트랜지스터(500)를 형성할 수 있어, 단면적이 증가하므로 전류이득을 증가시킬수 있다.
둘째, 입력전극(212) 및 출력전극(213)과 더불어 접지전극(215)이 기판의 동일한 일면에 형성되기 때문에(종래에는 접지전극이 기판의 뒷면에 형성됨) 완전한 평탄화를 이룰수 있다.
셋째, 수평 pnp 쌍극자 트랜지스터의 베이스가 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터의 콜렉터층(205)이 아닌 별도의 에피층(209)에 형성되기 때문에, 수평 pnp 쌍극자 트랜지스터의 베이스 영역의 n형 불순물 도핑농도를 최적화하여 수평 pnp 쌍극자 트랜지스터의 베이스 영역의 저항을 낮추고, 베이스-콜렉터 접합의 파괴전압 및 전류이득을 증가시킬 수 있다.
넷째, 멀티-콜렉터에서 콜렉터 간의 전기적 분리를 절연막에 의해 이루어지도록 하므로써, 멀티콜렉터 분리영역에 의한 전류이득의 감소를 개선할 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
본 발명의소자 제조방법은, pnp 쌍극자 트랜지스터와 콜렉터 상층구조 Npn 이종접합 쌍극자 트랜지스터 각각에 대하여 전류이득이 크고, 평탄화된 구조를 갖도록 하는 동시에, pnp 쌍극자 트랜지스터의 베이스 저항을 낮추고, pnp 쌍극자 트랜지스터의 베이스-콜렉터 접합의 파괴전압을 증가시킬 수 있으며, 또한, 멀티-콜렉터에서 콜렉터 간의 전기적 분리를 절연막에 의해 이루어지도록 하므로써, 멀티-콜렉터의 분리영역에 의한 상햐언류이득의 감소를 개선할 수 있는 효과가 있다. 그리고 이를 이용하여 초고속 디지털 회로의 제작이 가능하다.

Claims (3)

  1. 이중접합 쌍극자 트랜지스터를 이용한소자 제조방법에 있어서,
    화합물반도체층 상에 제1도전형의 에미터캡층 및 에미터층, 제2도전형의 베이스층, 제1도전형의 콜렉터층 및 부콜렉터층을 순차적으로 형성하는 단계;
    제1 쌍극자 트랜지스터의 활성영역 이외의 상기 부콜렉터층, 상기 콜렉터층 및 상기 베이스층을 선택적으로 식각 제거하는 단계;
    상기 제 1 쌍극자 트랜지스터의 활성영역 내에서 상기 콜렉터층을 적어도 두개로 분리하기 위하여, 상기 활성영역 내의 상기 콜렉터층을 선택적으로 식각하여 적어도 하나의 홈을 형성하는 단계;
    상기 홈 내에 절연막을 매립하는 단계;
    노출된 상기 에미터층 상에 상기 콜렉터층과 도핑농도가 실질적으로 같은 제1도전형의 에피층을 형성하되, 기판의 평탄화를 위하여 상기 부콜렉터층의 높이까지 상기 에피층을 형성하는 단계;
    제2도전형 불순물 이온주입을 실시하되, 수평적인 접합의 제2 쌍극자 트랜지스터를 형성하기 위하여 상기 에피층 영역에 적어도 두군데 상기 이온주입이 이루어지며, 상기 이온주입 깊이가 상기 에미터층의 표면까지 이루어지도록 하는 단계;
    상기 제 1 쌍극자 트랜지스터와 상기 제2 쌍극자 트랜지스터를 덮는 마스크를 이용하여, 상기 에미터층을 관통하도록 제1도전형의 불순물 이온주입을 실시하는 단계; 및
    상기 제2도전형 불순물 이온주입된 영역과, 상기 부콜렉터층에 각각 입력전극, 출력전극, 주입전극을 형성하는 단계
    를 포함하여 이루어진소자 제조방법.
  2. 제1항에 있어서,
    상기 제2도전형 불순물은 Be+이온임을 특징으로 하는소자 제조방법.
  3. 제1항 또는 제2항에 있어서,
    상기 제1도전형 불순물은 Si+이온임을 특징으로 하는소자 제조방법.
KR1019980045265A 1998-10-28 1998-10-28 절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법 KR100298195B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980045265A KR100298195B1 (ko) 1998-10-28 1998-10-28 절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980045265A KR100298195B1 (ko) 1998-10-28 1998-10-28 절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법

Publications (2)

Publication Number Publication Date
KR20000027350A KR20000027350A (ko) 2000-05-15
KR100298195B1 true KR100298195B1 (ko) 2001-11-26

Family

ID=19555683

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980045265A KR100298195B1 (ko) 1998-10-28 1998-10-28 절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법

Country Status (1)

Country Link
KR (1) KR100298195B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08316333A (ja) * 1995-05-19 1996-11-29 Sony Corp 半導体装置およびその製法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08316333A (ja) * 1995-05-19 1996-11-29 Sony Corp 半導体装置およびその製法

Also Published As

Publication number Publication date
KR20000027350A (ko) 2000-05-15

Similar Documents

Publication Publication Date Title
US4038680A (en) Semiconductor integrated circuit device
JP2504862B2 (ja) 半導体装置及びその製造方法
US20040048428A1 (en) Semiconductor device and method of manufacturing the same
JPH06151723A (ja) モノリシック半導体素子のバイポーラトランジスタ構造、及び前記モノリシック半導体素子の製造方法
US4412376A (en) Fabrication method for vertical PNP structure with Schottky barrier diode emitter utilizing ion implantation
JPH07326773A (ja) ダイオードおよびその製造方法
US4979009A (en) Heterojunction bipolar transistor
KR100298195B1 (ko) 절연막에의해분리된멀티-콜렉터를갖는집적화된주입논리소자제조방법
US4599635A (en) Semiconductor integrated circuit device and method of producing same
KR100270316B1 (ko) 이종접합 쌍극자 트랜지스터를 이용한 집적화된 주입논리 소자제조 방법
KR100281556B1 (ko) 이종접합 쌍극자 트랜지스터를 이용한 집적화된 주입논리 소자제조 방법
US4326212A (en) Structure and process for optimizing the characteristics of I2 L devices
US6967144B1 (en) Low doped base spacer for reduction of emitter-base capacitance in bipolar transistors with selectively grown epitaxial base
US5389562A (en) Double heterojunction bipolar transistor and the method of manufacture therefor
KR0163924B1 (ko) 수평형 트랜지스터 및 그 제조방법
US11817353B2 (en) Method for producing a diode
JP3356538B2 (ja) トランジスタの製法
KR100243095B1 (ko) 평탄화된 컬렉터 상층 구조 이종접합 쌍극자트랜지스터의제조 방법
KR100274148B1 (ko) 평탄구조의 이중 이종접합 쌍극자 트랜지스터의제조방법
KR100264519B1 (ko) 바이폴라 트랜지스터 제조방법
KR100591247B1 (ko) 이종접합 전계효과 트랜지스터 및 그 제조방법
KR100340927B1 (ko) 이종접합 쌍극자 트랜지스터 제조방법
JP2904981B2 (ja) 半導体集積回路装置
EP0052465A2 (en) I2L semiconductor device
KR0151125B1 (ko) 반도체 집적회로의 i2l 게이트 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20080428

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee