KR100287867B1 - 디지털 텔레비전의 타이밍 복원 장치 - Google Patents

디지털 텔레비전의 타이밍 복원 장치 Download PDF

Info

Publication number
KR100287867B1
KR100287867B1 KR1019980062823A KR19980062823A KR100287867B1 KR 100287867 B1 KR100287867 B1 KR 100287867B1 KR 1019980062823 A KR1019980062823 A KR 1019980062823A KR 19980062823 A KR19980062823 A KR 19980062823A KR 100287867 B1 KR100287867 B1 KR 100287867B1
Authority
KR
South Korea
Prior art keywords
signal
timing
horizontal synchronization
synchronization signal
section
Prior art date
Application number
KR1019980062823A
Other languages
English (en)
Other versions
KR20000046146A (ko
Inventor
전정식
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019980062823A priority Critical patent/KR100287867B1/ko
Priority to US09/467,374 priority patent/US6583822B1/en
Publication of KR20000046146A publication Critical patent/KR20000046146A/ko
Application granted granted Critical
Publication of KR100287867B1 publication Critical patent/KR100287867B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof

Abstract

잔류측파대(VSB) 방식을 사용하는 미국향 디지탈 TV 수신기에서의 타이밍 복원 장치에 관한 것으로서, 특히 수평 동기 신호 구간에 대한 신뢰도가 일정값 이상 쌓이면 제어 신호를 발생시켜 타이밍 복원부가 동작을 시작할 수 있는 상태로 만듦으로써, 정확한 수평 동기 신호 구간에서 타이밍 에러 정보를 복원할 수 있다. 특히, 타이밍 복원부의 기본적인 동작의 시작은 수평 동기 신호에 대한 신뢰도가 낮은 상태에서 발생되는 제어 신호로 제어하고, 매 수평 동기 구간에 대해서는 수평 동기 신호의 형태가 일정값 이상의 상관도를 갖을때만 타이밍 복원부를 동작시킴으로써, 송신부에서 사용된 클럭과 수신부의 타이밍 복원부의 동작 초기에 발생되는 클럭과의 위상 차이나 주파수 차이가 클 경우에도 수신기의 동작을 안정화시킬 수 있다.

Description

디지털 텔레비전의 타이밍 복원 장치
본 발명은 잔류측파대(VSB) 방식을 사용하는 디지탈 TV 수신기에서의 타이밍 복원 장치에 관한 것이다.
고선명 TV(High Definition Television ; HDTV)는 극장에서의 감동을 안방에서 그대로 느낄 수 있도록 하기 위해 개발된 차세대 디지털 TV 시스템이다. 현재의 아날로그 TV와 비교할 때 화면의 해상도가 훨씬 높고 가로방향으로 더 넓으며 CD 수준의 음향이 다채널로 공급된다.
이러한 디지털 TV는 미국, 유럽, 일본이 각각 나름대로 방송 방식 및 규격을 마련하여 표준화를 추진하고 있다. 미국의 경우 전송 포맷은 미국의 제니스(Zenith)에서 제안한 잔류측파대(VSB) 방식을 채택하고 있고, 압축 포맷은 비디오 압축에는 엠펙(MPEG)을, 오디오 압축에는 돌비 AC-3을 채택하고 있으며, 디스플레이 포맷은 기존의 디스플레이 방법과 호환성을 갖도록 규정하고 있다.
상기와 같은 규격에 의하여 압축된 영상 데이터를 디지털 방식으로 송신하기 위해서 상기 압축된 영상 데이터 상에 에러 정정 코딩(Error Correction Coding ; ECC)을 수행한다. 이때, 수신측에서의 데이터 복원을 용이하게 하기 위하여 데이터를 송신하기 전에 데이터들 사이에 동기 신호를 약속된 주기로 만들어 삽입한다.
상기 동기 신호는 크게 두가지로 분류되는데, 하나는 수평 동기 신호로서 데이터 세그먼트 동기 신호로 불리기도 하고, 다른 하나는 수직 동기 신호로서 필드 동기 신호로 불리기도 한다.
여기서, 1 데이터 세그먼트를 먼저 살펴보면, 도 1에 도시된 바와 같이, 4 심볼의 수평 동기 신호와 828 심볼의 데이터로 구성되고, 하나의 프레임(frame)은 313 데이터 세그먼트로 이루어지는데, 313 데이터 세그먼트는 트레닝 시퀀스(Training sequence) 신호가 포함되어 있는 하나의 필드 동기 세그먼트와 312의 일반 데이타 세그먼트로 이루어진다.
즉, 방송국과 같은 송신측에서는 신호를 송신하기 전에 원하는 전력 레벨로 변화시켜 주는 맵퍼(Mapper)를 통과시키게 되는데 지상방송용 8 VSB의 경우 맵퍼의 출력 레벨은 8 단계의 심볼 값(진폭 레벨) 즉, -168, -120, -72, -24, 24, 72, 120, 168 중 하나이다. 또한, 상기 맵퍼에서는 약속에 의해 828 심볼마다 4 심볼의 수평 동기 신호를 강제로 만들어 삽입하고, 313 데이터 세그먼트 위치에서는 필드 동기 신호를 강제로 만들어 삽입한다. 이때, 상기 수평 동기 신호의 약속된 형태는 논리적으로 1, 0, 0, 1이고, 맵퍼 출력 레벨은 동기가 '1'일 때 '120', '0'일 때 '-120'으로 할당된다. 즉, 수평 동기 신호는 2개의 레벨만을 갖고 계속해서 매 데이터 세그먼트마다 반복된다.
한편, 텔레비전과 같은 수신측에서는 도 2에 도시된 바와 같이 VSB 변조된 고주파(RF) 신호가 안테나를 통해 수신되면 튜너(21)는 튜닝에 의해 원하는 채널의 주파수를 선택한 후 중간주파(IF) 신호로 변환하고, FPLL(Frequency phase locked loop)부(22)는 상기 튜너(21)에서 출력되는 IF 신호를 베이스 밴드의 I, Q 신호로 복조하여 주파수와 위상을 록킹한다. 즉, 상기 FPLL부(22)는 주파수 트랙킹 루프와 PLL을 일체화한 회로로서, 먼저 주파수를 록킹하고 주파수가 록킹되면 위상을 록킹한다.
그리고, 아날로그/디지털(Analog/Digital ; A/D) 변환부(23)는 상기 FPLL부(22)의 I 신호를 10비트의 디지털 데이터로 변환하여 동기 신호 복원부(24)로 출력한다. 여기서, Q 신호는 캐리어 복구에만 이용된다.
상기 동기 신호 복원부(24)는 디지털로 변환된 10비트의 데이터를 이용하여 송신시 삽입되었던 수평 동기 신호, 필드 동기 신호등을 검출한 후 등화 및 에러 정정부(26)로 출력한다. 상기 등화 및 에러정정부(26)는 상기 동기 신호 복원부(24)에서 복원된 수평, 필드 동기 신호들을 트레이닝 신호로 이용하여 심볼간 간섭을 일으키는 진폭의 선형 왜곡, 건물이나 산등에서 반사되어 생기는 고스트 등을 수정하는 등화(Equalization)를 수행한 후 전송 채널을 통하여 발생된 에러등을 정정하여 비디오 디코더(27)로 출력한다. 상기 비디오 디코더(27)는 상기 등화 및 에러 정정된 신호를 엠펙(MPEG) 알고리즘으로 디코딩하여 시청자가 볼 수 있는 신호로 만든다.
이때, 미국향 디지털 TV(DTV) 방식으로 제안된 ATSC(Advanced Television Systems Committee) VSB 전송 시스템에서는 전송 신호에 데이터만을 실어보낸다.
따라서, 상기 도 2와 같은 수신측에서 이들 데이터를 복원하기 위해서는 송신시에 사용된 것과 같은 클럭을 생성하여야 한다. 이 역할을 수행하는 부분이 타이밍 복원(Timing Recovery)부(25)이다.
현재 제안된 ATSC 규격에는 송신부에서 규칙적으로 삽입되는 수평 동기 신호를 이용하여 타이밍 복원을 수행하도록 되어 있다.
따라서, 상기 타이밍 복원부(25)는 상기 동기 신호 복원부(24)에서 검출한 수평 동기 신호를 이용하여 A/D 변환부(23)의 A/D 클럭(A/D clk)으로 사용할 타이밍을 복원한다. 즉, 타이밍 복원부(25)는 동기 신호 복원부(24)에서 검출된 수평 동기마다 존재하는 동기신호의 대칭성을 이용하여 타이밍 복원을 수행한다.
이때, 상기 타이밍 복원부(25)는 상기 동기 신호 복원부(24)에서 수평 동기 신호가 복원되기 전까지는 동작을 하지 않고 초기 상태를 유지한다. 그러나, 수평 동기 신호를 복원한 후부터는 수신된 모든 수평 동기 신호의 형태에 따라 타이밍 복원을 수행한다.
따라서, 상기 동기 신호 복원부(24)에서 수평 동기 신호가 잘못 복원되었을 경우, 상기 타이밍 복원부(25)는 수평 동기 신호가 아닌 다른 신호에 대하여 타이밍 복원을 수행하게 된다. 이 경우에는 타이밍 복원부(25)에서 추출되는 타이밍 에러 정보가 원하지 않는 신호들로부터 추출되므로 타이밍 복원부(25)는 정상 동작을 할 수가 없다. 또한, 이러한 경우가 발생하면 동기 신호 복원부(25)에서 아예 올바른 수평 동기 신호의 복원이 힘들어질 수도 있다.
즉, 상기 동기 신호 복원부(24)에서 수평 동기 신호를 제대로 검출하지 못하면 타이밍 복원부(25)는 타이밍 정보를 제대로 복원할 수 없으며, 타이밍 정보는 다시 A/D 변환부(23)의 클럭으로 제공되므로 타이밍 정보를 제대로 복원하지 않으면 수평 동기 신호를 제대로 검출하지 못하는 악순환을 초래하게된다.
그리고, 수평 동기 신호의 복원은 수신기의 앞단에서 이루어지므로 수평 동기 신호의 복원이 제대로 이루어지지 않으면 수신기가 아예 동작하지 않을 수도 있다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 타이밍 복원의 오동작을 방지하여 수신기의 성능을 향상시키는 디지털 TV의 타이밍 복원 장치를 제공함에 있다.
도 1은 일반적인 디지탈 TV의 데이터 프레임의 구조를 나타낸 도면
도 2는 일반적인 디지탈 TV 수신기의 구성 블록도
도 3은 본 발명의 제 1 실시예에 따른 디지탈 TV의 타이밍 복원 장치의 구성 블록도
도 4는 도 3의 수평 동기 신호 복원부의 상세 블록도
도 5는 본 발명의 제 2 실시예에 따른 디지탈 TV의 타이밍 복원 장치의 구성 블록도
도면의 주요 부분에 대한 부호의 설명
31 : A/D 변환부 32 : 수평 동기 신호 복원부
33 : 타이밍 복원부 33-1 : 타이밍 에러 검출부
33-2 : 루프 필터 33-3 : 전압 제어 발진기
41 : 상관부 42 : 적분부
43 : 슬라이서 44 : 컨피던스 카운터
상기와 같은 목적을 달성하기 위한 본 발명에 따른 디지탈 TV의 타이밍 복원 장치는, 입력되는 신호와 이미 알고 있는 수평 동기 신호와의 상관값을 구하여 소정 구간을 주기로 일정 기간동안 적분한 후 적분값을 미리 정한 임계값과 비교하여 수평 동기 신호 구간을 판단하고 상기 판단된 수평 동기 신호 구간에 대한 신뢰도가 일정값 이상이면 수평 동기 신호의 복원을 알리는 제어 신호를 출력하는 수평 동기 신호 복원부와, 상기 수평 동기 신호 복원부에서 제공되는 제어 신호에 의해 결정된 동작 구간의 입력 데이터로부터 타이밍 에러 정보를 추출하여 타이밍 복원를 수행하는 타이밍 복원부를 포함하여 구성되는 것을 특징으로 한다.
상기 타이밍 복원부는 현재 수평 동기 신호 구간으로 알고 있는 구간에 입력되는 신호가 이미 알고있는 수평 동기 신호의 형태와 일정값 이상의 상관을 가지는 경우에만 동작하는 것을 특징으로 한다.
상기 타이밍 복원부는 현재 수평 동기 신호 구간으로 알고 있는 구간에 입력되는 신호가 이미 알고있는 수평 동기 신호의 형태와 일정값 이하의 상관을 갖으면 동작하지 않고 현재 상태를 유지하는 것을 특징으로 한다.
본 발명에 따른 디지털 티브이의 타이밍 복원 장치는, 입력되는 신호와 이미 알고 있는 수평 동기 신호와의 상관값을 구하여 소정 구간을 주기로 일정 기간동안 적분한 후 적분값을 미리 정한 임계값과 비교하여 수평 동기 신호 구간을 판단하고 상기 판단된 수평 동기 신호 구간에 대한 신뢰도가 일정값 이상이면 수평 동기 신호의 복원을 알리는 제어 신호를 출력하는 수평 동기 신호 복원부와, 상기 수평 동기 신호 복원부의 상관값과 제어 신호에 의해 제어되어 입력 데이터로부터 타이밍 에러 정보를 추출하고 상기 추출된 타이밍 에러 정보를 이용하여 타이밍 복원를 수행하는 타이밍 복원부를 포함하여 구성되는 것을 특징으로 한다.
상기 타이밍 복원부는 상기 제어 신호가 현재 수평 동기 신호 구간임을 알리고, 이때 입력되는 신호와 이미 알고있는 수평 동기 신호와의 상관도가 일정값 이상인 경우에만 동작하는 것을 특징으로 한다.
상기 타이밍 복원부는 상기 제어 신호가 현재 수평 동기 신호 구간임을 알리고, 이때 입력되는 신호와 이미 알고있는 수평 동기 신호와의 상관도가 일정값 이하이면 동작하지 않고 현재 상태를 유지하는 것을 특징으로 한다.
본 발명의 다른 목적, 특징 및 잇점들은 첨부한 도면을 참조한 실시예들의 상세한 설명을 통해 명백해질 것이다.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.
도 3은 본 발명의 제 1 실시예에 따른 타이밍 복원 장치가 포함된 디지털 TV의 구성 블록도이다.
도 3을 보면, 타이밍 복원부(33)는 A/D 변환부(31)에서 출력되는 디지털 신호로부터 타이밍 에러에 관한 정보를 추출하는 타이밍 에러 검출부(33-1), 상기 타이밍 에러에 관한 정보중 저대역 신호 성분만을 통과시키는 루프 필터(33-2), 및 상기 타이밍 에러의 저대역 성분에 따라 출력 주파수를 변환시켜 상기 A/D 변환부(31)의 샘플링 타이밍을 조절하는 전압제어발진기(Voltage Controlled Oscillator ; VCO)(33-3)로 구성된다. 여기서, 상기 타이밍 에러 검출부(33-1)는 수평 동기 신호 복원부(32)로부터 제어 신호를 받아 동작 구간을 결정한다.
도 4는 상기 타이밍 복원부(33)에 제어 신호를 출력하는 수평 동기 신호 복원부(32)의 상세 블록도로서, 본 출원인에 의해 출원된 바 있다.
도 4를 보면, 상기 A/D 변환부(31)에서 출력되는 디지털 데이터와 이미 알고 있는 수평 동기 신호와의 상관 관계를 검사하는 상관부(41), 상기 상관부(41)의 출력 데이터를 832 심볼을 주기로 계속 더하여 수평 동기 구간과 데이터 구간을 구분하는 적분부(42), 상기 적분부(42)의 출력을 특정 임계값과 비교하여 특정 임계값보다 크다고 판별되면 수평 동기 구간이라는 신호를 출력하는 슬라이서(43), 및 상기 슬라이서(43)에서 출력되는 수평 동기 구간이 맞는지 신뢰도를 검사한 후 일정 신뢰도 이상이면 수평 동기 신호와 수평 동기 신호의 복원을 알리는 제어 신호를 출력하는 컨피던스 카운터(44)로 구성된다.
이와 같이 구성된 본 발명의 제 1 실시예에서 타이밍 복원부(33)의 타이밍 에러 검출부(33-1)는 상기 A/D 변환부(31)에서 출력되는 디지털 신호로부터 타이밍 에러에 관한 정보를 추출하는데, 수평 동기 신호 복원부(32)에서 제공하는 제어 신호를 이용하여 동작 구간을 결정한다. 즉, 상기 수평 동기 신호 복원부(32)에서 수평 동기 신호를 정확히 복구한 경우라면 상기 타이밍 에러 검출부(33-1)는 수평 동기 신호 구간에서만 타이밍 에러 정보를 검출한다.
그리고, 루프 필터(33-2)는 상기 타이밍 에러 검출부(33-1)에서 추출된 타이밍 에러 정보 중 저대역 신호 성분만을 수평 동기 신호 복원부(32)에서 제공하는 제어 신호의 제어에 의해 필터링하여 VCO(33-3)로 출력한다.
상기 VCO(33-3)는 상기 타이밍 에러 정보의 저대역 성분에 따라 출력 주파수를 변환시켜 상기 A/D 변환부(31)의 샘플링 타이밍 즉, A/D 클럭을 조절한다.
따라서, 상기 A/D 변환부(31)는 복원된 A/D 클럭에 동기되어 아날로그 신호를 디지털 신호로 변환한다.
한편, 상기 A/D 변환부(31)에서 출력되는 디지털 신호로부터 수평 동기 신호를 검출함과 동시에 상기 타이밍 복원부(33)의 타이밍 에러 검출부(33-1)와 루프 필터(33-2)로 제어 신호를 출력하기 위하여 수평 동기 신호 복원부(32)의 상관부(41)는 상기 A/D 변환부(31)로부터 입력되는 신호와 이미 알고 있는 수평 동기 신호 형태와의 상관 관계를 검사한다. 즉, 상기 상관부(41)는 이미 알고 있는 수평 동기 신호 패턴값을 비교값으로 사용한다.
이때, 상기 상관부(41)는 상기 A/D 변환부(31)의 출력 중 부호 정보를 가지고 있는 최상위 비트만을 사용하여 수평 동기 신호의 상관도를 구할 수 있다.
그리고, 상기 상관부(41)에서 출력되는 상관값은 적분부(42)에서 적분된다. 즉, 상기 적분부(42)는 입력되는 상관값을 832 심볼을 주기로 계속해서 더하여 데이터 구간과 수평 동기 구간을 구분한다. 이는 송신된 신호가 채널을 통과하면서 잡음이 섞일 경우에는 항상 수평 동기 신호의 형태를 가질 수 없기 때문이며, 따라서 여러개의 데이터 세그먼트의 값을 적분해야만 수평 동기 신호의 위치를 판단할 수 있기 때문이다.
이와 같은 적분 과정이 여러 데이터 세그먼트동안 반복해서 수행되면 수평 동기 신호의 구간에 대한 상관값의 적분값은 계속해서 증가한다. 반면, 일반 데이터 구간들은 수평 동기 신호와의 상관성이 없으므로 상관값의 적분값은 계속해서 감소한다.
상기 적분부(42)의 출력은 슬라이서(43)로 입력된다.
이때, 상기 적분부(42)의 출력이 수평 동기 신호 구간에서는 큰 값을 가지고 데이터 구간에서는 작은 값을 가지므로, 상기 슬라이서(43)는 미리 설정된 특정 임계값을 기준으로 이 임계값보다 적분부(42)의 출력이 더 큰 값을 가지면 수평 동기 신호 구간이라는 신호를 출력한다.
그리고, 컨피던스 카운터(44)는 상기 슬라이서(43)의 출력이 수평 동기 신호 구간을 나타내는 것에 관한 신뢰도를 검사한다. 즉, 상기 슬라이서(43)의 출력이 계속해서 같은 위치에서 수평 동기 신호 구간이라는 신호를 출력하면 신뢰도를 증가시키고, 다른 위치에서 출력하면 신뢰도를 감소시킨다. 이때, 신뢰도가 일정값 이상이면 상기 컨피던스 카운터(44)는 수평 동기 신호와 수평 동기 신호의 복원을 알리는 제어 신호들을 생성한다. 상기 제어 신호들 중에는 타이밍 복원부(33)의 타이밍 에러 검출부(33-1)와 루프 필터(33-2)에서 사용하는 제어 신호도 포함되어 있다.
이때, 정확한 수평 동기 신호의 복원을 위하여 상기 컨피던스 카운터(44)에서 많은 신뢰도가 쌓였을 때 수평 동기 신호의 복원을 알리는 제어 신호를 생성하면 시스템은 안정적으로 동작한다. 하지만, 이 경우에는 수평 동기 신호의 복원이 늦어진다. 그리고, 수평 동기 신호의 복원이 이루어지지 않는 동안에는 타이밍 복원부(33)가 동작을 하지 않는다.
따라서, 수신된 신호와 수신기에서 발생되는 클럭 사이에 동기가 맞지 않는 상태가 계속 유지된다. 이러한 경우에는 수신되는 데이터가 1심볼씩 슬립(slip)이 생겨서 수평 동기 신호 구간도 1심볼씩 슬립이 생긴다. 이로 인해, 수평 동기 신호 복원부(32)의 컨피던스 카운터(44)에서 신뢰도가 줄어든다.
이러한 이유 때문에 상기 컨피던스 카운터(44)는 수평 동기 신호 구간에 대한 신뢰도가 조금만 쌓여도 타이밍 복원부(33)가 동작을 시작하도록 제어 신호를 발생시킨다. 따라서, 수평 동기 신호 구간에 대한 신뢰도가 낮은 상태에서 타이밍 복원부(33)는 동작을 시작한다. 그러나, 이때는 수평 동기 신호 구간에 대한 신뢰도가 낮은 상태이므로 타이밍 복원부(33)를 동작시키는 수평 동기 신호 구간이 잘못 검출될 확률이 높다.
만일, 현재 제어 신호가 알려주는 수평 동기 신호 구간이 잘못된 구간이라면 타이밍 복원부(33)는 동작을 하지 않고 현재 상태를 유지하는 것이 잘못된 구간에 대하여 동작하는 것보다 유리하다. 또한, 다시 제대로 된 수평 동기 신호 구간을 찾았을 때 타이밍 복원부(33)가 쉽게 정상 동작을 할 수 있을 것이다.
한편, 이미 제대로 된 수평 동기 신호 구간을 검출하였다고 하더라도 타이밍 복원부(33)가 완전하게 클럭을 동기시키지 못했을 경우에는 1심볼 슬립이 생길 수 있다. 이러한 경우에는 수평 동기 신호 복원부(32)의 컨피던스 카운터(44)에 기존에 쌓인 신뢰도가 남아있기 때문에 한 동안은 수평 동기 신호가 1심볼 슬립 생긴 위치에 대하여 타이밍 복원을 수행한다. 이러한 경우에도 정확한 수평 동기 신호에 대하여 타이밍 복원부(33)가 동작하는 것이 아니기 때문에 현재 상태를 유지하는 것이 다음에 수평 동기 신호를 다시 찾았을 때 타이밍 복원부(33)가 동작하기에 유리하다.
도 5는 이러한 문제를 해결하기 위한 본 발명의 제 2 실시예에 따른 디지털 TV의 타이밍 복원 장치의 구성 블록도이다.
도 5를 보면, 수평 동기 신호 복원부(70)의 상관부(71)의 출력이 적분부(72)로 출력됨과 동시에 타이밍 복원부(60)의 타이밍 에러 검출부(61)와 루프 필터(62)로 출력되는 것을 제외하고는 도 3과 동일하다.
먼저, A/D 변환부(50)로부터 입력되는 디지털 신호는 수평 동기 신호의 검출을 위하여 수평 동기 신호 복원부(70)의 상관부(71), 적분부(72), 슬라이서(73), 및 컨피던스 카운터(74)를 거치게 된다. 상기 컨피던스 카운터(74)는 신뢰도가 일정값 이상 쌓이면 제어 신호를 발생시켜 타이밍 복원부(60)가 동작을 시작할 수 있는 상태를 만든다. 즉, 제어 신호는 타이밍 복원부(60)의 타이밍 에러 검출부(61)에서 현재 입력되는 신호가 수평동기 신호 구간인지 아닌지를 판별하는데 쓰인다.
이때, 상기 타이밍 복원부(60)는 수평 동기 신호 복원부(70)에서 수평 동기 신호를 검출하기 전에는 아예 동작을 하지 않고 초기 상태를 유지한다.
이와 같은 상태에서 제어 신호가 출력되어 타이밍 복원부(60)가 동작을 시작할 수 있는 상태가 되면 상기 타이밍 복원부(60)의 타이밍 에러 검출부(61)와 루프 필터(62)는 바로 동작을 하지않고 현재 입력되는 신호에 대한 상관값이 일정값 이상일 때에만 동작한다. 즉, 상기 수평 동기 신호 복원부(70)의 상관부(71)에서 현재 수평 동기 신호 구간으로 알고 있는 구간에 입력된 신호가 수평 동기 신호의 형태와 일정값 이상의 상관값을 가지면 상기 타이밍 복원부(60)의 타이밍 에러 검출부(61)와 루프 필터(62)가 동작을 한다. 반면에, 일정 상관값 이하이면 비록 수평 동기 신호 복원부(70)에서 전달되는 제어 신호가 수평 동기 신호 구간임을 알리더라도 타이밍 에러 검출부(61)와 루프 필터(62)는 동작을 하지않고 현재 상태를 유지한다. 또한, 루프 필터(62)의 출력으로부터 제어를 받는 VCO(63)의 출력 주파수의 특성 또한 변하지 않는다.
이와 같이 본 발명의 제 2 실시예는, 타이밍 복원부(60)의 기본적인 동작의 시작은 수평 동기 신호 복원부(70)의 결과를 생성하는 컨피던스 카운터(74)에서 제어하고, 매 수평 동기 구간에 대한 타이밍 복원부(60)의 동작 여부는 수평 동기 신호 복원부(70)의 상관부(71)에서 제어를 한다. 따라서, 송신부에서 사용된 클럭과 수신부의 타이밍 복원부의 동작 초기에 발생되는 클럭과의 위상 차이나 주파수 차이가 클 경우에 수신기의 동작이 기존 방식에 비하여 안정화된다.
이상에서와 같이 본 발명에 따른 디지털 TV의 타이밍 복원 장치에 의하면, 수평 동기 신호 구간에 대한 신뢰도가 일정값 이상 쌓이면 제어 신호를 발생시켜 타이밍 복원부가 동작을 시작할 수 있는 상태로 만듦으로써, 정확한 수평 동기 신호 구간에서 타이밍 에러 정보를 복원할 수 있다. 특히, 타이밍 복원부의 기본적인 동작의 시작은 수평 동기 신호에 대한 신뢰도가 낮은 상태에서 발생되는 제어 신호로 제어하고, 매 수평 동기 구간에 대해서는 수평 동기 신호의 형태가 일정값 이상의 상관도를 갖을때만 타이밍 복원부를 동작시킴으로써, 송신부에서 사용된 클럭과 수신부의 타이밍 복원부의 동작 초기에 발생되는 클럭과의 위상 차이나 주파수 차이가 클 경우에도 수신기의 동작이 안정화된다.

Claims (8)

  1. 송신시에 삽입한 것과 같은 클럭을 생성하여 수신되는 데이터를 복원하는 디지털 티브이의 타이밍 복원 장치에 있어서,
    입력되는 신호와 이미 알고 있는 수평 동기 신호 형태와의 상관값을 구하여 일정 기간동안 적분한 후 적분값을 미리 정한 임계값과 비교하여 수평 동기 신호 구간을 판단하고 상기 판단된 수평 동기 신호 구간에 대한 신뢰도가 일정값 이상이면 수평 동기 신호의 복원을 알리는 제어 신호를 출력하는 수평 동기 신호 복원부와,
    상기 수평 동기 신호 복원부에서 제공되는 제어 신호에 의해 결정된 동작 구간의 입력 데이터로부터 타이밍 에러 정보를 추출하여 타이밍 복원를 수행하는 타이밍 복원부를 포함하여 구성되는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  2. 제 1 항에 있어서, 상기 타이밍 복원부는
    현재 수평 동기 신호 구간으로 알고 있는 구간에 입력되는 신호가 이미 알고있는 수평 동기 신호의 형태와 일정값 이상의 상관도를 가지는 경우에만 동작하는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  3. 제 1 항에 있어서, 상기 타이밍 복원부는
    현재 수평 동기 신호 구간으로 알고 있는 구간에 입력되는 신호가 이미 알고있는 수평 동기 신호의 형태와 일정값 이하의 상관도를 갖으면 동작하지 않고 현재 상태를 유지하는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  4. 송신시에 삽입한 것과 같은 클럭을 생성하여 수신되는 데이터를 복원하는 디지털 티브이의 타이밍 복원 장치에 있어서,
    입력되는 신호와 이미 알고 있는 수평 동기 신호 형태와의 상관값을 구하여 일정 기간동안 적분한 후 적분값을 미리 정한 임계값과 비교하여 수평 동기 신호 구간을 판단하고 상기 판단된 수평 동기 신호 구간에 대한 신뢰도가 일정값 이상이면 수평 동기 신호의 복원을 알리는 제어 신호를 출력하는 수평 동기 신호 복원부와,
    상기 수평 동기 신호 복원부의 상관값과 제어 신호에 의해 제어되어 입력 데이터로부터 타이밍 에러 정보를 추출하고 상기 추출된 타이밍 에러 정보를 이용하여 타이밍 복원를 수행하는 타이밍 복원부를 포함하여 구성되는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  5. 제 4 항에 있어서, 상기 타이밍 복원부는
    상기 수평 동기 신호 복원부의 상관값과 제어 신호에 의해 제어되어 입력되는 디지털 데이터로부터 타이밍 에러에 관한 정보를 추출하는 타이밍 에러 검출부와,
    상기 수평 동기 신호 복원부의 상관값과 제어 신호에 의해 제어되어 상기 타이밍 에러에 관한 정보중 저대역 신호 성분만을 통과시키는 루프 필터와,
    상기 타이밍 에러의 저대역 성분에 따라 출력 주파수를 변환시켜 타이밍을 복원하는 전압제어발진기로 구성되는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  6. 제 5 항에 있어서,
    상기 타이밍 복원부의 타이밍 에러 검출부와 루프 필터는
    상기 제어 신호가 현재 수평 동기 신호 구간임을 알리고, 이때 입력되는 신호와 이미 알고있는 수평 동기 신호와의 상관도가 일정값 이상인 경우에만 동작하는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  7. 제 5 항에 있어서,
    상기 타이밍 복원부의 타이밍 에러 검출부와 루프 필터는
    상기 제어 신호가 현재 수평 동기 신호 구간임을 알리고, 이때 입력되는 신호와 이미 알고있는 수평 동기 신호 형태와의 상관도가 일정값 이하이면 동작하지 않고 현재 상태를 유지하는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
  8. 제 4 항에 있어서, 상기 수평 동기 신호 복원부는
    수평 동기 신호를 생성하는 신뢰도보다 더 낮은 신뢰도에서 제어 신호를 발생하는 것을 특징으로 하는 디지털 티브이의 타이밍 복원 장치.
KR1019980062823A 1998-12-31 1998-12-31 디지털 텔레비전의 타이밍 복원 장치 KR100287867B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019980062823A KR100287867B1 (ko) 1998-12-31 1998-12-31 디지털 텔레비전의 타이밍 복원 장치
US09/467,374 US6583822B1 (en) 1998-12-31 1999-12-21 Timing recovery device of digital TV

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980062823A KR100287867B1 (ko) 1998-12-31 1998-12-31 디지털 텔레비전의 타이밍 복원 장치

Publications (2)

Publication Number Publication Date
KR20000046146A KR20000046146A (ko) 2000-07-25
KR100287867B1 true KR100287867B1 (ko) 2001-05-02

Family

ID=19569438

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980062823A KR100287867B1 (ko) 1998-12-31 1998-12-31 디지털 텔레비전의 타이밍 복원 장치

Country Status (2)

Country Link
US (1) US6583822B1 (ko)
KR (1) KR100287867B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4366808B2 (ja) * 2000-01-31 2009-11-18 ソニー株式会社 タイミングエラー検出回路および復調回路とその方法
JP3506329B2 (ja) * 2000-06-01 2004-03-15 松下電器産業株式会社 映像切替検出回路
KR100360622B1 (ko) * 2000-06-12 2002-11-13 주식회사 문화방송 엠펙 데이터 프레임과 이를 이용한 송수신 시스템
KR100351833B1 (ko) * 2000-10-20 2002-09-11 엘지전자 주식회사 디지털 tv 수신기
KR100747558B1 (ko) * 2001-02-28 2007-08-08 엘지전자 주식회사 디지털 티브이 수신기
US6763229B2 (en) * 2001-05-02 2004-07-13 Koninklijke Philips Electronics N.V. Timing recovery switching for an adaptive digital broadband beamforming (antenna diversity) for ATSC terrestrial DTV based on segment sync detection
KR100519805B1 (ko) * 2002-11-26 2005-10-11 한국전자통신연구원 다중레벨 변조 기법을 위한 타이밍 동기루프 제어 장치를이용한 심볼 타이밍 동기 장치 및 그 방법
KR100611205B1 (ko) * 2004-08-26 2006-08-10 삼성전자주식회사 Vsb 방식 수신기를 위한 심볼 타이밍 복원장치 및 그복원방법
KR100577703B1 (ko) * 2004-08-27 2006-05-10 삼성전자주식회사 Vsb 방식 수신기를 위한 반송파 복원장치 및 그 복원방법
JP4213132B2 (ja) * 2005-03-28 2009-01-21 富士通マイクロエレクトロニクス株式会社 タイミングリカバリ回路及び間引きクロック生成方法
US7411531B2 (en) * 2006-06-30 2008-08-12 Agere Systems Inc. Methods and apparatus for asynchronous sampling of a received signal at a downsampled rate
US8368763B1 (en) 2009-03-25 2013-02-05 Google Inc. Spectrum sensing engine
JP2022122203A (ja) * 2021-02-09 2022-08-22 ソニー・オリンパスメディカルソリューションズ株式会社 制御装置、医療用観察システム、制御方法およびプログラム

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3421880B2 (ja) * 1994-10-05 2003-06-30 ソニー株式会社 復調装置
JP2705588B2 (ja) * 1994-10-14 1998-01-28 日本電気株式会社 映像信号取り込み装置
US6249559B1 (en) * 1995-08-25 2001-06-19 L.G. Electronics Inc. Digital frequency phase locked loop (FPLL) for vestigial sideband (VSB) modulation transmission system
KR0147661B1 (ko) * 1995-08-30 1998-09-15 김광호 데이타 세그먼트 동기 검출회로 및 그 방법
KR0170690B1 (ko) * 1995-09-23 1999-03-20 김광호 반송파 및 심볼타이밍 복원완료 검출회로와 그 방법 및 이를 채용한 고해상도 텔레비젼
KR0170730B1 (ko) * 1996-01-12 1999-03-20 김광호 필드 동기신호 검출회로 및 그 방법
KR100195756B1 (ko) * 1996-09-30 1999-06-15 전주범 가변 레이트 복조기의 심볼 타이밍 복원 회로
JP2954052B2 (ja) * 1996-11-28 1999-09-27 日本電気アイシーマイコンシステム株式会社 映像表示装置
KR100219636B1 (ko) * 1997-03-25 1999-09-01 윤종용 레벨 변화를 일으키지 않는 ntsc 제거필터의 설계방법과 이를 채용한 수신기
KR100442232B1 (ko) * 1997-08-28 2004-09-18 엘지전자 주식회사 에이치디티브이의 자동이득 조절장치
US6295325B1 (en) * 1997-11-14 2001-09-25 Agere Systems Guardian Corp. Fixed clock based arbitrary symbol rate timing recovery loop

Also Published As

Publication number Publication date
KR20000046146A (ko) 2000-07-25
US6583822B1 (en) 2003-06-24

Similar Documents

Publication Publication Date Title
US6275554B1 (en) Digital symbol timing recovery network
KR100287867B1 (ko) 디지털 텔레비전의 타이밍 복원 장치
KR100320477B1 (ko) 디지털 텔레비전의 타이밍 복원 장치
JP5390971B2 (ja) 復調器が効率的にロックできるようにする方法及び装置、並びに復調器が効率的に開始できるようにする方法
JPH09205565A (ja) フィールド同期信号検出回路及びその方法
US6229560B1 (en) Method of and apparatus for determining co-channel interference in digital television system
EP1067785B1 (en) Controlled oscillator in a digital symbol timing recovery network
US6456316B1 (en) Apparatus for judging if co-channel interference exists in digital TV receiver
KR100304889B1 (ko) 디지털텔레비전의잔류측파대모드검출장치
US6504578B1 (en) Apparatus and method for detecting vertical synchronizing signal of digital TV
EP0737402B1 (en) Decoding of a data signal transmitted in a television system
KR100269359B1 (ko) 디지털텔레비전의수직동기신호검출장치
KR100281050B1 (ko) 디지털 텔레비전의 수직 동기 신호 검출 장치및 방법
KR100252954B1 (ko) 디지털텔레비전의자동게인조절제어장치
KR100263707B1 (ko) 디지털 텔레비전의 수평 동기 신호 검출 장치
KR100556447B1 (ko) 캡션 데이터 처리 장치
KR100232145B1 (ko) 디지털 텔레비전의 극성 보정 장치
CN100417014C (zh) 调制器时钟信号源和再调制器系统
KR100459112B1 (ko) 심볼 타이밍 복구장치 및 방법
KR100244236B1 (ko) 디지털 텔레비전의 브이에스비 모드 검출장치
KR100269366B1 (ko) 디지털텔레비전의직류제거장치
KR0173733B1 (ko) 그랜드 얼라이언스 고화질 텔레비전 수신기의 심벌 트래킹 회로 및 그 방법
KR100269363B1 (ko) 디지털텔레비전의수평동기신호검출장치
KR20000044161A (ko) 디지털 텔레비젼 수신장치의 타이밍 복원회로
KR20000044164A (ko) 디지털 텔레비젼 수신장치의 필드 동기신호 검출회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130128

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20140124

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20150128

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20160122

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20170113

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20180112

Year of fee payment: 18

EXPY Expiration of term