KR100258121B1 - 이중화 보드에서의 리셋 장치 - Google Patents

이중화 보드에서의 리셋 장치 Download PDF

Info

Publication number
KR100258121B1
KR100258121B1 KR1019970057890A KR19970057890A KR100258121B1 KR 100258121 B1 KR100258121 B1 KR 100258121B1 KR 1019970057890 A KR1019970057890 A KR 1019970057890A KR 19970057890 A KR19970057890 A KR 19970057890A KR 100258121 B1 KR100258121 B1 KR 100258121B1
Authority
KR
South Korea
Prior art keywords
board
reset
state
counterpart
monitoring
Prior art date
Application number
KR1019970057890A
Other languages
English (en)
Other versions
KR19990038236A (ko
Inventor
김준호
Original Assignee
강병호
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강병호, 대우통신주식회사 filed Critical 강병호
Priority to KR1019970057890A priority Critical patent/KR100258121B1/ko
Publication of KR19990038236A publication Critical patent/KR19990038236A/ko
Application granted granted Critical
Publication of KR100258121B1 publication Critical patent/KR100258121B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/30Signalling arrangements; Manipulation of signalling currents

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Hardware Redundancy (AREA)

Abstract

본 발명은 전전자 교환기의 이중화 보드에서의 이중화된 보드중 상태방 보드를 상호 리셋시키는 이중화 장치에 관한 것으로서, 종래의 기술에 있어서는 액티브로 동작하던 보드가 이상 상태에 빠지면 스탠바이로 절체되며 상대편 보드가 액티브로 동작하여 서비스를 중단없이 수행하지만 오류 또는 기타의 오동작으로 인하여 스탠바이로 동작하게된 보드는 그대로 오류 상태로 남아 운용자가 이를 인지하여 적절한 해당 조치를 취하여야 하는 결점이 있었으나, 본 발명에서는 이중화된 보드간에 상호간 리셋 기능을 추가하여 이중화로 동작하는 두 개의 보드간에 서로의 상태를 감지하여 하나의 보드가 이상 상태에 빠져 정상 기능을 수행할 수 없는 경우 정상인 쪽이 액티브로 역할을 수행하면서, 이상 상태의 보드의 상태를 상위 프로세서(110)에 보고하고 상위 프로세서(110)의 초기화 명령이 있을 경우 이상 상태로 천이된 해당 상대 보드를 하드웨어적으로 초기화 함으로써, 상술한 결점을 개선시킬수 있는 것이다.

Description

이중화 보드에서의 리셋 장치
본 발명은 이중화 보드에서의 리셋 장치에 관한 것으로서, 특히, 전전자 교환기의 이중화 보드에서의 이중화된 보드중 상태방 보드를 상호 리셋시키는 이중화 장치에 관한 것이다.
종래의 기술에 있어서는, 이중화로 동작하는 PBA 보드 중 하나의 보드가 이상 상태에 빠지면 정상인 보드가 액티브로 동작하여 상위 프로세서 및 하위의 디바이스와 통신을 하며 이상 상태의 PBA 보드 상태를 상위 프로세서로 보고하고 다시 상위 프로세서는 입출력부를 통하여 운용자에게 보드가 오류 상태에 있음을 디스플레이하여 운용자가 보드의 오류가 발생하였음을 알수 있도록 구성되어져 있다.
따라서, 오류 또는 기타의 오동작으로 인하여 스탠바이로 동작하게된 보드는 그대로 오류 상태로 남아 운용자가 이를 발견하여 적절한 해당 조취를 취하여야 하는 결점이 있었다.
본 발명은 상술한 종래 기술의 결점을 해결하기 위하여 안출한 것으로, 잘못된 연산 수행 등의 오류로 이상 상태로 놓여진 보드를 정상인 상태방 보드가 하드웨어적으로 리셋 시킬 수 있도록 구현하여 이중화로 구성된 장치의 신뢰성을 높이는 이중화 보드에서의 리셋 장치를 제공하는 데에 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은, 이중화로 구성된 제 1 보드와 제 2 보드를 포함하는 장치에서의 리셋 장치는, 다수의 하위 디바이스를 제어하며, 상태 정보, 알람 정보 등을 취합하는 상위 프로세서와, 전전자 교환기에서 이중화로 구성된 제 1 보드 및 제 2 보드와, 이중화된 자신의 보드의 상태를 감시하는 각각의 제 1, 제 2 보드 감시부와, 각각 상대방의 보드 감시부로부터 보드 상태 정보를 수신하여 상대방 보드의 이상유무를 감시하는 제 1, 제 2 상대 보드 감시부와, 신호를 발생하여 보드를 제어하는 각각의 제 1, 제 2 프로세서와, 제 1 보드를 리셋하는 제 1 리셋부와, 제 2 보드를 리셋하는 제 2 리셋부와, 상술한 제 1 보드 및 제 2 보드의 하위에서 액티브로 설정된 해당 보드의 제어를 받아 동작하는 다수의 제 1, 제 2, ..., 제 n 디바이스를 포함하여 구성되는 것을 특징으로 하는 이중화 보드에서의 리셋 장치를 제공한다.
도 1은 본 발명에 따라 이중화 보드에서의 리셋 장치의 일 실시예를 설명하기에 적합한 전전자 교환기에서의 블록 구성도.
<도면의 주요부분에 대한 부호의 설명>
110 : 상위 프로세서 130, 150 : 제 1, 제 2 보드
132, 152 : 제 1, 제 2 상대보드 감시부
134, 154 : 제1, 제 2 보드 감시부 136, 156 : 제 1, 제 2 프로세서
138, 158 : 제 1, 제 2 리셋부 160∼152 : 제 1, 제 2, 제 n 디바이스
본 발명의 상기 및 기타 목적과 여러 가지 장점은 이 기술 분야에 숙련된 사람들에 의해 첨부된 도면을 참조하여 하기에 기술되는 발명의 바람직한 실시예로부터 더욱 명확하게 될 것이다.
도 1를 참조하여 이중화 보드에서의 리셋 장치의 일 실시예를 설명하기에 적합한 전전자 교환기에서의 블록 구성에 대하여 살펴보면, 다수의 하위 디바이스를 제어하며, 상태 정보, 알람 정보 등을 취합하는 상위 프로세서(110)와, 전전자 교환기에서 이중화로 구성된 제 1 보드(130) 및 제 2 보드(150)와, 이중화된 자신의 보드의 상태를 감시하는 각각의 제 1, 제 2 보드 감시부(134, 154)와, 각각 상대방의 보드 감시부(132, 152)로부터 보드 상태 정보를 수신하여 상대방 보드의 이상유무를 감시하는 제 1, 제 2 상대 보드 감시부(132, 152)와, 신호를 발생하여 보드를 제어하는 각각의 제 1, 제 2 프로세서(136, 156)와, 제 1 보드(130)를 리셋하는 제 1 리셋부(138)와, 제 2 보드(150)를 리셋하는 제 2 리셋부(158)와, 상술한 제 1 보드(130) 및 제 2 보드(150)의 하위에서 액티브로 설정된 해당 보드의 제어를 받아 동작하는 다수의 제 1, 제 2, ..., 제 n 디바이스(160∼164)를 포함하여 구성된다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 상세하게 설명한다
상위 프로세서(110)는 다수의 하위의 디바이스를 제어하며, 상태 정보, 알람 정보 등을 취합하고 취합된 결과를 입출력 프로세서를 통하여 운용자에게 알려주며, 이상 상태가 발생한 경우에는 초기화 명령을 오류가 발생한 해당 보드로 초기화 시킬수 있는 리셋 신호를 송신하여 이상 상태로 천이된 상대 보드를 하드웨어적으로 초기화 하도록 한다.
상기 구성에서 이중화로 동작하는 제 1 보드(130)는 제 1 보드(130)의 동작 상태를 제 1 보드 감시부(134)를 통해 이중화된 보드 중의 상대방 보드인 제 2 보드(150)로 제공하며 다시 제 2 보드(150)에서는 제 1 보드 감시부(134)로부터 제 1 보드(130)의 상태 정보를 수신하여 제 2 상대 보드 감시부(152)에서 제 1 보드(130)의 상태를 알수 있으며, 한편, 제 2 보드(150)는 제 2 보드(150)의 동작 상태를 제 2 보드 감시부(154)를 통해 이중화된 보드 중의 상대방 보드인 제 1 보드(130)로 제공하며 다시 제 1 보드(130)에서는 제 2 보드 감시부(154)로부터 제 2 보드(150)의 상태 정보를 수신하여 제 1 상대 보드 감시부(132)에서 제 2 보드(150)의 상태를 알수 있다.
상술한 동작에서 제 2 보드(150)를 감시하여 제 2 보드(150)가 이상 상태에 빠진 경우 제 1 보드(130)가 액티브로 동작하게 되며 정상으로 동작하는 제 1 보드(130)는 이상 상태에 빠진 제 2 보드(150)를 초기화 즉, 리셋시키는 것의 결정은 상위 프로세서(110)에서 담당한다.
반대의 경우로, 제 1 보드(130)가 이상 상태에 빠져 제 2 보드(150)가 제 1 보드(130)를 리셋하는 경우도 상술한 동작과 유사함으로 이의 설명은 생략하기로 한다.
제 1 보드(130)의 입장에서 보면, 제 1 보드(130)는 제 2 보드(150)와 함께 이중화로 구성되어 제 2 보드(150)와 유사한 동작을 수행한다.
제 1 보드(130)의 상태를 자신의 보드에 내장된 제 1 보드 감시부(132)를 통해 보드의 상태를 검사하여 상태 검사 결과를 제 2 보드(150)로 제공하며, 제 1 보드(130)로부터의 보드 상태 정보를 수신한 제 2 보드(150) 내의 제 2 상대 보드 감시부(152)는 제 1 보드(130)의 상태 검사 정보를 수신하여 제 1 보드(130)의 상태를 알 수 있다.
제 2 보드(150)의 상태 검사도 제 1 보드(130)와 유사함으로 제 2 보드(150)의 상태를 점검하여 제 1 보드(130)로 검사 결과를 전송하는 방법은 생략하기로 한다.
제 1 보드(130)의 제 1 보드 감시부(134)는 제 1 보드(130)의 상태를 상대방인 제 2 보드(150)에게 알려주며, 기능 이상, 탈장, 액티브/스탠바이 상태 정보등으로 구성되어 있으며, 제 2 보드(150)의 제 2 보드 감시부(154)는 제 2 보드(150)의 상태를 상대방 보드인 제 1 보드(130)에게 알려준다.
이상 상태에 빠진 제 1 보드(130)를 초기화 시키고자 할 경우에는 제 1 보드(130)에 연결된 제 1 리셋부(138)로 제 2 프로세서(156)에서 시그널은 공급하여 제 1 보드(130)를 초기화시킨다.
이상 상태에 빠진 제 2 보드(150)의 초기화도 제 1 보드(130)와 유사하므로 제 2 보드(150)의 초기화 방법은 생략하기로 한다.
각각의 제 1, 제 2 리셋부(138, 158) 는 파워 온 리셋, 리셋 스위치 리셋, 상대방 보드 PBA로부터의 리셋등으로 이루어져 있으며, 이중 파워온 리셋은 보드에 전원이 인가될 때 PBA를 초기화 시키는 것으로써, 이중화된 보드 모두를 리셋 시킨다.
리셋 스위치로 동작하는 리셋은 운용중에 전원이 인가된 상태에서 해당 보드를 다시 초기화 시키고자 할 때 사용하는 것이며, 상대방 보드로 부터의 리셋은 두 보드(130, 150)중 하나의 보드에서 오류가 발생하였는지를 판단하여 정상 동작하는 보드에서 오류가 발생한 보드를 상위프로세서의 명령에 의해 자동으로 리셋시킨다.
제 1, 제 2, ..., 제 n 디바이스(160∼164)는 상술한 제 1 보드(130) 및 제 2 보드(150)의 하위에서 액티브로 설정된 제 1 보드(130) 또는 제 2 보드(150)의 제어를 받아 동작하는 다수의 하위 디바이스이다.
예로, 액티브 사이드의 제 1 보드(130)가 기능 이상에 빠질 경우 상대방인 제 2 보드(150)의 프로세서로부터 리셋 신호가 구동되어 초기화 되며, 이때 상대방인 제 2 보드(150)가 이미 액티브 동작을 수행하고 있기 때문에 자신은 스탠바이로 동작하며, 기능 이상 신호를 정상으로 바꾸게 되며, 제 2 보드(150)가 기능 이상에 빠진 경우에도 상술한 방법과 유사한 단계로 이상 상태에 빠진 제 2 보드(150)를 리셋함으로 제 2 보드(150)의 리셋 단계를 생략하기로 한다.
상대 보드 감시부(134, 154)는 상대방 보드의 상태를 감시하는 데 사용되며, 이때 감시되는 신호는 상대방 보드 기능이상, 탈장, 액티브/스탠바이 상태 정보등이다. 예로, 제 2 보드(150)가 스탠바이일 경우, 제 2 상대 보드 감시부(152)를 통해 상대방인 제 1 보드(130)의 상태를 감시하다가 제 1 보드(130)가 정상적으로 구동되는 경우가 아닐 경우, 제 2 보드(150)는 스탠바이에서 액티브로 동작하며, 제 1 보드(130)로 리셋 신호를 송신하여 제 1 보드(130)를 리셋하도록 한다.
이상 설명한 바와 같이, 본 발명은 이중화된 보드간에 상호간 리셋 기능을 추가하여 이중화로 동작하는 두 개의 보드간에 서로의 상태를 감지하여 하나의 보드가 이상 상태에 빠져 정상 기능을 수행할 수 없는 경우 정상인 쪽이 액티브로 역할을 수행하면서, 이상 상태의 보드의 상태를 상위 프로세서(110)에 보고하고 상위 프로세서(110)의 초기화 명령이 있을 경우 이상 상태로 천이된 해당 상대 보드를 하드웨어적으로 초기화 할 수 있는 효과가 있다.
특정 장치와 관련하여 본 발명의 원리를 전술하였는데, 이러한 기술된 바는 단지 예시에 불과하며, 첨부된 특허 청구 범위에서 기술된 바와 같은 본 발명의 기술 사상에 한정되는 것은 아니다.

Claims (2)

  1. 이중화로 구성된 제 1 보드(130)와 제 2 보드(150)를 포함하는 장치에서의 리셋 장치는:
    다수의 하위 디바이스를 제어하며, 상태 정보, 알람 정보 등을 취합하는 상위 프로세서(110)와;
    전전자 교환기에서 이중화로 구성된 상기 제 1 보드(130) 및 제 2 보드(150)와, 이중화된 자신의 보드의 상태를 감시하는 각각의 제 1, 제 2 보드 감시부(134, 154)와,
    각각 상대방의 상기 보드 감시부(132, 152)로부터 보드 상태 정보를 수신하여 상대방 보드의 이상유무를 감시하는 제 1, 제 2 상대 보드 감시부(132, 152)와,
    신호를 발생하여 보드를 제어하는 각각의 제 1, 제 2 프로세서(136, 156)와,
    상기 제 1 보드(130)를 리셋하는 제 1 리셋부(138)와,
    상기 제 2 보드(150)를 리셋하는 제 2 리셋부(158)와, 상술한 상기 제 1 보드(130) 및 제 2 보드(150)의 하위에서 액티브로 설정된 해당 보드의 제어를 받아 동작하는 다수의 제 1, 제 2, ..., 제 n 디바이스(160∼164)를 포함하여 구성되는 것을 특징으로 하는 이중화 보드에서의 리셋 장치.
  2. 제 1 항에 있어서,
    상기 제 1, 제 2 상대 보드 감시부(132, 152)에서 상기 제 1 보드(130)와 제 2 보드(150)를 감시하여 둘중 하나의 보드가 이상 상태에 빠진 경우에는
    정상인 쪽이 액티브로 역할을 수행하면서, 이상 상태의 상대방 상태를 해당 상위 프로세서에 보고하고 상위 프로세서의 초기화 명령이 있을 경우 이상 상태로 천이된 해당 상대 보드를 하드웨어적으로 초기화 하는 이중화 보드에서의 리셋 장치.
KR1019970057890A 1997-11-04 1997-11-04 이중화 보드에서의 리셋 장치 KR100258121B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970057890A KR100258121B1 (ko) 1997-11-04 1997-11-04 이중화 보드에서의 리셋 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970057890A KR100258121B1 (ko) 1997-11-04 1997-11-04 이중화 보드에서의 리셋 장치

Publications (2)

Publication Number Publication Date
KR19990038236A KR19990038236A (ko) 1999-06-05
KR100258121B1 true KR100258121B1 (ko) 2000-06-01

Family

ID=19524101

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970057890A KR100258121B1 (ko) 1997-11-04 1997-11-04 이중화 보드에서의 리셋 장치

Country Status (1)

Country Link
KR (1) KR100258121B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100364780B1 (ko) * 2000-05-03 2002-12-16 엘지전자 주식회사 통신 시스템의 정상회로 선택 장치
KR100448218B1 (ko) * 2001-12-27 2004-09-10 한국전자통신연구원 이중화 보드 시스템 및 그의 이중화 보드 절체 방법

Also Published As

Publication number Publication date
KR19990038236A (ko) 1999-06-05

Similar Documents

Publication Publication Date Title
CN100459447C (zh) 一种配线连接设备实现主备倒换的方法
KR100258121B1 (ko) 이중화 보드에서의 리셋 장치
CN218499144U (zh) 冗余备份装置
KR20100002965A (ko) 이중화 시스템 및 제어방법
KR20000040686A (ko) Lan 선로의 이중화 시스템
US7131028B2 (en) System and method for interconnecting nodes of a redundant computer system
KR970006946B1 (ko) 신호 중계 교환기에서 고장허용 구조를 갖는 경보장치 및 그 제어방법
KR0182687B1 (ko) 보드탈장에 의한 이중화 제어장치
JP2907075B2 (ja) ケーブル布線接続監視方式
KR0140302B1 (ko) 전전자 교환기의 패킷 통합시험장치 및 방법
KR20010038483A (ko) 에이티엠 교환 시스템에서 아이피씨 경로의 에러 복구 장치
KR19990051279A (ko) 에이티엠 교환기의 셀 처리기의 고장 감시 방법
JP2841436B2 (ja) 通信機能自己診断装置
KR950016088A (ko) 프로세서간 단위 통신망간의 상호 연결장치 및 그 운용방법
KR100947759B1 (ko) 오동작 감지 장치 및 이를 이용한 멀티 보드 시스템
JPS63227234A (ja) バス障害検出・診断回路
KR20000037970A (ko) 전전자 교환기의 프로세서 링크 경로 제어 장치
KR0155000B1 (ko) 서로 상이한 전송방식의 직렬 버스 정합장치
KR20030068851A (ko) 교환 시스템의 가입자 보드 링크 상태 관리 장치
KR20020085051A (ko) 이중화 시스템에서 링크 상태 모니터링 시스템 및 방법
KR970006948B1 (ko) 전전자교환기의 불량 상위레벨버스케이블 판정장치
JPH1098490A (ja) ネットワーク間接続装置
JPS59203970A (ja) 接続検知装置
KR19980019957A (ko) 전전자 교환기에서의 원격알람패널장치
JPH02239581A (ja) 接続検出方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee