KR100243009B1 - 레터박스 필터 - Google Patents

레터박스 필터 Download PDF

Info

Publication number
KR100243009B1
KR100243009B1 KR1019970017203A KR19970017203A KR100243009B1 KR 100243009 B1 KR100243009 B1 KR 100243009B1 KR 1019970017203 A KR1019970017203 A KR 1019970017203A KR 19970017203 A KR19970017203 A KR 19970017203A KR 100243009 B1 KR100243009 B1 KR 100243009B1
Authority
KR
South Korea
Prior art keywords
letterbox
function
scan
frequency
memory
Prior art date
Application number
KR1019970017203A
Other languages
English (en)
Other versions
KR19980082335A (ko
Inventor
김직
Original Assignee
김영환
현대반도체주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대반도체주식회사 filed Critical 김영환
Priority to KR1019970017203A priority Critical patent/KR100243009B1/ko
Publication of KR19980082335A publication Critical patent/KR19980082335A/ko
Application granted granted Critical
Publication of KR100243009B1 publication Critical patent/KR100243009B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 레터박스 필터에 관한 것으로, 종래의 기능은 레터박스 기능을 지원하기 위해 1스캔에 외부 메모리를 2번 액세스하여 평균을 취하기 때문에 27MHz의 주파수로는 만족시키지 못하고, 40.5MHz로 전체 주파수를 높여야하며, 2스캔 라인의 데이터를 저장하기 위해 6KBit 에스램(SRAM)을 8KBit 에스램(SRAM)으로 늘려야하는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 창안한 것으로, 레터박스 필터의 기능을 충실히 수행하기 위해 엠펙(MPEG) 디코더의 디스플레이 제어블럭 안에 라인 메모리를 두어 메모리 대역폭을 반으로 줄이고, 전체 주파수를 올릴 필요가 없는 기능을 제공함으로써, 레터박스 기능을 지원하기 위해 1스캔에 외부 메모리를 1번 액세스하여 평균을 취하기 때문에 메모리의 대역폭이 줄어들어 27MHz의 주파수를 그대로 사용할 수 있어, 전체 전력소비와 화면제어블록의 주파수의 변화를 주지않고 그대로 사용할 수 있는 효과가 있다.

Description

레터박스 필터
본 발명은 레터박스 필터에 관한 것으로, 특히 엠펙(MPEG)-2 디코더의 기능중 레터박스 필터의 기능을 충실히 수행하기 위해 상기 엠펙(MPEG)-2 디코더의 디스플레이 제어블럭 안에 라인 메모리를 두어 외부 메모리 대역폭을 고려한 레터박스 필터장치에 관한 것이다.
도1은 종래 엠펙-2 디코더의 디스플레이 제어블럭의 구성도로서, 이에 도시된 바와 같이 메인 제어기에서 들어오는 마이크로 코드(메인 제어 버스를 통해 전송되는 12비트)를 전송받아 디코딩하는 명령버퍼부(30)와; 다른 부분과의 신호 인터페이스를 하기위한 신호변경(handshake, 11)부와; 디스플레이될 화면의 크기를 계산하는 화면크기 측정부(12)와; 외부 동적램과 인터페이스되는 신호를 발진시키는 어드레스 발생부(13)와; 에스램(21)의 기록, 판독 및 어드레스를 제어하는 버퍼제어로직(22)과; 1화면 소오스(source)를 여러 형태로 디스플레이 하기위해 수직(Vertical) 및 수평(Horizontal) 필터의 기능을 하는 필터링부(23)로 구성된 것으로, 이와 같이 구성된 종래의 동작과정을 설명한다.
도2는 '4:3 화면 소오스'와 '레터박스 화면'의 관계도이고, 도3은 종래 레터박스 필터의 기능을 이용한 스캔라인 구성도로서, 이에 도시된 바와 같이 '4:3 화면 소오스'를 16:9의 형식의 화면으로 변환시켜 주기 위하여 '4:3 화면 소오스'의 첫 번째 스캔 라인 데이터와 두 번째 스캔 라인 데이터의 평균을 취하여 '레터박스 화면'의 첫 번째 스캔 라인을 구성하고, 다음 라인은 '4:3 화면 소오스'의 두 번째, 세 번째 스캔 라인 데이터의 평균을 취하여 '레터박스 화면'의 두 번째 스캔 라인을 구성하며, '4:3 화면 소오스'의 4개 스캔 라인을 취하여 '레터박스 화면'의 3개 스캔 라인을 만들어 결국 360개의 '레터박스 화면' 스캔 라인을 취할 수 있다.
메인제어버스(12bit)에서 마이크로-명령(μ-command)으로 레터박스 기능을 지시하면 명령버퍼(30)에서 이를 디코딩하여 제어신호를 발진시켜 디스플레이부(10)가 레터박스 모드로 동작하도록 지시하며, 외부 메모리의 액세스 어드레스를 발진시키는 어드레스 발생부(13)는 레터박스 모드에서 1스캔 라인을 만들기 위해 상기 외부 메모리에 2번 액세스하는 부담을 안게되고, 상기 어드레스 발생부(13)에서 만들어진 어드레스에 의해 상기 외부 메모리로부터 판독된 데이터는 64비트 픽셀(pixel) 데이터버스를 통해 6KBit 에스램(SRAM)에 기록되며(n번째, n-1번째 스캔 데이터), 최종 필터링부(23)에서 2스캔 라인의 평균을 출력하게 된다.
상기와 같이 종래의 기능은 레터박스 기능을 지원하기 위해 1스캔에 외부 메모리를 2번 액세스하여 평균을 취하기 때문에 27MHz의 주파수로는 만족시키지 못하고, 40.5MHz로 전체 주파수를 높여야하며, 2스캔 라인의 데이터를 저장하기 위해 6KBit 에스램(SRAM)을 8KBit 에스램(SRAM)으로 늘려야하는 문제점이 있었다.
따라서, 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 창안한 것으로, 레터박스 필터의 기능을 충실히 수행하기 위해 엠펙(MPEG) 디코더의 디스플레이 제어블럭 안에 라인 메모리를 두어 메모리 대역폭을 반으로 줄이고, 전체 주파수를 올릴 필요가 없는 기능을 제공함에 목적이 있다.
도1은 종래 엠펙-2 디코더의 디스플레이 제어블럭의 구성도.
도2는 '4:3 화면 소오스'와 '레터박스 화면'의 관계도.
도3은 종래 레터박스 필터의 기능을 이용한 스캔라인 구성도.
도4는 본 발명을 이용한 '4:3 화면 소오스'와 '레터박스 화면'의 관계도.
도5는 본 발명 레터박스 필터의 블록 구성도.
***도면의 주요 부분에 대한 부호의 설명***
10 : 디스플레이부 11 : 신호변경부
12 : 화면크기 측정부 13 : 어드레스 발생부
20 : 디스플레이 버퍼부 21 : 에스램
22 : 버퍼제어로직 23 : 필터링부
30 : 명령버퍼 40 : 레터박스필터블록
41 : 라인 메모리 42 : 제어로직
43 : 가산기 및 시프트부
이와 같은 목적을 달성하기 위한 본 발명의 구성은 '4:3 화면 소오스'의 1스캔 라인 데이터를 저장(store)하는 라인 메모리와; 상기 라인 메모리에서 출력한 데이터값과 스캔 데이터값을 평균하여 가산 및 시프트하는 가산 및 시프트부와; 스캔 데이터를 상기 라인 메모리에 기록하도록 신호를 발진하고, 상기 가산 및 시프트부에서 상기 라인 메모리의 출력 데이터값과 상기 스캔 데이터값을 평균하도록 타이밍을 제어하는 제어로직으로 구성함을 특징으로 한다.
이하, 본 발명에 따른 실시예를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
도4는 본 발명을 이용한 '4:3 화면 소오스'와 '레터박스 화면'의 관계도로서, 이에 도시한 바와 같이 '4:3 화면 소오스'의 스캔 순서(sequence)는 1st, 2nd, 3rd, 5th의 순서로 이루어져 있는데, 이는 레터박스 기능을 지원하기 위해 상기 '4:3 화면 소오스'의 4개 스캔 라인으로 레터박스 스캔 라인을 3개 만들어야 하기 때문이며, 이 결과 470 스캔 라인이 390개로 변환(conversion)된다.
도5는 본 발명 레터박스 필터의 블록 구성도로서, 이에 도시한 바와 같이 4:3 화면의 1st 스캔 라인 데이터가 입력포트로 입력되었을 때 제어로직(42)에 의하여 라인 메모리(FIFO, 41)에 저장하게 되고, 2nd 스캔 라인 데이터가 입력포트로 입력되면 먼저 입력된 상기 1st 스캔 라인 데이터가 상기 라인 메모리(41)로부터 동시에 출력되며, 이때 상기 라인 메모리(41)의 출력 데이터값과 상기 스캔 데이터값을 평균하도록 타이밍을 제어하는 제어로직(42)에 의해서 상기 2nd 스캔 라인 데이터는 상기 상기 라인 메모리(41)에 기록됨과 더불어 상기 1st 스캔 라인 데이터와 함께 가산기 및 스프트부(43)에서 평균을 내어 출력한다.
상기 라인 메모리(FIFO, 41)는 보통 노르말 에스램(Normal SRAM)을 이용하는데 이중포트 에스램(Dual Port SRAM(0.6㎛ STD Cell))을 이용할 경우 기록 및 판독이 동시에 가능하기 때문에 더블 버퍼 로직을 사용하지 않아도 되며, 총 에스램의 크기는 1 픽셀(pixel)이 8비트일 경우 720비트의 데이터를 저장하기 위해 5,760비트의 에스램을 사용하면 된다.
이상에서 설명한 바와 같이 본 발명 레터박스 필터는 레터박스 기능을 지원하기 위해 1스캔에 외부 메모리를 1번 액세스하여 평균을 취하기 때문에 메모리의 대역폭이 줄어들어 27MHz의 주파수를 그대로 사용할 수 있어, 전체 전력소비와 화면제어블록의 주파수의 변화를 주지않고 그대로 사용할 수 있는 효과가 있다.

Claims (1)

  1. '4:3 화면 소오스'의 1스캔 라인 데이터를 저장(store)하는 라인 메모리와; 상기 라인 메모리에서 출력한 데이터값와 스캔 데이터값을 평균하여 가산 및 시프트하는 가산 및 시프트부와; 스캔 데이터를 상기 라인 메모리에 기록하도록 신호를 발진하고, 상기 가산 및 시프트부에서 상기 라인 메모리의 출력 데이터값과 상기 스캔 데이터값을 평균하도록 타이밍을 제어하는 제어로직으로 구성함을 특징으로 하는 레터박스 필터.
KR1019970017203A 1997-05-06 1997-05-06 레터박스 필터 KR100243009B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970017203A KR100243009B1 (ko) 1997-05-06 1997-05-06 레터박스 필터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970017203A KR100243009B1 (ko) 1997-05-06 1997-05-06 레터박스 필터

Publications (2)

Publication Number Publication Date
KR19980082335A KR19980082335A (ko) 1998-12-05
KR100243009B1 true KR100243009B1 (ko) 2000-03-02

Family

ID=19504878

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970017203A KR100243009B1 (ko) 1997-05-06 1997-05-06 레터박스 필터

Country Status (1)

Country Link
KR (1) KR100243009B1 (ko)

Also Published As

Publication number Publication date
KR19980082335A (ko) 1998-12-05

Similar Documents

Publication Publication Date Title
EP0107010B1 (en) Video display system using serial/parallel acces memories
US5434969A (en) Video display system using memory with a register arranged to present an entire pixel at once to the display
US4644502A (en) Semiconductor memory device typically used as a video ram
JP2005166132A (ja) 表示メモリ回路および表示コントローラ
KR100260471B1 (ko) 화상 표시 제어 장치
JP3016694B2 (ja) ダブルスキャン回路
US5630105A (en) Multimedia system for processing a variety of images together with sound
JPS5823373A (ja) 画像メモリ装置
JPH01310390A (ja) フレーム・メモリ制御方式
KR100243009B1 (ko) 레터박스 필터
JPH10302054A (ja) フレームバッファメモリ
JP5125205B2 (ja) データ信号処理装置、画像処理装置、画像出力装置、および、データ信号処理方法
JP2002312233A (ja) 信号処理装置
JPH075834A (ja) 液晶表示装置
US5646694A (en) Moving picture decoding apparatus having three line buffers controlled to store and provide picture data of different resolutions
JPS63292494A (ja) 半導体メモリ
KR100206265B1 (ko) 씨알티 디스플레이 인터페이스장치의 어드레스 디코딩방식
KR960015590B1 (ko) 고속 데이타 메모리 장치
KR200180850Y1 (ko) 실시간 입출력이 가능한 메모리장치
KR970057687A (ko) 피디피 티브이(pdp tv)의 메모리 장치
JPS62113193A (ja) 記憶回路
JP2002354429A (ja) 映像信号処理装置
JPH04166887A (ja) 表示装置
JPS6285582A (ja) ビデオメモリ
JPH0316037B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121022

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20131017

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee