KR100239602B1 - 출력의 직류전압을 기준전압에 따라 제어하는 음성 신호를 압축 또는 신장하는 음성 신호 처리회로 - Google Patents

출력의 직류전압을 기준전압에 따라 제어하는 음성 신호를 압축 또는 신장하는 음성 신호 처리회로 Download PDF

Info

Publication number
KR100239602B1
KR100239602B1 KR1019960020787A KR19960020787A KR100239602B1 KR 100239602 B1 KR100239602 B1 KR 100239602B1 KR 1019960020787 A KR1019960020787 A KR 1019960020787A KR 19960020787 A KR19960020787 A KR 19960020787A KR 100239602 B1 KR100239602 B1 KR 100239602B1
Authority
KR
South Korea
Prior art keywords
amplifier
output
current
audio signal
signal
Prior art date
Application number
KR1019960020787A
Other languages
English (en)
Other versions
KR970003082A (ko
Inventor
다까오 마마다
Original Assignee
다카노 야스아키
산요 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP7144735A external-priority patent/JPH08339627A/ja
Application filed by 다카노 야스아키, 산요 덴키 가부시키가이샤 filed Critical 다카노 야스아키
Publication of KR970003082A publication Critical patent/KR970003082A/ko
Application granted granted Critical
Publication of KR100239602B1 publication Critical patent/KR100239602B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G7/00Volume compression or expansion in amplifiers
    • H03G7/06Volume compression or expansion in amplifiers having semiconductor devices
    • H03G7/08Volume compression or expansion in amplifiers having semiconductor devices incorporating negative feedback
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/62Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission for providing a predistortion of the signal in the transmitter and corresponding correction in the receiver, e.g. for improving the signal/noise ratio
    • H04B1/64Volume compression or expansion arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Amplifiers (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

전류 제어형 앰프의 입력측의 직류 전압 비교기에 의해 기준 전압과 비교한다. 또한, 이 비교 결과에 따른 흡입 전류와 토출 전류를 얻는다. 그리고, 이 2개의 전류를 전류 제어형 앰프의 입력측 및 출력측에 공급하므로 전류 제어형 앰프의 출력을 조정한다.

Description

출력의 직류전압을 기준전압에 따라 제어하는 음성 신호를 압축 또는 신장하는 음성 신호 처리회로
제1도는 종래기술의 기록 및 재생시에 있어서 입력에 대한 출력을 나타내는 음성 신호의 특성도.
제2도는 음성 신호의 압축을 행하는 종래기술의 음성 신호 기록 장치의 구성도.
제3도는 제2도에서 제2OP앰프의 최종단의 전류 출력 회로 부분도.
제4도는 종래기술에 따라 음성 신호의 신장을 행하는 음성 신호 재생용 신호 처리 회로도.
제5도는 본 발명의 바람직한 제1실시예에 따른 음선 신호 기록 장치의 구성도.
제6도는 본 발명의 바람직한 제2실시예에 따른 음성 신호 재생용의 신호 처리 회로도.
제7도는 기록시 및 재생시에 겸용할 수 있는 비교기의 구성도.
* 도면의 주요부분에 대한 부호의 설명
3 : 제1OP앰프 4 : 제2OP앰프
5 : 제어회로 6 : 대기 회로
7 : 검파 회로 8 : 전압 전류 변환 회로
13 : 강조 회로 14 : 직류 차단 콘덴서
15 : 변조 회로 16 : VCD
18 : 라인 앰프 19 : 출력 단자
본 발명은 가정용 VCR(Video Cassette Recorder)에 있어서 음성 신호를 기록 또는 재생하기 위한 음성 신호 처리 회로에 관한 것이다. 특히, 음성 신호의 기록시에 있어서 레벨 압축 또는 음성 신호의 재생시에 있어서 레벨 신장을 행하는 OP앰프(또는 연산 증폭기)의 출력 DC 전압을 소정의 값으로 제어할 수 있는 음성 신호 처리 회로에 관한 것이다.
음성 신호를 고충실도로 기록 재생하는 가정용 VTR에서는, 음성 신호 처리회로로서 음성 신호의 압축 신장을 행하고 있다. 즉, 기록시에는 음성 신호를 압축하고, 재생시에는 음성 신호를 신장한다.
그 특성도를 제1도에 도시한다. 제1도와 같은 압축 신장을 행함으로서 S/N이 우수한 음성 신호가 얻어진다. 기록시에는 -20dB의 입력에 대해 -10dB를 출력하고, 재생시에는 -10dB의 입력에 대해 -20dB를 출력한다.
제2도는 음성 신호의 압축을 행하는 음성 신호 기록 장치를 도시한다. 제2도의 입력 단자(1)에서 나오는 음성 신호, ALC(자동 레벨 조정)회로(2)에서 레벨 조정된 후, 제1OP앰프(3)의 정의 입력 단자에 인가된다.
제1OP앰프(3)와 출력 신호는 제2OP앰프(4)의 입력 단자에 인가됨과 동시에 제어 회로(5)에 인가된다. 제어 회로(5)는, 대기 회로(WE)(6), 검파 회로(DET)(7) 및 전압 전류(V/I) 변환 회로(8)로 구성되고, 제2OP앰프(4)의 이득을 제어한다.
대기 회로(6)는, 주파수가 10KHZ 근방의 신호를 강조시키는 필터이다. 대기 회로(6)를 통과한 신호는 검파 회로(7)에서 전파 정류되어 그 레벨이 검출된다. 검출된 신호는 전압 전류 변환 회로(8)에서 전류로 변환된 제2OP앰프(4)에 공급된다.
제2OP앰프(4)는 전류로서 제어되는 전류 제어 증폭기로서 전압 전류 변환 회로로부터 공급되는 신호에 의해 이득이 제어된다.
제1OP앰프(3)의 출력 신호는, 저항 R1, R2, R3를 거쳐 제2OP앰프(4)에 공급되어 증폭된다. 여기서 제1OP앰프(3)의 출력 신호는 제2OP앰프(4)의 입력단자측을 거쳐 콘덴서 C2에 인가되어 그것을 충전한다. 콘덴서 C2는 용량이 큰 콘덴서로서 제1OP앰프(3)의 출력을 직류 전압으로 하여 제1OP앰프(3)의 입출력에 바이어스를 인가한다.
콘덴서 C1 저항 R4 및 R5는, 제2OP앰프(4)의 출력의 고주파수 영역을 저감하는 노이즈 감소 강조 회로를 구성한다.
콘덴서 C2 및 저항 R2는, 평활 회로를 구성한다. 이 평활 회로는 제2OP앰프(4)의 부입력 단자를 제1OP앰프(3)의 출력에 따른 직류 전압으로 한다.
단자(9 내지 12)는, IC화한 경우의 단자를 도시하고 있다. 그리고, 제어회로(5)는 제1OP앰프(3)의 출력 신호가 크게 되면, 제2OP앰프(4)의 이득이 증가하도록 제어한다. 또, 제2OP앰프(4)의 출력 레벨이 증가하면, 제1OP앰프(3)로 향하는 부귀환양(負歸還量)이 증가하여 제1OP앰프(3)의 출력 신호 레벨은 저하한다.
그래서, 제1OP앰프(3)의 출력 신호 레벨이 커질수록 그 부귀환양이 증가하여 상기 출력 신호 레벨은 저하한다.
그리고, 제1OP앰프(3)의 출력 신호는 강조 회로(13)에서 선정된 특성의 강조가 실시된 후, 직류 차단 콘덴서(14)에서 직류분이 제거되어 변조 회로(15)에 인가된다.
변조 회로(15)는, 입력 전압과 기준 전압간의 레벨 비교를 행하고, 그 차에 따른 전류 출력 신호를 VCO(16)에 인가하여 VCO(16)의 발진 주파수를 변화시킨다. 변조 호로(15)는 VCO(16)와 함께 FM 변조기를 구성한다.
그 결과, 음성 신호의 FM 변조 출력이 출력 단자(17)에 도출된다.
따라서, 제2도의 음성 신호 처리회로에 따르면, 음성 신호를 압축하여 변조 출력을 얻을 수 있다. 따라서, 이 회로의 출력에 의해 음성 신호를 압축하여 VCR의 테이프 상에 FM 기록할 수 있다.
그런데, 제2도 장치에서는 제2OP앰프(4)가 전류 출력 구성으로 되어 있다. 이것은, 제2OP앰프(4)의 입력 동적 범위를 크게 하기 위한 것이다.
그런데, 제2OP앰프(4)를 전류 출력 구성으로 하면, 제2OP앰프(4) 내부의 회로 편차에 의해 제2OP앰프(4)의 출력 직류 전압을 정확히 설정할 수 없다고 하는 문제가 있다.
제2OP앰프(4)의 최종단의 전류 출력 회로부분을 제3도에 도시한다. 제3도의 단자(18 및 19)에는 상호 역방향으로 변화하는 2개의 출력 전류가 흐르고, 2개의 전류 미러 CM1, CM2를 거쳐 출력 단자(20)로서 결합된다. 그리고, 2개의 출력 전류의 차가 단자(20)로부터 출력된다.
여기서, 상기 2개의 출력 전류에 조금이라도 직류분의 차가 있으면, 그 차이분이 출력 단자(20)에 반영되어 버린다. 그리고, 상기 차이분은 제2도의 제1OP앰프(3)에 귀환되어 강조회로(13)의 출력 DC를 변동시킨다.
해당 변동이 변조회로(15)에 직접 전달되면 변조 범위가 균일하지 않게 되고 만다. 그래서, 강조회로(13)와 변조회로(15)간에는 직류 차단 콘덴서(14)가 필수적으로 된다.
직류 차단 콘덴서(14)는 부품수의 증가, 비용 상승의 원인이 된다. 게다가 직류 차단 콘덴서는 IC에 대해 외부에 부착되기 때문에, IC화할 때 실제 핀수가 증가하게 된다.
그 때문에, 직류 차단 콘덴서(14)를 제거할 필요성이 요망된다.
제4도에는 종래 음성 신호의 신장을 행하는 음성 신호 재생용 신호 처리 회로를 도시한다. 입력 단자(1)에서 입력된 음성 신호(FM 복조된 신호)는, 제1OP앰프(3)의 정입력단에 입력된다. 이 제1OP앰프(3)의 출력은, 부입력 단자에 접속되어 있고, 제1OP앰프는 버퍼 앰프로서 동작한다. 그리고, 제2OP앰프(4)의 출력 신호가 라인 앰프(18)를 거쳐 출력 단자(19)로부터 출력된다.
그 이외의 구성은, 상술한 제2도의 회로와 동일하게 구성되어 있고, 제1OP앰프(3)의 출력은 제어 회로(5)에 입력된다. 제어 회로(5)는 제1OP앰프(3)의 출력에 따라 제2OP앰프(4)의 이득을 제어한다. 즉, 제1OP앰프(3)의 출력 신호가 크게 되면, 제2OP앰프(4)의 이득이 크게되도록 제어한다. 따라서, 입력 단자(1)로부터 입력되는 음성 신호(복조된 음성 신호)가 크게 되면 그에 따라 제2OP앰프(4)의 이득이 크게 되어 증폭된 신호가 라인 앰프(18)를 거쳐 출력된다. 여기서, 제1도에 도시하는 바와 같이, 신호의 레벨이 크게 됨에 따라 큰 출력 신호가 얻어져, 상술한 바와 같이 압축된 신호가 신장되어 기록 이전의 음성 신호가 재생된다.
이와 같은 회로에 있어서도, 제2OP앰프(4)의 구성은, 제3도에 도시한 것과 같은 구성으로 이 출력의 DC 성분이 변동한다. 그리고, 이 DC 성분이 변동하면 라인 앰프(18)의 입력 단자에 있어서 DC 레벨이 변화하여 라인 앰프(18)의 동적 범위가 좁게 되어 버린다고 하는 문제가 있다.
따라서, 음성 신호의 재생 회로에 있어서, 제2OP앰프의 출력에서 DC 성분을 소정의 것으로 설정하는 것이 요망된다.
본 발명은, 음성 신호 기록시에 제1OP앰프의 출력에서 DC 레벨을 소정값으로 유지하는 음성 신호 처리회로를 제공하는 것을 목적으로 한다.
또한, 본 발명은, 음성 신호 재생시에 제2OP앰프의 출력에서 DC 레벨을 소정값으로 유지하는 음성 신호 처리회로를 제공하는 것을 목적으로 한다.
본 발명의 음성 신호 기록 장치에 따르면, DC 제어 회로에 의해 제1OP앰프의 출력 전압이 항상 기준 전압으로 제어된다. 따라서, 압축 처리된 출력 신호의 DC 전압이 기준 전압으로 되어 직류 차단 콘덴서가 불필요하게 된다.
특히, 제2OP앰프가 전류 출력형 앰프이면, 그 전류 출력에 있어서 오프셋을 일으키지 않는다. 그러나, DC 제어 회로에 제2OP앰프의 입력인 직류 성분과, 기준전압의 차를 검출하는 비교기를 채용하여 제1 및 제2OP앰프의 출력 단자의 전압을 제어함으로써, 제1OP앰프의 출력측의 직류 전압을 기준값으로 할 수 있다. 특히, 비교기는 전류 출력으로 전류 출력형 앰프인 제2OP앰프의 오프셋을 바람직하게 조정할 수 있다.
또한, 본 발명의 음성 신호 재생 장치에 따르면, DC 제어 회로에 의해 제2OP앰프의 출력 전압을 항상 기준전압으로 제어할 수 있다. 따라서, 정확한 신장 신호를 얻을 수 있다. 따라서, 신장 신호를 증폭하는 라인 앰프에 있어서, 동적 범위가 좁아져 버린다고 하는 문제를 회피할 수 있다. 또, 비교기는 기록 장치와 거의 동일한 구성을 채용할 수 있다.
[제1실시예]
제5도는, 본 발명의 바람직한 제1실시예의 구성을 도시한다. 또한 제5도에 있어서, 제2도와 동일한 회로 소자에 대해서는 동일한 부호를 붙여 설명을 생략한다.
이와 같이, 본 실시예에 있어서는 비교기(21)를 갖고 있다. 이 비교기(21)는 저항 R2 및 콘덴서 C2로 이루어지는 평활 회로의 출력 전압인 제2OP앰프(4)의 부입력단(B점)의 전압에 따라 제1OP앰프(3)의 출력단(A점) 및 제2OP앰프(4)의 출력단(C점)의 전압을 제어한다.
[비교기의 구성]
B점은 트랜지스터 Q1의 베이스에 접속되어 있다. 이 트랜지스터 Q1의 콜렉터는 베이스·콜렉터가 단락된 트랜지스터 Q2를 거쳐 전원에 접속되어 있다. 트랜지스터 Q1의 에미터는 소정의 일정 전압 V0을 베이스에 수신하는 트랜지스터 Q3를 거쳐 접지에 접속되어 있다. 트랜지스터 Q3의 콜렉터가 트랜지스터 Q1의 에미터에 접속되고, 트랜지스터 Q3의 에미터가 접지에 접속되어 있다. 또한, 트랜지스터 Q3는 정전류원으로서 동작한다. 또한, 트랜지스터 Q3의 콜렉터에는 트랜지스터 Q4의 에미터가 접속되어 있다. 이 트랜지스터 Q4의 베이스에는 기준 전압 Vref이 공급된다. 트랜지스터 Q4의 콜렉터는 베이스·콜렉터 간이 단락된 트랜지스터 Q5를 거쳐 전원에 접속되어 있다. 따라서, 이 트랜지스터 Q1, Q2, Q3, Q4, Q5로 구성되는 회로는, 트랜지스터 Q1의 베이스에 인가되는 B점의 전압을 전압 Vref와 비교하여 그 결과에 기초하여 전류를 트랜지스터 Q2, Q4에 흐르는 차동 증폭기(22)를 구성하고 있다.
트랜지스터 Q5의 베이스는, 에미터가 전원에 접속된 트랜지스터 Q6의 베이스에 접속되어 있다. 따라서, 이 트랜지스터 Q5와 Q6은 전류 미러를 구성한다. 트랜지스터 Q6의 콜렉터는 트랜지스터 Q7를 거쳐 접지에 접속되어 있다. 트랜지스터 Q7은 그 콜렉터 베이스 간이 단락되어 있고, 그 베이스가 트랜지스터 Q8의 베이스에 접속되어 있다. 이 트랜지스터 Q8은 에미터가 베이스에 접속되어 있고, 트랜지스터 Q7과 Q8로서 전류 미러가 구성되어 있다. 트랜지스터 Q8의 콜렉터는 트랜지스터 Q9를 거쳐 전원에 접속되어 있다. 이 트랜지스터 Q9의 베이스는 트랜지스터 Q2의 베이스에 접속되어 있고, 트랜지스터 Q2와 Q9로서 전류 미러를 구성하고 있다.
게다가, 트랜지스터 Q2의 베이스에는 트랜지스터 Q11의 베이스가 접속되어 있고, 트랜지스터 Q2와 Q11로서 전류 미러를 구성하고 있다. 트랜지스터 Q11의 에미터는 전원에 접속되어 있고, 콜렉터는 콜렉터·베이스 간이 단락된 트랜지스터 Q10를 거쳐 접지에 접속되어 있다. 이 트랜지스터 Q10의 베이스에는 트랜지스터 Q12의 베이스가 접속되어 있고, 트랜지스터 Q10과 Q12으로서 전류 미러가 구성되어 있다. 트랜지스터 Q12의 에미터는 접지에 접속되어 있고, 콜렉터는 트랜지스터 Q5로서 전류 미러를 구성하는 트랜지스터 Q13을 거쳐 전원에 접속되어 있다. 그리고, 트랜지스터 Q8과 Q9의 접속점이, OP앰프(4)의 출력측인 C점에 접속되어 있다. 또, 트랜지스터 Q12와 Q13의 접속점이 OP앰프(3)의 출력측인 B점에 접속되어 있다.
따라서, 이 회로에 있어서, 점 B의 전압과 전압 Vref의 비교에 따라서 점 A, B의 전압이 조정된다.
또한, Q1, Q3, Q4, Q7, Q8, Q10, Q12는 NPN형 트랜지스터이고, Q2, Q5, Q6, Q9, Q11, Q13은 PNP형 트랜지스터이다.
단, 제4도에 있어서, 제2도와 동일한 회로 소자에 대해서는 동일 부호를 첨부하여 설명을 생략한다.
제5도에 있어서, 이제 입력 단자(1)로부터 음성 신호가 인가되고, 제1OP앰프(3)의 정의 입력 단자에 입력된다.
단, ALC(자동 레벨 조정) 회로(2)의 기재는 생략한다.
제1OP앰프(3)의 출력 신호는, 제2OP앰프(4)의 입력단자에 인가됨과 동시에 제어 회로(5)에 인가된다. 제2OP앰프(4)의 출력 신호는 제1OP앰프(3)로 귀환되어 있다.
이 상태에서, 제2OP앰프(4)의 내부 회로에 있어서 복수 소자의 특성의 편차등에 기인하여 C점의 출력 DC가 높게 변동한 것으로 한다. 이 경우, 제1OP앰프(3)에서 나오는 출력이 0이어도 제2OP앰프(4)로부터 전류가 출력된다.
그러면, 제2OP앰프(4)의 출력 신호는 제1OP앰프(3)에 부귀환되므로 제1OP앰프(3)의 A점의 출력 DC는 저하된다.
제1OP앰프(3)의 출력 DC가 저하하면 B점의 출력 DC 전압도 저하한다.
B점의 출력 DC 전압은 차동 증폭기(22)에서 기준 전압 Vref과 레벨이 비교된다.
상기 기준 전압 Vref는, 제1OP앰프(3)의 출력 단자(A점)에서 얻고자 하는 DC 신호 레벨로 설정한다. 제1도의 점 A와 B의 전압을 같아지도록 회로가 구성되어 있다.
상술한 상태에서는, 제1OP앰프(3)의 출력 DC 신호 레벨을 상승시킬 필요가 있다.
B점의 DC 전압은 기준 전압 Vref보다 작으므로 트랜지스터 Q1가 오프하고, 트랜지스터 Q4가 온한다. 트랜지스터 Q4가 온하면, 트랜지스터 Q5, Q6, Q7, Q8에 전류가 흐른다. 또, 트랜지스터 Q2, Q9에 전류가 흐르지 않는다. 그 때문에, 트랜지스터 Q8는 점 C로부터 전류를 흡입한다. 이 흡입하는 전류는 제2OP앰프(4)의 토출전류이다. 그 때문에 점 C의 전압은 높게 되어 있는 것이 낮아지도록 제어된다.
한편, 비교기(21)의 트랜지스터 Q13가 온하고, 트랜지스터 Q11, 트랜지스터 Q10, 트랜지스터 Q12가 오프한다.
트랜지스터 Q13가 온하면, 트랜지스터 Q13의 콜렉터 전류가 점 A로 유입되고, 저항 R1, R2를 거쳐 콘덴서 C2를 충전한다. 콘덴서 C2를 충전시키면, 점 A 및 B의 DC 전압이 상승한다. 이 상승은 점 A 및 B의 DC 전압이 기준 전압 Vref와 같아질 때까지 계속한다.
또한, C점의 출력 DC를 낮게 고려한 경우, 비교기(21)는 상술한 것과 역으로 동작하고, C점에 전류가 공급되어 A점으로부터 전류가 배출된다.
비교기(21)는, 기록 동작시 중계하여 계속 동작하므로, 점 A의 전압은 기준 전압 Vref를 유지한다. 이 때문에, 변조 회로(15)에 인가되는 음성 신호의 DC 레벨은 일정하게 되고, 직류 차단 콘덴서가 불필요하게 된다.
[제2실시예]
제6도는 본 발명의 바람직한 제2실시예의 구성을 도시하는 도면이다. 또한, 제6도에 있어서, 제4도 및 제5도와 동일한 회로 소자에 대해서는 동일한 부호를 붙여 설명을 생략한다.
이와 같이, 본 실시예에 있어서도, 상기 제1실시예와 동일하게, 비교기(21)를 갖고 있다. 이 비교기(21)는 저항 R4 및 콘덴서 C2로 이루어지는 평활 회로의 출력 전압인 제2OP앰프(4)의 부입력단(B점)의 전압에 따라, 제1OP앰프(3)의 출력단(A점) 및 제2OP앰프(4)의 출력단(C점)의 전압을 제어한다. 또, B점의 전압과, A점 및 B점에의 공급 전류의 관계가 제1실시예와는 반대 관계로 되어 있다.
제6도에 도시하는 바와 같이, 본 실시예의 장치에서는, 제4도 종래 예와 동일하게 제1OP앰프(3)의 출력은 부입력단에 단락되어 있다. 또, 제2OP앰프(4)의 출력이 라인 앰프(18)를 거쳐 출력단(19)으로 출력된다.
또한, 제6도의 비교기(21)는, 제5도와 동일한 구성을 갖고 있고, B점이 트랜지스터 Q1의 베이스에 접속되어 있다.
여기서, 제1OP앰프(3)의 출력단(A점)은 비교기(21)의 트랜지스터 Q9와 Q8의 접속점에 접속되고, 제2OP앰프(4)의 출력은 트랜지스터 Q13와 Q12의 접속점에 접속되어 있다.
제6도에 있어서, 이제 입력 단자(1)에서 나오는 음성 신호가 인가되고 제1OP앰프(3)의 정의 입력 단자에 인가되게 된다.
제1OP앰프(3)의 출력 신호는 제2OP앰프(4)의 입력 단자에 인가됨과 동시에 제어 회로(5)에 인가된다.
이 상태에서, 제2OP앰프(4)의 내부회로에 기인하여 C점의 출력 DC가 높게 변동(전류의 토출이 발생)하게 된다.
즉, 상기 토출 전류가 저항 R4을 거쳐 콘덴서 C2에 유입한다. 저항 R4는 39kΩ으로 설정되어 있는 평활 회로(8)는 그 응답감도가 낮다. 그로인해, 점 B의 전압은 급격히 상승하지 않고 서서히 올라간다.
안정 상태에서는, 점 B와 점 C의 전압은 같게 된다. 그런데, 상술한 이유로 인해, 점 C의 전압이 상승하여도 점 B의 전압은 곧바로 같게 되지 않는다.
한편, B점의 출력 DC 전압은 비교기(21)에서 기준 전압 Vref와 레벨이 비교되고 있다. 그래서, 점 B의 전압이 더불어 상승한다.
상기 기준 전압 Vref는 제2OP앰프(4)의 출력 단자에서 얻고자 하는 DC 신호 레벨로 설정한다. 제1도의 점 A와 점 B의 DC 전압은 같아지도록 회로가 구성되어 있다.
상술한 상태에서는, 제2OP앰프(4)의 출력 DC 신호 레벨을 저하시킬 필요가 있다.
점 B의 전압이 서서히 증가하면 B점의 DC 전압은, 기준 전압 Vref보다 높게 되고, 트랜지스터 Q1이 온하고, 트랜지스터 Q4가 오프한다. 트랜지스터 Q1이 온하면, 트랜지스터 Q2, Q9에 전류가 흐른다. 또, 트랜지스터 Q5 내지 Q8에는 전류가 흐르지 않는다. 그 때문에, 트랜지스터 Q9는 점 A에 전류를 유입한다. 점 A에서 나오는 전류는 점 B를 거쳐 콘덴서 C2로 유입한다.
한편, 비교기(21)의 트랜지스터 Q13가 오프하고, 트랜지스터 Q11, 트랜지스터 Q10, 트랜지스터 Q12가 온한다.
트랜지스터 Q12가 온하면, 트랜지스터 Q12의 콜렉터 전류가 점 C의 전하를 인입하여 저항 R4을 거쳐 콘덴서 C2를 방전시킨다. 콘덴서 C2가 방전되면, 점 B 및 C의 DC 전압이 저하한다. 이 저하는 점 B 및 점 C의 DC 전압이 기준 전압 Vref와 같아질 때까지 계속된다.
비교기(21)는 재생 동작시 중계하여 계속 동작하므로, 점 C의 전압은 기준 전압 Vref를 유지한다. 이 때문에, 트랜지스터(9)에 인가되는 음성 신호의 DC 레벨은 일정하게 된다. 또한, C점의 출력 DC가 낮게 변동한 경우에는, 비교기(21)는 상술한 것과 역으로 동작하고 바로 전류가 공급되어 A점으로부터 전류가 배출된다.
제7도는 기록시 및 재생시에 겸용할 수 있는 비교기(21)의 구성을 도시하고 있다. 트랜지스터 Q2의 콜렉터측에 트랜지스터 Q14의 콜렉터를 접속하고, 이 트랜지스터 Q14의 에미터를 트랜지스터 Q16를 거쳐 접지에 접속한다. 또한, 트랜지스터 Q5의 콜렉터측에 트랜지스터 Q15의 콜렉터를 접속하고, 이 트랜지스터 Q15의 에미터를 트랜지스터 Q16을 거쳐 접지에 접속한다. 그리고 트랜지스터 Q3의 베이스를 REC 단자에 접속하고, 기록시에 이 REC 단자에 일정 전압을 공급하고, 트랜지스터 Q16의 베이스를 PB 단자에 접속하고, 이 PB 단자에 재생시에 일정 전압을 공급한다. 또한, Q14, Q15, Q16은 NPN형 트랜지스터이다.
이로인해, 기록시에는 트랜지스터 Q3가 온으로 되고, 트랜지스터 Q16이 오프로 된다. 한편, 재생시에는 트랜지스터 Q16이 온으로 되고, 트랜지스터 Q3이 오프로 된다. 따라서, 기록시에는 제1실시예와 같은 상태의 동작으로 되지만, 재생시에는 B점의 전압이 트랜지스터 Q15의 베이스에 인가되고, Q14의 베이스에 인가되는 Vref와 비교된다. 그리고, 트랜지스터 Q14는 트랜지스터 Q2에 흐르는 전류를 제어하고 트랜지스터 Q15에 흐르는 전류를 제어하기 때문에, 트랜지스터 Q2, Q5에 흐르는 전류의 특성은 기록시의 반대로 된다. 그래서, 트랜지스터 Q9에 흐르는 전류와, 트랜지스터 Q13에 흐르는 전류도 기록시와 재생시에서 반대로 된다. 이로인해, 도시하는 바와 같이, 트랜지스터 Q9와 트랜지스터 Q8의 접속점을 C점에, 트랜지스터 Q13과 트랜지스터 Q12의 접속점을 A점에 접속한 상태에서 기록시에는 REC 단자에 전압을 인가하여 PB 단자를 개방하고, 재생시에는 REC 단자를 개방시켜 PB 단자를 인가하기 때문에, 비교기(21)를 기록 및 재생으로 겸용할 수 있다.
게다가, 제1OP앰프(3)의 부입력단에, 제2OP앰프에서 나오는 출력을 공급할지 제1OP앰프(3)의 출력을 공급할지를 기록 또는 재생시에서 절환하도록 하면, 회로 전체를 기록시 및 재생시에 겸용할 수 있다. 또한, 출력을 강조 회로(13)로부터 취할지, 라인 앰프(18)로부터 취할지도 절환하도록 할 필요가 있다.

Claims (17)

  1. 음성 신호의 압축 처리를 행하는 음성 신호 기록 장치에 있어서, 입력 음성 신호를 정입력단에 수신하고, 부입력단으로부터 입력되는 귀환 신호와의 차이에 따른 신호를 압축 신호로 출력하는 제1OP앰프와, 제1OP앰프 출력을 증폭하고, 제1OP앰프의 부입력단에 귀환 신호로서 공급하는 증폭율 가변의 제2OP앰프와, 제1OP앰프의 출력 신호 레벨에 따라, 제2OP앰프의 증폭율을 제어하는 제어 회로와, 제1OP앰프의 출력 신호의 직류 레벨을 소정의 기준 전압으로 제어하는 DC 제어 회로를 포함하는 것을 특징으로 하는 음성 신호 기록 장치.
  2. 제1항에 있어서, 상기 제2OP앰프는, 전류 제어 증폭기인 것을 특징으로 하는 음성 신호 기록 장치.
  3. 제2항에 있어서, 상기 DC 제어 회로는, 제2OP앰프의 입력 신호를 평활하여 얻은 평활 전압을 기준 전압으로 제어하는 것을 특징으로 하는 음성 신호 기록 장치.
  4. 제3항에 있어서, 상기 DC 제어 회로는, 상기 평활 전압과 상기 기준 전압을 비교하는 비교기를 갖는 것을 특징으로 하는 음성 신호 기록 장치.
  5. 제4항에 있어서, 상기 비교기는, 상기 평활 전압이 상기 기준 전압의 비교 결과에 따라, 제1OP앰프 출력 및 제2OP앰프의 출력측에 전류를 공급하여 제1 및 제2OP앰프의 출력측의 전압을 제어하는 것을 특징으로 하는 음성 신호 기록 장치.
  6. 제5항에 있어서, 상기 비교기는, 상기 평활 전압이 클 때에 제1OP앰프의 출력측으로부터 전류를 인발하여 제2OP앰프의 출력측에 전류를 공급하며, 이로인해 제1OP앰프의 출력측의 DC 전압을 상기 기준 전압으로 제어하는 것을 특징으로 하는 음성 신호 기록 장치.
  7. 음성 신호의 신장 처리를 행하는 음성 신호 재생 장치에 있어서, 입력 음성 신호를 정입력단에 수신하고, 출력 신호가 부귀환되는 제1OP앰프와, 증폭율 가변으로 제1OP앰프 출력을 증폭하여 신장 신호로서 출력하는 제2OP앰프와, 제1OP앰프의 출력 신호 레벨에 따라, 제2OP앰프의 증폭율을 제어하는 제어 회로와, 제2OP앰프의 출력 신호의 직류 레벨을 소정의 기준 전압으로 제어하는 DC 제어 회로를 포함하는 것을 특징으로 하는 음성 신호 재생 장치.
  8. 제7항에 있어서, 상기 제2OP앰프는, 전류 제어 증폭기인 것을 특징으로 하는 음성 신호 재생 장치.
  9. 제8항에 있어서, 상기 DC 제어 회로는, 제2OP앰프의 입력 신호를 평활하여 얻은 평활 전압을 기준 전압으로 제어하는 것을 특징으로 하는 음성 신호 재생 장치.
  10. 제9항에 있어서, 상기 DC 제어 회로는, 상기 평활 전압과 상기 기준 전압을 비교하는 비교기를 갖는 것을 특징으로 하는 음성 신호 재생 장치.
  11. 제10항에 있어서, 상기 비교기는, 상기 평활 전압이 상기 기준 전압의 비교 결과에 따라, 제1OP앰프 출력 및 제2OP앰프의 출력측에 전류를 공급하여 제1 및 제2OP앰프의 출력측의 전압을 제어하는 것을 특징으로 하는 음성 신호 재생 장치.
  12. 제11항에 있어서, 상기 비교기는, 상기 평활 전압이 클 때에 제1OP앰프의 출력측에 전류를 공급하여 제2OP앰프의 출력측으로부터 전류를 인발하며, 이로인해 제2OP앰프의 출력측의 DC 전압을 상기 기준 전압으로 제어하는 것을 특징으로 하는 음성 신호 재생 장치.
  13. 음성 신호를 처리하는 음성 신호 처리 장치에 있어서, 음성 신호를 증폭 처리하는 증폭기와, 이 증폭기의 상기 음성 신호의 직류 레벨을 기준 전위와 비교하여 그 비교 결과에 따라 상기 증폭기의 입력측 및 출력측의 직류 레벨을 제어하는 DC 제어 회로를 갖는 것을 특징으로 하는 음성 신호 처리 장치.
  14. 제13항에 있어서, 상기 증폭기의 입력측의 음성 신호의 직류 레벨을 검출하여 그 크기에 따라 상기 증폭기의 증폭율을 제어하는 제어 회로를 더 갖는 것을 특징으로 하는 음성 신호 처리 장치.
  15. 제14항에 있어서, 상기 증폭기는, 전류 출력 타입의 전류 제어 증폭기인 것을 특징으로 하는 음성 신호 처리 장치.
  16. 제15항에 있어서, 상기 DC 제어 회로는, 비교 결과에 따라 상기 증폭기의 입력측 및 출력측에의 전류의 공급 및 인발을 제어하는 것을 특징으로 하는 음성 신호 처리 장치.
  17. 제16항에 있어서, 상기 공급 전류와 인발 전류의 절대값은 거의 같은 것을 특징으로 하는 음성 신호 처리 장치.
KR1019960020787A 1995-06-12 1996-06-11 출력의 직류전압을 기준전압에 따라 제어하는 음성 신호를 압축 또는 신장하는 음성 신호 처리회로 KR100239602B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP95-144736 1995-06-12
JP14473695 1995-06-12
JP95-144735 1995-06-12
JP7144735A JPH08339627A (ja) 1995-06-12 1995-06-12 音声信号記録装置

Publications (2)

Publication Number Publication Date
KR970003082A KR970003082A (ko) 1997-01-28
KR100239602B1 true KR100239602B1 (ko) 2000-02-01

Family

ID=26476064

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960020787A KR100239602B1 (ko) 1995-06-12 1996-06-11 출력의 직류전압을 기준전압에 따라 제어하는 음성 신호를 압축 또는 신장하는 음성 신호 처리회로

Country Status (3)

Country Link
US (1) US5701353A (ko)
KR (1) KR100239602B1 (ko)
CN (1) CN1064795C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100450656B1 (ko) * 1997-08-26 2004-11-16 삼성전자주식회사 자동레벨조정기능을갖는압축장치
US8280070B2 (en) * 2008-08-20 2012-10-02 Siemens Industry, Inc. Arrangement and method for communicating audio and DC signals
JP2013197711A (ja) * 2012-03-16 2013-09-30 Rohm Co Ltd オーディオ信号処理回路、オーディオ信号処理方法、それを用いた車載用オーディオ装置、オーディオコンポーネント装置、電子機器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4061891A (en) * 1977-02-16 1977-12-06 Pommer Wayne A Test instrument for determining apparent power consumption and ground faults in various portions of a distributed-load, constant voltage audio distribution system
JP3317365B2 (ja) * 1992-12-15 2002-08-26 ローム株式会社 ボリューム機能付伸張回路、エコー付加回路およびこれを用いた音響装置
US5402498A (en) * 1993-10-04 1995-03-28 Waller, Jr.; James K. Automatic intelligent audio-tracking response circuit

Also Published As

Publication number Publication date
CN1064795C (zh) 2001-04-18
US5701353A (en) 1997-12-23
KR970003082A (ko) 1997-01-28
CN1159677A (zh) 1997-09-17

Similar Documents

Publication Publication Date Title
US5940235A (en) Reproducing circuit for a magnetic head incorporating the voltage-to-current and an exponent current amplifier
US3462698A (en) All npn transistor dc amplifier
KR100239602B1 (ko) 출력의 직류전압을 기준전압에 따라 제어하는 음성 신호를 압축 또는 신장하는 음성 신호 처리회로
KR0127491B1 (ko) 헤드 앰프
US5189565A (en) Slew rate converter for a video signal recording apparatus
JP3157461B2 (ja) 平滑回路
JP3530326B2 (ja) 増幅装置
KR100290994B1 (ko) 레벨 억제 회로
JPH08339627A (ja) 音声信号記録装置
JPH0421940B2 (ko)
KR920009033B1 (ko) 주파수 변조파용 자동이득 조절계
JP2901372B2 (ja) ノイズリダクション回路
JPH0135534B2 (ko)
JPS63281271A (ja) ノイズリダクシヨン回路
JPH0765309A (ja) 記録再生切換回路
JPH0963187A (ja) 音声信号再生装置及び音声信号記録再生装置
JPH07320204A (ja) 記録再生切換回路
JPS6326444B2 (ko)
JPH10255213A (ja) バイアス電流自動調整回路
JPS6335130B2 (ko)
JPS58133606A (ja) 記録再生回路
JPH0421939B2 (ko)
JPH0461410A (ja) ノイズリダクション回路
JPH0380391B2 (ko)
JPH0446003B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081010

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee