KR100216162B1 - 영상 신호를 합성하기 위한 촬상장치 및 영상 신호 처리 시스템 - Google Patents

영상 신호를 합성하기 위한 촬상장치 및 영상 신호 처리 시스템 Download PDF

Info

Publication number
KR100216162B1
KR100216162B1 KR1019910010563A KR910010563A KR100216162B1 KR 100216162 B1 KR100216162 B1 KR 100216162B1 KR 1019910010563 A KR1019910010563 A KR 1019910010563A KR 910010563 A KR910010563 A KR 910010563A KR 100216162 B1 KR100216162 B1 KR 100216162B1
Authority
KR
South Korea
Prior art keywords
signal
video signal
image
circuit
screen
Prior art date
Application number
KR1019910010563A
Other languages
English (en)
Other versions
KR920001941A (ko
Inventor
히로야 이또
요시히또 히가시쯔쯔미
Original Assignee
다카노 야스아키
산요 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2167634A external-priority patent/JPH0456572A/ja
Priority claimed from JP2231680A external-priority patent/JP2919580B2/ja
Application filed by 다카노 야스아키, 산요 덴키 가부시키가이샤 filed Critical 다카노 야스아키
Publication of KR920001941A publication Critical patent/KR920001941A/ko
Application granted granted Critical
Publication of KR100216162B1 publication Critical patent/KR100216162B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/272Means for inserting a foreground image in a background image, i.e. inlay, outlay
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/0675Arrangements or circuits at the transmitter end for mixing the synchronising signals with the picture signal or mutually
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • H04N5/067Arrangements or circuits at the transmitter end
    • H04N5/073Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations
    • H04N5/0733Arrangements or circuits at the transmitter end for mutually locking plural sources of synchronising signals, e.g. studios or relay stations for distributing synchronisation pulses to different TV cameras
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Closed-Circuit Television Systems (AREA)
  • Synchronizing For Television (AREA)
  • Studio Devices (AREA)

Abstract

본 발명은 영상 신호 합성을 위한 촬상 장치 및 영상 신호 처리 시스템에 관한 것으로, 주화면용 영상 신호에 보조 화면용 촬상 장치에서의 복수의 영상 신호를 합성해서 1개의 화면상에 표시한다. 이를 위해, 1개의 주화면용의 영상 신호의 동기 신호로부터 보조 화면용의 TV 카메라의 구동 타이밍에 대한 신호를 얻는다. 그리고, 이 구동 타이밍에 따라 보조 화면용 TV 카메라를 동작시켜 주화면의 동기 신호에 동기한 보조 화면용의 영상 신호를 얻는다. 그리고, 구동 타이밍에 따라 주화면용 영상 신호와 보조 화면용 영상 신호를 교체해서 영상 신호를 합성한다. 또한, 각 촬상 장치를 격리해서 설치하는 경우에는, 통신 라인을 이용해서 이들을 접속한다. 그리고, 주화면용 영상 신호에서 분리한 동기 신호를 통신 라인을 통해 보조화면용의 촬상 장치에 공급함과 동시에 보조 화면용의 촬상 장치에서의 동기 신호를 포함하지 않는 영상 신호를 공통의 통신 라인을 통해 주화면용 촬상 장치에 공급한다.

Description

영상 신호를 합성하기 위한 촬상 장치 및 영상 신호 처리 시스템
제1도는 본 발명의 고체 촬상 장치의 블럭도.
제2도는 다이밍 발생 회로의 블럭도.
제3도는 화면 표시의 모식도.
제4도는 동작 타이밍도.
제5도는 본 발명의 영상 신호 처리 회로의 회로도.
제6도는 제1도의 동작을 도시한 도면.
제7도는 복수의 촬상 장치를 접속하는 경우의 영상 신호 처리 회로의 회로도.
제8도는 영상 신호 처리 회로의 회로도.
* 도면의 주요부분에 대한 부호의 설명
1, 2 : TV 카메라 3 : 화면 제어 회로
4 : 필드 메모리 5, 6, 10 : 동기 분리 회로
7 : A/D 변환기 8 : D/A 변환기
9 : 합성 회로 11 : 수평 수직 분리 회로
12 : 신호 합성 회로 13 : 수평 동기 신호 발생 회로
14 : 위상 비교 회로 15 : CCD
16 : 타이밍 발생 회로 17 : CCD 드라이버
18 : 영상 신호 처리 회로
본 발명은 복수의 영상 신호를 중첩하여 한 화면상에 복수의 재생 화면을 표시하는 촬상 장치 및 영상 신호 처리 시스템에 관한 것이다.
제8도는 본 발명자들이 현재 이용하고 있는 시스템 주화면으로 되는 영상 신호에 보조 화면으로 되는 영상 신호를 중첩시키는 영상 신호 처리 회로의 개략적인 구성을 도시한 블럭도이다.
주화면의 영상 신호X⒯를 얻는 TV 카메라(1)는 TV 카메라(1) 내부에서 작성되는 동기 신호에 따라 동작하므로 이 동기 신호에 영상 성분이 중첩되어 영상 신호X(t)가 구성된다. 또한, 보조 화면의 영상 신호를 얻는 TV 카메라(2)도 마찬가지로 TV 카메라(2) 내부에서 작성되는 동기 신호에 따라 동작하여 동기 신호를 포함하는 영상신호 Y(t)를 출력한다.
이와 같이 각각 독자적인 타이밍으로 동작하는 TV 카메라(1 및 2)에서 출력되는 영상 신호X(t) 및 Y(t)는 각 주사 타이밍이 일치하지 않아서 그대로 중첩시킬 수 없다. 그래서, 화면 제어 회로(3)는 영상 신호Y(t)를 일단 필드 메모리(4)에 기억시켜, 이 필드 메모리(4)로부터 영상 신호X(t)의 동기신호에 따라 판독함으로써 영상 신호Y(t)의 각 주사 타이밍을 영상 신호X(t)에 일치시키도록 구성된다. 여기서, 영상 신호X(t)의 동기 신호 S1은 동기 분리 회로(5)에서 영상 신호X(t)로부터 분리되어 화면 제어 회로(3)에 인가된다. 또 영상 신호Y(t)는 동기 분리 회로(6)로 입력되어 동기 신호 CS2와 영상 신호y(t)로 분리된다. 그리고 영상 신호y(t)는 A/D 변환기(7)를 통해, 동기 신호CS2는 직접 화면 제어 회로(3)로 공급된다.
그래서, 디지탈 영상 성분이 동기 신호CS1에 따라(동기해서) 필드 메모리(4)에 기록된다. 또한, 필드 메모리(4)에서 동기 신호CS1에 따라 판독된 디지탈 영상신호는 D/A 변환기(8)에서 아날로그의 영상 신호yl(t)로 변환되어 합성 회로(9)에 공급된다.
또한 이 영상 신호yl(t)은 영상 신호X(t)가 나타나는 주화면보다 작은 화면을 구성하는데 영상 신호yl(t)의 데이타를 적정수의 비트마다 추출하거나 또는 합성함으로써 수평 및 수직 방향의 영상 신호가 축소된다. 또, 화면 제어 회로(3)는 영상 신호yl(t)의 유효 영상기간에 동기한 선택 펄스SP를 생성해서 이것을 합성 회로(9)에 공급한다. 그리고 합성 회로(9)는 선택 펄스 SP에 따라 주화면의 영상 신호X(t)를 영상 성분 yl(t)로 대체한다. 즉 선택 펄스SP에 따라 변환 제어되는 합성 회로(9)는 TV카메라(1)로부터 영상신호 X(t)와 D/A변환기(8)로부터 영상신호 y1(t)을 선택 펄스SP에 따라 선택해서 출력하도록 구성되어 있고, 정상적으로 선택되는 영상 신호X(t)에 대해 영상 신호y1(t)의 유효 영상 기간에만 영상 신호yl(t)이 선택된다. 따라서 주화면의 일부에 영상 신호y1(t)에 의한 보조 화면이 표시되는 영상 신호Z(t)가 얻어진다.
보조 화면이 표시되는 위치는 영상 신호y1(t)을 출력하는 타이밍에 의해 정해지는데, 동기 신호CS1의 수평 주사 및 수직주사 타이밍에 대해 영상 신호y1(t)의 출력 지연을 설정함으로써 표시 위치가 설정된다. 예를 들면, 동기 신호CSl의 수평주사 타이밍에 대해 영상 신호y1(t)의 출력이 지연되면, 표시 위치가 화면 우측으로 근접하고, 수직주사 타이밍에 대해 지연되면, 표시 위치는 화면 하측으로 근접하게된다.
이상과 같은 구성에 따르면, 주화면의 일부를 보조 화면과 치환할 수 있고, 1개의 모니터 상에 2화면을 동시에 표시할 수 있다.
그러나 상기와 같은 구성에 있어서는 영상 신호X(t)를 일단 필드 메모리(4)에 기억시킬 필요가 있어서 영상 신호y(t)를 디지탈 값으로 변환하기 위한 A/D 변환기(7) 및 디지탈 값을 다시 영상 신호y1(t)로 변환하는 D/A 변환기(8)가 필요해진다. 일반적으로, 영상 신호를 처리하는 A/D 변환기(7) 및 D/A 변환기(8)는 고속 동작이 요구되기 때문에 특수한 회로 구성으로 되어 단가 상승의 원인이 된다.
또 전체의 회로 규모가 커져서 소형 TV 카메라에 내장하기 곤란해서 영상 신호 처리를 위한 장치가 별도로 필요해져 촬상 시스템은 고가로 된다.
본 발명에 따른 제1영상 신호에 제2영상 신호를 합성하기 위한 촬상 장치는 복수의 수광 소자가 매트릭스 배치되어 수광한 영상 패턴에 따라 정보 전하를 발생하는 고체 촬상 소자, 상기 고체 촬상 소자의 정보 전하를 전송 출력해서 제2영상 신호를 얻는 구동 회로, 상기 제1 영상 신호의 수평 동기 신호 및 수직 동기 신호를 검파하는 검파 회로, 상기 검파 회로로부터 수평 및 수직 동기 신호에 기초하여 상기 구동 회로의 구동 타이밍을 결정하는 타이밍 제어 회로, 및 상기 구동 회로의 동작에 동기해서 상기 제1 영상 신호 또는 제2 영상 신호를 선택하여 이 두 신호를 합성하는 합성 회로를 포함한다.
또한, 본 발명에 따른 통신 라인을 이용해서 제1 영상 신호에 제2 영상 신호를 합성하는 영상 신호 합성 장치는, 제1 영상 신호에서 동기 신호를 분리하는 동기분리 회로, 외부 장치에서의 영상 신호를 전송하는 통신 라인, 상기 통신 라인에 상기 동기 분리 회로에서 얻어진 동기 신호를 송출하는 송출 수단, 및 상기 통신 라인에서 전송된 영상 신호 및 제2 영상 신호가 입력되어 상기 동기 신호에 기초한 타이밍에서 이 두 신호를 선택해서 합성하는 합성 회로를 포함한다.
또, 본 발명에 따른 통신 라인을 이용해서 제1 영상 신호에 합성하기 위해 제2 영상 신호를 출력하는 촬상 장치는, 통신 라인에 접속되어, 통신 라인을 통해 외부에서 공급되는 동기 신호를 분리하는 동기 분리 회로, 및 상기 동기 분리 회로에서 얻어진 동기 신호에 기초해서 동작하는 영상 신호를 얻고, 상기 영상 신호를 상기 통신 라인으로 출력하는 TV 카메라를 포함한다.
또, 본 발명에 따른 제1 영상 신호와 제2 영상 신호를 합성하는 영상 신호 합성 시스템은, 제1 블럭이 제1 영상 신호에서 동기 신호를 분리하는 동기 분리 회로, 외부장치에서의 영상 신호를 전송하는 통신 라인, 상기 통신 라인에 상기 동기 분리 회로에서 얻어진 동기 신호를 송출하는 송출 수단, 및 상기 통신 라인에서 전송된 영상 신호 및 제2 영상 신호가 입력되어 상기 동기 신호에 기초한 타이밍에서 이 두신호를 선택해서 합성하는 합성 회로를 포함하고, 제2 블럭이 상기 통신 라인에 접속되어 동기 신호를 분리하는 동기 분리 회로, 및 상기 동기 분리 회로에서 얻어진 동기 신호에 따라 동작함과 동시에 상기 통신 라인에 제2 영상 신호를 출력하는 TV 카메라를 포함한다.
본 발명에 따르면, 주화면의 영상 신호에 동기한 보조 화면의 영상 신호가 미리 얻어지기 때문에 신호 처리 단계에서 영상 신호를 동기시킬 필요가 없어져서 영상 신호를 일단 기억시키기 위한 회로를 생략할 수 있다. 따라서, 매우 간단한 회로 구성으로 주화면과 보조 화면을 동시에 표시할 수 있게 된다.
또한, 고체 촬상 장치 자체에 영상 신호 중첩 기능을 설치함으로써 장치에서 얻어지는 영상 신호 처리가 용이해지고, 일반 TV 화면상에 도어폰 등의 감시 카메라의 영상을 표시할 수 있다. 따라서, 저렴하고 간단한 감시 시스템을 구성할 수 있다.
또, 통신 라인을 이용해서 복수의 영상을 하나의 화면상에 표시하는 이른바 픽쳐 인 픽쳐(picture in picture) 시스템을 상당히 간단한 회로 구성으로 실현할 수 있다.
본 발명의 한 실시예를 도면을 참조해서 설명한다.
제1도는 본 발명의 고체 촬상 장치의 구성을 도시한 블럭도이다.
주화면을 구성하는 영상 신호Xo(t)는 독자적인 타이밍으로 동작하는 TV 카메라(도시하지 않음)에서 얻어지므로 영상 신호 성분과 동기 신호 성분을 포함하고 있다. 동기 신호 분리 회로(10)는 영상 신호Xo(t)에서 동기 신호CS를 분리하여 수평·수직 분리 회로(11)로 공급함과 동시에 동기 신호를 포함한 영상 신호X1(t)을 신호 합성 회로(12)로 공급한다. 수평·수직 분리 회로(11)는 동기 신호 분리 회로(10)에서 공급되는 동기 신호CS를 수평 동기 신호 HSo과 수직 동기 신호VS로 분리한다. 그래서 수평 동기 신호 HSo은 독자적인 발진원을 갖는 수평 동기 신호 발생회로(13)에서의 수평 동기 신호 HS1과 함께 위상 비교 회로(14)로 입력되어 여기서의 비교 출력FD가 출력되어 이 FD가 수평 동기 신호 발생 회로(13)에 입력된다. 수평 동기 신호 발생 회로(13)는 그 발진원으로서 예를 들면 VCO(Voltage Controlled Oscillator)를 가지고 있고, 이 VCO의 발진 주파수를 비교 출력FD에 따라 제어함으로써 수평 동기 신호HS1을 외부에서 공급되는 수평 동기 신호HSo에 동기시킨다.
따라서 위상 비교 회로(14) 및 수평 동기 신호 발생 회로(13)는 위상 동기 루프(PLL)를 구성하고 있다.
한편, 보조 화면을 구성하는 영상 신호Yo(t)를 얻는 CCD(15)는 타이밍 발생회로(16)에서 공급되는 구동 타이밍DT에 따라 동작하는 CCD 드라이버(17)에서의 구동 클럭DS에 의해 구동된다. 따라서 CCD(15)는 구동 타이밍DT에 동기한 영상 신호Yo(t)를 영상 신호 처리 회로(18)에 공급한다. 영상 신호 처리 회로(18)는 영상 신호Yo(t)에 대해 샘플 홀드, 감마보정 등의 처리를 해서 영상 신호 Y1(t)을 신호 합성 회로(12)로 공급한다.
또 보조 화면용의 CCD(15)는 영상 정보가 적은 영상 신호Yo(t)를 얻는 것으로 통상의 경우 화소수가 적은 것이 채용된다. 그래서, CCD 드라이버(17)에 의해 전 화소에 대한 신호를 출력하는 시간은 Xo(t) 등에 비해 짧다.
타이밍 발생 회로(16)는 수평 동기 신호HS1및 수직 동기 신호VS에 따라 동작하고, 각 동기 신호HS1및 VS에 동기한 수평 및 수직 주사의 구동 타이밍DTH및 DTv를 발생한다(제4도 참조). 즉, 타이밍 발생 회로(16)는 수평 동기 신호HS1및 수직 동기 신호VS를 적당히 시간 지연시킴으로써 보고 화면의 표시 위치를 설정하는 것으로 예를 들면 제2도에 도시한 것처럼 카운터 및 디코더로 구성된다.
제2도에서 수평 카운터(20)는 수평 동기 신호HSl로 리셋트되고 수평 동기 신호 발생 회로(13)의 발진원에서의 기본 클럭CK로 카운트되어 그 출력을 디코더(21)로 입력한다. 디코더(21)는 수평 카운터(20)의 출력을 디코드함으로써 수평 주사의 구동 타이밍DTH를 발생한다. 즉, 카운터(20)의 카운트 값이 미리 정해진 값으로 된 때에 디코더(21)는 기본 클럭CK에 따른 펄스를 출력한다. 따라서, 디코더(21)가 구동 타이밍DTH를 출력하는 카운트 값은 1 수평 기간에 대응하는 기본 클럭CK의 수보다 작은 수로 설정한다. 따라서, 구동 타이밍DTH는 수평 동기 신호HS1에 대한 기본 클럭CK의 정수배만큼 지연되고, 영상 신호Y1(t)의 출력 타이밍이 수평 동기 신호HS1, 즉 영상 신호X1(t)의 수평 주사의 출력 타이밍이 대해 소정 기간 지연되어 설정된다.
또, 수직 카운터(22)는 수직 동기 신호 VS로 리셋트되고 수평 동기 신호 HS1로 카운트되어 그 출력을 디코더(23)로 입력한다. 따라서 디코더(23)는 카운터(22)의 출력을 디코드함으로써 수직 동기 신호VS에 대해 수평 주사 기간의 정수배 기간 지연된 수직 주사의 구동 타이밍 DTv를 발생하고, 영상 신호Y1(t)의 출력 타이밍이 영상 신호X1(t)의 출력 타이밍에 대해 소정 시간 지연되어 설정된다.
한편, 수평 및 수직주사의 구동 타이밍 DTH및 DTv를 수신하여 선택 펄스 STH및 STv를 발생하는 선택 펄스 발생 회로(24 및 25)는 영상 신호Y1(t)의 출력 타이밍에 동기해서 Y1(t)을 선택해서 출력하도록 신호 합성 회로(12)를 제어한다.
여기서, 보조 화면용의 CCD(15)에서의 신호Yo(t)의 출력 시간은 미리 알고 있기 때문에, 선택 펄스 발생 회로(24 및 25)는 DT를 수신하여 ST를 상승시키고 신호Yo⒯의 출력 종료 시에 ST를 하강시킨다. 또, 이 신호Yo(t)의 출력 종료시의 판정은 제2도에 파선으로 도시한 것처럼 카운터(21 및 23)의 카운트치가 소정치로 된 신호를 수신하여 행하면 좋다. 그리고 선택 펄스 발생 회로(24 및 25)는 정상적으로 주화면의 영상 신호X1(t)을 선택하고 있는 신호 합성 회로(12)를 구동 타이밍DTH및 DTv에 따른 타이밍에서 영상 신호Y1(t) 측으로 전환하고, 소정 기간 후 다시 영상 신호X1(t) 측으로 전환한다. 따라서 영상 신호X(t)의 일부가 영상 신호Y1(t)로 치환된 영상 신호Z(t)가 얻어진다.
그런데, 제3도에 도시한 것처럼 보조 화면이 주화면 크기의 1/n인 경우, 영상신호Y1(t)은 영상 신호X(t)의 1/n의 정보량으로 되기 때문에 CCD(15)는 주화면의1/n에 상당하는 화소수를 갖는다. 그리고 신호 처리 단계에서 적당한 간격으로 신호를 추출함으로써 보조 화면용의 영상 신호 Y1(t)을 얻어도 된다. 따라서, 영상 신호Y1(t)은 제4a, b도에 도시한 것처럼 수평 주사 기간 1H, 1수직 주사 기간 1V에 영상 정보를 갖는 영상 신호X1(t)에 대해 H/n, V/n 기간의 영상정보를 갖는다. 그리고, 선택 펄스STH및 STV가 영상 신호Y1(t)의 유효 기간에 동기해서 설정된다.
보조 화면의 표시위치는 영상 신호Y1(t)의 상승 타이밍, 즉 구동 타이밍DTH및 DTv가 수평 동기 신호HS1, 및 수직 동기 신호VS에 대한 지연기간에 의해 결정되므로 디코더(21 및 23)의 디코드 값의 설정에 의해 가빈 설정 가능하다. 예를 들면, 카운터(20 및 22)가 업카운트하는 경우, 디코더(21)의 디코드 값을 크게 할수록 보조 화면의 표시 위치는 우측으로 되고, 디코더(23)의 디코드 값을 크게 할수록 보조 화면의 표시 위치는 아래쪽으로 된다.
또한, 본 실시예에 있어서는 카운터를 이용해서 구동타이밍 DTH및 DTv를 얻도록 구성했으나, 이 밖에도 시프트 레지스터나 여러 지연 회로를 이용함으로써 수평 동기 신호 HS1, 수직 동기 신호VS를 지연시켜 구동 타이밍 DTH및 DTV를 얻을 수도 있다.
본 발명의 제2 실시예를 도면을 참조해서 설명한다.
제5도는 븐 발명의 영상 신호 처리 회로의 구성을 도시한 회로도이고, 제6도는 그 동작을 설명하는 파형도이다.
제1 영상 신호X(t)는 예를 들면 TV 카메라 등의 촬상 장치에서 얻어지므로 동기 신호 성분 및 영상 성분을 포함하고 있다. 또, 영상 신호X(t)는 TV 카메라에 한정되지 않고 영상 신호 기록 매체에서의 재생 신호 또는 TV 방송에서의 수신 신호에서도 마찬가지이다.
동기 분리 회로(111)는 영상 신호X(t)에 중첩되어 있는 동기 신호 성분을 분리해서 수직 동기 성분 및 수평 동기 성분이 혼합된 합성신호를 작성한다. 이 합성 신호는 저항(112)을 통해 트랜지스터(113)의 베이스에 접속되고, 이 트랜지스터(113)의 콜렉터 측에서 저항(114), 콘덴서(115)를 통해 직류 성분을 제외하고 통신 라인(130)으로 송출된다.
한편, 통신 라인(130)에서 입력되는 영상 신호는 제1 영상 신호X(t)와 함께 합성 회로(116)로 입력되어 선택 펄스SP에 따라 선택적으로 합성되어 제3 영상 신호Z(t)가 작성된다. 이 합성 회로(116)는 H에서 개방되는 2개의 게이트(116a 및 116b) 및 선택 펄스SP를 반전하는 인버터(116c)로 이루어진다. 따라서, 선택 펄스 SP가 H일 때 게이트(116a)가 개방되고, 선택 펄스 SP가 L일 때 게이트(116b)가 개방된다. 그리고 합성 회로(116)는 화면을 합성하는 소정의 타이밍에서 전환 제어된다. 이와 같이, 동기 분리 회로(111), 합성 회로(116) 및 트랜지스터(113)에 의해 복수의 영상 신호를 합성하는 영상 신호 처리 회로(110)가 구성된다.
이 영상 신호 처리 회로(110)에 통신 라인(130)을 통해 접속되는 촬상 장치 (120)는 통신 라인(130)의 동기 신호에 동기한 영상 신호Y(t)를 얻는 것으로 외부 동기로 동작하는 TV 카메라(124)를 구비한다. 이 TV 카메라(124)에는 통신 라인(130) 상의 동기 신호에 동기한 각종 타이밍 펄스가 인가되어 TV 카메라(124)의 촬상 소자의 주사 타이밍을 동기 신호에 동기시킴으로써 동기 신호에 동기한 영상 신호Y(t)를 얻는다. 즉, 동기 분리 회로(121)가 통신 라인(130) 상의 동기 신호를 검파해서 PLL 회로(123)에 공급하고, PLL회로(123)는 동기 신호에 기초하여 타이밍 펄스를 작성해서 TV 카메라(124)에 입력하도록 구성된다. 그리고 TV 카메라(124)에서 출력되는 영상 신호Y(t)는 동기 신호 성분이 제거되어 있고, 콘덴서(122)를 통해 통신 라인(130)으로 출력된다. 이 영상 신호Y(t)는 통신 라인(130)상의 동기 신호에 동기해 있기 때문에 동기 신호와는 시분할 적으로 통신 라인(130)에 중첩되게 된다.
그런데 촬상 장치(120)의 가동시 어떤 이유로 TV 카메라(124)의 동작이 동기신호에 동기해 있지 않은 경우, 영상 신호Y(t)를 통신 라인(130)에 중첩시키면 영상 신호와 동기 신호와의 구별이 불가능해져서 PLL 회로(123)가 동작하지 않게 된다.
그래서, 동기 신호의 변화 타이밍에 TV 카메라(124)의 출력을 정지하는 게이트 회로(125)가 설치되고, 동기 분리 회로(121)에서 수직 및 수핑 동기 신호에 동기한 게이트 펄스GP가 게이트 회로(125)로 공급되도록 된다. 따라서, 제6a도, 제6b도에 도시한 것처럼 수직 동기 신호VS 및 수평 동기 신호HS의 하강 타이밍에서 영상 신호Y(t)가 정지되기 때문에 동기 신호 성분이 영상 신호Y(t)의 중첩에 의해 영상 신호 성분과 혼합되는 일이 없어진다.
제5도에 도시한 것처럼, 영상 신호 처리 회로(110)에 촬상 장치(120)를 접속하면, 하나의 통신 라인(130)에 의해 영상 신호X(t)에 동기한 영상 신호Y(t)를 영상신호 처리 회로(110)에 인가할 수 있고, 이 영상 신호X(t) 및 Y(t)를 합성 회로(116)에 의해 선택적으로 출력함으로써 동일 화면상에 영상 신호X(t)에 대응하는 재생 화면과 영상 신호Y(t)에 대응하는 재생 화면을 표시하는 영상 신호Z(t)가 얻어진다.
따라서, 영상 신호의 통신 라인을 간략화할 수 있다.
제7도는 3대의 촬상 장치(120a, 120b 및 120c)를 접속하는 영상 신호 처리 회로(110')의 구성을 도시한 회로도이다. 이 도면에서, 촬상 장치(120a, 120b 및 120c)는 각각 제1도와 동일 구성으로 도시하지 않는다.
영상 신호 처리 회로(110')는 각 촬상 장치(120a, 120b 및 120c)에 대응하는 트랜지스터(113a, 113b 및 113c)를 구비하고, 각 베이스에 동기 분리 회로(111)에서의 동기 신호가 저항(112)을 통해 입력된다. 각 트랜지스터(113a, 113b 및 113c)의콜렉터에는 각각 저항(114a, 114b 및 114c) 및 콘덴서(115a, 115b 및 115c)를 통해 통신 라인(130a, 130b 및 130c)이 접속된다. 각 촬상 장치(120a, 120b 및 120c)에서 얻어지는 영상 신호Y1(t), Y2(t) 및 Y3(t)은 통신 라인 (130a, 130b 및 130c)에서 콘덴서(115a, 115b 및 115c)를 통해 스위치 (118a, 118b 및 118c)로 입력된다. 이 스위치(118a, 118b 및 118c)는 선택 펄스SP에 따라 동작하는 디코더(117)에서의 스위칭 펄스로, 영상 신호X(t)가 접속되는 스위치118(d)과 함게 공통 출력 라인에 접속된다.
이들 스위치(118a, 118b, 118c 및 118d)와 디코더(117)로 합성 회로가 구성되어 있다.
따라서, 선택 펄스 SP에 기초한 전환 타이밍에 따라 각 영상 신호Y1(t), Y2(t) 및 Y3(t) 및 영상 신호X(t)가 선택적으로 합성된 영상 신호Z(t)가 얻어진다.
또, 본 실시예에서는 영상 신호 처리 회로에 1대 또는 3대의 촬상 장치를 접속한 경우를 예시했으나, 영상 신호 처리 회로를 중심으로 더욱 많은 촬상 장치를 접속할 수도 있다. 그와 같은 경우에도, 영상 신호 처리 회로에 대한 각 촬상 장치의 접속은 각각 1개의 통신 라인에사 행해지기 때문에 통신 라인이 복잡해지지 않는다.

Claims (10)

  1. 외부 소스로부터 추출되고 선정된 화소수를 갖는 주 영상을 형성하는 제1 영상 신호에 제2 영상 신호를 합성하기 위한 촬상 장치에 있어서, 매트릭스로 배치된 복수의 화소 - 상기 복수의 화소의 행수는 상기 주 영상의 선정된 화소수의 1/n배이고, 여기서 n은 1보다 큼 - 를 구비하되, 수신된 영상패턴에 따라 정보 전하를 발생시키는 고체 촬상 소자, 제2 영상 신호를 제공하도록 상기 고체 촬상 소자를 구동하여 상기 고체 촬상 소자가 정보 전하를 수직 및 수평으로 전송 출력하게 하는 구동 회로, 상기 제1 영상 신호의 수평 및 수직 동기 신호를 검파하는 검파회로, 상기 검파 회로로부터의 수평 및 수직 동기 신호에 기초하여 상기 구동 회로가 구동될 타이밍을 결정하는 타이밍 제어 회로, 및 상기 구동 회로의 동작에 동기해서 상기 제1 및 제2영상 신호를 선택해서 이들을 합성하는 합성 회로를 포함하되, 제1영상 신호는 주화면용이고, 제2영상 신호는 삽입 화면용이고, 주화면내의 삽입 화면의 위치는 상기 고체 촬상 소자의 구동 타이밍에 의해 결정되는데, 상기 구동타이밍은 상기 타이밍 제어 회로에 의해 결정되고, 삽입 영상용 촬상 소자의 화소수는 주영상용 촬상 소자 화소수의 1/n2이고, 상기 고체 촬상 소자는 상기 제2영상 신호가 상기 삽입 화면용이기 때문에 축소된 화소수를 갖고 있으며, 상기 고체 촬상 소자는 수평 및 수직 주사 기간의 일부 내에 모든 화소용 전하를 출력하는 것을 특징으로 하는 촬상 장치.
  2. 제1항에 있어서, 상기 제1 영상 신호는 영상 신호 성분 및 상기 영상 신호 성분에 중첩된 수평 및 수직 동기 신호를 포함하고, 상기 검파 회로는 상기 제1 영상 신호로부터 상기 수평 및 수직 동기 신호를 분리하는 것을 특징으로 하는 촬상 장치.
  3. 제1항에 있어서, 상기 타이밍 제어 회로는 상기 구동 회로의 구동 타이밍 신호 및 상기 합성 회로의 스위칭 타이밍 신호를 형성하는 것을 특징으로 하는 촬상 장치.
  4. 제3항에 있어서, 상기 타이밍 제어 회로는 수평 동기 신호에 의해 리셋트되어 소정의 클럭을 카운트하는 제1 카운터, 상기 제1 카운터의 출력을 디코드하는 제1 디코더, 수직 동기 신호에 의해 리셋트되어 다른 소정의 클럭을 카운트하는 제2 카운터 및 상기 제2 카운터의 출력을 디코드하는 제2 디코더를 구비하는 것을 특징으로 하는 촬상 장치.
  5. 외부 소스로부터 추출되고 주 영상을 형성하는 제1 영상 신호에 합성되는 제2 영상 신호 - 상기 제2 영상 신호는 매트릭스로 배열된 복수의 화소를 포함하는 고체 촬상 소자로부터 추출되어 영상 정보를 얻고, 상기 복수의 화소의 행수는 상기 주 영상의 선정된 화소의 행수의 1/n배이고, n은 1보다 큼-를 제공하는 촬상 장치에 있어서, 통신 라인, 상기 통신 라인에 접속되어 상기 통신 라인을 통해 외부에서 공급되는 동기신호를 분리하는 동기 분리 회로, 및 상기 동기 분리 회로로부터의 동기 신호에 의해 동작되어 상기 동기 신호에 동기한 제2 영상 신호를 제공하고, 상기 제2 영상 신호를 상기 통신 라인으로 출력하는 TV 카메라를 포함하되, 제1 영상 신호는 주화면용이고, 제2 영상 신호는 삽입 화면용이고, 주화면 내의 삽입화면의 위치는 상기 고체 촬상 소자의 구동 타이밍에 의해 결정되고, 상기 구동 타이밍은 상기 타이밍 제어 회로에 의해 결정되고 삽입 영상용 촬상 소자의 화소수는 주영상용 촬상 장치의 화소수의 1/n2배이고, 상기 고체 촬상 소자는 상기 제2 영상 신호가 상기 삽입 화면용이기 때문에 축소된 화소수를 갖고 있고, 상기 고체 촬상 소자는 수평 또는 수직 주사 기간의 일부 내에 모든 화소에 대한 전하를 출력하는 것을 특징으로 하는 촬상 장치.
  6. 제7항에 있어서, 상기 TV 카메라는 동기 신호를 포함하지 않는 영상 신호를 출력하는 것을 특징으로 하는 촬상 장치.
  7. 제8항에 있어서, 상기 동기 신호를 수신하고 상기 동기 신호에 대응하는 다른 동기 신호를 출력하는 위상 동기 루프를 더 포함하고, 상가 TV 카메라는 상기 위상 동기 루프로부터의 동기 신호에 의해 동작하는 것을 특징으로 하는 촬상 장치.
  8. 제7항에 있어서, 상기 통신 라인에 접속되어 영상 신호를 제공하는 상기 TV 카메라의 출력 경로에 설치된 게이트 수단을 더 포함하되, 상기 게이트 수단은 상기 TV 카메라로 부터의 영상 신호를 차단하는 것을 특징을 하는 촬상 장치.
  9. 외부 소스로부터 추출되고 주 영상을 형성하는 제1 영상 신호와 매트릭스 배열된 복수의 화소를 포함하는 고체 촬상 소자로부터 추출된 제2 영상 신호를 합성하는 영상 신호 합성 시스템 - 상기 복수의 화소의 행 수는 상기 주 영상의 선정된 화소의 행수의 1/n배이고, n은 1보다 큼 -에 있어서, 상기 제1 영상 신호로부터 동기 신호를 분리하는 동기 분리 회로, 외부 장치로부터 영상 신호를 전송하기 위한 통신 라인, 상기 통신 라인에 상기 동기 분리 회로로부터의 동기 신호를 송출하는 송출 수단, 및 상기 통신 라인으로부터 전송된 영상 신호 및 제2 영상 신호를 수신하여 상기 동기 신호에 의해 결정된 타이밍으로 상기 영상 신호를 선택하여 합성하는 합성 회로를 포함하는 제1 블럭과, 상기 통신 라인에 접속되어 상기 통신 라인으로부터 상기 동기 신호를 분리하는 동기 분리 회로, 및 상기 고체 촬상 소자가 수평으로 정보 전하를 전송하도록 상기 동기 신호에 동기하여 동작하는 TV 카메라를 포함하는 제2 블럭을 구비하되, 제1 영상 신호는 주화면용이고, 제2 영상 신호는 삽입 화면용이고, 주화면 내의 삽입회면의 위치는 상기 고체 촬상 소자의 구동 타이밍에 의해 결정되고, 상기 구동 타이밍은 상기 구동 제어 회로에 의해 결정되고, 삽입 화면용 촬상 소자의 화소수는 주화면용 촬상 소자의 화소수의 1/n2이고, 상기 고체 촬상 소자는 상기 제2 영상 신호가 상기 삽입 화면용이기 때문에 축소된 화소수를 갖고 있고, 상기 고체 촬상 소자는 수평 및 수직 주사 기간의 일부내에 모든 화소에 대한 전하를 출력하는 것을 특징으로 하는 영상 신호 합성 시스템.
  10. 제11항에 있어서, 복수의 상기 제2 블럭이 동일한 통신 라인을 통해 상기 제1 블럭에 접속되는 것을 특징으로 하는 영상 신호 합성 시스템.
KR1019910010563A 1990-06-26 1991-06-25 영상 신호를 합성하기 위한 촬상장치 및 영상 신호 처리 시스템 KR100216162B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2167634A JPH0456572A (ja) 1990-06-26 1990-06-26 固体撮像装置
JP90-167634 1990-06-26
JP2231680A JP2919580B2 (ja) 1990-08-31 1990-08-31 映像信号処理回路及び映像信号の通信方法
JP90-231680 1990-08-31

Publications (2)

Publication Number Publication Date
KR920001941A KR920001941A (ko) 1992-01-30
KR100216162B1 true KR100216162B1 (ko) 1999-08-16

Family

ID=26491616

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910010563A KR100216162B1 (ko) 1990-06-26 1991-06-25 영상 신호를 합성하기 위한 촬상장치 및 영상 신호 처리 시스템

Country Status (4)

Country Link
US (1) US5504533A (ko)
EP (1) EP0464606B1 (ko)
KR (1) KR100216162B1 (ko)
DE (1) DE69130040T2 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5929930A (en) * 1994-07-05 1999-07-27 Canon Kabushiki Kaisha Image processing apparatus and method
JP3617130B2 (ja) * 1995-07-21 2005-02-02 ソニー株式会社 映像信号処理回路及び画像表示装置
KR100234312B1 (ko) * 1997-01-17 1999-12-15 윤종용 고정도 동기 신호 검출방법 및 장치
US6606410B2 (en) * 1997-01-17 2003-08-12 Samsung Electronics Co., Ltd. Method and apparatus for detecting a synchronous signal
US6937270B1 (en) * 1999-05-03 2005-08-30 Omnivision Technologies, Inc. Analog video monitoring system using a plurality of phase locked CMOS image sensors
US8602887B2 (en) 2010-06-03 2013-12-10 Microsoft Corporation Synthesis of information from multiple audiovisual sources

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3368034A (en) * 1964-04-03 1968-02-06 Rca Corp Delay compensation circuit arrangement
US3487162A (en) * 1967-08-21 1969-12-30 Bell Telephone Labor Inc Video blanking and sync pulse insertion circuit
US3549793A (en) * 1968-04-26 1970-12-22 Central Dynamics Television transmitting system utilizing improvied means for establishing predetermined phase relationships between various signals within the system
US3710017A (en) * 1970-05-08 1973-01-09 Tokyo Shibaura Electric Co Tv receiver concurrently acting as a monitor
DE2314289A1 (de) * 1973-03-22 1974-10-10 Nordmende Fernsehempfaenger mit mitteln zur ueberwachung eines raumes durch eine fernsehkamera oder einer zweiten sendung
US3898377A (en) * 1973-11-23 1975-08-05 Xerox Corp Video mixer
US4245252A (en) * 1976-08-19 1981-01-13 Sony Corporation Television camera having a character display
JPH0671313B2 (ja) * 1983-08-12 1994-09-07 エルベックスビデオ株式会社 情報伝達システムのための外部同期方法およびその装置
EP0212784A3 (en) * 1985-07-01 1988-12-07 Beltronics, Inc. Method and apparatus for converting images from scanning sensors, such as ccd's and the like
US4675736A (en) * 1985-09-25 1987-06-23 Humphrey Instruments, Inc. Superimposed analog video image on plotted digital field tester display
JP2642925B2 (ja) * 1986-01-07 1997-08-20 ソニー株式会社 テレビジョン受像機
KR910010112B1 (ko) * 1987-03-03 1991-12-16 미쓰비시덴기 가부시기가이샤 영상신호 합성장치.
US4860101A (en) * 1987-11-06 1989-08-22 Vicon Industries, Inc. Central station synchronization system
US4803553A (en) * 1988-01-11 1989-02-07 Eastman Kodak Company Video timing system which has signal delay compensation and which is responsive to external synchronization
JP2829958B2 (ja) * 1988-01-27 1998-12-02 ソニー株式会社 タイトル画像挿入装置
US5051817A (en) * 1988-11-18 1991-09-24 Rohm Co., Ltd. Superimposing system
JP2640030B2 (ja) * 1990-10-26 1997-08-13 三洋電機株式会社 固体撮像装置

Also Published As

Publication number Publication date
DE69130040T2 (de) 1999-04-29
US5504533A (en) 1996-04-02
EP0464606B1 (en) 1998-08-26
KR920001941A (ko) 1992-01-30
EP0464606A3 (en) 1993-05-05
EP0464606A2 (en) 1992-01-08
DE69130040D1 (de) 1998-10-01

Similar Documents

Publication Publication Date Title
US4498106A (en) Pulse generator for solid-state television camera
KR100216162B1 (ko) 영상 신호를 합성하기 위한 촬상장치 및 영상 신호 처리 시스템
US5119191A (en) Flicker processor for cinema video assist
KR100213946B1 (ko) 고체 촬상 장치
EP0721281B1 (en) Image pickup apparatus for synthesizing image signals and image signal processing system
JP3108368B2 (ja) 同期検波回路
JP2840429B2 (ja) 映像信号の通信方法
KR100396318B1 (ko) 고화소ccd카메라의 영상데이터 처리방법
JP2001285669A (ja) 同期信号処理回路および表示装置
JPH09224192A (ja) 画面合成装置
KR0164255B1 (ko) 비디오 촬영용 영상신호 변환장치
JP2719466B2 (ja) 撮像システム
JPH04351173A (ja) 映像表示装置
JPH09284789A (ja) 画像信号処理システムの同期方式
JP2846870B2 (ja) クランプ回路
JP2856394B2 (ja) 同期信号発生回路
JPH09233433A (ja) 走査変換装置
JPH0456572A (ja) 固体撮像装置
JPH0822046B2 (ja) 映像信号読取装置
JPH0777437B2 (ja) 固体撮像装置及び画面表示方法
JPS62107576A (ja) 画像表示装置
JPH06334908A (ja) 撮像装置
JPS63157594A (ja) カメラ切換装置
JPH02220572A (ja) 固体撮像装置
JPH01132284A (ja) 画像メモリ制御装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20040524

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee