KR100205259B1 - 액티브매트릭스 액정디스플레이의 구동회로 - Google Patents

액티브매트릭스 액정디스플레이의 구동회로 Download PDF

Info

Publication number
KR100205259B1
KR100205259B1 KR1019960005554A KR19960005554A KR100205259B1 KR 100205259 B1 KR100205259 B1 KR 100205259B1 KR 1019960005554 A KR1019960005554 A KR 1019960005554A KR 19960005554 A KR19960005554 A KR 19960005554A KR 100205259 B1 KR100205259 B1 KR 100205259B1
Authority
KR
South Korea
Prior art keywords
signal
thin film
film transistor
line
pixel
Prior art date
Application number
KR1019960005554A
Other languages
English (en)
Other versions
KR970067069A (ko
Inventor
여주천
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019960005554A priority Critical patent/KR100205259B1/ko
Priority to US08/791,903 priority patent/US5990877A/en
Publication of KR970067069A publication Critical patent/KR970067069A/ko
Application granted granted Critical
Publication of KR100205259B1 publication Critical patent/KR100205259B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Abstract

본 발명은 액정디스플레이의 각 화소의 충전시간을 항상 동일하게 하여 화질 특성을 개선하기 위한 액티브매트릭스 액정디스플레이의 구동회로에 관한 것으로, 각 화소안에 보조박막트랜지스터(35)와 화소박막트랜지스터(31)를 설치하여 신호선(Y)에 인가되는 허용신호에 의해 보조박막트랜지스터(35)를 온시켜서 주사선(X)의 게이트구동신호를 화소박막트랜지스터(31)의 게이트에 다음번 허용신호가 인가될 때까지 저장함으로써, 각 화소에 항상 충분한 시간동안 신호가 될 수 있게 한다.

Description

액티브매트릭스 액정디스플레이의 구동회로
제1도는 종래의 포인트구동방식의 액티브매트릭스 액정디스플레이 구동회로를 나타내는 도면.
제2도는 제1도의 액정디스플레이를 구동하는 파형도.
제3도는 본 발명에 따른 포인트구동방식의 액티브매트릭스 액정디스플레이 구동회로를 나타내는 도면.
제4도는 제3도의 액정디스플레이를 구동하는 파형도.
* 도면의 주요부분에 대한 부호의 설명
X : 주사선 Y : 신호선
SW : 패스게이트 트랜지스터 E : 허용박막트랜지스터
10 : 데이터구동회로 11, 21 : 시프트레지스터
12,22 : 버퍼 13 : 영상신호인입선
15 : 허용신호인입선 20 : 게이트구동회로
30 : 데이터출력표시부 31 : 화소박막트랜지스터
35 : 보조박막트랜지스터
본 발명은 액티브매트릭스 액정디스플레이 구동회로에 관한 것으로, 특히 포인트구동(point at a time) 방식에서 주사선의 끝부분에 연결된 화소들의 충전시간이 짧게 되어 화질특성이 저하되는 것을 개선하는 액티브매트릭스 액정디스플레이의 구동회로에 관한 것이다.
일반적으로 액정디스플레이(LCD)에 사용되는 액티브매트릭스(Active Matrix) 구동방식으로는 라인 구동(line at a time)방식과 포인트 구동(point at a time)방식의 2가지 구동방식이 있다. 라인구동방식은 1개의 주사선에 연결된 모든 화소(pixel)들에 신호전압이 동시에 인가되어 1개의 주사선이 선택된 시간동안 각 화소에 신호전압이 충전된다. 그러므로, 상기한 라인구동방식의 실시를 위해서는 1개의 주사선에 해당하는 신호전압을 저장하였다가 한꺼번에 인가하기 위한 샘플 및 홀드회로가 필요하게 되며, 더욱이 저장된 신호전압의 왜곡이 없어야 하기 때문에 회로가 복잡하게 된다. 따라서 상기한 라인구동방식은 외부 신호선구동 집적회로를 사용하는 비정질실리콘 박막트렌지스터 액정디스플레이(a-Si TFT LCD)에 주로 사용된다.
포인트 구동(point at a time)방식은 신호가 주어지는 순서에 따라 1개의 신호선씩 차례로 신호전압을 인가하는 방식으로서, 이 방식은 구동회로가 간단하기 때문에 구동회로 일체형으로 제작되는 다결정실리콘 박막트렌지스터 액정디스플레이(p-Si TFT LCD)에 주로 사용되고 있다.
제1도는 포인트구동방식의 액티브매트릭스 액정디스플레이 회로를 나타내는 도면으로, 도면부호 10 및 20은 각각 데이터 구동회로와 게이트 구동회로를 나타낸다.
데이터 구동회로(10)는 n개의 출력선을 가지는 시프트레지스터(11)와, n개의 입출력선을 가지며 시프트레지스터(11)로부터 신호를 입력받아 출력하는 버퍼(12)와, 버퍼(12)로부터의 출력신호를 동작신호로 하는 패스게이트(pass gate)트랜지스터( SW1, ... ,SWn)로 구성된다.
패스게이트 트랜지스터의 각 게이트는 버퍼(12)의 출력선에 연결되며, 각 소오스는 영상신호인입선(13)에 병렬연결되고, 각 드레인은 데이터출력표시부(30)의 각 신호선(Y1, ... , Yn)에 연결되어 있다. 게이트구동회로(20)는 m개의 출력선을 가지는 시프트레지스터(21)와, m개의 입출력선을 가지며 시프트레지스터(21)로 부터 신호를 입력받아 출력하는 버퍼(22)로 구성되며, 버퍼(22)의 각 출력선은 데이터출력표시부(30)의 각 주사선 (X1, ... ,Xm)에 연결되어 있다.
데이터출력표시부(30)는 상하(또는, 좌우)로 m개의 주사선 (X1, ... ,Xm)이, 좌우(또는, 상하)로 n개의 신호선(Y1, ... , Yn)이 서로 교차하여 형성되어 있다.
이때, m과 n은 각각 표시장치의 수직해상도 및 수평해상도에 관련된 값이다.
각 주사선 (X1, ... ,Xm)과 신호선(Y1, ... , Yn)이 교차하는 부위에는 게이트가 주사선에 연결되고, 소오스가 신호선에 연결된 박막트랜지스터(31)가 형성되어 있다. 이 박막트랜지스터(31)의 드레인은 액정용량캐패시터(CLC; 32)의 일전극인 화소전극(pixel electrode)과, 보조용량캐패시터(CST; 33)의 일전극에 병렬연결된다.
액정용량캐패시터(32)는 액정을 사이에 두고 대면하는 상부 패널의 공통전극과 박막트랜지스터 어레이패널에 형성된 화소전극 사이에 발생되는 캐패시터이고, 보조용량캐패시터(33)는 액정용량캐패시터(32)에 병렬연결되어 전하를 축적하여 박막트랜지스터 및 액정의 누설전류 혹은 주사선의 신호간섭에 의한 화소전압의 변화를 감소시키기 위해서 형성된 캐패시터이다.
이러한 박막트랜지스터(31), 액정용량캐패시터(32) 및 보조용량캐패시터(33)는 각 화소마다 형성되어 있으므로, 그 갯수는 수평해상도값(n)×수직해상도값(m)과 같다.
이와 같은 종래의 액티브매트릭스 액정표시장치의 구동회로의 동작을 제1도와 제2도의 파형도를 참조하여 살펴보면 다음과 같다. 여기서는 이해를 도모하기 위하여 i 번째 주사선에 연결된 화소들을 예를 들어 설명한다.
도면에 표시하지 않았지만, 수평동기신호가 게이트구동회로(20)에 인가되면, 게이트구동회로(20)를 구성하는 시프트레지스터(21) 및 버퍼(22)에서 i 번째 주사선(Xi)에 인가되는 게이트구동신호(Vgi)가 활성화된다. 이 게이트구동신호(Vgi)는 i번째 주사선과 신호선(Y1, ... , Yn)이 교차하여 형성하는 모든 화소(Pi1, ... , Pin)에 영상신호 (Vs)의 인가가 끝날 때까지 활성화상태를 유지한다. 따라서, i번째 주사선(Xi)에 연결된 화소(Pi1, ... , Pin)의 박막트랜지스터가 이 기간동안 계속하여 턴온되어 있다.
이어서, 직렬전송방식에서 전달되는 영상신호(Vs)가 영상신호인입선(13)을 통하여 전달되는 동시에 데이터구동회로(10)의 시프트레지스터(11)와 버퍼(12)를 통하여 1번째 신호선(Y1)에 대한 데이터구동신호(Vd1)가 짧은 시간동안 활성화되어, 1번째 패스게이트 트랜지스터(SW1)가 턴온된다. 1번째 패스게이트 트랜지스터(SW1)의 턴온시간동안, 1번째 신호선(Y1)과 박막트랜지스터(31)를 통하여 액정용량캐패시터(32) 및 보조용량캐패시터(33)에 신호가 전달된다.
1번째 패스게이트 트랜지스터(SW1)에 인가되는 데이터구동신호(Vd1)가 비활성화되면, 1번째 신호선(Y1)에는 일정한 전압(V11)이 계속하여 유지된다. 즉, 이 1번째 신호선(Y1)에는 다시 1번째 패스게이트 트랜지스터(SW1)에 연결된 데이터구동신호가 활성화되어 새로운 신호가 전달될 때까지 일정한 신호를 유지한다. 또한, 1번째 화소(Pi1)의 액정용량캐패시터에도 신호선(Y1)으로부터 전달받는 일정 레벨의 신호(Vp1)가 화소에 다음 신호 인가시까지 유지된다.
이어서, 1번째 데이터구동신호(Vd1)가 비활성화되면서, 두번째 구동신호(Vd2)가 활성화되어 1번째 신호선(Y1) 및 화소(Pi1)에서와 같은 동작을 반복한다.
이와 같은 동작을 n번째 화소까지 반복한 후, i번째 주사선에 인가되던 게이트구동전압(Vg1)이 비활성화되고, 다음 수평동기신호가 인가되면 i+1번째 주사선에 인가되는 게이트구동전압(Vg(i+1))이 활성화되어 상기에서 설명한 바와 같은 동작을 반복한다.
상기한 바와 같은 종래의 액티브매트릭스 액정표시장치의 구동회로는 i번째 주사선에 인가된 게이트구동신호(Vgi)가 활성화된 상태에서 n번째 신호선에 연결된 패스게이트 트랜지스터(SWn)를 구동하는 데이터구동신호(Vdn)의 활성화시간 동안, 신호(V1n)의 파형과 같이 n번째 신호선(Yn)에는 충분한 영상신호가 전달되지만, 일반적으로 화소박막트랜지스터는 패스게이트 박막트랜지스터에 비해서 작은 크기로 되어 있어서 전류구동능력이 작다. 따라서, 화소(Pin)의 액정용량캐패시터(CLC)에 충분한 신호의 전달을 위해서는 얼마간의 계속된 충전시간을 필요로 한다. 하지만, 화소에 충분한 신호의 전달이 이루어지기 이전에 화소박막트랜지스터의 게이트가 턴오프되어, 액정용량캐패시터(CLC)내에 신호가 완전히 충전되지 못하여 신호가 왜곡된다.
이때, 각 화소마다 1초에 60개의 신호를 인가하는 액정표시장치에 있어서, 게이트구동신호(Vgi)의 활성화시간은 1/60×1/m(sec)이다. 그리고, 데이터구동신호(Vdj, j=1,2, ... , n)의 활성화시간은 1/60×1/m×1/n(sec)이다.
데이타구동신호(Vdj)에 의하여 패스게이트 트랜지스터(SWj)가 턴온되어 신호선(Yj)에 영상신호(Vs)가 전달되며, 동시에 화소박막트랜지스터를 통하여 화소(Pij)에 영상신호가 전달된다. 하지만, 소자의 특성상 신호선(Yj) 및 화소(Pij)에 완전한 충전이 이루어지기 위해서는 얼마간의 충전시간이 요구된다. 상기한 바와 같이 충전시간이 필요한 것은 패스게이트 트랜지스터(SWj) 및 화소박막트랜지스터의 전류전달능력에 신호가 원하는 크기만큼 인가되지 못하고 완전한 충전까지는 일정한 시간을 요구하게 된다. 더구나, 신호선에 비하여 화소박막트랜지스터를 통하여 신호를 받아 들이는 화소의 경우에는 그 충전시간이 더 길게 되어, 데이터구동신호가 디스에이블(disable)된 후에도 일정시간이 지난 후에야 화소에 완전한 충전이 이루어진다.
그런데, 박막트랜지스터를 턴온시키는 주사선구동신호는 1번째 데이터구동신호가 활성화될 때부터 마지막 데이터구동신호가 비활성화될 때까지 계속하여 활성화되어 있으므로, i번째 주사선에 인가되는 데이터구동신호(Vdj)가 비활성화된 후에도 1/60×1/m-1/60×1/m×1/n×i/n(sec)동안 계속하여 신호선으로부터 각 화소에 신호가 전달된다.
예를 들어, 각 주사선에 연결된 1번째 화소의 경우에는 신호선에 데이터구동신호가 인가되고 데이터구동신호가 디스에이블된 후에도 1/60×1/m-1/60×1/m×1/n(sec)만큼의 시간동안 화소에 신호를 전달할 수 있는 여분시간을 가지지만, 마지막 화소의 경우에는 신호선에 데이터구동신호가 인가되는 동안만 신호선으로부터 박막트랜지스터를 통하여 신호가 인가될 뿐이다. 그래서, 영상신호의 샘플링이 늦게 이루어지는 쪽의 화소에는 충분히 신호가 인가되지 못하여 화면이 흐려지는 문제가 있었다.
본 발명은 상기한 문제를 감안하여 이루어진 것으로, 보조박막트랜지스터를 설치함으로써 모든 화소의 충전시간을 충분하게 할 수 있는 액티브매트릭스 액정디스플레이 구동회로를 제공하는 것을 목적으로 한다.
본 발명의 다른 목적은 화소의 충전시간을 충분하게 하여 화질특성을 개선할 수 있으며, 또한 TFT의 크기도 크게 하지 않음으로써 개구율도 향상시킬 수 있는 액티브매트릭스 액정디스플레이의 구동장치를 제공하는 것이다.
상기한 목적을 달성하기 위해 본 발명의 액정디스플레이 구동회로는 신호선에 연결되어 화소에 신호를 인가하는 데이터구동회로와, 주사선에 연결되어 화소박막 트랜지스터를 턴온시키는 게이트구동회로와, 데이터구동회로로부터 신호를 인가받아 화상을 디스플레이하는 데이터출력표시부로 구성된다. 데이터구동회로는 n+1개의 출력선을 가지는 시프트레지스터와 n+1개의 입출력선을 가지며 시프트레지스터로부터 신호를 입력받아 출력하는 버퍼와, 버퍼로부터 신호를 입력받아 동작하는 패스게이트 트랜지스터와, 버퍼로부터 신호를 입력받아 동작하고 허용신호전압(enable signal voltage)이 인가되는 허용박막트랜지스터(enable TFT)로 구성된다. 게이트구동회로는 m개의 출력선을 가진 시프트레지스터와, m개의 입출력선을 가지며 시프트레지스터로부터 신호를 입력받아 출력하는 버퍼로 구성된다. 또한, 데이터출력표시부는 상하(또는, 좌우)로 m개의 주사선 및 좌우(또는, 상하)로 n개의 신호선으로 구성되며, 각 주사선과 신호선이 교차하는 부위에는 게이트가 주사선에 연결되고 소오스가 신호선에 연결되며 드레인이 화소박막트랜지스터의 게이트에 연결된 보조박막트랜지스터가 형성된다. 그리고, 화소박막트랜지스터의 드레인은 액정용량캐패시터 및 보조용량캐패시터에 병렬연결되고 소오스는 다음열의 신호선에 연결된다.
이하, 첨부한 도면을 참조하여 본 발명의 액정디스플레이 구동회로를 상세히 설명한다. 그리고, 종래의 구성과 동일한 부분에 대해서는 동일한 부호를 붙여 설명한다.
제3도는 본 발명에 따른 액티브매트릭스 액정디스플레이 구동회로를 나타내는 도면으로, 도면부호 10 및 20은 각각 데이터구동회로와 게이트구동회로를 나타낸다. 데이터구동회로(10)는 n+1개의 출력선을 가진 시프트레지스터(11)와 n+1개의 입출력선을 갖고 시프트레지스터(11)로부터 신호를 입력받아 출력하는 버퍼(12)로 구성된다. 이 버퍼(12)의 출력선은 패스게이트 트랜지스터(SW1, ... , SWn)의 게이트에 연결되어 상기한 버퍼(12)로부터의 출력된 신호에 의해 구동하여 화소전극에 영상신호를 인가한다. 또한, 상기한 버퍼(12)의 출력단은 허용박막트랜지스터(enable TFT : E1, ... , En)의 게이트에 연결되어 허용신호전압을 신호선에 인가한다. 이 허용신호인 입선(15)에 인가되는 허용신호전압은 보조박막트랜지스터의 문턱전압보다 큰 20~30V이다.
게이트구동회로(20)는 m개의 출력선을 가진 시프트레지스터(21)와 m개의 입출력선을 가진 버퍼(22)로 구성되어 상기한 시프트레지스터(21)로부터 입력된 신호를 주사선으로 출력한다. 또한, 데이터출력표시부(30)는 n개의 신호선 (Y1, ..., Yn) 및 m개의 주사선(X1, ... ,Xm)으로 구성되며, 각 신호선(Y1, ... , Yn) 및 주사선(X1, ... , Xm)의 교차점에는 화소박막트랜지스터(31)와 보조박막트랜지스터(35)가 설치된다. 보조박막트랜지스터(35)는 게이트가 신호선에 연결되어 있고 소오스가 주사선에 연결되며, 드레인은 화소박막트랜지스터(31)의 게이트에 연결된다. 또한, 화소박막트랜지스터(31)의 소오스는 다음열의 신호선에 연결되고 드레인은 액정용량 캐패시터(32) 및 보조용량 개패시터(33)에 병렬연결된다.
이러한 액티브매트릭스 액정디스플레이의 구동회로에서, 도면에 표시하지 않은 수평구동신호가 게이트구동회로(20)에 인가되면, 게이트구동회로를 구성하는 시프트레지스트(21)와 버퍼(22)에서 i번째 주사선(Xi)에 인가되는 게이트구동신호(Vgi)가 활성화된다. 게이트구동신호(Vgi)가 활성화된 후, 데이터구동신호(Vdo)가 활성화되어서 1번째 허용박막트랜지스터(E1)가 턴온되고, 이에따라 허용신호인입선(15)으로부터 허용신호가 1번째 신호선(Y1)에 인가된다. 게이트구동신호(Vgi)는 i번째 주사선(Xi)과 신호선(Y1, ... , Yn)이 교차하여 형성하는 모든 화소(Pi1, ... , Pin)에 신호의 인가가 끝날 때까지 활성화상태를 유지한다. 데이터구동신호(Vdo)가 비활성화됨과 동시에 혹은 직후에 데이터구동회로(10)의 시프트레지스터(11)와 버퍼(12)를 통하여 1번째 신호선에 대한 데이터구동신호(Vd1)가 짧은 시간동안 활성화되어 1번째 패스게이트 트랜지스터(SW1)가 턴온되면, 직렬전송방식으로 전달되는 영상신호(Vs)가 영상신호인입선(13)을 통해 1번째 신호선(Y1)에 인가된다.
이 1번째 데이터구동신호(Vdi)가 비활성화되면, 1번째 신호선(Y1)에는 일정한 전압이 유지되다가 다시 1번째 허용박막트랜지스터(E1)에 연결된 데이터구동신호(Vdo)가 활성화되어 새로운 허용신호가 전달될 때까지 일정한 신호를 유지한다. 따라서, 1번째 신호선(Y1)에 연결된 허용박막트랜지시터(E1)는 영상신호(Vs)가 활성화되기 바로 직전에 턴온되어 허용신호를 신호선(Y1)에 인가하기 때문에, 결국 1번째신호선(Y1)에 허용신호가 유지되는 시간은 허용박막트랜지스터(E1)가 턴온된 후, 1번째 패스게이트 트랜지스터(SW1)가 턴온될 때 까지이다. 또한 1번째 허용박막트랜지스터(E1)의 2번째 활성화는 1번째 패스게이트 트랜지스터(SW1)가 턴오프되어 있는 동안 활성화되어 1번째 패스트랜지스터(SW1)의 턴온과 동시에 비활성화되기 때문에, 허용신호전압의 크기를 영상신호전압보다 크게 하면, 1번째 신호선(Y1)에 인가되는 신호(Vy1)는 제4도에 나타낸 바와 같이 앞뒤가 일어선 형태의 펄스가 된다.
이 허용신호(VE)가 인가되어 있는 동안 1번째 신호선(Y1)을 통해 보조박막트랜지스터(35)의 게이트로 입력되면, 상기한 보조박막트랜지스터(35)가 턴온되어 게이트구동신호(Vgi)가 화소박막트랜지스터(31)의 게이트에 저장된다. 이때, 허용신호인입선(15)에 인가되는 전압은 20∼30V이기 때문에, 보조박막트랜지스터(35)의 문턱전압(threshold voltage)을 화소박막트랜지스터(31)의 문턱전압 보다 크게 하면, 보조박막트랜지스터(35)는 신호선전압신호의 일어선 앞쪽, 즉 허용신호가 인가되는 영역에서 턴온되고 진폭이 낮은 영상신호(Vs) 영역에서 오프상태로 된 후, 다시 신호선전압신호의 뒤쪽, 허용신호가 인가되는 영역에서 다시 턴온된다. 따라서, 화소박막트랜지스터(31)의 게이트에 게이트구동신호(Vgi)가 저장되는 시간은 영상신호(Vs)의 인가시간과 동일하게 되고, 결국 화소박막트랜지스터(31)도 영상신호(Vs)가 인가된 시간 만큼 온상태를 유지하게 된다.
그러므로, 화소박막트랜지스터(31)의 턴온에 의해 1번째 화소(Pi1)의 액정용량캐패시터(32) 및 보조용량캐패시터(33)에 신호가 전달되고 상기한 화소박막트랜지스터(31)가 온상태로 되어 있는 동안, 즉 영상신호(Vs)가 인가되는 시간동안 일정 레벨의 신호(Vp1)가 화소에 저장된다.
이어서, 1번째 데이터구동신호(Vdi)가 비활성화되면서, 2번째 구동신호(Vdi)가 활성화되어 1번째 신호선(Y1) 및 화소(Pi1)에서와 같은 동작을 반복한다.
이와 같은 동작을 반복하여 n번째 데이터구동신호(Vdn)가 활성화되는 경우에 있어서도, 보조박막트랜지스터(35)가 허용신호인가영역에서 턴온되고 영상신호 부분에서 오프상태로 된 후, 다시의 허용신호인가영역에서 오프될 때까지 화소박막트랜지스터(31)에는 일정한 전압이 저장되기 때문에, i번째 게이트구동신호(Vgi)가 비활성화되고 i+1번째 게이트구동신호(Vg(i+1))가 활성화되어도 화소박막트랜지스터(31)는 일정한 시간동안 온상태를 유지하게 된다. 그러므로, 화소(Pin)에 대한 영상신호의 저장시간은 항상 일정하게 된다.
이후, i번째 신호선(Xi)에 인가되던 게이트구동신호(Vgi)가 비활성화되고, 다음 수평동기신호가 인가되면, i+1번째 주사선에 인가되는 게이트구동신호(Vg(i+1))가 활성화되어 위에서 설명한 동작을 반복한다.
본 발명의 액티브매트릭스 액정디스플레이 구동회로에서는, 상기한 바와 같이, 보조박막트랜지스터(35)의 게이트에 높은 전압의 허용신호(enable signal)가 짧은 시간동안 인가되고, 허용신호가 인가된 동안 보조박막트랜지스터(35)가 켜지게 되어 주사선의 주사신호가 화소박막트랜지스터(31)의 게이트에 인가되며, 상기 허용신호가 끝나고 다음의 허용신호가 인가되기 전까지, 즉 허용신호가 인가되지 않은 동안 보조박막트랜지스터(35)가 꺼지게 되어 화소박막트랜지스터(31)의 게이트에 인가된 상기 주사신호가 그대로 유지된다. 따라서 주사선의 주사신호가 꺼지더라도 화소박막트랜지스터의 게이트전압이 유지되기 때문에, 화소박막트랜지스터가 켜진 상태로 유지되어 영상신호전압을 계속하여 충전한다. 각 화소박막트랜지스터들은 보조박막트랜지스터의 허용신호의 한 개 주기 동안 켜져있고, 이 기간은 주사선 신호기간과 거의 같으므로, 각 화소들은 모두 주사선신호기간과 비슷한 충전시간을 갖게 된다. 이에 따라, 본 발명의 액티브매트릭스 액정디스플레이 구동회로는 모든 화소의 화질특성이 균일하게 된다.

Claims (4)

  1. 시프트레지스터와 버퍼로 이루어진 게이트구동회로와, 시프트레지스터와, 버퍼와, 영상신호가 입력되는 영상신호인입선과, 게이트가 상기한 버퍼에 연결되고 소오스가 상기한 영상신호인입선에 연결되어 버퍼로부터 신호를 입력받아 구동되어 상기한 영상신호를 출력하는 패스게이트 트랜지스터로 이루어진 데이터구동회로와, 복수의 신호선 및 주사선과, 상기한 신호선 및 주사선의 교차점에 형성되어 게이트가 신호선에 연결되고 소오스가 주사선에 연결된 보조박막트랜지스터와, 게이트가 상기한 보조박막트랜지스터의 드레인에 연결되고 소오스가 신호선에 연결되며 드레인이 화소전극에 연결된 화소박막트랜지스터를 이루어지는 데이터 출력표시부로 구성된 액티브매트릭스 액정디스플레이 구동회로.
  2. 제1항에 있어서, 상기한 데이터구동회로에 허용신호가 입력되는 허용신호인입선과, 게이트가 상기한 버퍼의 출력선에 연결되어 상기한 버퍼로부터 신호를 입력받아 구동하여 상기한 허용신호를 신호선에 인가하는 허용박막트랜지스터가 추가로 구성된 것을 특징으로 하는 액티브매트릭스 액정디스플레이 구동회로.
  3. 제1항에 있어서, 상기한 보조박막트랜지스터의 문턱전압이 상기한 화소박막트랜지스터의 문턱전압보다 큰 것을 특징으로 하는 액티브매트릭스 액정디스플레이 구동회로.
  4. 제2항에 있어서, 상기한 허용신호인입선에 인가되는 전압이 20∼30V인 것을 특징으로 하는 액티브매트릭스 액정디스플레이 구동회로.
KR1019960005554A 1996-03-04 1996-03-04 액티브매트릭스 액정디스플레이의 구동회로 KR100205259B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960005554A KR100205259B1 (ko) 1996-03-04 1996-03-04 액티브매트릭스 액정디스플레이의 구동회로
US08/791,903 US5990877A (en) 1996-03-04 1997-01-31 Driving circuit of an active matrix liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960005554A KR100205259B1 (ko) 1996-03-04 1996-03-04 액티브매트릭스 액정디스플레이의 구동회로

Publications (2)

Publication Number Publication Date
KR970067069A KR970067069A (ko) 1997-10-13
KR100205259B1 true KR100205259B1 (ko) 1999-07-01

Family

ID=19452357

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960005554A KR100205259B1 (ko) 1996-03-04 1996-03-04 액티브매트릭스 액정디스플레이의 구동회로

Country Status (2)

Country Link
US (1) US5990877A (ko)
KR (1) KR100205259B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100492986B1 (ko) * 1997-08-28 2005-08-05 삼성전자주식회사 박막트랜지스터액정표시소자게이트구동회로
KR100743103B1 (ko) * 2001-06-22 2007-07-27 엘지.필립스 엘시디 주식회사 일렉트로 루미네센스 패널
KR101002324B1 (ko) * 2003-12-22 2010-12-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
US9606406B2 (en) 2010-10-29 2017-03-28 Samsung Display Co., Ltd. Liquid crystal display

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11214700A (ja) * 1998-01-23 1999-08-06 Semiconductor Energy Lab Co Ltd 半導体表示装置
JPH11338439A (ja) 1998-03-27 1999-12-10 Semiconductor Energy Lab Co Ltd 半導体表示装置の駆動回路および半導体表示装置
JP3844613B2 (ja) 1998-04-28 2006-11-15 株式会社半導体エネルギー研究所 薄膜トランジスタ回路およびそれを用いた表示装置
JP3929206B2 (ja) * 1999-06-25 2007-06-13 株式会社アドバンスト・ディスプレイ 液晶表示装置
JP3668394B2 (ja) * 1999-09-13 2005-07-06 株式会社日立製作所 液晶表示装置およびその駆動方法
US6831299B2 (en) * 2000-11-09 2004-12-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI242085B (en) * 2001-03-29 2005-10-21 Sanyo Electric Co Display device
US7278108B2 (en) * 2001-08-10 2007-10-02 Danger, Inc. System and method of displaying multiple pending notifications in a single window
TWI386744B (zh) * 2004-12-14 2013-02-21 Samsung Display Co Ltd 薄膜電晶體面板以及使用該薄膜電晶體面板之液晶顯示器
EP2008264B1 (en) * 2006-04-19 2016-11-16 Ignis Innovation Inc. Stable driving scheme for active matrix displays
CN101847642B (zh) * 2009-03-27 2013-03-13 北京京东方光电科技有限公司 像素单元及阵列基板
US8952955B2 (en) * 2009-06-17 2015-02-10 Sharp Kabushiki Kaisha Display driving circuit, display device and display driving method
CN102254503B (zh) * 2010-05-19 2013-06-12 北京京东方光电科技有限公司 移位寄存器单元、显示器用栅极驱动装置及液晶显示器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55159493A (en) * 1979-05-30 1980-12-11 Suwa Seikosha Kk Liquid crystal face iimage display unit
JPS5875194A (ja) * 1981-10-30 1983-05-06 株式会社日立製作所 マトリクス表示装置及び駆動方法
JPS58140781A (ja) * 1982-02-17 1983-08-20 株式会社日立製作所 画像表示装置
DE68920531T2 (de) * 1988-10-04 1995-05-04 Sharp Kk Ansteuerschaltung für ein Matrixanzeigegerät.
US5194974A (en) * 1989-08-21 1993-03-16 Sharp Kabushiki Kaisha Non-flicker liquid crystal display with capacitive charge storage
JPH05143023A (ja) * 1991-11-21 1993-06-11 Toshiba Corp 液晶表示装置
JP2939043B2 (ja) * 1992-04-07 1999-08-25 シャープ株式会社 アクティブマトリクス基板
JP2699876B2 (ja) * 1994-07-22 1998-01-19 日本電気株式会社 映像信号処理装置
JPH0879663A (ja) * 1994-09-07 1996-03-22 Sharp Corp 駆動回路及び表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100492986B1 (ko) * 1997-08-28 2005-08-05 삼성전자주식회사 박막트랜지스터액정표시소자게이트구동회로
KR100743103B1 (ko) * 2001-06-22 2007-07-27 엘지.필립스 엘시디 주식회사 일렉트로 루미네센스 패널
KR101002324B1 (ko) * 2003-12-22 2010-12-17 엘지디스플레이 주식회사 액정표시장치 및 그의 구동방법
US9606406B2 (en) 2010-10-29 2017-03-28 Samsung Display Co., Ltd. Liquid crystal display

Also Published As

Publication number Publication date
KR970067069A (ko) 1997-10-13
US5990877A (en) 1999-11-23

Similar Documents

Publication Publication Date Title
US6359608B1 (en) Method and apparatus for driving flat screen displays using pixel precharging
KR100205259B1 (ko) 액티브매트릭스 액정디스플레이의 구동회로
US5587722A (en) Active matrix display device
EP0678848B1 (en) Active matrix display device with precharging circuit and its driving method
KR100748840B1 (ko) 액정표시장치와 그 구동방법
US6744417B2 (en) Display device and method for driving the same
US5708454A (en) Matrix type display apparatus and a method for driving the same
KR100549983B1 (ko) 액정표시장치 및 그 구동방법
US6437775B1 (en) Flat display unit
US7068249B2 (en) Method of driving gates of liquid crystal display
US7050034B2 (en) Display apparatus
KR100877456B1 (ko) 표시 구동 방법, 표시 소자, 및 표시 장치
KR20020079598A (ko) 액티브 매트릭스형 표시 장치
JP4022990B2 (ja) アクティブマトリクス型液晶表示装置
US7358949B2 (en) Liquid crystal display device pixel and drive circuit
KR20020079599A (ko) 액티브 매트릭스형 표시 장치
KR101232164B1 (ko) 액정표시장치 및 그 구동방법
JP3424302B2 (ja) 液晶表示装置
KR100751197B1 (ko) 액정표시장치의 게이트 구동회로
US6392630B1 (en) Compensation circuit for a liquid crystal display
KR100266217B1 (ko) 플리커 방지용 액정표시장치
US20040246214A1 (en) Liquid crystal display and sampling circuit therefor
US20030112211A1 (en) Active matrix liquid crystal display devices
KR100302204B1 (ko) 액티브매트릭스형 표시장치
JP4557325B2 (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 15

EXPY Expiration of term