KR100189530B1 - 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법 - Google Patents

마이크로 프로세서와 메모리간의 데이타 인터페이스 방법 Download PDF

Info

Publication number
KR100189530B1
KR100189530B1 KR1019960017276A KR19960017276A KR100189530B1 KR 100189530 B1 KR100189530 B1 KR 100189530B1 KR 1019960017276 A KR1019960017276 A KR 1019960017276A KR 19960017276 A KR19960017276 A KR 19960017276A KR 100189530 B1 KR100189530 B1 KR 100189530B1
Authority
KR
South Korea
Prior art keywords
data
memory
microprocessor
read
write
Prior art date
Application number
KR1019960017276A
Other languages
English (en)
Other versions
KR970076214A (ko
Inventor
정종식
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019960017276A priority Critical patent/KR100189530B1/ko
Priority to CN97111158A priority patent/CN1115632C/zh
Priority to US08/858,345 priority patent/US6108742A/en
Publication of KR970076214A publication Critical patent/KR970076214A/ko
Application granted granted Critical
Publication of KR100189530B1 publication Critical patent/KR100189530B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4239Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with asynchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Information Transfer Systems (AREA)

Abstract

1. 청구범위에 기재된 발명이 속한 기술분야:
마이크로 프로세서와 메모리간의 데이타 인터페이스에 관한 것이다.
2. 발명이 해결하려고 하는 기술적 과제:
라이트 모드 및 리드 모드를 교호적으로 수행하는 두 개의 메모리에서 라이트 모드 메모리에 미리 설정된 데이타양이 라이트될 시 메모리가 리드모드로 절환되어 마이크로 프로세서에 데이타를 출력하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법을 제공한다.
3. 발명의 해결방법의 요지:
마이크로 프로세서가 전송처리하기 위해 일시 저장하는 메모리의 데이타를 억세스하는 방법은 상기 메모리에 입력되어 저장된 데이타가 미리 설정된 양이 될 시 발생되는 인터럽트로 인해 상기 마이크로 프로세서에서 리드시점을 조정하여 전송요구신호가 발생되며, 상기 전송요구신호에 의해 상기 데이타를 리드하는 것으로 이루어지며, 또한 두개의 메모리는 리드 및 라이트를 교호적으로 운용되어 라이트 모드 메모리의 데이타가 미리 설정된 양이 될 시 발생되는 인터럽트로 인해 상기 마이크로 프로세서는 전송요구신호를 필요에 따라 발생하여 상기 라이트 모드 메모리는 리드 모드 메모리가 되는 것을 특징으로 한다.
4. 발명의 중요한 용도:
데이타가 1섹터량의 데이타를 메모리에 기록했을 경우, 마이크로 프로세서가 리드 시점을 조절하여 리드할 수 있도록 이를 구현한다.

Description

마이크로 프로세서와 메모리간의 데이타 인터페이스 방법
제1도는 본 발명을 수행하기 위한 마이크로 프로세서와 메모리간의 시스템 블럭도
제2도는 본 발명의 바람직한 실시예에 따라 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법에 대한 타이밍도
* 도면의 주요부분에 대한 부호의 설명
111 : 제1메모리 112 : 제2메모리
113 : 데이타 전송 제어부 114 : 마이크로 프로세서
115 : 데이타 버스
본 발명은 데이타 전송에 관한 것으로, 특히 마이크로 프로세서와 두개의 메모리가 1데이타 섹터(sector)의 데이타를 리드 및 라이트를 교호적으로 인터페이스하는 방법에 관한 것이다.
디지탈 비디오 디스크(Digital Video(or Versatile) Disc)는 디지탈 동화 디시크 매체의 하나로서, MPEG(Moving Picture Experts Group)2의 디지탈 영상을 2시간 이상 저장하는 차세대 고화질·고음질의 보급형 멀티미디어 기억장치이다. 상기 디지탈 비디오 디스크에 기록되어 있는 데이타를 재생하기 위한 디코더 장치에서 원래의 신호로 복조하기 위해 상기 디지탈 비디오 디스크에 기록되어 있는 데이타를 읽어서 메모리에 일시 저장한다. 이때 상기 디코더 장치를 전반적으로 제어하는 마이크로 프로세서는 상기 메모리를 억세스하여 동작하기 위한 필요한 데이타를 리드한다.
이에 마이크로 프로세서는 상기 메모리에 저장된 데이타를 모두 억세스하여 리드함에 있어 리드 시점을 조절하여 상기 마이크로 프로세서가 전체 시스템을 제어함에 있어 상황에 맞게 조정할 필요성이 대두되었다. 또한 상기 메모리는 라이트 모드 및 리드 모드에 의한 데이타의 깨짐없이 적절히 번갈아가며 동작하여야 한다.
그러므로 본 발명에서는 상기 필요성을 충족시키기 위한 상기 마이크로 프로세서와 상기 메모리간의 데이타 인터페이스에 관한 것이다.
따라서 본 발명의 목적은 라이트 모드 및 리드 모드를 교호적으로 수행하는 두 개의 메모리에서 라이트 모드 메모리에 미리 설정된 데이타양이 라이트될 시 리드모드의 메모리가 되어 마이크로 프로세서에 데이타를 출력하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법을 제공함에 있다.
본 발명의 다른 목적은 메모리에 미리 설정된 데이타양이 라이트될 시 마이크로 프로세서는 발생되는 인터럽트에 의해 리드시점을 조절하여 리드하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법을 제공함에 있다.
이러한 본 발명의 목적들을 달성하기 위하여 마이크로 프로세서가 전송처리하기 위해 일시 저장하는 메모리의 데이타를 억세스하는 방법에 있어서, 상기 메모리에 입력되어 저장된 데이타가 미리 설정된 양이 될 시 발생되는 인터럽트로 인해 상기 마이크로 프로세서에서 리드시점을 조정하여 전송요구신호가 발생되며, 상기 전송요구신호에 의해 상기 데이타를 리드하는 것으로 이루어지며, 또 다른 본 발명의 목적들을 달성하기 위하여 마이크로 프로세서와, 전송처리 하기 위한 데이타를 일시 저장하는 제1, 제2메모리에서, 상기 마이크로 프로세서가 상기 데이타를 억세스하는 방법에 있어서, 상기 제1메모리 및 상기 제2메모리는 리드 및 라이트를 교호적으로 운용되어 라이트 모드 메모리의 데이타가 미리 설정된 양이 될 시 발생되는 인터럽트로 인해 상기 마이크로 프로세서는 전송요구신호를 필요에 따라 발생하여 상기 라이트 모드 메모리는 리드 모드 메모리가 되는 것을 특징으로 한다.
이하 본 발명의 바람직한 실시예가 첨부된 도면의 참조와 함께 상세히 설명될 것이다. 도면들중 동일한 구성요소들은 가능한한 어느곳에서든지 동일한 참조부호들을 나타내고 있음을 유의하여야 한다.
제1도는 본 발명을 수행하기 위한 마이크로 프로세서와 메모리간의 시스템 블럭도이다. 이하 상기 제1도를 참조하여 설명하기로 한다.
데이타 버스 115는 재생을 위한 여러가지 장치 예를 들면, 복조부, 에러정정부, 디스크램블러 등과 접속되어 있다. 데이타 전송 제어부 113은 상기 데이타 버스 115와 접속되어 상기 데이타 버스 115의 데이타를 메모리에 억세스하기 위한 어드레스와 데이타 버스 115를 선택하고, 여러가지 제어신호를 발생하여 실제 메모리에 데이타를 리드/라이트할 수 있도록 한다. 이에 상기 데이타 전송 제어부 113의 제어하에 디지탈 비디오 디스크로부터 재생된 데이타를 처리하기 위한 데이타 버스 115의 저장데이타는 상기 메모리에 일시 저장된다. 이때 두 개로 이루어진 상기 메모리는 상기 데이타 전송 제어부 113에 의해 현재의 메모리 선택상황에 맞게 설정된 라이트 모드 메모리 및 리드 모드 메모리로 이루어 진다. 즉, 제1메모리 111이 라이트 모드일 시 제2메모리 112는 리드 모드가 된다. 마이크로 프로세서 114는 상기 데이타 전송 제어부 113를 통해 제1, 제2메모리 111, 112로부터 리드할 데이타를 억세스한다.
이하 상기 제1도의 구성을 참조하여 상세하게 설명하면, 데이타 전송제어부 113은 데이타 버스 115의 저장데이타를 라이트 모드 메모리에 저장할 시 데이타량을 체크한다. 이에 상기 데이타량이 데이타 1섹터(sector)인 2048byte가 되면, 데이타 전송 제어부 113은 인터럽트 신호를 마이크로 프로세서 114에 출력한다. 그리고 상기 마이크로 프로세서 114는 상기 인터럽트에 의해 리드할 수 있음을 인지한다. 그리고 마이크로 프로세서 114는 활성화된 전송요구신호를 데이타 전송 제어부 113으로 출력한다. 상기 데이타 전송 제어부 113은 상기 전송요구신호에 의해 라이트 모드 메모리를 리드 모드 메모리로, 리드 모드 메모리를 라이트 모드 메모리로 전환하기 위해 라이트신호 및 리드신호 각각 제1, 제2메모리 111, 112에 출력한다. 그러면 라이트 모드 메모리는 상기 리드신호에 의해 리드 모드 메모리가 되어 데이타 전송 제어부 113으로 데이타 1섹터 단위의 데이타를 출력하고, 리드 모드 메모리는 상기 라이트신호에 의해 라이트 모드 메모리가 되어 데이타 버스 115의 저장데이타를 저장한다.
제2도는 본 발명의 바람직한 실시예에 따라 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법에 대한 타이밍도이다. 이하 상기 제1도의 구성을 참조하여 상기 제2도를 상세하게 설명하고자 한다.
전송요구신호는 P1지점에서 마이크로 프로세서 114으로부터 데이타 전송제어부 113으로 출력된다. 그러면 메모리 선택신호는 데이타 전송 제어부 113에 의해 하이레벨이 되어 상기 데이타 전송 제어부 113은 제1리드신호를 제1메모리 111에 출력하며, 제2라이트신호를 제2메모리 112에 출력한다. 그래서 d1기간에 제1메모리 111에 저장된 데이타 1섹터 단위의 저장된 데이타를 데이타 전송 제어부 113은 억세스하여 마이크로 프로세서 114에 출력한다. 이때 상기 마이크로 프로세서 114로 전송될 데이타의 어드레스는 마이크로 프로세서 114에서 출력된 것이다. 또한 상기 W1기간에 데이타 전송 제어부 113은 데이타 버스 115의 저장 데이타를 제2메모리 112에 라이트한다. 이때 상기 저장데이타가 저장될 영역의 어드레스는 상기 데이타 전송 제어부 113에서 출력된 것이다. 데이타 버스 115의 저장 데이타를 제2메모리 112에 라이트하는 신호는 마이크로 프로세서 114가 리드하는 신호보다 그 주기가 짧아서 라이트 동작은 마이크로 프로세서 114가 데이타를 전부 읽기전에 완료된다.
제2메모리 112에 라이트한 데이타가 데이타 1섹터의 양이 됨을 데이타 전송 제어부 113은 확인하여 상기 데이타 1섹터가 될 시 마이크로 프로세서 114로 인터럽트를 발생한다. 상기 인터럽트는 전송용구신호가 비활성화되는 시점인 상승에지에 의해 비활성화의 하이레벨이 된다. 그리고 마이크로 프로세서 114로 부터의 전송요구신호가 활성화되기 전까지의 T1기간에 리드 신호 및 어드레스 발생은 중지하게 된다. 이것은 이미 기록되어 있는 데이타를 보호하고, 2048byte씩 데이타를 전송하기 위해서이다. 또한 상기 T1기간은 마이크로 프로세서가 필요한 동작을 수행하는 구간이다.
이후 P2지점에서 마이크로 프로세서 114는 전송요구신호를 활성화된 로우레벨로 천이한다. 그러면 메모리 선택신호는 하이레벨에서 로우레벨로 천이되어 데이타 전송 제어부 113은 제1메모리 111의 리드 모드를 라이트 모드로 전환하기 위해 제1라이트신호를 출력하고, 제2메모리 112의 라이트 모드를 리드 모드로 전환하기 위해 제2리드신호를 출력한다. 리드모드로 된 제2메모리 112는 상기 데이타 전송 제어부 113의 제어하에 d1기간에 저장된 데이타 1섹터의 데이타를 데이타 전송제어부 113을 통해 마이크로 프로세서 114로 출력된다. 또한 라이트 모드로 된 제1메모리 111은 W2기간에 데이타 전송 제어부 113의 제어하에 데이타 버스 115의 저장데이타를 저장한다. 그리고 제1메모리 111에 저장된 데이타량이 데이타 1섹터가 될 시 데이타 전송 제어부 113은 로우레벨의 인터럽트신호를 발생하고, 이로 인해 마이크로 프로세서 114의 전송요구신호는 하이레벨의 비활성화상태가 된다. 그리고 T2기간에 마이크로 프로세서 114는 데이타의 리드 시점을 조정하고, P3지점에서 로우레벨의 전송요구신호를 출력한다.
상기와 같은 동작에 따라 메모리 선택신호 및 메모리 어드레스 발생부 및 동작모드에 관한 것이 표에 나타나 있다.
비활성화된 하이레벨의 전송요구신호가 발생될 시 마이크로 프로세서 114는 마이크로 프로세서 114가 필요한 동작을 수행하고, 상기 전송요구신호가 로우레벨이 될 시 마이크로 프로세서 114는 데이타를 리드하는 동작만을 수행한다.
전술된 바와 같이 라이트 모드 메모리에 저장된 데이타의 양이 데이타 1섹터가 되었을 때 마이크로 프로세서 114에 인터럽트를 주고, 상기 마이크로 프로세서 114가 상기 인터럽트에 의해 리드시점을 상황에 맞게 조정하여 상기 데이타 1섹터량의 데이타를 리드할 수 있는 잇점이 있다. 또한 제1, 제2메모리 111, 112는 라이트 모드 및 리드 모드로 교호적으로 동작하여 데이타의 저항에 대한 연속성이 존재하여 에러의 발생율이 적다.
한편 본 발명의 상세한 설명에서는 구체적인 실시예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도내에서 여러 가지 변형이 가능함은 물론이다. 특히 본 발명의 실시예에서는 디지탈 비디오 디스크를 예시하였으나, 마이크로 프로세서 114와 메모리 115의 데이타를 리드하기 위해 인터페이스하는 경우에도 동일한 방법으로 적용이 가능하다. 그러므로 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 않되며 후술하는 특허 청구의 범위뿐 만 아니라 이 특허 청구의 범위와 균등한 것들에 의해 정해져야 한다.

Claims (8)

  1. 마이크로 프로세서가 전송처리하기 위해 일시 저장하는 메모리의 데이타를 억세스하는 방법에 있어서, 상기 메모리에 입력되어 저장된 데이타가 미리 설정된 양이 될 시 발생되는 인터럽트로 인해 상기 마이크로 프로세서에서 리드시점을 조정하여 전송요구신호가 발생되며, 상기 전송요구신호에 의해 상기 데이타를 리드하는 것으로 이루어짐을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  2. 제1항에 있어서, 상기 미리 설정된 양은 데이타 1섹터인 2048바이트임을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  3. 마이크로 프로세서와, 전송처리 하기 위한 데이타를 일시 저장하는 제1, 제2 메모리에서, 상기 마이크로 프로세서가 상기 데이타를 억세스하는 방법에 있어서, 상기 제1메모리 및 상기 제2메모리는 리드 및 라이트를 교호적으로 운용되어 라이트 모드 메모리의 데이타가 미리 설정된 양이 될 시 발생되는 인터럽트로 인해 상기 마이크로 프로세서는 전송요구신호를 필요에 따라 발생하여 상기 라이트 모드 메모리는 리드 모드 메모리가 되는 것을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  4. 마이크로 프로세서와, 저장모드 및 라이트모드가 교호적으로 운용되며, 전송처리하기 위한 데이타를 일시 저장하는 제1, 제2메모리와, 상기 마이크로 프로세서와 상기 제1, 제2메모리 사이에 위치하여 저장데이타를 입력하여 라이트 모드 메모리로 출력하며, 상기 저장 데이타를 억세스하여 전송데이타로 출력하는 데이타 전송 제어부에서 상기 마이크로 프로세서가 상기 제1, 제2 메모리의 데이타를 억세스하는 방법에 있어서, 상기 데이타 전송 제어부에서 상기 저장데이타를 상기 라이트 모드 메모리에 출력하여 상기 라이트 모드 메모리의 데이타가 미리 설정된 양이 될 시 상기 마이크로 프로세서로 인터럽트를 발생하는 과정과, 상기 마이크로 프로세서에서 상기 인터럽트 신호로 인해 리드 시점을 조정하여 활성화된 전송요구신호를 출력하는 과정과, 상기 전송요구신호가 활성화될 시 상기 데이타 전송 제어부는 상기 라이트 모드 메모리를 리드 모드 메모리가 되도록 하고, 상기 리드 모드 메모리의 저장데이타를 상기 마이크로 프로세서로 출력하는 과정으로 이루어짐을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  5. 제4항에 있어서, 상기 라이트 모드 메모리는 상기 데이타 전송제어부에서 출력되는 제1, 제2라이트 신호에 의해 설정되며, 상기 리드 모드 메모리는 상기 데이타 전송 제어부에서 출력되는 제1, 제2리드 신호에 의해 설정됨을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  6. 제5항에 있어서, 상기 제1메모리는 상기 제1라이트신호 및 상기 제1리드신호를 입력하고, 상기 제2메모리는 상기 제2라이트신호 및 상기 제2리드신호를 입력함을 특딩으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  7. 제4항 또는 제5항에 있어서, 상기 라이트 모드 메모리는 상기 마이크로 프로세서에서 출력되는 어드레스에 의해 상기 저장 데이타를 해당영역에 저장하며, 상기 리드 모드 메모리는 상기 데이타 전송 제어부에서 출력되는 어드레스에 의해 억세스됨을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
  8. 제7항에 있어서, 상기 미리 설정된 양은 데이타 1섹터인 2048바이트임을 특징으로 하는 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법.
KR1019960017276A 1996-05-21 1996-05-21 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법 KR100189530B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019960017276A KR100189530B1 (ko) 1996-05-21 1996-05-21 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법
CN97111158A CN1115632C (zh) 1996-05-21 1997-05-13 在微处理器和存储器之间进行数据接口的方法
US08/858,345 US6108742A (en) 1996-05-21 1997-05-19 Method and apparatus of interfacing data between microprocessor and memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960017276A KR100189530B1 (ko) 1996-05-21 1996-05-21 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법

Publications (2)

Publication Number Publication Date
KR970076214A KR970076214A (ko) 1997-12-12
KR100189530B1 true KR100189530B1 (ko) 1999-06-01

Family

ID=19459384

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960017276A KR100189530B1 (ko) 1996-05-21 1996-05-21 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법

Country Status (3)

Country Link
US (1) US6108742A (ko)
KR (1) KR100189530B1 (ko)
CN (1) CN1115632C (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990014138A (ko) * 1997-07-25 1999-02-25 이또가 미쯔야 이미지데이터 메모리에 연관된 복수의 판독/기록 액세스를 구비하는 이미지판독장치 및 방법
JP2003015954A (ja) * 2001-06-28 2003-01-17 Sharp Corp 半導体記憶装置および情報機器、半導体記憶装置のアクセス期間設定方法
TWI243993B (en) * 2003-08-29 2005-11-21 Ali Corp Protection method for DVD player/recorder against copy
TWI277907B (en) 2005-04-20 2007-04-01 Via Tech Inc Apparatus and method for accessing digital data information
CN100369028C (zh) * 2005-06-15 2008-02-13 威盛电子股份有限公司 读取数据的装置及方法
WO2007064781A2 (en) * 2005-11-30 2007-06-07 Kelsey-Hayes Company Microprocessor memory management
JP5064744B2 (ja) * 2006-09-07 2012-10-31 株式会社リコー 半導体集積回路、半導体集積回路を使用したシステム装置及び半導体集積回路の動作制御方法
CN101902626B (zh) * 2009-05-31 2012-11-28 承景科技股份有限公司 比特流缓冲控制器及其控制方法
US10643700B2 (en) * 2015-10-29 2020-05-05 Micron Technology, Inc. Apparatuses and methods for adjusting write parameters based on a write count

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5163132A (en) * 1987-09-24 1992-11-10 Ncr Corporation Integrated controller using alternately filled and emptied buffers for controlling bi-directional data transfer between a processor and a data storage device
US5195182A (en) * 1989-04-03 1993-03-16 Eastman Kodak Company Frame buffer architecture for storing sequential data in alternating memory banks
US5224213A (en) * 1989-09-05 1993-06-29 International Business Machines Corporation Ping-pong data buffer for transferring data from one data bus to another data bus
JP2572292B2 (ja) * 1990-05-14 1997-01-16 株式会社小松製作所 非同期データ伝送装置
JP2519860B2 (ja) * 1991-09-16 1996-07-31 インターナショナル・ビジネス・マシーンズ・コーポレイション バ―ストデ―タ転送装置および方法
US5671445A (en) * 1993-07-19 1997-09-23 Oki America, Inc. Interface for transmitting graphics data to a printer from a host computer system in rasterized form
US5623700A (en) * 1994-04-06 1997-04-22 Dell, Usa L.P. Interface circuit having zero latency buffer memory and cache memory information transfer
US5805173A (en) * 1995-10-02 1998-09-08 Brooktree Corporation System and method for capturing and transferring selected portions of a video stream in a computer system
US5808629A (en) * 1996-02-06 1998-09-15 Cirrus Logic, Inc. Apparatus, systems and methods for controlling tearing during the display of data in multimedia data processing and display systems
US5812976A (en) * 1996-03-29 1998-09-22 Matsushita Electric Corporation Of America System and method for interfacing a transport decoder to a bitrate-constrained audio recorder

Also Published As

Publication number Publication date
CN1115632C (zh) 2003-07-23
CN1167298A (zh) 1997-12-10
KR970076214A (ko) 1997-12-12
US6108742A (en) 2000-08-22

Similar Documents

Publication Publication Date Title
US7555201B2 (en) Optical disc player system and method of controlling a decoding unit in the optical disc player system to read encoded bitstream data from a buffer memory
CA2326983C (en) Method and apparatus for controlling data flow between devices connected by a memory
KR980004745A (ko) 메모리 제어장치 및 방법
KR100189530B1 (ko) 마이크로 프로세서와 메모리간의 데이타 인터페이스 방법
KR20050003451A (ko) 하드 디스크 드라이브 시스템, 이러한 시스템을 사용하는방법 및 장치
JP2007249938A (ja) Usbホストシステム、avデータ再生装置およびavデータ記録装置
US6430652B1 (en) Method and apparatus for streaming data in a data processing system
JP5230083B2 (ja) Avデコーダ中のメモリアクセスを管理するための方法および装置
EP1245027B1 (en) USAGE OF AN SDRAM AS STORAGE FOR CORRECTION AND TRACK BUFFERING IN FRONTEND ICs OF OPTICAL RECORDING OR REPRODUCTION DEVICES
KR980004877A (ko) 메모리 억세스를 위한 우선순위 제어장치 및 방법
JP2010122898A (ja) 追記型メモリデバイス
KR100189529B1 (ko) 디브이디피용 디스크 데이타 디코더의 메모리 제어장치 및 방법
KR100192238B1 (ko) 광응용 재생장치의 셀프 서보 버퍼 운용 방법 및 장치
KR100189893B1 (ko) 배속재생을 위한 디스크 가변전송 재생시스템
JPS61127026A (ja) 光デイスク制御装置
KR100216026B1 (ko) 디지탈 비디오 디스크 시스템의 디코딩 장치
JPH076093A (ja) 記憶制御装置
KR100281014B1 (ko) Atapi명령 전송 포맷을 이용한 데이터 전송방법
KR100228670B1 (ko) 광디스크재생시스템의 효율적인 메모리관리장치
KR100243186B1 (ko) 가변전송 방식의 비디오-씨디 디코더 장치
JPH117720A (ja) 可変データ遅延装置
KR20040088105A (ko) 플랙서블 프로그램 어레이 칩에서의 버퍼 컨트롤 방법
JPS61127025A (ja) 光デイスク制御装置
JPS6121541A (ja) 記憶回路
JPS60140589A (ja) メモリ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20071221

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee