KR0178248B1 - 전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치 - Google Patents

전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치 Download PDF

Info

Publication number
KR0178248B1
KR0178248B1 KR1019950021496A KR19950021496A KR0178248B1 KR 0178248 B1 KR0178248 B1 KR 0178248B1 KR 1019950021496 A KR1019950021496 A KR 1019950021496A KR 19950021496 A KR19950021496 A KR 19950021496A KR 0178248 B1 KR0178248 B1 KR 0178248B1
Authority
KR
South Korea
Prior art keywords
data
test
high level
link control
data transmission
Prior art date
Application number
KR1019950021496A
Other languages
English (en)
Other versions
KR970009116A (ko
Inventor
김정헌
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019950021496A priority Critical patent/KR0178248B1/ko
Publication of KR970009116A publication Critical patent/KR970009116A/ko
Application granted granted Critical
Publication of KR0178248B1 publication Critical patent/KR0178248B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

본 발명은 전전자 교환기에 있어서 하이레벨 데이타링크 제어포맷으로 데이타를 전송하는 장치에 대한 테스트 장치로서, 본 장치는 맨머신용 퍼스널 컴퓨터에 하이레벨 데이타링크 제어포맷으로 데이타를 송수신할 수 있도록 처리하는 처리보드(101)를 구비하고, 테스트 대상이 되는 데이타전송장치에는 퍼스널 컴퓨터로부터 테스트를 위하여 전송되는 데이타를 분석하여 루프백 테스트일 때와 특정 테스트 포인터의 데이타를 수신하여 테스트할 때를 구분하여 테스트할 수 있도록 데이타 전송처리 및 데이타 변환처리를 하는 정합보드를 구비한다. 따라서 별도의 테스트장치를 구비하지 않고 MMC용 PC를 이용하여 HDLC포맷으로 데이타를 전송하는 장치를 테스트할 수 있다.

Description

전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치
제1도는 본 발명에 따른 테스트장치의 블럭도이고,
제2도는 제1도에 도시된 HDLC처리보드의 상세 블럭도이고,
제3도는 제1도에 도시된 정합보드의 상세 블럭도이다.
* 도면의 주요부분에 대한 부호의 설명
100 : MMC(Man-Machine Communication)용 퍼스널컴퓨터
101 : HDLC(High Level Data Link Control) 처리보드
102: 디스플레이부 110 : 테스트대상장치
111 : 정합보드 112 : 기능수행부
210,301 : RS-232C 인터페이스부 202 : 제2메모리
203 : HDLC처리부 204 : 제1메모리
205 : 코넥터 302 : 제어부
303 : 제어레지스터 304 : 송신(TX)데이타 변환부
305 : 수신(RX)데이타 변환부
본 발명은 전전자 교환기에 있어서 하이레벨 데이타링크제어(High level Data Link Control, 이하 HDLC라 함)포맷으로 데이타를 전송하는 장치(전송로 포함)에 대한 테스트장치에 관한 것으로, 특히 MMC(Man-Machine Communication)용 퍼스널컴퓨터(이하 PC라 함)를 이용하여 HDLC포맷을 이용하여 데이타를 전송하는 장치를 테스트하기 위한 테스트장치에 관한 것이다.
전전자 교환기에서는 레이어(Layer) 2에 HDLC포맷을 이용하여 데이타를 전송하는 장치가 존재하는데, 예를 들어 No.7 패킷전송블럭이 그것이다. 이러한 데이타 전송장치를 테스트하기 위해서, 기존에는 별도의 범용 계측기를 구입하여 시험을 하였다. 그러나 해당 계측기가 고가이고 규모가 커서 이동이 불편한 단점이 있다.
본 발명은 상술한 바와 같은 단점을 해결하기 위하여 안출한 것으로, 전전자 교환기에 있어서 맨머신통신(Man-Machine Communication)용 퍼스널 컴퓨터를 이용하여 HDLC포맷으로 데이타를 전송하는 장치를 테스트하기 위한 테스트장치를 제공하는데 있다.
상기 목적을 달성하기 위하여 본 발명에 따른 장치는, 전전자 교환기에 구비되는 하이레벨 데이타링크 제어포맷으로 데이타를 전송하는 데이타 전송장치와 직렬통신케이블을 통해 연결되어 있는 맨머신통신용 퍼스널 컴퓨터를 이용하여 데이타전송장치를 테스트하기 위한 장치에 있어서, 퍼스널 컴퓨터에 구비되어 퍼스널 컴퓨터의 프로세서에 의해 제어되어 테스트하고자 하는 조건정보를 하이레벨 데이타링크 제어포맷으로 전송하고, 하이레벨 데이타링크 제어포맷으로 데이타전송장치로부터 전송되는 데이타를 분석하기 위하여, 테스트를 위해 프로세서로부터 제공되는 테스트 조건정보를 저장하는 제1메모리, 직렬통신케이블을 통해 데이타전송장치로부터 전송되는 하이레벨 데이타링크 제어포맷 순수 데이타만을 저장하는 제2메모리, 프로세서로부터 전송되는 데이타와 데이타전송장치로부터 전송되는 데이타를 각각 분석하여 제1메모리 및 제2메모리에 저장될 데이타를 추출하여 저장시키고, 하이레벨 데이타링크 제어포맷으로 데이타전송장치와 퍼스널 컴퓨터간에 데이타 송수신이 이루어지도록 데이타처리를 하는 하이레벨 데이타링크 제어처리부(203)를 포함하는 하이레벨 데이타링크 제어처리보드;퍼스널 컴퓨터에 장착되어 하이레벨 데이타링크 제어처리보드로부터 출력되는 데이타를 테스트결과로 출력하는 디스플레이부;데이타 전송장치에 구비되어 테스트시 데이타전송장치와 하이레벨 데이타링크 처리보드간의 정합처리를 하기 위하여, 직렬통신 케이블을 통해 수신되는 데이타중 제1메모리에 저장되어 있던 테스트 조건정보를 저장하는 제어 레지스터, 데이타 전송장치로부터 루프백되는 데이타나 특정 테스트 포인터의 데이타가 수신되면 테스트 조건정보에 따라 변환하여 직렬통신케이블로 출력하는 수신데이타 변환부, 직렬통신 케이블을 통해 수신되는 데이타를 분석하여 테스트 조건정보가 제어레지스터에 저장되도록 제어하고 루프백 테스트가 아닌 경우에 테스트포인터를 수신 데이타 변환부로 제공함과 동시에 제어레지스터에 저장되어 있는 테스트 조건정보가 수신데이타 변환부로 전송될 수 있도록 제어하는 제어부, 루프백 테스트시 제어부에 의해 제어되어 직렬통신케이블을 통해 수신되는 하이레벨 데이타링크 제어포맷 데이타를 테스트조건정보에 따라 변환하여 데이타전송장치의 소정의 테스트포인터로 전송하는 송신데이타 변환부를 포함하는 정합보드로 구성되는 것을 특징으로 한다.
이하, 본 발명의 실시예에 대하여 상세하게 설명하기로 한다.
제1도는 본 발명에 따른 하이레벨 데이타링크제어(High level Data Link Control, 이하 HDLC라고 약함)포맷을 이용하는 데이타전송장치를 테스트하기 위한 장치에 대한 블럭도로서, MMC(Man-Machine Communication, 이하 MMC라고 약함)용 PC(100)와 HDLC포맷으로 데이타를 전송하는 테스트 대상장치(110)로 구성된다. MMC용 PC(100)는 테스트 대상장치(110)와 HDLC포맷으로 데이타를 송수신할 수 있도록 처리하는 HDLC처리보드(101) 및 HDLC처리보드(101)로부터 출력되는 테스트결과를 디스플레이하기 위한 디스플레이부(102)를 포함하도록 구성되고, 테스트대상장치(110)는 해당 기능을 수행하는 기능수행부(112)와 상술한 MMC용 PC(100)와 데이타송수신이 가능하도록 정합처리를 하는 정합보드(111)를 포함하도록 구성된다.
MMC용 PC(100)내에 구비되는 HDLC처리보드(101)는 제2도에 도시된 바와 같이 RS-232C 인터페이스부(201), 제1메모리(204), 제2메모리(202), HDLC처리부(202)를 구비한 카드형태로 PC(100)내의 소정 슬롯에 코넥터(205)가 꽃히면, PC(100)의 프로세서(미도시됨)에 로딩되어 있는 프로그램에 의하여 구동된다. 이 때 PC(100)의 프로세서(미도시됨)에 로딩되는 프로그램은 테스트 대상장치(110)의 특성에 따라 선택적으로 로딩될 수 있다.
이와 같이 PC(100)에 구성되어 있는 프로세서(미도시됨)에 로딩되어 있는 프로그램에 의하여 구동되는 HDLC처리보드(101)는 우선, PC(100)의 프로세서(미도시됨)로부터 코넥터(205)를 통해 셋팅제어신호가 인가되면, 보드상의 전 기능블럭들(201,202,203,204)을 셋팅한 후, 테스트 제어정보를 제1메모리(204)에 저장시킨다. 저장되는 테스트 제어정보는 테스트 대상장치(110)중 테스트 대상의 조건정보이다. 예를 들어 테스트 대상장치(110)의 전송속도를 테스트하고자 할 경우에, 제1메모리(204)에 저장되는 조건정보는 해당되는 데이타 전송속도가 된다.
이와 같이 제1메모리(204)에 테스트 조건정보가 저장되면, HDLC처리부(203)는 테스트 대상장치(110)에 대한 테스트를 실시할 때마다, 제1메모리(204)에 저장되어 있는 조건정보를 읽어 RS-232C 인터페이스부(201)를 통해 테스트 대상장치(110)로 송출한다.
반면에 RS-232C 인터페이스부(201)를 통해 테스트 대상장치(110)로부터 HDLC프레임데이타가 수신되면, HDLC처리부(203)로 전송되어 분석되고, 분석된 데이타중 순수 데이타는 제2메모리(202)에 저장된다. 그리고 제2메모리(202)에 저장된 데이타를 읽어 코넥터(205)를 통해 디스플레이부(102)로 전송하여 테스트결과를 출력한다.
이와 같이 구성되는 HDLC처리보드(101)를 이용하여 MMC용 PC(100)는 테스트하고자 하는 조건의 패킷이나 NO.7데이타가 미도시된 프로세서로부터 생성되면, 코넥터(205)를 통해 제1메모리(204)에 저장시키고, 테스트를 할 때마다 HDLC처리부(203)에 의해 제1메모리(204)에 저장되어 있는 조건정보를 읽어 RS-232C인터페이스부(201)를 거쳐 테스트 대상장치(110)로 송출하고, 이에 대한 응답신호가 RS-232C 인터페이스부(201)를 통해 수신되면, HDLC처리부(203)로 전송되어 분석되고, 순수 데이타만 제2메모리(202)에 저장시킨다. 그 다음 제2메모리(202)에 저장되어 있는 순수 데이타를 읽어 디스플레이부(102)에 디스플레이시키는 루프백 시뮬레이션이 가능하다. 이로 인하여 본 PC(100)를 이용하여 테스트를 할 경우에는 PC에 로드되는 프로그램에 따라 패킷뿐만 아니라 NO.7 등 HDLC포맷을 이용하는 모든 데이타전송장치들에 대한 테스트를 할 수 있게 된다.
한편, 테스트 대상장티(110)에 새롭게 구비되는 정합보드(111)는 제3도에 도시된 바와 같이 RS-232C인터페이스부(301), 제어부(302), 제어레지스터(303), 송신(TX)데이타 변환부(304) 및 수신(RX)데이타 변환부(305)로 구성되어 상술한 PC(100)의 HDLC처리보드(101)와 테스트 대상장치(110)의 기능수행부(112)간의 전기적인 정합처리를 하는 역할을 한다.
즉, PC(100)내의 HDLC처리보드(101)로부터 소정의 조건정보가 송출되면, RS-232C 인터페이스부(301)를 통해 제어부(302)로 전송된다. 제어부(302)는 인가된 조건정보를 분석하여 상술한 제1메모리(204)에 저장되어 있던 순수 조건정보만을 추출하여 제어레지스터(303)에 쓴다.
이 때 제어부(302)의 분석결과, HDLC처리보드(101)에서 전송된 데이타가 테스트 대상장치(110)내의 특정 부분(또는 테스트 포인트)에 대한 데이타를 수신하고자 하는 경우에는, 해당 전송라인의 데이타를 수신데이타 변환부(305)로 전송함과 동시에 제어레지스터(303)에 수록되어 있는 제어정보(예를 들어 속도변환 정보등)를 수신데이타 변환부(305)로 전송한다. 이에 따라 수신데이타 변환부(305)는 기능수행부(112)내의 해당 테스트포인트로 부터 수신되는 HDLC프레임데이타를 제어레지스터(303)에서 지정한 조건에 따라 변환시켜 RS-232C인터페이스부(301)를 통해 HDLC처리보드(101)로 전송한다.
그러나 제어부(302)의 분석결과, 상술한 루프백 시뮬레이션을 위하여 HDLC프레임이 HDLC처리보드(101)로 부터 송신되는 경우에는 송신데이타 변환부(304)를 제어하여 RS-232C인터페이스부(301)를 통해 전송된 HDLC프레임데이타를 제어레지스터(303)에서 인가된 제어신호에 따라 변환시켜 기능수행부(112)의 해당 테스트포인트로 송신하고, 수신데이타 변환부(305)를 통해 루프백되는 신호를 수신하여 RS-232C 인터페이스부(301)를 통해 PC(100)로 송출한다.
상술한 바와 같이, 본 발명에 따른 테스트장치는 MMC용 퍼스널 컴퓨터내에 HDLC처리보드를 구비하고 테스트 대상장치에는 퍼스널 컴퓨터에 구비되어 있는 HDLC처리보드와 정합할 수 있는 정합보드를 구비하여 HDLC포맷을 이용하는 데이타전송장치를 MMC용 퍼스널 컴퓨터를 이용하여 테스트할 수 있도록 구현함으로써, 별도의 테스트장치를 구비할 필요가 없어 가격경쟁력을 높일 수 있을 뿐아니라 특정 테스트 포인터로부터 수신되는 데이타를 원하는 포맷으로 변환시켜 퍼스널 컴퓨터로 제공하여 운용자가 테스트결과를 용이하게 파악할 수 있고, 테스트신호에 대한 송수신이 가능하여 루프백 시뮬레이션이 가능하고, 퍼스널 컴퓨터에 구비되는 프로세서에 로딩되는 프로그램에 따라 테스트 대상을 확대할 수 있는 잇점도 있다.

Claims (2)

  1. 전전자 교환기에 구비되는 하이레벨 데이타링크 제어포맷으로 데이타를 전송하는 데이타 전송장치와 직렬통신케이블을 통해 연결되어 있는 맨머신통신용 퍼스널 컴퓨터를 이용하여 상기 데이타전송장치를 테스트하기 위한 장치에 있어서, 상기 퍼스널 컴퓨터의 프로세서에 의해 제어되어 테스트하고자 하는 조건정보를 상기 하이레벨 데이타링크 제어포맷으로 전송하고, 상기 하이레벨 데이타링크 제어포맷으로 상기 데이타 전송장치로부터 전송되는 데이타를 분석하는 하이레벨 데이타링크 제어처리보드(101)를 상기 퍼스널 컴퓨터에 구비하고, 상기 구비된 하이레벨 데이타링크 제어처리보드는 테스트를 위해 상기 프로세서로부터 제공되는 테스트 조건정보를 저장하는 제1메모리(204), 상기 직렬통신케이블을 통해 상기 데이타전송장치로부터 전송되는 제2메모리(202), 상기 프로세서로부터 전송되는 데이타와 상기 데이타전송장치로부터 전송되는 데이타를 각각 분석하여 제1메모리(204) 및 제2메모리(202)에 저장될 데이타를 추출하여 저장시키고, 상기 하이레벨 데이타링크 제어포맷으로 상기 데이타전송장치와 상기 퍼스널 컴퓨터간에 데이타 송수신이 이루어지도록 데이타처리를 하는 하이레벨 데이타링크 제어처리부(203)를 포함하도록 구성되고;상기 퍼스널 컴퓨터에 장착되어 상기 하이레벨 데이타링크 제어처리보드(101)로부터 출력되는 데이타를 테스트결과로 출력하는 디스플레이부(102);테스트시 상기 데이타전송장치와 상기 하이레벨 데이타링크 처리보드(101)간의 정합처리를 하기 위한 정합보드(111)를 상기 데이타 전송장치내에 구비하고, 구비된 상기 정합보드(111)는 상기 직렬통신 케이블을 통해 수신되는 데이타중 상기 제1메모리(204)에 저장되어 있던 테스트 조건정보를 저장하는 제어 레지스터(303), 상기 데이타 전송장치로부터 루프백되는 데이타나 특정 테스트 포인터의 데이타가 수신되면 상기 테스트 조건정보에 따라 변환하여 상기 직렬통신케이블로 출력하는 수신데이타 변환부(305), 상기 직렬통신 케이블을 통해 수신되는 데이타를 분석하여 상기 테스트 조건정보가 상기 제어 레지스터(303)에 저장되도록 제어하고 루프백 테스트가 아닌 경우에 테스트포인터를 상기 수신 데이타 변환부(305)로 제공함과 동시에 제어레지스터(303)에 저장되어 있는 테스트 조건정보가 상기 수신데이타 변환부(305)로 전송될 수 있도록 제어하는 제어부(302), 루프백 테스트시 상기 제어부(302)에 의해 제어되어 상기 직렬통신케이블을 통해 수신되는 상기 하이레벨 데이타링크 제어포맷 데이타를 상기 테스트조건정보에 따라 변환하여 상기 데이타전송장치의 소정의 테스트 포인터로 전송하는 송신데이타 변환부(304)를 포함하도록 구성되는 것을 특징으로 하는 하이레벨 데이타링크 제어포맷을 이용하는 데이타전송장치에 대한 테스트장치.
  2. 제1항에 있어서, 상기 퍼스널 컴퓨터의 프로세서에 로딩되어 상기 하이레벨 데이타링크 제어 처리보드를 구동하는 프로그램은 상기 데이타 전송장치의 특성에 따라 선택적으로 로딩됨을 특징으로 하는 하이레벨 데이타링크 제어포맷을 이용하는 데이타전송장치에 대한 테스트장치.
KR1019950021496A 1995-07-21 1995-07-21 전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치 KR0178248B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950021496A KR0178248B1 (ko) 1995-07-21 1995-07-21 전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950021496A KR0178248B1 (ko) 1995-07-21 1995-07-21 전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치

Publications (2)

Publication Number Publication Date
KR970009116A KR970009116A (ko) 1997-02-24
KR0178248B1 true KR0178248B1 (ko) 1999-05-15

Family

ID=19421143

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950021496A KR0178248B1 (ko) 1995-07-21 1995-07-21 전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치

Country Status (1)

Country Link
KR (1) KR0178248B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397921B1 (ko) * 1999-09-10 2003-09-19 엘지전자 주식회사 교환기 구성 보드의 시험 장치 및 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100397921B1 (ko) * 1999-09-10 2003-09-19 엘지전자 주식회사 교환기 구성 보드의 시험 장치 및 방법

Also Published As

Publication number Publication date
KR970009116A (ko) 1997-02-24

Similar Documents

Publication Publication Date Title
US4125892A (en) System for monitoring operation of data processing system
US4195258A (en) Logic analyzer for integrated circuits, microcomputers, and the like
WO2002029568A3 (en) A test access port (tap) controller system and method to debug internal intermediate scan test faults
KR0178248B1 (ko) 전전자 교환기에서 하이레벨 데이타링크 제어포맷을 이용하는 데이타 전송장치에 대한 테스트장치
US7006117B1 (en) Apparatus for testing digital display driver and method thereof
US5793421A (en) Apparatus for testing ordered type video terminal by using computer and testing method therefor
KR100242709B1 (ko) 교환기에서 패킷 핸들러 링크 모니터 장치 및 방법
JP3106882B2 (ja) リモートioのidコードの送出装置
KR19990055715A (ko) Pc를 이용한 멀티 테스팅 장치
KR910005333B1 (ko) 가입자 시험장치의 제어회로
EP0987631A1 (en) Communication equipment
KR100404747B1 (ko) 입/출력 스캐닝 모듈의 에뮬레이터 장치
KR100373007B1 (ko) 차량용 제어장치의 윈도우즈 모니터링 장치
KR19980068237A (ko) 보조프로세서를 구비한 산업용로봇 제어장치
KR0145634B1 (ko) 전전자 교환기용 하이브리드 집적회로의 시험회로
KR100271295B1 (ko) 펜티엄-프로 버스검색보드
JPH05191476A (ja) プロトコルアナライザ
JPH03207156A (ja) 画像入力装置
JPH05250217A (ja) 交換機ソフトウェアの試験手順自動生成装置
KR0186202B1 (ko) 원칩 마이크로 컴퓨터
KR960038614A (ko) 전전자교환기의 패킷링크 모니터링 데이타 추출장치
JPH0851471A (ja) 通信装置
KR20000039459A (ko) 소형 알에쓰232씨 신호 모니터 장치
JPS56160623A (en) Weighing processor
KR930010693A (ko) 키보드 제어 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee