KR0166134B1 - 반도체 소자의 게이트 전극 형성 방법 - Google Patents
반도체 소자의 게이트 전극 형성 방법 Download PDFInfo
- Publication number
- KR0166134B1 KR0166134B1 KR1019940037665A KR19940037665A KR0166134B1 KR 0166134 B1 KR0166134 B1 KR 0166134B1 KR 1019940037665 A KR1019940037665 A KR 1019940037665A KR 19940037665 A KR19940037665 A KR 19940037665A KR 0166134 B1 KR0166134 B1 KR 0166134B1
- Authority
- KR
- South Korea
- Prior art keywords
- film
- forming
- gate electrode
- polysilicon
- pattern
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 13
- 239000004065 semiconductor Substances 0.000 title claims description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims abstract description 30
- 229920005591 polysilicon Polymers 0.000 claims abstract description 30
- 229910021332 silicide Inorganic materials 0.000 claims abstract description 26
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims abstract description 26
- 125000006850 spacer group Chemical group 0.000 claims abstract description 14
- 239000000758 substrate Substances 0.000 claims abstract description 6
- 238000005530 etching Methods 0.000 claims abstract description 4
- 239000000126 substance Substances 0.000 claims abstract description 4
- 238000005498 polishing Methods 0.000 claims description 8
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 claims description 4
- 238000005229 chemical vapour deposition Methods 0.000 claims description 3
- 239000002994 raw material Substances 0.000 claims description 2
- 238000007517 polishing process Methods 0.000 claims 1
- 238000004519 manufacturing process Methods 0.000 abstract description 5
- 230000000694 effects Effects 0.000 abstract description 2
- 230000015572 biosynthetic process Effects 0.000 abstract 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052723 transition metal Inorganic materials 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/28008—Making conductor-insulator-semiconductor electrodes
- H01L21/28017—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon
- H01L21/28026—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor
- H01L21/28035—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities
- H01L21/28044—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer
- H01L21/28061—Making conductor-insulator-semiconductor electrodes the insulator being formed after the semiconductor body, the semiconductor being silicon characterised by the conductor the final conductor layer next to the insulator being silicon, e.g. polysilicon, with or without impurities the conductor comprising at least another non-silicon conductive layer the conductor comprising a metal or metal silicide formed by deposition, e.g. sputter deposition, i.e. without a silicidation reaction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/31051—Planarisation of the insulating layers
- H01L21/31053—Planarisation of the insulating layers involving a dielectric removal step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32139—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4916—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
- H01L29/4925—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement
- H01L29/4933—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement with a silicide layer contacting the silicon layer, e.g. Polycide gate
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Crystallography & Structural Chemistry (AREA)
- Ceramic Engineering (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
본 발명은 폴리실리콘막과 폴리실리콘막상의 실리사이드막으로 이루어지는 폴리사이드 구조의 게이트 전극 형성방법에 있어서; 기판상에 게이트용 폴리실리콘막을 형성하는 단계; 상기 폴리실리콘막상에 이후에 형성될 게이트 패턴의 역패턴 형상으로 제1절연막 패턴을 형성하는 단계; 상기 제1절연막 패턴의 측벽에 제2절연막 스페이서를 형성하는 단계; 노출된 폴리실리콘막 상에 선택적으로 실리사이드막을 형성하는 단계; 상기 폴리실리콘막 표면이 노출되지 않을 정도로 화학적 기계적 플리싱(CMP)으로 기판 상부를 평탄화하는 단계; 상기 제1 및 제2 절연막을 제거하는 단계; 상기 실리사이드막을 식각마스크로하여 노출된 폴리실리콘막을 비등방성 식각하는 단계를 포함하여 미세 선폭의 게이트 전극을 형성하는 것을 특징으로 하는 반도체소자의 게이트 전극 형성방법에 관한 것으로, 새로운 장비의 도입 또는 개발없이 초미세 게이트 전극의 형성으로 제조비용의 절감 및 제조수율과 생산성의 향상을 가져오는 효과가 있다.
Description
제1(a)도 내지 제1(e)도는 본 발명의 일실시예에 따른 게이트 전극 형성 공정 단면도.
* 도면의 주요부분에 대한 부호의 설명
1 : 실리콘 기판 2 : 게이트 절연막
3 : 폴리실리콘막 4 : 절연막 패턴
5 : 절연막 스페이서 6 : 실리사이드막
본 발명은 반도체 장치 제조 분야에 관한 것으로, 특히 폴리사이드로 이루어지는 미세게이트 전극 형성 방법에 관한 것이다.
반도체 소자가 점차 고집적화 되어가면서 게이트 전극의 저항을 낮추기 위하여 폴리실리콘막 및 실리사이드막으로 이루어지는 폴리사이드(Polycide)구조의 게이트 전극을 사용하고 있으며, 반도체 소자의 초고집적화 추세에 따라 게이트 전극의 임계선폭도 0.2㎛이하가 될 것을 요구하고 있다.
그러나,0.2㎛이하의 선폭을 갖는 게이트 전극을 형성하기 위해서는 새로운 노광기나 감광막의 개발이 필수적으로 선행되어야 하지만 이는 막대한 개발비가 소요되며, 개발기간이 길어질수록 반도체 소자의 제품화에도 지장을 주게된다.
따라서,본 발명은 기존의 노광기 및 감광막을 사용하여 0.2㎛이하의 초미세 게이트 전극을 형성하는 반도체 소자의 게이트 전극 형성 방법을 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위하여 본 발명은 폴리실리콘막 및 실리사이드막으로 이루어지는 폴리사이드 구조의 게이트 전극 형성 방법에 있어서,기판 상에 폴리실리콘막을 형성하는 단계;상기 폴리실리콘막 상에, 게이트 전극 이외의 영역을 노출시키기 위한 제1절연막패턴을 형성하는 단계;상기 제1절연막 패턴의 측벽에 제2절연막 스페이서를 형성하는 단계;상기 제2절연막 스페이서 사이에 노출된 상기 폴리실리콘막 상에 선택적으로 실리사이드막을 형성하는 단계;상기 폴리실리콘막 표면이 노출되지 않을 정도로, 상기 실리사이드막,제1절연막 패턴 및 상기 제2절연막 스페이서를 제거하여,상기 폴리실리콘막 상에 실리사이드막 패턴이 남도록 하는 단계; 및 상기 실리사이드막 패턴을 식각마스크로 하여, 상기 실리사이드막 패턴 사이에 노출된 상기 폴리실리콘막을 비등방성 식각해서 폴리사이드 구조의 게이트 전극을 형성하는 단계를 포함하는 반도체 소자의 게이트 전극 형성 방법을 제공한다.
이하,본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부된 도면 제1(a)도 내지 제1(e)도를 참조하여 설명한다.
먼저, 제1(a)도에 도시된 바와 같이 실리콘 기판(1)상에 게이트 절연막(2) 및 게이트 전극을 형성하기 위한 폴리실리콘막(3)을 형성하고, 상기 폴리실리콘막(3)상에 절연막을 증착하고, 상기 절연막을 사진식각하여 절연막 패턴(4)을 형성한다. 상기 절연막 패턴(4)은 TEOS(tetraethyl orthosilicate)를 원료로 하여 화학기상증착법(CVD)으로 형성되며, 이후에 형성될 게이트 전극 영역을 정의한다.
이어서, 제1(b)도에 도시된 바와 같이 상기 절연막 패턴(4)의 측벽에 절연막 스페이서(5)를 형성하고, 노출된 폴리실리콘막(3)상에 텅스텐막을 선택적으로 형성한 다음 열처리를 실시하여 실리사이드막(6)을 형성한다.
상기 텅스텐막 대신에 티타늄막,탄탄륨막,몰리브덴막 등의 전이금속막을 사용하여 실리사이드막을 형성할 수도 있다.
이어서,제1(c)도에 도시된 바와 같이 화학적 기계적 연마(Chemical Mechanical Polishing)방법으로 상기 실리사이드막(6),절연막 패턴(4) 및 절연막 스페이서(5)를 연마하여 평탄화시킨다. 이때,상기 폴리실리콘막(3)이 노출되지 않을 정도로 연마를 실시하며, 이후에 절연막 패턴(4) 및 절연막 스페이서(5)를 제거하기 위한 습식식각 공정에서 실리사이드막(6)의 접착력이 감소되어 실리사이드막(6)의 벗겨짐(Peeling)현상이 발생하는 것을 방지하기 위하여, 잔류되는 절연막 스페이서(5)의 높이는 연마전 높이의 1/2이하가 되도록 한다.
다음으로, 제1(d)도에 도시된 바와 같이 HF가 포함된 화학용액으로 상기 절연막 패턴(4) 및 절연막 스페이서(5)를 제거하여, 실리사이드막(6)패턴을 상기 폴리실리콘막(3)상에 잔류시킨다.
다음으로, 제1(e)도에 도시된 바와 같이 상기 실리사이드막(6)패턴을 식각 마스크로 사용하고, HBr 및 Cl2가스를 식각제로 사용하여 상기 실리사이드막(6)패턴 사이에 노출된 상기 폴리실리콘막(3)을 비등방성 식각해서 폴리사이드 구조의 게이트 전극을 형성한다.
전술한 바와 같이 이루어지는 본 발명은 새로운 장비의 도입 또는 개발없이 초미세 게이트 전극의 형성으로 제조 비용의 절감 및 제조 수율과 생산성의 향상을 가져오는 효과가 있다.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환,변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
Claims (3)
- 폴리실리콘막 및 실리사이드막으로 이루어지는 폴리사이드 구조의 게이트 전극 형성 방법에 있어서, 기판 상에 폴리실리콘막을 형성하는 단계; 상기 폴리실리콘막 상에, 게이트 전극 이외의 영역을 노출시키기 위한 제1절연막 패턴을 형성하는 단계; 상기 제1절연막 패턴의 측벽에 제2 절연막 스페이서를 형성하는 단계; 상기 제2절연막 스페이서 사이에 노출된 상기 폴리실리콘막 상에 선택적으로 실리사이드막을 형성하는 단계; 상기 폴리실리콘막 표면이 노출되지 노출되지 않을 정도로, 상기 실리사이드막, 제1절연막 패턴 및 상기 제2절연막 스페이서를 연마하여 평탄화시키는 단계; 상기 제1절연막 패턴 및 상기 제2절연막 스페이서를 제거하여, 상기 폴리실리콘막 상에 실리사이드막 패턴이 남도록 하는 단계; 및 상기 실리사이드막 패턴을 식각마스크로하여, 상기 실리사이드막 패턴 사이에 노출된 상기 폴리실리콘막을 비등방성 식각해서 폴리사이드 구조의 게이트 전극을 형성하는 단계를 포함하는 반도체 소자의 게이트 전극 형성 방법.
- 제1항에 있어서, 상기 제1절연막은 TEOS(tetraethyl orthosilicate)를 원료로하여 화학기상증착법으로 형성되는 것을 특징으로 하는 반도체 소자의 게이트 전극 형성 방법.
- 제1항 또는 제2항에 있어서, 상기 평탄화시키는 단계의 연마 공정은 화학적 기계적 연마법을 이용하며, 연마 후에 잔존하는 상기 제2 절연막 스페이서의 높이는 연마전 높이의 1/2을 넘지 않도록 연마하는 것을 특징으로 하는 반도체 소자의 게이트 전극 형성 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940037665A KR0166134B1 (ko) | 1994-12-28 | 1994-12-28 | 반도체 소자의 게이트 전극 형성 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940037665A KR0166134B1 (ko) | 1994-12-28 | 1994-12-28 | 반도체 소자의 게이트 전극 형성 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960026184A KR960026184A (ko) | 1996-07-22 |
KR0166134B1 true KR0166134B1 (ko) | 1999-10-01 |
Family
ID=19404092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940037665A KR0166134B1 (ko) | 1994-12-28 | 1994-12-28 | 반도체 소자의 게이트 전극 형성 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0166134B1 (ko) |
-
1994
- 1994-12-28 KR KR1019940037665A patent/KR0166134B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960026184A (ko) | 1996-07-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0435466B1 (en) | Integrated circuits having a planarized dielectric | |
US7312158B2 (en) | Method of forming pattern | |
JP4757909B2 (ja) | フラッシュメモリ装置のポリシリコン−1を規定する方法 | |
CN112349588B (zh) | 半导体结构的形成方法、晶体管 | |
US6211557B1 (en) | Contact structure using taper contact etching and polycide step | |
EP0369953B1 (en) | Tapering of holes through dielectric layers for forming contacts in integrated devices | |
JPH04229625A (ja) | 半導体装置の製造方法 | |
US5966632A (en) | Method of forming borderless metal to contact structure | |
KR0166134B1 (ko) | 반도체 소자의 게이트 전극 형성 방법 | |
US6303484B1 (en) | Method of manufacturing dummy pattern | |
KR100781455B1 (ko) | 반도체 소자의 와인 글래스형 콘택홀 제조 방법 | |
JPH11135758A (ja) | 平坦化を改善するための半導体装置製造方法 | |
CN113948379B (zh) | 一种纳米栅的制备方法、纳米栅及应用 | |
US6284645B1 (en) | Controlling improvement of critical dimension of dual damasceue process using spin-on-glass process | |
KR100466026B1 (ko) | 고집적 반도체 소자의 도전체 패턴 제조 방법 | |
KR0137543B1 (ko) | 반도체 소자의 게이트전극 형성방법 | |
US6281092B1 (en) | Method for manufacturing a metal-to-metal capacitor utilizing only one masking step | |
KR100685618B1 (ko) | 반도체 소자의 제조 방법 | |
KR0168150B1 (ko) | 반도체 소자 제조 방법 | |
KR100258369B1 (ko) | 반도체 소자의 콘택 형성방법 | |
KR100265835B1 (ko) | 반도체소자의금속배선형성방법 | |
KR100386613B1 (ko) | 반도체 소자의 제조방법 | |
KR100723789B1 (ko) | 반도체 소자의 평탄화 방법 | |
JP2000082706A (ja) | 半導体装置の製造方法 | |
KR20080029317A (ko) | 반도체 소자의 미세 패턴 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120823 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20130821 Year of fee payment: 16 |
|
EXPY | Expiration of term |