KR0155730B1 - 뮤트회로 및 방법 - Google Patents

뮤트회로 및 방법

Info

Publication number
KR0155730B1
KR0155730B1 KR1019930005194A KR930005194A KR0155730B1 KR 0155730 B1 KR0155730 B1 KR 0155730B1 KR 1019930005194 A KR1019930005194 A KR 1019930005194A KR 930005194 A KR930005194 A KR 930005194A KR 0155730 B1 KR0155730 B1 KR 0155730B1
Authority
KR
South Korea
Prior art keywords
signal
bits
mismatched
comparing
mute
Prior art date
Application number
KR1019930005194A
Other languages
English (en)
Other versions
KR940023080A (ko
Inventor
이기석
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019930005194A priority Critical patent/KR0155730B1/ko
Priority to US08/132,852 priority patent/US5381186A/en
Priority to JP25859993A priority patent/JP3627934B2/ja
Publication of KR940023080A publication Critical patent/KR940023080A/ko
Application granted granted Critical
Publication of KR0155730B1 publication Critical patent/KR0155730B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
    • H04N5/607Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Receiver Circuits (AREA)
  • Picture Signal Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Television Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 발명은 멀티방송 수신장치의 방송절환시 발생되는 잡음의 제거가 가능한 뮤즈복호기의 뮤트회로에 관한 것으로, 수신된 신호의 오디오 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교수단, 비교된 동기신호를 입력하여 각 프레임 당 불일치되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출 수단, 및 검출된 불일치 비트의 수에 따라 뮤트를 제어하기 위한 뮤트제어수단을 구비하여, 오디오 프레임 동기신호의 불일치 비트수를 검출한 후 검출된 수에 따라 뮤트시기를 결정하는 방법으로 구현되는 것으로, 수신신호에 혼입되는 극심한 에러 및 채널절환 시 발생되는 에러와 잡음을 완전히 제거하는 현저한 효과가 있다.

Description

뮤트회로 및 방법
제1도는 멀티방송 수신장치의 뮤즈복호기의 블럭도.
제2도는 종래의 멀티방송 수신장치의 뮤즈복호기의 뮤트회로의 블럭도.
제3도는 종래 방식에 의한 뮤트동작을 설명하기 위한 신호들을 보인 도면.
제4도는 본 발명의 뮤트회로의 블럭도.
제5도는 본 발명의 뮤트회로의 뮤트방법을 보인 순서도.
제6도는 본 발명의 뮤트회로의 다른 실시예에 따른 블럭도.
제7도는 본 발명의 뮤트회로의 다른 실시예에 따른 뮤트방법을 보인 순서도.
제8도는 멀티방송 수신장치의 블럭도.
제9도는 한 프레임 분의 뮤즈신호의 구성형태를 보인 도면.
제10도는 한 프레임 분의 뮤즈 오디오신호의 구성 형태도.
제11도는 본 발명의 뮤트동작을 설명하기 위한 신호들을 보인 도면.
제12도는 본 발명의 뮤트회로의 동작에 따른 신호의 형태도.
본 발명은 멀티 방송방식을 수신할 수 있는 기능을 갖는 멀티방송 수신장치에 관한 것으로, 특히 방송절환시 발생되는 잡음의 제거가 가능한 뮤즈복호기의 뮤트회로에 관한 것이다.
멀티방송 수신장치는 일반적인 방송방식에 따라 NTSC신호와 HDTV신호인 뮤즈신호의 수신이 가능한 것으로, 각 신호의 복호를 위한 복호기를 구비하고 채널선택에 따라 해당신호를 복호하여 출력하는 것이다.
제1도는 멀티방송 수신장치의 뮤즈복호기의 블럭도이다.
이는 상기 제1도에 도시한 바와 같이 입력되는 뮤즈신호를 디지털 신호로 변환하기 위한 신호변환수단(11), 상기 신호변환된 신호의 레벨을 자동제어하는 레벨제어수단(12), 상기 신호 가운데 영상신호를 처리하기 위한 영상신호 처리수단(13), PLL 및 제어신호를 검출하여 프레임 펄스와 뮤즈, NTSC신호를 출력하는 제어신호 검출수단(14), 오디오의 샘플링 변환을 위한 오디오 샘플링 변환수단(15), 시간압축된 오디오신호를 복원하기 위한 시간신장을 하는 시간신장수단(16), 샘플링된 오디오신호로부터 프레임동기신호와 오디오 제어신호를 검출하기 위한 신호검출 수단(17), 상기 신호검출수단(17)을 통해 출력되는 오디오신호를 아날로그신호로 변환하여 출력하는 오디오신호 변환수단(18), 및 상기 신호검출수단(17)으로 부터 공급되는 오디오 뮤트신호와 프레임펄스신호에 따라 뮤트를 제어하는 뮤트제어수단(19)으로 구성된다.
상기 구성에 따른 뮤즈복호기의 오디오신호 처리를 설명하고자 한다.
엔코딩되어 전송되는 뮤즈신호에 삽입된 오디오신호는 비디오신호에 삽입되어 전송되는 관계로 비디오 샘플링 비에 맞게 동기되어 전송된다. 이의 복원은 상기 오디오 샘플링 변환수단(15)을 통해 이루어지고 이의 시간압축은 상기 시간신장수단(16)을 통해 압축되기 전의 신호로 복원되어 상기 신호검출수단(17)으로 인가된다.
상기 신호검출수단(17)은 입력된 오디오신호로부터 송신기의 엔코더 측과 서로 약속된 신호인 16비트의 특정한 패턴을 동기신호로 인식하므로써, 오디오신호의 1프레임이 시작함을 인식하고 비로소 프레임단위의 복호화 과정이 시작되는 것이다. 이때, 프레임동기를 인식하지 못하면 복호화 신호의 출력은 정상적인 신호가 아닌 에러로되어 잡음으로 출력되는 것이다.
따라서, 프레임동기의 인식이 되지않은 상태에서의 복호화출력을 뮤트처리해야하는 것이다.
제2도는 종래의 멀티방송 수신장치의 뮤즈복호기의 뮤트회로의 블럭도이다.
뮤즈복호기의 종래의 뮤트회로는 상기 제2도에 도시한 바와 같이 16비트로 구성되는 오디오신호의 각 프레임 동기신호를 순차적으로 입력하기 위한 래치수단(21), 송신부와 약정된 기준 동기신호를 저장하는 기준동기신호 저장수단(22), 상기 프레임 동기신호와 기준 동기신호의 각각의 비트를 배타논리합하기 위한 배타논리합수단(23), 상기 배타논리합수단(23)에 의해 비교된 프레임 동기신호와 기준 동기신호의 하위 8비트와 상위 8비트를 각각 입력으로하여 부정논리곱 하는 제1, 제2부정논리곱수단(24, 25)과 상기 제1, 제2부정논리곱수단(24, 25)의 두 출력신호를 논리합하기 위한 논리합수단(26), 상기 래치수단(21)을 제어하는 클럭펄스를 카운트하여 16펄스마다 클럭펄스를 발생하는 제어클럭발생수단(27), 및 상기 논리합수단(26)을 통해 검출되는 동기 데이타의 에러를 상기 제어클럭에 따라 검출하여 뮤트신호를 발생하는 뮤트신호 발생수단(28)으로 구성된다.
제3도는 종래 방식에 의한 뮤트동작을 설명하기 위한 신호들을 보인 도면이다.
이는 프레임의 시작을 나타내는 프레임펄스(31), 뮤즈/NTSC채널 절환신호(32), 프레임펄스에 의한 뮤트동작신호(33), 복호전의 뮤즈 오디오신호와 NTSC신호(34), 복호중 발생되는 잡음과 복호된 NTSC신호(35)들을 보인 것이다.
상기 구성에 따른 종래의 뮤트회로에 의한 뮤트동작을 설명하고자 한다.
상기 제3도의 뮤즈/NTSC 절환신호(32)가 발생되면 상기 래치수단(21)으로 16비트로 구성되는 오디오신호의 프레임 동기신호가 직렬입력되고 상기 배타논리합수단(23)은 상기 입력된 동기신호와 상기 기준동기신호 저장수단(22)의 기준동기신호의 각각의 비트를 배타논리합하여 출력한다. 상기 제1,제2부정논리곱수단(24, 25)는 상기 논리합수단(27)은 상기 부정논리곱된 신호를 논리합하여 출력한다. 상기 뮤트신호 발생수단(29)은 상기 논리합수단(27)의 결과를 입력하여 에러를 검출하는 것이다. 이때, 상기 뮤트신호 발생수단은 16비트의 오디오동기신호가 완전히 일치하여야 프레임동기가 일치된 것으로 판정하며 2프레임이상 연속하여 일치하게 되면 프레임 락을 시키게 되고 정상적인 NTSC의 오디오신호(35)가 출력된다. 한편, 상기 프레임 동기가 락된 상태에서 연속적으로 오디오 프레임 동기가 일치하지 않으면 에러로 인한 것인지의여부를 확인하기 위해 계속하여 8프레임의 오디오동기신호를 비교한 후 NTSC로 절한을 하는 것이다.
상기 방법에 의한 종래의 뮤트회로는 뮤즈/NTSC절환 시에 최대 8프레임의 오디오 동기신호를 비교하게 되어 오디오 동기신호를 비교하는 기간동안에 상기 뮤즈/NTSC 절환신호(32)에 의해 입력된 NTSC신호가 잡음으로 출력되는 문제점이 있다.
상기 문제점을 해결하기 위하여 본 발명의 목적은 오디오프레임 동기신호 가운데 일치하지 않는 비트의 수를 검출하여 그 수에 따라 뮤트를 제어함으로써, 채널절환 시에 잡음과 에러의 제거가 가능한 뮤트회로를 제공하는 데에 있다.
본 발명의 다른 목적은 오디오 프레임 동기신호 가운데 일치하지 않는 비트의 수를 검출하여 그 수에 따라 뮤트를 제어하는 방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여 본 발명의 뮤트회로는 멀티방송 수신장치의 뮤즈복호기의 뮤트회로에 있어서, 수신된 신호의 오디오 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교수단, 상기 비교된 동기신호를 입력하여 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출수단, 및 상기 검출된 불일치 비트의 수에 따라 뮤트를 제어하기 위한 뮤트제어수단을 구비하는 것을 특징으로 한다.
상기 다른 목적을 달성하기 위하여 본 발명의 뮤트방법은 수신된 신호의 오디오 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교수단, 상기 비교된 동기신호를 입력하여 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출수단, 및 상기 검출된 불일치 비트의수에 따라 뮤트를 제어하기 위한 뮤트제어수단을 구비하는 뮤트장치의 뮤트방법에 있어서,
수신된 오디오신호의 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교단계, 상기 비교된 동기신호의 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출단계, 및 상기 검출된 불일치 비트수에 따라 뮤트를 제어하기 위한 뮤트제어단계를 구비하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조로 하여 본 발명의 뮤트회로의 일 실시예를 좀 더 상세히 설명하고자 한다.
제4도는 본 발명의 뮤트회로의 블러도이다.
본 발명의 뮤트회로는 상기 제4도에 도시한 바와같이 수신된 오디오신호의 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교수단(41), 상기 비교된 동기신호를 입력하여 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출수단(42), 및 상기 검출된 불일치 비트의 수에 따라 뮤트를 제어하기 위한 뮤트제어수단(43)을 구비한다.
상기 동기신호 비교수단(41)은 수신된 오디오신호의 프레임 동기신호를 순차적으로 입력하기 위한 래치수단(411), 기준 프레임 동기신호를 저장하는 기준동기신호 저장수단(412), 및 상기 수신 동기신호와 기준 동기신호를 순차적으로 비교하기 위한 비교수단(413)을 구비한다.
상기 불일치 비트수 검출수단(42)은 오디오신호의 프레임마다 클럭을 발생하기 위한 제어신호 발생수단(421), 상기 제어신호에 따라 상기 비교된 각 프레임의 동기신호의 불일치 동기비트수를 검출하는 비트수 검출수단(422), 및 상기 제어신호가 발생될 때마다 검출된 불일치 비트수를 계수하는 계수수단(423)을 구비한다.
제5도는 본 발명의 뮤트회로의 뮤트방법을 보인 순서도이다.
수신된 오디오신호의 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교단계(51), 상기 비교된 동기신호의 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출단계(52), 상기 검출된 불일치 비트수에 따라 차기 프레임의 불일치 비트수를 검출하는 차기 프레임 검출단계(53), 및 상기 검출되는 불일치 비트수에 따라 뮤트를 행하는 뮤트단계(54)를 구비한다.
상기 차기 프레임 검출단계(53)은 상기 불일치 비트수 검출단계(52)에서 검출된 불일치 비트수에 따라 차기 프레임의 불일치 비트수검출 여부를 판단하는 검출여부 판단단계(531), 및 상기 검출여부 판단단계(531)에서 차기 프레임 불일치 비트수검출로 판단되면 차기 프레임 불일치 비트의 수를 검출하기 위한 차기 불일치 비트수 검출단계(532)를 구비한다.
상기 구성에 따른 본 발명의 뮤트회로 및 방법을 좀 더 상세히 설명하고자 한다.
상기 동기신호 비교단계(51)에서 상기 동기신호 비교수단(41)의 래치수단(411)은 수신된 오디오신호의 프레임 동기신호를 순차적으로 입력하고, 상기 불일치 비트수 검출단계(52)에서는 비교수단(413)이 상기 순차적으로 입력되는 수신된 동기신호와 기준동기신호 저장수단(412)에 저장된 기준동기신호의 각 비트를 순차적으로 비교하여 불일치 비트를 검출하여 출력한다. 상기 차기 프레임 검출단계(53)의 검출여부 판단단계(531)에서는 상기 불일치 비트수 검출수단(42)의 제어신호 발생수단(421)이 오디오신호의 프레임마다 클럭을 발생하여 출력하고 상기 비트수 검출수단(422)이 상기 제어신호에 따라 상기 비교된 각 프레임의 동기신호의 불일치 동기 비트수를 검출하면 상기 계수수단(423)은 상기 제어신호가 발생될 때 마다 검출된 불일치 비트수를 계수하여 출력한다.
상기 차기 불일치 비트수 검출단계(532)에서 상기 뮤트제어수단(43)은 상기 검출여부 판단단계(531)에서 차기 프레임불일치 비트수 검출로 판단되면, 상기 차기 불일치 비트수 검출단계(532)에서 차기 프레임 불일치 비트의 수를 재검출하는 방법으로 검출되는 불일치 비트수에 따라 뮤트시기를 결정하여 뮤트를 행하는 것이다.
제6도는 본 발명의 뮤트회로의 다른 실시예에 따른 블럭도이다.
수신되는 뮤즈 오디오 동기신호를 기준클럭신호에 순차적으로 래치하기 위한 제1래치수단(61), 기준 오디오 동기신호를 저장하기 위한 기준 동기신호 저장수단(62), 상기 제1래치수단(61)으로부터 공급되는 오디오 동기신호와 기준 동기신호를 순차적으로 각각의 비트를 배타논리합 하여 출력하기 위한 배타논리합수단(63), 상기 배타논리합수단(63)의 출력과 기준클럭을 부정논리곱하여 출력하는 부정논리곱수단(64), 상기 부정논리곱수단(64)의 출력에 따라 상기 두 동기신호의 불일치 비트수를 계수하여 2진수로 출력하는 계수수단(65), 상기 계수수단(65)에 의해 2진수로 변환되어 출력되는 불일치 비트를 1과 비교하기 위한 제1비교수단(66), 상기 2진수로 변환되어 출력되는 불이치 비트수를 십진수 3과 비교하기 위한 제2비교수단(67), 상기 제1, 제2비교수단(66, 67)에 의해 검출된 불일치 비트의 수에 따라뮤트를 제어하기 위한 뮤트제어수단(68), 및 상기 기준클럭을 카운트하여 매 프레임 마다 발생되는 프레임펄스를 형성하는 제어신호 발생수단(69)을 구비한다.
상기 동기신호저장수단(62)는 기준 오디오 동기신호의 상위 8비트를 저장하는 제1저장수단(621), 및 기준 오디오 동기신호의 하위 8비트를 저장하는 제2저장수단(622)를 구비한다.
상기 부정논리곱수단(64)은 기준클럭을 전송하기 위한 두 개의 인버터로 구성되는 전송게이트(641, 642)를 더 구비하여 구성된다.
상기 뮤트제어수단(68)은 상기 제1, 제2비교수단(66, 67)에 의해 발생되는 비교신호를 입력하여 불일치 비트수에 따른 4가지의 상태[불일치 비트수가 1이하(B0), 1(B1), 2(B2), 및 3이상인 상태(B3)]를 해당단자를 통해 출력하는 상태검출수단(681), 상기 상태검출수단(681)의 출력에 따라 프레임의 비트상태를 래치하는 제2래치 수단(682), 및 상기 불일치 비트수의 상태가 0일 때 뮤트없이 정상출력을 행하고, 불일치 비트수가 3이거나 3이상 일 때 뮤트를 행하고, 2일 때 차기 프레임까지의 불일치 비트수를 검출하여 뮤트를 판단하고, 1일 때 최대 8프레임까지의 불일치 비트상태를 검출하여 뮤트신호를 발생하는 뮤트신호 발생수단(683)을 구비한다.
상기 제2래치수단(682)은 상기 판단된 불일치 비트수가 2개일 때, 현재 프레임의 불일치 비트수를 나타내는 신호를 래치하기 위한 제3래치수단(684), 및 상기 판단된 불일치 비트수가 1개 일 때, 차기 7프레임의 불일치 비트수를 나타내는 신호를 순차적으로 래치하기 위한 제4래치수단(685)을 구비한다.
상기 제3래치수단(684)는 차기 불일치 비트수를 나타내는 신호를 래치하는 제4래치수단(686), 및 차차기 불일치 비트수를 나타내는 신호를 래치하는 제5래치수단(687)을 구비한다.
산기 제4래치수단(685)은 7프레임의 불일치 비트수를 나타내는 신호를 순차적으로 래치하는 7개의 래치수단(688 ∼ 694)을 구비한다.
상기 제어신호 발생수단(69)은 상기 기준클럭을 입력하여 1350진 계수를 하여 출력하는 1350진 계수수단(692)을 더 구비한다.
제7도는 본 발명의 뮤트회로의 다른 실시예에 따른 뮤트방법을 보인 순서도.
수신되는 뮤즈 오디오 동기신호를 기준클럭신호에 순차적으로 래치하기 위한 동기신호 래치단계(71), 상기 래치된 오디오 동기신호와 기준 동기신호를 순차적으로 각각의 비트를 배타논리합하는 방법으로 비교하는 동기신호 비교단계(72), 상기 비교된 신호에 따라 두 동기신호의 불일치 비트수를 계수하여 2진수로 출력하는 불일치 비트수 계수단계(73), 상기 계수된 불일치 비트수를 기 입력된 수와 비교하기 위한 불일치 비트수 비교단계(74), 상기 비교되어 검출된 불일치 비트의 수에 따라 뮤트를 제어하기 위한 뮤트제어단계(75), 상기 검출된 불일치 비트수가 0일 때 및 뮤트제어후 종료를 행하는 뮤트종료단계(76)를 구비한다.
상기 불일치 비트수 비교단계(74)는 상기 2진수로 변환되어 출력되는 불일치 비트수를 1과 비교하기 위한 제1비교단계(741), 및 상기 2진수로 변환되어 출력되는 불일치 비트수를 십진수 3과 비교하기 위한 제2비교단계(742)를 구비한다.
상기 뮤트제어단계(75)는 상기 불일치 비트수 비교단계(74)에서 비교되어 검출된 불일치 비트의 수가 3이거나 3이상으로 나타날 때, 뮤트를 실행하는, 제1뮤트단계(751), 상기 검출된 불일치 비트수가 1로 나타날때, 차기 7프레임의 불일치 비트수를 순차적으로 입력하여 비교하기 위한 제1신호처리단계(752), 상기 검출된 불일치 비트수가 2로 나타나면 차기 프레임의 불일치 비트수를 입력하여 불일치 비트수를 검출하기 위한 제2신호처리단계(753)를 구비한다.
상기 제1신호처리단계(752)는 상기 검출된 불일치 비트수가 1일때 차기 프레임의 불일치 비트수를 검출하기 위한 제1차기프레임 불일치비트수 검출단계(754), 상기 검출된 차기 프레임의 불일치 비트수가 1인지의 여부를 판단하기 위한 제1비트수 판단단계(755), 및 숭기 판단결과 1이 아닌 것으로 판단되면 뮤트를 실행하는 제2뮤트단계(756)를 구비한다.
상기 제2신호처리단계(753)는 상기 검출된 불일치 비트수가 2일 때 차기 프레임의 불일치 비트수를 검출하기 위한 제2차기프레임 불일 비트수 검출단계(757), 상기 연속하는 프레임의 불일치 비트수의 합이 3이상인지의 여부를 판단하기 위한 제2비트수 판단단계(758), 및 상기 판단결과 3이상으로 판단되면 뮤트를 실행하는 제3뮤트단계(759)를 구비한다.
제8도는 멀티방송 수신장치의 블럭도이다.
이는 상기 제8도에 도시한 바와 같이 방송을 수신하는 안테나(81), 채널전환을 위한 멀티방송튜너(82), 뮤즈신호를 복호하기 위한 뮤즈복호기(83), NTSC신호를 복호하기 위한 NTSC복호기(84), 상기 두신호를 선택적으로 출력하기 위한 신호절환수단(85), 및 선택된 방송신호를 출력하는 출력수단(86)으로 구성된다.
제9도는 한 프레임 분의 뮤즈신호의 구성형태를 보인 도면이다.
뮤즈신호의 한 프레임은 상기 제9도에 도시한 바와 같이 제1필드(91)와 제2필드(92)로 구분되고 상기 제1필드(91)의첫번째라인과 두 번째라인에 프레임펄스신호(93)를 구비하고 제2필드(93)가 시작되는 라인에 프로그램제어 전송정보(94)를 구비하고 상기 각 필드는 44라인 분의 오디오데이타(951, 952)와 516라인분의 휘도신호(961, 962)와 색차신호(971, 972)와 제어데이타(981, 982)등을구비하여 구성된다.
제10도는 한 프레임 분의 뮤즈 오디오신호의 구성형태를 보인 도면이다.
상기 뮤즈 오디오신호의 한 프레임은 일반적으로 제10도에 도시한 바와 같이 16비트로 구성되는 프레임 동기신호(101), 22비트로 구성되는 제어신호(102), 16비트로 구성되는 레인지코드(103), 채널신호(104), 112비트로 구성되는 독립데이타(105), 및 128비트로 구성되는 에러정정코드(106)로 구성된다.
제11도는 본 발명의 뮤트동작을 설명하기 위한 신호들을 보인 도면이다.
이는 프레임의 시작을 나타내는 프레임펄스(111), 뮤즈/NTSC 채널 절환신호(112), 프레임펄스에 의한 뮤트동작신호(113), 및 채널절환신호에 따라 절환되는뮤즈신호(104)와 NTSC신호(115)를 보인 것이다.
제12도는 본 발명의 뮤트회로의 동작에 따른 신호의 형태도이다.
이는 수신된 오디오 동기신호(121), 오디오 프레임펄스(122), 기준 동기신호(123), 1.35MHz의 클럭신호(124), 상기 배타논리합수단(53)에 의해 발생되는 불일치 비트를 나타내는 불일치비트표시신호(125), 상기 계수수단(55)에 의해 계수되는 불일치 비트의 수를 나타내는 신호(126), 상기 제1, 제2비교수단(56, 57)의 각 출력단자의 출력신호(A, B, C, D, E, F) 및 각 프레임으로부터 검출된 불일치 비트수를 나타내는 신호(127)를 보인 것이다.
이하, 상기 구성에 따른 본 발명의 다른 실시예에 따른 뮤트회로 및 방법을 좀 더 상세히 설명하고자 한다.
엔코딩되어 전송되는 뮤즈신호는 상기 제9도에 도시한 바와 같이 2개의 필드로 구성되는 비디오의 한 프레임 기간을 기본단위로 하고 있다. 이 가운데 음성신호는 480샘플을 1라인으로 하여 3번째 라인에서 47번째 라인까지의 107번째 샘플에서 480번째 샘플까지의 40라인과 44번째 라인에서 47번째 라인까지의 107번째 샘플에서 480번재 샘플까지의 40+4 라인을 점하고 있으며 제2필드에서도 565라인으로부터 동일한 형태로 40+ 라인분의 음성데이타가 삽입되어진다. 상기 형태를 갖는 오디오신호는 상기 제1도의 시간신장수단(16)을 통해 압축되기 전의 신호로 복원되어 하나의 필드기간에 걸쳐지게 되는 것으로, 압축전의 신호로 복원된 신호는 상기 제10도에 도시한 바와 같은 형태로 변환된다.
상기 제7도의 동기신호 래치단계(71)에서 제1래치수단(61)이 상기 방법에 의해 복원된 뮤즈 오디오신호 가운데 16비트로 구성되는 동기데이타를 입력하여 1.35MHz의 클럭으로 래치하여 출력하고, 상기 동기신호 비교단계(72)에서 상기 배타논리합수단(63)은 상기 기준 동기신호 저장수단(62)으로부터 출력되는 기준 동기신호를 상기 오디오 프레임 동기신호의 각각 비트를 비교하여 동기 패턴이 일치하지 않는 경우 로우를 출력한다. 상기 부정논리곱수단(64)은 상기 비교되어 순차적으로 출력되는 신호화 기준클럭을 기준 동기신호를 순차적으로 부정논리곱하여 출력하고 상기 불일치 비트수 계수단계(73)에서 상기 계수수단(65)은 상기 부정논리곱되어 출력되는 신호를 입력하여 상기 제어신호 발생수단(69)의 출력신호에 따라 불일치 비트수를 검출하여 2진수로 출력한다. 상기 불일치 비트수 비트수 비교단계(74)에서 제1비교수단(66)은 상기 계수수단(65)에 의해 출력되는 불일치 비트수를 1과 비교하여 1보다 작거나, 1과 같거나, 1보다 큰 상태를 나타내는 신호를 행당 출력단자를 통해 출력하고 제2비교수단(67)은 상기 계수수단(65)에 의해 출력되는 불일치 비트수를 3과 비교하여 3보다 작거나, 3과 같거나, 3보다 큰 상태를 나타내는 신호를 해당 출력단자를 통해 출력한다.
상기 뮤트제어단계(75)에서 상기 상태검출수단(681)은 상기 제1, 2비교수단(66, 67)의 두 출력신호를 이용하여 불일치 비트수를 검출하여 불일치 비트수가 1이하, 1, 2, 및 3 이상인 상태를 해당 출력단자를 통해 출력한다.
이때, 상기 뮤트신호 발생수단(683)은 상기 출력되는 불일치 비트수를 검출하여 1이하로 나타나면 상기 뮤트종료단계(76)에서 뮤트를 종료하고, 불일치 비트수가 3이거나 3이상으로 나타나면 상기 제1뮤트단계(751)에서 뮤트를 행한다. 상기 불일치 비트수가 1로 나타나면 상기 제1신호처리단계(752)의 제1차기 프레임 불일치 비트수 검출단계9754)에서는 상기 래치수단(688 ∼ 694)을 이용하여 연속하여 차기 프레임의 불일치 비트수가 1로 나타나면 최대 차기 7프레임까지의 불일치 비트수를 검출한 후 상기 제2뮤트단계(756)에서 뮤트를 행한다. 상기 불일치 비트수가 2로 나타나면 상기 래치수단(686, 687)을 이용하여 현재의 불일치 비트수 상태를 래치한 후 차기 프레임의 불일치 비트수를 입력하여 연속하는 프레임의 불일치 비트수가 3이상이되면 상기 제3뮤트단계(759)에서 뮤트를 행하는 것이다.
이때, 상기 뮤트제어수단(68)에 의해 연속되는 오디오 동기데이타의 불일치 비트수의 검출은 아래 표1과 같은 방법으로 불일치 프레임동기 비트수에 따른 뮤트제어를 하게 되는 것으로 상기 제1, 제2비교수단(66, 67)으로부터 발생되는 8프레임 분의 신호를 저장한 후 뮤트결정을 하는 것이다.
(여기서, N는 현프레임, X는 해당프레임의 불일치 비트수와 관계없이 무시하는 조건, N-nth는 현프레임의 불일치 비트발생기 이전의 n번째 프레임의 불일치 비트수를 검사하는 조건이다.)
상기 표1에 있어서, 현프레임의 불일치 비트수가 3개이거나 3이상으로 나타나는 경우에는 극심한 에러의 유입인 상태로 정상적인 복호화가 불가능한 경우로 이때의 복호화 출력은 완전한 잡음상태로 수신상태가 극히 불량하거나 뮤즈신호가 아닌신호(예, NTSC신호)가 수신된 것이므로 즉시 뮤트를 실행하여 잡음이나 에러가 출력되지 않도록 제어한다. 불일치 비트수가 2개로 나타나면 비교적 에러가 적은 상태이나 16비트의 프레임 동기신호 가운데 2개이상의 에러가 발생하면 음성신호의 복호화 후 에러가 발생하므로 연속하여 2프레임에 2개의 에러가 발생되면 뮤트를 행한다. 이때의 에러는 프레임 동기신호가 검출된 이후 뮤트가 실행될 때까지 시간지연이 2프레임 기간분 이상이므로 2프레임동안 비교후 제어하여도 뮤트제어 없이 최종출력되지 않는다. 또한, 연속한 2프레임에 4개이상의 불일치 비트가 발생되는 경우 및 연속하는 3프레임의 불일치 비트수가 4개이상 되는 경우에 에러로 발생되고 그 밖의 경우에는 에러정정을 하도록 되어 있으므로 현재 프레임의 불일치 비트수가 3프레임 연속하여 4개 이상인 경우에 뮤트를 행하는 것이다. 이때, 상기 프레임 동기신호가 검출된 이후 뮤즈제어까지의 시간지연이 2프레임이므로 3프레임 비교후 제어를 함으로써, 1프레임분의 에러가 뮤트되지 않고 최종 출력케 되나 이때의 에러는 보간작용으로 약간의 보상을 해주어 청각상의 문제는 되지 않는다. 불일치 비트수가 1개로 나타나는 경우는 비교적 양호한 수신상태로 연속한 프레임에 1개씩의 에러가 8개 미만으로 누적될 때 에러정정을 하는 관계로 연속하여 1개씩 발생한 에러가 8개 이상인 경우 뮤트제어를 하도록한다. 불일치 비트가 발생되지 않을 때는 정상적인 수신상태로 인식하여 뮤트제어없이 바로 최종출력을 행하는 것이다.
따라서, 본 발명의 뮤트회로 및 방법은 수신신호에 혼입되는 극심한 에러 및 채널절환 시 발생되는 에러와 잡음을 완전히 제거하는 현저한 효과가 있다.

Claims (24)

  1. 영상신호 복호기에 있어서, 수신된 신호의 오디오 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교수단; 상기 비교된 동기신호를 입력하여 각 프레임당 불일치 되는 동기비트의 수를 검출하기 위한 불일치 비트수 검출수단; 및 상기 검출된 불일치 비트의 수에 따라 다단계로 뮤트를 제어하기 위한뮤트 제어수단을 구비하는 것을 특징으로 하는 뮤트회로.
  2. 제1항에 있어서, 상기 동기신호 비교수단은 수신된 오디오신호의 프레임 동기신호를 순차적으로 입력하기 위한 래치수단; 기준 프레임 동기신호를 저장하는 기준동기신호 저장수단; 및 상기 수신 동기신호와 기준 동기신호를 순차적으로 비교하기 위한 비교수단을 구비하는 것을 특징으로 하는 뮤트회로.
  3. 제2항에 있어서, 상기 기준동기신호 저장수단은 기준 오디오 동기신호의 상위 8비트를 저장하는 제1저장수단; 및 기준 오디오 동기신호의 하위 8비트를 저장하는 제2저장수단을 구비하는 것을 특징으로 하는 뮤트회로.
  4. 제2항에 있어서, 상기 비교수단은 상기 제1래치수단으로부터 공급되는 오디오 동기신호와 기준 동기신호를 순차적으로 각각의 비트를 배타논리합 하여 출력하기 위한 배타논리합수단으로 구성되는 것을 특징으로 하는 뮤트회로.
  5. 제1항에 있어서, 상기 불일치 비트수 검출수단은 오디오신호의 프레임마다 클럭을 발생하기 위한 제어신호 발생수단; 상기 제어신호에 따라 상기 비교된 각 프레임의 동기신호의 불일치 동기비트수를 검출하는 비트수 검출수단; 및 상기 제어신호가 발생될 때마다 검출된 불일치 비트수를 계수하는 계수수단을 구비하는 것을 특징으로 하는 뮤트회로.
  6. 제5항에 있어서, 상기 제어신호 발생수단은 상기 기준클럭을 입력하여 1350진 계수를 하여 출력하는 계수수단을 더 구비하는 것을 특징으로 하는 뮤트회로.
  7. 제5항에 있어서, 상기 비트수 검출수단은 상기 배타논리합수단의 출력과 기준클럭을 부정논리곱하여 출력하는 부정논리곱수단을 구비하는 것을 특징으로 하는 뮤트회로.
  8. 제7항에 있어서, 상기 부정논리곱수단은 기준클럭을 전송하기 위한 두 개의 인버터로 구성되는 전송게이트를 더 구비하는 것을 특징으로 하는 뮤트회로.
  9. 제5항에 있어서, 상기 계수수단은 계수된 불일치 비트수를 비교하기 위한 비교수단을 더 구비하는 것을 특징으로 하는 뮤트회로.
  10. 제9항에 있어서, 상기 비교수단은 상기 계수수단으로부터 출력되는 불일치 비트수를 1과 비교하기 위한 제1비교수단; 및 상기 2진수로 변환되어 출력되는 불일치 비트수를 십진수 3과 비교하기 위한 제2비교수단을 구비하는 것을 특징으로 하는 뮤트회로.
  11. 제1항에 있어서, 상기 뮤트제어수단은 상기 제1, 제2비교수단에 의해 발생되는 비교신호를 입력하여 불일치 비트수에 따른 4가지의 상태(불일치 비트수가 1이하, 1, 2, 및 3이상인 상태)를 해당단자를 통해 출력하는 상태검출수단; 및 상기 불일치 비트수의 상태가 0일 때 뮤트없이 정상출력을 행하고 불일치 비트수가 3이거나 3이상 일때 뮤트를 행하고, 2일 때 차기프레임까지의 불일치 비트수를 검출하여 뮤트를 판단하고, 1일때 최대 8프레임 까지의 불일치 비트상태를 검출하여 뮤트신호를 발생하는 뮤트신호 발생수단을 구비하는 것을 특징으로 하는 뮤트회로.
  12. 제11항에 있어서, 상기 뮤트신호 발생수단은 상기 상태검출수단의 출력에 따라 프레임의 비트상태를 래치하는 제2래치수단을 더 구비하는 것을 특징으로 하는 뮤트회로.
  13. 제12항에 있어서, 상기 제2래치수단은 상기 판단된 불일치 비트수가 2개 일때, 현재 프레임의 불일치 비트수를 나타내는 신호를 래치하기 위한 제3래치수단; 및 상기 판단된 불일치 비트수가 1개 일 때, 차기 7프레임의 불일치 비트수를 나타내는 신호를 순차적으로 래치하기 위한 제4래치수단을 구비하는 것을 특징으로 하는 뮤트회로.
  14. 제13항에 있어서, 상기 제3래치수단은 차기 불일치 비트수를 나타내는 신호를 래치하는 제4래치수단; 및 차기 불일치 비트수를 나타내는 신호를 래치하는 제5래치수단을 구비하는 것을 특징으로 하는 뮤트회로.
  15. 제14항에 있어서, 상기 제4래치수단은 7프레임의 불일치 비트수를 나타내는 신호를 순차적으로 래치하는 7개의 래치수단을 구비하는 것을 특징으로 하는 뮤트회로.
  16. 수신된 신호의오디오 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교수단, 상기 비교된 동기신호를 입력하여 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 이한 불일치 비트수 검출수단, 및 상기 검출된 불일치 비트의 수에 따라 다단계로 뮤트를 제어하기 위한 뮤트제어수단을 구비하는 뮤트회로의 뮤트방법에 있어서, 수신된 오디오신호의 프레임 동기신호와 기준 프레임 동기신호를 비교하기 위한 동기신호 비교단계; 상기 비교된 동기신호의 각 프레임 당 불일치 되는 동기 비트의 수를 검출하기 위한 불일치 비트수 검출단계; 상기 검출된 불일치 비트수에 따라 차기 프레임의 불일치 비트수를 검출하는 차기 프레임 검출단계; 상기 검출되는 불일치 비트수에 따라 다단계로 뮤트를 행하는 뮤트단계를 구비하는 것을 특징으로 하는 뮤트방법.
  17. 제16항에 있어서, 상기 동기신호 비교단계는 수신되는 뮤즈 오디오 동기신호를 기준클럭신호에 순차적으로 래치하기 위한 동기신호 래치단계; 및 상기 래치된 오디오 동기신호와 기준 동기신호를 순차적으로 각각의 비트를 배타논리합 하는 방법으로 비교하는 동기신호 비교단계를 구비하는 것을 특징으로 하는 뮤트방법.
  18. 제16항에 있어서, 상기 불일치 비트수 검출단계는 상기 비교된 신호에 따라 두 동기신호의 불일치 비트수를 계수하여 2진수로 출력하는 불일치 비트수 계수단계; 및 상기 계수된 불일치 비트수를 기 입력된 수와 비교하기 위한 불일치 비트수 비교단계를 구비하는 것을 특징으로 하는 뮤트방법.
  19. 제18항에 있어서, 상기 불일치 비트수 비교단계는 상기 2진수로 변환되어 출력되는 불일치 비트수를 1과 비교하기 위한 제1비교단계; 및 상기 2진수로 변환되어 출력되는 불일치 비트수를 십진수 3과 비교하기 위한 제2비교단계를 구비하는 것을 특징으로 하는 뮤트방법.
  20. 제16항에 있어서, 상기 차기 프레임 검출단계는 상기 불일치 비트수 검출단계에서 검출된 불일치 비트수에 따라 차기 프레임의 불일치 비트수 검출 여부를 판단하는 검출여부 판단단계; 및 상기 검출여부 판단단계에서 차기 프레임 불일치 비트수 검출로 판단되면 차기 프레임 불일치 비트의 수를 검출하기 위한 차기 불일치 비트수 검출단계를 구비하는 것을 특징으로 하는 뮤트방법.
  21. 제20항에 있어서, 상기 검출여부 판단단계는 상기 검출된 불일치 비트수가 1로 나타날 때, 차기 7프레임의 불일치 비트수를 순차적으로 입력하여 비교하기 위한 제1신호처리단계; 및 상기 검출된 불일치 비트수가 2로 나타나면 차기 프레임의 불일치 비트수를 입력하여 불일치 비트수를 검출하기 위한 제2신호처리단계를 구비하는 것을 특징으로 하는 뮤트방법.
  22. 제21항에 있어서, 상기 제1신호처리단계는 상기 검출된 불일치 비트수가 1일 때 차기 프레임의 불일치 비트수를 검출하기 위한 제1차기프레임 불일치 비트수 검출단계; 및 상기 검출된 차기 프레임의 불일치 비트수가 1인지의 여부를 판단하기 위한 제1비트수 판단단계를 구비하는 것을 특징으로 하는 뮤트방법.
  23. 제21항에 있어서, 상기 제2신호처리단계는 상기 검출된 불일치 비트수가 2일 때 차기 프레임의 불일치 비트수를 검출하기 위한 제2차기프레임 불일치 비트수 검출단계; 및 상기 연속하는 프레임의 불일치 비트수의 합이 3이상인지의 여부를 판단하기 위한 제2비트수 판단단계를 구비하는 것을 특징으로 하는 뮤트방법.
  24. 제16항에 있어서, 상기 뮤트단계는 상기 불일치 비트수 비교단계에서 비교되어 검출된 불일치 비트의 수가 3이거나 3이상으로 나타날 때, 뮤트를 실행하는 제1뮤트단계; 상기 판단결과 1이 아닌 것으로 판단되면 뮤트를 실행하는 제2뮤트단계; 상기 판단결과 3이상으로 판단되면 뮤트를 실행하는 제3뮤트단계; 및 상기 검출된 불일치 비트수가 0일 때 및 뮤트제어 후 종료를 행하는 뮤트 종료 단계를 구비하는 것을 특징으로 하는 뮤트방법.
KR1019930005194A 1993-03-31 1993-03-31 뮤트회로 및 방법 KR0155730B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019930005194A KR0155730B1 (ko) 1993-03-31 1993-03-31 뮤트회로 및 방법
US08/132,852 US5381186A (en) 1993-03-31 1993-10-07 Video signal decoder muting circuit and method of muting
JP25859993A JP3627934B2 (ja) 1993-03-31 1993-10-15 ミュート回路及び方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930005194A KR0155730B1 (ko) 1993-03-31 1993-03-31 뮤트회로 및 방법

Publications (2)

Publication Number Publication Date
KR940023080A KR940023080A (ko) 1994-10-22
KR0155730B1 true KR0155730B1 (ko) 1998-11-16

Family

ID=19353136

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930005194A KR0155730B1 (ko) 1993-03-31 1993-03-31 뮤트회로 및 방법

Country Status (3)

Country Link
US (1) US5381186A (ko)
JP (1) JP3627934B2 (ko)
KR (1) KR0155730B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5467139A (en) * 1993-09-30 1995-11-14 Thomson Consumer Electronics, Inc. Muting apparatus for a compressed audio/video signal receiver
JP3339321B2 (ja) * 1996-08-22 2002-10-28 ソニー株式会社 信号処理装置
KR100224099B1 (ko) * 1997-05-30 1999-10-15 윤종용 오디오/비디오 신호의 동기장치 및 방법
JP2003092761A (ja) * 2001-09-18 2003-03-28 Toshiba Corp 動画再生装置、動画再生方法及び音声再生装置
TW200706053A (en) * 2005-07-27 2007-02-01 Mitac Technology Corp Audio process circuit structure and process method thereof
CN106412761B (zh) 2011-12-30 2020-02-14 意法半导体研发(深圳)有限公司 用于汽车音频功率放大器的嵌入式扬声器保护

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4763339A (en) * 1984-03-15 1988-08-09 General Electric Company Digital word synchronizing arrangement
JPH01268369A (ja) * 1988-04-20 1989-10-26 Matsushita Electric Ind Co Ltd テレビジョン受像機
US5170396A (en) * 1990-06-14 1992-12-08 Introtek International, L.P. Data valid detector circuit for manchester encoded data
JPH0817485B2 (ja) * 1991-01-29 1996-02-21 三洋電機株式会社 Muse音声デコーダ

Also Published As

Publication number Publication date
US5381186A (en) 1995-01-10
JP3627934B2 (ja) 2005-03-09
JPH06311457A (ja) 1994-11-04
KR940023080A (ko) 1994-10-22

Similar Documents

Publication Publication Date Title
US5434886A (en) Digital communication system
US5978424A (en) Frame identification system
WO1992016072A2 (en) Television signal transmission system with carrier offset compensation
US5506626A (en) Closed-caption decoder circuit having robust synchronization features
US4745476A (en) Television sound signal processing apparatus
KR0175395B1 (ko) 엠펙 시스템 복호기를 위한 시스템 타임 클럭의 오차검출회로
CA1219338A (en) Signal processing circuit
KR0155730B1 (ko) 뮤트회로 및 방법
US7110041B2 (en) Teletext data separation apparatus
CA1287682C (en) Clamping circuit for clamping video signal
JP2837666B2 (ja) フィールド判別信号発生回路及びその方法
US4713692A (en) Method and apparatus for deriving frame interval signals
US6909468B2 (en) Positional difference correcting apparatus between two-route videos
US4700365A (en) Digital threshold detector with hysteresis
KR100300947B1 (ko) 디지털텔레비젼수신장치의세그먼트동기신호검출장치
US5241385A (en) Television signal transmission system with carrier offset compensation
KR920009004B1 (ko) 고품위 tv신호의 컨트롤신호 복호회로
KR0167903B1 (ko) 데이터 추출회로
JP2518223B2 (ja) 高能率符号化装置
KR930003730B1 (ko) 음성제어 신호검출 및 판독회로
JPH0646048A (ja) 同期検出装置および同期検出保護方法
KR960007566B1 (ko) 맥 방송방식에서 디맥과 디투맥 방식 자동절환장치
KR970003971B1 (ko) 위성 방송 수신 시스템에서 동기검출기의 위상 천이 보정 장치
JP2833005B2 (ja) フレーム分解回路及び方法
SU1136325A1 (ru) Устройство дл сжати цифровых телевизионных сигналов

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120628

Year of fee payment: 15

EXPY Expiration of term