Изобретение относитс к технике передачи телевизионных изображений в замкнутых телевизионных системах и может быть также использовано дл телеграфной св зи в устройствах с п образованием кода внутри передатчик Известно- устройство дл сжати цифровых телевизионных сигналов, содержащее последовательно соединенные аналого-цифровой преобразова тель, блок сравнени , блок выбора передаваемого символа и блок кодировани , причем выход блока выбора .передаваемого символа соединен с вторым входом блока сравнени через последовательно соединенные блоки управлени пам тью и блок пам ти lj Недостатком известного устройств вл етс большое количество передаваемой информации - 4 бита на отсчет . Наиболее близким по технической сущности к предлагаемому вл етс устройство дл сжати цифровых теле визионных сигналов, содержащее посл довательно соединенные аналого-цифровой преобразователь (АЦП), первый блок сравнени , блок выбора передав емого символа, блок зшравлени пам тью и блок пам ти, первый выход которого соединен с вторым входом первого блока сравнени , а второй выход - с вторым входом блока управ лени пам тью, последовательно соединенные блок установки опорного уровн , вход которого объединен с входом АЦП и вл етс входом устрой ства, и формирователь кода синхронизации , а также первый блок кодировани , вход которого соединен с выходом блока выбора передаваемого символа, причем второй вход блока пам ти соединен с выходом блока установки опорного уровн 2J . В этом устройстве зффект сжати достигаетс за счет учета свойств зрени наблюдател и статических характеристик сигналов изображени Однако недостатком устройства вл етс малый коэффициент сжати , так как оно реализует сокращение избыто ности только вдоль строк, при этом передаетс 3 бита информации на отсчет . Цель изобретени - увеличение ко эффициента сжати . Поставленна цель достигаетс те что в устройство дл сжати цифровы телевизионных сигналов, содержащее последовательно соединенные аналогоцифровой преобразователь (АЦП), первый блок сравнени , блок выбора передаваемого символа, блок управлени пам тью и блок пам ти, первый выход которого соединен с вторьм входом первого блока сравнени , а второй выход - с вторым входом блока управлени пам тью, последовательно соединенные блок установки опорного уровн , вход которого объединен с входом АЦП и вл етс входом устройства, и формирователь кода синхронизации, а также первый блок кодировани , вход которого соединен с выходом блока выбора передаваемого символа, причем второй вход блока пам ти соединен с выходом блока установки опорного уровн , введены блок задержки, второй блок сравнени , второй блок кодировани , преобразователь кода и буферный блок, соединенные последовй тельно , а также блок управлени , выход которого соединен с вторым входом буферного блока, причем вход блока задержки и вторые входы второго блока сравнени и второго блока кодировани объединены и подключены к выходу первого блока кодировани , вход блока управлени соединен с выходом второго блока сравнени , а выход формировател кода синхронизации соединен с третьим входом второго блока кодировани . Суть изобретени заключаетс в том. что дополнительно осуществл етс сокращение межкадровой избыточности за счет сравнени сжатых вдоль строк кодов цифровых телевизионных сигналов , принадлежащих текущему и предвдущему кадрам. При совпадении кодов второй блок кодировани осуществл ет посьику одного О, а при различии пропускает истинное значение кода, прибавл перед кодом дополнительную 1. Таким образом во втором блоке кодировани осуществл етс статистическое кодирование неравномерными кодами Хаффмана, что сокращает объем передаваемой в канал св зи информации. На чертеже представлена структурна электрическа схема Предлагае1(ого устройства. Устройство дл сжати цифровых телевизионных сигналов содержит аналогоцифровой преобразователь 1, первый блок 2 сравнени , блок 3 выбора передаваемого символа, блок 4 управлени пам тью, блок 5 пам ти, блок 6 установки опорного уровн , формироват 7 кода синхронизации, первый блок 8 кодировани , блок 9 задержки, второ блок 10 сравнени , второй блок 11 к дировани , преобразователь 12 кода, буферный блок 13, блок 14 управлени Устройство работает следующим образом , Входной аналоговый сигнал поступ ет одновременно на выходы аналогоцифрового преобразовател 1 и блока установки опорного уровн . Селектор блока 6 выдел ет из аналогового теле визионного сигнала строчные и кадро синхроимпульсы, от переднего фронта которьк запускаетс мультивибрато вырабатывающий положительные импульсы . Эти импульсы используютс дл ус тановки в исходное состо ние блока 5 пам ти и дл управлени формиро;вателем 7 кода синхронизации. Параллельный восьмиразр дный код с выходов АЦП 1 поступает на первые входы первого блока 2 сравнени , на вторые входы которого поступает с первого выхода блока 5 параллельный восьмиразр дный код предсказанного значени предьщущего отсчета. При несовпадении разр дов кодов, поступающих на входы первого блока 2 сравнени , на соответствующих выхода возникают логические уровни 1. Выходные сигналы первого блока 2 сравнени поступают на входы блока 3 в котором происходит запрещение всех логических уровней 1, возникакнфпс на выходах первого блока 2 сравнени , за исключением выхода, соответствующего самому старшему разр ду в сравниваемых кодах по принципу старший запрещает младщего . Таким Образом, на выходах блока 3 выбора передаваемого символа ло :гический уровень 1 будет существовать только на выходе, соответствующем старшему из изменившихс разр дов кода. С выходов блока 3 сигнал поступает на входы первого блока 8 кодировани и на первые входы блока 4 управлени пам тью, который устанавливает разр ды блока 5 пам ти в новые состо ни , а именно: разр д .блока 5 пам ти, которому соответствует состо ние логической 1 ка первых входах блока 4 управлени пам тью, устанавливаетс в противоположное состо ние , а все разр ды блока 5 младше изменившегос устанавливаютс в состо ние, которое противоположно вновь прин тому состо нию изменившегос разр да блока 5 пам ти. Если на выходах блока 3 нет ни одного логического уровн 1, то состо ние разр дов блока 5 пам ти не измен етс . Следовательно, на первых и вторых выходах блока 5 пам ти будет сформировано предсказанное цифровое значение сигнала текущего отсчета, В первом блоке кода1ровани 8 происходит преобразование унитарного кода, соответствующего номеру изменившегос разр да и поступающего на его входы с выходов блока 3 в двоичный : код, разр дность которого в 2,66 раза ниже разр дности исходного кодировани . На следующем этапе обработки цифрового телевизионного сигнала в процесс эффективного кодировани включаетс межкадровое кодирование, которое дает возможность получить дополнительный выигрьш по сжатию при использовании неравномерных кодов.- С выходов первого блока 8 кодировани преобразованный код поступает на входы блока 9 задержки, осуществл ющего задержку преобразованных кодов на врем телевизионного кадра, и на вторые входы второго блока 10 сравнени , на первые входы которого поступает код с выходов блока 9 задержки , причем соответствующий ему отсчет имеет в кадре такие же координаты , как и в предыдущем кадре. При совпадении кодов, поступаю1цих на первые и вторые входы второго блока 10 сравнени , на его выходе возникает уровень логического О, а при несовпадении - уровень логической 1. В зависимости от того, какой логический уровень устанавливаетс на первом входе второго блока кодировани , соединенном с выходом второго блока 10 сравнени , на его выходах формируетс параллельный код. Если на первом входе второго блока 11 коировани существует уровень логической 1, то на его выходы пропускаетс код, который подаетс на вторые ходы второго блока 11 кодировани , соединенные с выход ми первого блока 8 кодировани , причем разр дность ода увеличиваетс на один и на перS1 вую позицию приписываетс 1, Если на первом входе второго блока 11 код ровани существует уровень логического О - на выходах формируетс код такой же разр дности, что и в предьщущем случае, во всех позици х которого записаны О. В моменты вре мени, соответствунщие строчным и кад ровым синхроимпульсам телевизионного сигнала, с выходов второго блока 11 кодировани пропускаетс код, соответствующий логическим уровн м, установленным на его третьих входах формирователем 7 на входы преобразовател 12, осуществл ющего преобразование параллельного кода в последовательный. Последовательный код с выхода преобразовател 12 поступает на первый вход буферного блока 13, на второй вход которого поступает, сигнал с выхода блока 14 управлени . Блок 14 управлени в ответ на сигнал совпадени (логический уровень О) с выхода второго блока 10 сравнени разрешает прохождение 5 одного импульса записи в буфефный блок вместо четырех, поступающих на первый его вход, а в ответ на сигнал несовпадени (логический уровень 1) разрешает прохождение четырех импульсов записи. Считывание информации в канал св зи осуществл етс равномерно . Таким образом, введение новых блоков и св зей позвол ет значительно увеличить коэффициент сжати в предлагаемом устройстве по сравнению с известным за счет сокращени межкадровой избыточности, про вл к дейс в том, что веро тность сигналов совпадени на выходе второго блока 10 сравнени существенно превьшает веро тность сигналов несовпадени , по сравнению же с устройствами, использующими элемент задержки на дар, в 2,66 раза уменьшен объем элемента задержки, поскольку и данном случае задерживаютс коды, подвергнутые внутрикадровому сжатию.