KR0154509B1 - 전전자 교환기의 멀티 라인 카드 정합 방법 - Google Patents

전전자 교환기의 멀티 라인 카드 정합 방법

Info

Publication number
KR0154509B1
KR0154509B1 KR1019950042461A KR19950042461A KR0154509B1 KR 0154509 B1 KR0154509 B1 KR 0154509B1 KR 1019950042461 A KR1019950042461 A KR 1019950042461A KR 19950042461 A KR19950042461 A KR 19950042461A KR 0154509 B1 KR0154509 B1 KR 0154509B1
Authority
KR
South Korea
Prior art keywords
line
card
link table
line card
processor
Prior art date
Application number
KR1019950042461A
Other languages
English (en)
Other versions
KR970031705A (ko
Inventor
조승모
Original Assignee
유기범
대우통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 유기범, 대우통신주식회사 filed Critical 유기범
Priority to KR1019950042461A priority Critical patent/KR0154509B1/ko
Publication of KR970031705A publication Critical patent/KR970031705A/ko
Application granted granted Critical
Publication of KR0154509B1 publication Critical patent/KR0154509B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme
    • H04Q3/54541Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme using multi-processor systems
    • H04Q3/54566Intelligent peripherals, adjunct processors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2201/00Electronic components, circuits, software, systems or apparatus used in telephone systems
    • H04M2201/34Microprocessors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/106Microcomputer; Microprocessor

Abstract

본 발명은 DTS-1100개량형 전전자 교환기의 하위 프로세서에서 하나의 프로세서가 여러 가지 종류의 라인 카드를 정합 해주는 전전자 교환기의 멀티 라인 카드 정합 방법에 관한 것으로서, 이와 같은 종래의 기술에 있어서는 전전자식 교환기에서는 현존하는 단말기 및 타 교환기들과 연동하기 위해서 여러 가지 종류의 신호를 사용하기 때문에 상당수의 라인 카드와 정합을 하게 되는데, 하나의 프로세서는 같은 종류의 라인 카드들만 정합하게 되어 있어서 여러 종류의 신호를 혼용 수용하기 위해서는 많은 수의 하위 프로세서가 필요로 하게 되는 결점이 있었으나, 본 발명에서는 여러 종류의 단말기를 수용하거나 여러 가지 신호의 타 교환기들과 연동할 경우, 상대적으로 저렴한 비용과 간단한 프로세서 구조로 시스템을 구현할 수 있으므로 상기 결점을 개선시킬 수 있는 것이다.

Description

전전자 교환기의 멀티 라인 카드 정합 방법
제1도는 종래 기술에 따른 전전자 교환기의 라인 카드 정합을 실현하기 위한 시스템 구성도.
제2도는 본 발명에 따른 전전자 교환기의 멀티 라인 카드 정합 방법을 실현하기 위한 시스템 구조도.
제3(a)(b)도는 본 발명에 따른 전전자 교환기의 멀티 라인 카드 정합 방법의 일 실시예를 단계별로 나타낸 순서도.
본 발명은 전전자 교환기의 멀티 라인 카드(Multi Line Card)정합 방법에 관한 것으로서, 특히, DTS-1100개량형 전전자 교환기의 하위 프로세서(Processor)에서 하나의 프로세서가 여러 가지 종류의 라인 카드를 정합 해주는 전전자 교환기의 멀티 라인 카드 정합 방법에 관한 것이다.
일반적으로, 라인 정합 프로세서는 자신이 관리하는 영역에 실장 되어 있는 라인 카드에서 주기적으로 데이터를 읽어들여 상태의 변화를 조사하며, 지속 시간을 감시하여 상태에 따라 처리하고 필요에 따라서 상위 프로세서에게 보고하는 기능을 수행한다.
이와 관련하여, 제1도는 종래 기술에 따른 전전자 교환기의 라인 카드 정합을 실현하기 위한 시스템 구성도로서, 해당 라인 카드의 상태 변화를 주기적으로 감시하는 기능을 수행하는 각각의 프로세서로 이루어진다.
이와 같이 이루어지는 종래 기술을 상세하게 설명하면 다음과 같다.
즉, TDX시스템에서 아날로그 가입자, 아날로그 중계선, 디지털 중계선 그리고 디지털 가입자를 단 1회선씩이라도 정합 하기 위해서는 각각 아날로그 가입자 정합 프로세서, 아날로그 중계선 정합 프로세서, 디지털 중계선 정합 프로세서 그리고 디지털 가입자 정합 프로세서가 각각 필요하고 각각의 프로세서는 해당 라인 카드의 상태 변화를 주기적으로 감시하는 기능을 수행한다.
그러나, 이와 같은 종래의 기술에 있어서는 전전자식 교환기에서는 현존하는 단말기 및 타 교환기들과 연동 하기 위해서 여러 가지 종류의 신호를 사용하기 때문에 상당수의 라인 카드(예를 들자면 일반 가입자 카드, 공중전화 가입자 카드, 디지털 가입자 카드, EM[Ear and Mouse]중계선 카드, LD[Loop Dial]중계선 카드, E1 디지털 중계선 카드 그리고 T1 중계선 카드 등)와 정합을 하게 되는데, 하나의 프로세서는 같은 종류의 라인 카드들만 정합하게 되어 있어서 여러 종류의 신호를 혼용 수용하기 위해서는 많은 수의 하위 프로세서가 필요로 하게 되는 결점이 있다.
본 발명은 이와 같은 종래 기술의 결점을 해결하기 위하여 안출한 것으로서, 하나의 하위 프로세서가 다양한 종류의 라인 카드들을 제어함으로써 시스템 운용의 효율을 높이는 전전자 교환기의 멀티 라인 카드 정합 방법을 제공하는 데 그 목적이 있다.
이와 같은 목적을 달성하기 위한 본 발명은 시스템에 아날로그 일반 가입자, 아날로그 중계선, 디지털 중계선, 디지털 일반 가입자를 수용함에 있어서 하위 프로세서는 실장 되는 카드의 정보를 미리 인식하고 있기 때문에 카드가 실장 되는 순간 해당 카드의 정합을 위해서 수행되어야 할 일이 자동적으로 수행되게끔 프로그램 되어 해당 카드의 상태 변화를 감시하고 지속 시간을 감시하여 상태에 따라 처리하고 필요에 따라서 상위 프로세서에게 보고하는 기능을 수행하게 됨을 특징으로 한다.
이하, 이와 같은 본 발명의 실시예를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
제2도를 참조하면, 제2도는 본 발명에 따른 전전자 교환기의 멀티 라인 카드 정합 방법을 실현하기 위한 시스템 구조도로서, 제3도를 참조하여 본 발명을 상세하게 설명하면 다음과 같다.
제3(a)(b)도는 제2도의 라인정합 프로세서의 알고리즘(Algorithm)으로서, 본 발명에 따른 전전자 교환기의 멀티 라인 카드 정합 방법의 일 실시예를 단계별로 나타낸 순서도이다.
먼저, 제3(a)도와 같이 라인 카드가 실장이 되었다는 정보가 수신(001,002)되면 먼저 실장된 카드의 종류를 판단(003)하여 디지털 가입자라면 해당 디지털 가입자 라인과 관계된 데이터베이스의 초기화를 수행(101)하고 실장된 카드의 위치에 해당하는 링크테이블을 디지털 가입자 처리로 갱신(102)하고 유휴 상태로 천이한다(004).
이때, 상기 링크테이블은 실장할 수 있는 최대 카드의 수와 같은 크기를 가진다.
다음, 상기 판단(003)에 있어서 실장된 카드가 디지털 중계선일 경우 해당 디지털 중계선 라인에 대한 초기화와 관련 데이터베이스의 초기화를 수행(201)하고 실장된 카드의 위치에 해당하는 링크테이블을 디지털 중계선 처리로 갱신(202)하고 유휴 상태로 천이한다(004).
또한, 상기 판단(003)에 있어서 실장된 카드가 아날로그 가입자이면 실장된 아날로그 가입자 라인에 대한 초기화 및 관련 데이터베이스의 초기화를 수행(301)하고 실장된 카드의 위치에 해당하는 링크테이블을 아날로그 가입자 처리로 갱신(302)하고 유휴 상태로 천이한다(004).
이렇게 해서 갱신된 링크테이블은 주기적인 타이머에 의해 무한 반복 수행이 되는데, 본 발명이 구현된 DTS-1100개량형 시스템은 매 8msec마다 반복수행하는 구조로 되어 있다.
이에, 제3(b)도와 같이 타이머에 의해 재개시(401,402)가 이루어지면 갱신되어 있는 링크테이블이 가리키는 일을 링크테이블 내의 모든 일들이 다 처리가 될 때까지 반복해서 수행한다(403,404).
그리고 최종 링크테이블의 일을 수행하고 나면 다음 타이머에 의해 재개시 될 때까지 유휴 상태로 천이한다(405).
이상에서 설명한 바와 같이 본 발명에 따른 전전자 교환기의 멀티 라인 카드 정합 방법이 전전자식 교환기에 이용이 된다면, 여러 종류의 단말기를 수용하거나 여러 가지 신호의 타 교환기들과 연동할 경우, 상대적으로 저렴한 비용과 간단한 프로세서 구조로 시스템을 구현할 수 있는 효과가 있는 것이다.

Claims (1)

  1. 라인 카드가 실장이 되었다는 정보가 수신되면 먼저 실장된 카드의 종류를 판단하여 디지털 가입자라면 해당 디지털 가입자 라인과 관계된 데이터베이스의 초기화를 수행하고 실장된 카드의 위치에 해당하는 링크테이블을 디지털 가입자 처리로 갱신하고 유휴 상태로 천이하는 단계(001,002,003,004)와; 상기 단계(001,002,003,004)에 있어서 실장된 카드가 디지털 중계선일 경우 해당 디지털 중계선 라인에 대한 초기화와 관련 데이터베이스의 초기화를 수행하고 실장된 카드의 위치에 해당하는 링크테이블을 디지털 중계선 처리로 갱신하고 유휴 상태로 천이하는 단계(201,202,004)와; 상기 단계(001,002,003,004)에 있어서 실장된 카드가 아날로그 가입자이면 실장된 아날로그 가입자 라인에 대한 초기화 및 관련 데이터베이스의 초기화를 수행하고 실장된 카드의 위치에 해당하는 링크테이블을 아날로그 가입자 처리로 갱신하고 유휴 상태로 천이하는 단계(301,302,004)와; 타이머에 의해 재개시가 이루어지면 갱신되어 있는 링크테이블이 가리키는 일을 링크테이블 내의 모든 일들이 다 처리가 될 때까지 반복해서 수행하는 단계(401,402,403,404)와; 최종 링크테이블의 일을 수행하고 나면 다음 타이머에 의해 재개시 될 때까지 유휴 상태로 천이하는 단계(405)를 포함하는 전전자 교환기의 멀티 라인 카드 정합 방법.
KR1019950042461A 1995-11-21 1995-11-21 전전자 교환기의 멀티 라인 카드 정합 방법 KR0154509B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950042461A KR0154509B1 (ko) 1995-11-21 1995-11-21 전전자 교환기의 멀티 라인 카드 정합 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950042461A KR0154509B1 (ko) 1995-11-21 1995-11-21 전전자 교환기의 멀티 라인 카드 정합 방법

Publications (2)

Publication Number Publication Date
KR970031705A KR970031705A (ko) 1997-06-26
KR0154509B1 true KR0154509B1 (ko) 1998-11-16

Family

ID=19434883

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950042461A KR0154509B1 (ko) 1995-11-21 1995-11-21 전전자 교환기의 멀티 라인 카드 정합 방법

Country Status (1)

Country Link
KR (1) KR0154509B1 (ko)

Also Published As

Publication number Publication date
KR970031705A (ko) 1997-06-26

Similar Documents

Publication Publication Date Title
JPH0329346B2 (ko)
KR0154509B1 (ko) 전전자 교환기의 멀티 라인 카드 정합 방법
JP3563426B2 (ja) 電話装置における着信制御装置並びに着信制御方法
KR100318930B1 (ko) 사설교환기에서가상포트를이용하는멀티라인방법
KR960001939Y1 (ko) 퍼스날 컴퓨터 통화 중재 시스템을 위한 중계 인터페이스 회로
JP2695819B2 (ja) 電子式構内交換機
KR100557105B1 (ko) 키폰전화기에서 파노라마 방식에 의한 문자 정보를출력하는 방법
KR0184467B1 (ko) 키폰시스템에서 주/야간에 따른 오퍼레이터 호출방법
JP2788289B2 (ja) 電話システム
JPS6187497A (ja) デイジタル電子交換機
KR910003298B1 (ko) 교환장치에 있어서 순간 정전에 의한 리스타트시 국선 통화로 유지방법
KR100520147B1 (ko) 디지털 사설 교환시스템에서 내선으로 메시지를 출력하는방법
KR100526509B1 (ko) 주간/야간 모드설정방법
KR0184489B1 (ko) 키폰주장치
KR100233905B1 (ko) 타이머를 이용한 랜덤 변수값 선택 방법
KR19980083759A (ko) 키폰시스템의 인접번호 등록 및 호출 방법
KR100293947B1 (ko) 사설교환기에서 링 신호와 메시지 대기 신호 충돌방지 가입자 장치
KR920006891B1 (ko) 텔리 미터링 시스템의 결합 장치에 있어서 데이터 처리회로
JPH0514517A (ja) 電子交換機
KR960028662A (ko) 소용량 교환기의 가입자용량 확장용 스위치 네트워크
JPH0313094A (ja) 可搬形クロスバ交換装置における任意電話番号代表選択方式
JPH0220940A (ja) データ回線交換機
JP2000152296A (ja) 着信方式
JPS62281654A (ja) メツセ−ジウエイテイングランプ設定方式
KR19990062284A (ko) 전전자 교환기에서 시스템파일 로딩장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee