KR0115031Y1 - 포지티브와 네거티브 정전압회로가 내장된 반도체소자 - Google Patents

포지티브와 네거티브 정전압회로가 내장된 반도체소자 Download PDF

Info

Publication number
KR0115031Y1
KR0115031Y1 KR2019910000613U KR910000613U KR0115031Y1 KR 0115031 Y1 KR0115031 Y1 KR 0115031Y1 KR 2019910000613 U KR2019910000613 U KR 2019910000613U KR 910000613 U KR910000613 U KR 910000613U KR 0115031 Y1 KR0115031 Y1 KR 0115031Y1
Authority
KR
South Korea
Prior art keywords
constant voltage
positive
negative
terminal
semiconductor device
Prior art date
Application number
KR2019910000613U
Other languages
English (en)
Other versions
KR920000157U (ko
Inventor
권영정
Original Assignee
문정환
금성일렉트론주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, 금성일렉트론주식회사 filed Critical 문정환
Priority to KR2019910000613U priority Critical patent/KR0115031Y1/ko
Publication of KR920000157U publication Critical patent/KR920000157U/ko
Application granted granted Critical
Publication of KR0115031Y1 publication Critical patent/KR0115031Y1/ko

Links

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

본 고안은 포지티브와 네거티브 정전압회로가 내장된 반도체 소자에 관한 것으로, 방열판을 패키지 몸체 상부에 수평으로 형성하고, 상기 몸체에 접지단자를 공통으로 하여 포지티브용 입력단자와 네거티브용 입력단자, 포지티브용 출력단자와 네거티브용 출력단자를 형성하여서 이루어진 것이다.

Description

포지티브와 네거티브 정전압회로가 내장된 반도체소자
제1도는 (a)는 종래의 포지티브 정전압 소자.
(b)는 종래의 네거티브 정전압 소자.
제2도는 본 고안의 포지티브 및 네거티브 정전압 소자.
제3도는 본 고안의 포지티브 및 네거티브 정전압 소자의 내부 구성도.
* 도면의 주요부분에 대한 부호의 설명
1 : 방열판 2, 5 :입력단자
3 : 접지단자 4, 6 : 출력단자
7 : 몸체
본 고안은 포지티브와 네거티브 정전압 회로가 내장된 반도체 소자에 관한 것이다.
일반적으로 정전압 소자는 입력전압에 관계없이 설계자가 설정한 정전압을 출력하도록 구성되어 있다. 이와같은 정전압 소자는 포지티브 정전압 소자는 78XX 시리즈로 표시되고 네거티브 정전압 소자는 79XX 시리즈로 표시된다. 상기 시리즈에서 뒷자리 숫자에 따라 출력 정전압을 표시하고 있다.
이와같은 정전압 소자중 포지티브 정전압 소자는 입력전압이 +5V∼+15V로 스윙(swing)이 되도록 하여 최대35V까지 허용하거나 24V가 입력되어 최대40V로 입력되도록 해야 한다. 또한 네거티브 정전압 소자는 마찬가지로 -5V∼-15V로 스윙되어 최대 -35V, 또는 -24V에서 최대 -40V로 입력되도록 한다. 이때 출력되는 정전압은 5V,6V,7V,8V…등 설계자가 설정한 정전압이다.
즉, 입력단자에 상기와 같은 +전압을 인가하면 각 정전압 소자마다 설계자에 의해 설정된 +정전압을 출력하는 포지티브 정전압 소자와, 입력단자에 상기와 같은 -전압을 인가하면 각 정전압 소자마다 설계자에 의해 설정된 -정전압을 출력하는 네거티브 정전압 소자로 구분되고, 각각 별도로 형성된다.
이와 같은 종래의 정전압 소자를 첨부된 도면을 참조하여 설명하면 다음과 같다.
종래의 포지티브 정전압 소자는 제1도의 (a)에 도시된 바와 같이, 방열판(1), 입력단자(2), 접지단자(3), 출력단자(4)를 구비하여 구성된다.
그리고 종래의 네거티브 정전압 소자는 제1도 (b)와 같이, 방열판(1), 접지단자(3), 입력단자(5), 출력단자(6)를 구비하여 구성된다.
즉, 종래에는 포지티브 정전압 소자와 네거티브 정전압 소자가 별도로 구성되어 필요에 따라 각각의 소자를 이용하였다. 여기서 발열판을 이용하는 이유는 정전압 소자는 입력 전압에 비하여 보다 큰 정전압을 출력하기 때문에 소자에 열이 많이 발생하게 되므로 이 열을 방열하기 위하여 사용된다.
따라서, 종래에는 상기와 같이 포지티브 정전압 소자와 네거티브 정전압 소자가 별도로 구성되어 있어 원가가 상승되고 구성부품의 수가 늘어나는 결점이 있다.
본 고안은 이와 같은 종래의 결점을 해결하기 위하여 안출된 것으로, 포지티브와 네거티브 정전압 소자를 하나의 소자로 구성하여 원가를 감소시키고 구성부품수를 줄이는데 그목적이 있다.
이하에서 본 고안의 실시예를 첨부된 도면 제2도 및 제3도를 참조하여 보다 상세히 설명하면 다음과 같다.
본 고안의 포지티브 및 네거티브 정전압 소자는 방열판(1)을 패키지 몸체(7) 상부에 수평으로 형성하고 제1, 제2 입력단자(2)(5), 제1, 제2 출력단자(4)(6), 공통 접지단자(3)를 상기 몸체(7)에 일체로 형성하여서 이루어진 것이다.
상기와 같이 구성된 본 고안의 실시예에 따른 포지티브와 네거티브 정전압 회로가 내장된 반도체 소자의 동작 설명을 첨부된 도면 제3도에 의하여 상술하면 다음과 같다.
상기 포지티브와 네거티브 정전압 회로가 내장된 반도체소자의 몸체(7)에는 제1 전류 리미터(21), 제1 차동증폭기(22), 제1 NPN트랜지스터(23), 제1 구동부(24)와, 제1 써멀 셧-다운(Thermal Shut-down) 부(25) 및 상기 접지단자(3)와 연결된 제1 기준전압(Vref)으로 구성된 포지티브 부분과, 제2 전류 리미터(31), 제2 차동증폭기(32), 제2 NPN트랜지스터(33), 제2 구동부(34)와, 제2 써멀 셧-다운 부(35) 및 제2 기준전압으로 구성된 네거티브 부분으로 구성된다.
먼저 상기 포지티브 부분은 제1 입력단자(2)에 포지티브 전압(+5V∼+15V,+24V)을 입력하면 상기 제1 전류 리미터(21)에서는 전류를 제한하여 설계자가 설정한 정전압으로 출력하고, 상기 제1 NPN트랜지스터(23)는 상기 제1전류 리미터(21)의 출력전압에 상응하는 이득으로 출력한다. 그리고 상기 제1NPN트랜지스터(23)에서 출력되는 전압은 제1 차동 증폭기(22)에서 비교되어 출력단자(4)의 전압이 일정한 정전압이 출력되도록 제1 전류 리미터(23)를 제어한다.
마찬가지로, 네거티브 부분도 입력단자(5)에 -5V∼-15V, -24V가 입력되면 상기에서 설명한 바와 같이 설정한 -정전압을 출력단자(6)로 출력한다.
이와같이 설정된 정전압을 출력하기 위하여 전류 리미터가 전류를 제한하므로 소자내에서는 열이 많이 발생하게되고 발생되는 열에 의해서 소자가 파괴될 수 있으므로 발열판(1)을 설치하여 열을 외부로 방출하도록 하였다.
이와 같이 구성된 본 고안은 포지티브용으로 사용할 때는 포지티브 입력단자(2) 및 포지티브 출력단자(4)를 통하여 출력을 얻을 수 있으며, 네거티브용으로 사용할 때는 네거티브 입력단자(5) 및 네거티브 출력단자(6)를 통하여 출력을 얻을 수 있고, 포지티브 또는 네거티브의 정전압을 동시에 사용할 수 있다.
따라서, 본 고안에 의하면 하나의 소자로 포지티브 정전압 및 네거티브 정전압 소자를 커버하기 때문에 사용할 때 면적상의 이정 및 외부부품의 수량을 감소시킬 수 있는 장점이 있다.

Claims (1)

  1. 방열판을 패키지 몸체 상부에 수평으로 형성하고, 상기 몸체에 접지단자를 공통으로 하여 포지티브용 입력단자와 네거티브용 입력단자, 포지티브용 출력단자와 네거티브용 출력단자를 형성하여 구성함을 특징으로 하는 포지티브와 네거티브 정전압 회로가 내장된 반도체 소자.
KR2019910000613U 1991-01-16 1991-01-16 포지티브와 네거티브 정전압회로가 내장된 반도체소자 KR0115031Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910000613U KR0115031Y1 (ko) 1991-01-16 1991-01-16 포지티브와 네거티브 정전압회로가 내장된 반도체소자

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910000613U KR0115031Y1 (ko) 1991-01-16 1991-01-16 포지티브와 네거티브 정전압회로가 내장된 반도체소자

Publications (2)

Publication Number Publication Date
KR920000157U KR920000157U (ko) 1992-01-27
KR0115031Y1 true KR0115031Y1 (ko) 1998-04-16

Family

ID=19309873

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910000613U KR0115031Y1 (ko) 1991-01-16 1991-01-16 포지티브와 네거티브 정전압회로가 내장된 반도체소자

Country Status (1)

Country Link
KR (1) KR0115031Y1 (ko)

Also Published As

Publication number Publication date
KR920000157U (ko) 1992-01-27

Similar Documents

Publication Publication Date Title
US5004936A (en) Non-loading output driver circuit
US20010017537A1 (en) Voltage regulator provided with a current limiter
US4851721A (en) Semiconductor integrated circuit
US4860148A (en) Semiconductor integrated circuit device with a protective circuit
KR880012008A (ko) 전원절환회로
US4578694A (en) Inverter circuit provided with gate protection
KR930006728B1 (ko) 반도체 집적회로
JPH05327442A (ja) 負荷短絡保護機能付きmos形パワー素子
KR940006258A (ko) 반도체장치 및 고체촬상장치의 수평레지스터
US4068148A (en) Constant current driving circuit
KR910001425B1 (ko) 입력보호회로를 갖춘 반도체집적회로
KR100364876B1 (ko) 보호회로
KR0115031Y1 (ko) 포지티브와 네거티브 정전압회로가 내장된 반도체소자
EP0068611B1 (en) Substrate-bias voltage generator
JPH0290570A (ja) 電力mosfetに対するゲート・ソース保護回路
JPS6165468A (ja) 高出力集積回路装置
US6101077A (en) Electrostatic protection circuit of a semiconductor device
JP2003078361A (ja) 電源回路及び半導体装置
US5075577A (en) Tristate output circuit with input protection
US6054880A (en) Circuit with high-voltage output stage
JPH11243639A (ja) 半導体回路
US6492866B1 (en) Electronic circuit with bulk biasing for providing accurate electronically controlled resistance
KR920003640A (ko) 저잡음 cmos 드라이버
JP2970054B2 (ja) Dc−dcコンバータ
JP2005191896A (ja) 出力ドライブ回路を備える半導体集積回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20041201

Year of fee payment: 8

EXPY Expiration of term