JPWO2020139614A5 - - Google Patents

Download PDF

Info

Publication number
JPWO2020139614A5
JPWO2020139614A5 JP2021537947A JP2021537947A JPWO2020139614A5 JP WO2020139614 A5 JPWO2020139614 A5 JP WO2020139614A5 JP 2021537947 A JP2021537947 A JP 2021537947A JP 2021537947 A JP2021537947 A JP 2021537947A JP WO2020139614 A5 JPWO2020139614 A5 JP WO2020139614A5
Authority
JP
Japan
Prior art keywords
value
ramp
buck
power converter
boost
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2021537947A
Other languages
English (en)
Other versions
JP2022516485A (ja
JP7367030B2 (ja
Publication date
Priority claimed from US16/232,214 external-priority patent/US10958173B2/en
Application filed filed Critical
Publication of JP2022516485A publication Critical patent/JP2022516485A/ja
Publication of JPWO2020139614A5 publication Critical patent/JPWO2020139614A5/ja
Application granted granted Critical
Publication of JP7367030B2 publication Critical patent/JP7367030B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (23)

  1. 回路であって、
    第1のランプ生成器と、
    前記第1のランプ生成器と同時に動作する第2のランプ生成器と、
    前記第1のランプ生成器前記第2のランプ生成器に結合される処理要素であって
    電力コンバータが降昇圧動作モードで動作している間、第1のクロックサイクルの間に第1の値で始まって第2の値まで増加する第1のランプ信号を提供し、前記第1のクロックサイクル直後の第2のクロックサイクルの間に前記第1の値で始まって第3の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが前記降昇圧動作モードで動作している間、前記第1のクロックサイクルの間に第4の値で始まって第5の値まで減少する第2のランプ信号を提供し、前記第2のクロックサイクルの間に前記第4の値で始まって第6の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御する
    ように構成される、前記処理要素と、
    を含み、
    前記第1の値が0であり、前記第2の値が入力電圧Vinをスケーリング定数Kで割った値より大きく、前記第3の値がVin/Kより小さく、前記第4の値がVin/Kと出力電圧VoutをKで割った値との和であり、前記第5の値がVin/Kより大きく、前記第6の値がVin/Kより小さい、回路。
  2. 請求項1に記載の回路であって、
    前記処理要素が、
    前記電力コンバータが降圧動作モードで動作している間、前記第1の値で始まって第7の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが前記降圧動作モードで動作している間、前記第4の値で始まって前記第5の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御する、
    ように更に構成される、回路。
  3. 請求項に記載の回路であって、
    前記処理要素が、
    前記電力コンバータの降圧サイクル後に高値を有、前記電力コンバータの昇圧サイクル後に低値を有するように、BUH_BOL信号を制御し、
    前記降圧動作モードの間と前記電力コンバータの昇圧動作モードの間とに低値を有するように、BUBO信号を制御し、
    内部制御信号が前記第1のクロックサイクル又は前記第2のクロックサイクルの低位相の間に前記第1のランプ信号又は前記第2のランプ信号を横切らないとき高値を有、前記内部制御信号が前記第1のクロックサイクル又は前記第2のクロックサイクルの低位相の間に前記第1のランプ信号又は前記第2のランプ信号を横切るとき低値を有するように、GAP_DETECT信号を制御する、
    ように更に構成される、回路。
  4. 請求項1に記載の回路であって、
    前記処理要素が、
    前記電力コンバータが昇圧動作モードで動作している間、前記第1の値で始まって前記第3の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが前記昇圧動作モードで動作している間、前記第3の値で始まって第7の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御する、
    ように更に構成される、回路。
  5. 請求項1に記載の回路であって、
    前記処理要素が、前記電力コンバータに更に結合され、前記電力コンバータのスイッチの少なくともいくつかを介して入力電圧Vinを負荷にスイッチングするために前記第1のランプ信号前記第2のランプ信号に従って前記電力コンバータの前記スイッチを制御するように更に構成される、回路。
  6. 方法であって、
    降圧動作モードで動作するように電力コンバータを制御することであって
    0で始まって入力電圧Vinをスケーリング定数Kで割った値まで増加する値を有する降圧ランプ信号を提供するように降圧ランプ生成器を制御することであって、前記降圧ランプ信号がクロックサイクルごとに1回0にリセットする、前記降圧ランプ生成器を制御すること
    Vin/K出力電圧VoutをKで割った値との和で始まってVin/Kに比例する第1の電圧まで減少する値を有する昇圧ランプ信号を提供するように昇圧ランプ生成器を制御することであって、前記昇圧ランプ信号がクロックサイクルごとに1回Vin/K+Vout/Kにリセットする、前記昇圧ランプ生成器を制御すること
    を含む、前記降圧動作モードで動作するように電力コンバータを制御することと
    昇圧動作モードで動作するように前記電力コンバータを制御することであって
    0で始まってVin/Kに比例する第3の電圧まで増加する値を有する前記降圧ランプ信号0で始まってVin/Kに比例する第4の電圧まで増加する値を有する前記降圧ランプ信号を交互に提供するように前記降圧ランプ生成器を制御すること
    Vin/K+Vout/Kで始まってVin/Kに比例する前記第1の電圧とVout/Kとの和まで減少する値を有する前記昇圧ランプ信号Vin/K+Vout/Kで始まってVin/Kに比例する第2の電圧とVout/Kとの和まで減少する値を有する前記昇圧ランプ信号を交互に提供するように前記昇圧ランプ生成器を制御すること
    を含む、前記降昇圧動作モードで動作するように前記電力コンバータを制御することと
    昇圧動作モードで動作するように電力コンバータを制御することであって
    0で始まVin/Kに比例する前記第4の電圧まで増加する値を有する前記降圧ランプ信号を提供するように前記降圧ランプ生成器を制御すること
    Vin/K+Vout/Kで始まってVin/Kまで減少する値を有する前記昇圧ランプ信号を提供するように前記昇圧ランプ生成器を制御すること
    を含む、前記昇圧動作モードで動作するように電力コンバータを制御することと、
    を含む、方法。
  7. 請求項に記載の方法であって、
    Kが任意の整数値であり、Vin/Kに比例する前記第の電圧Vin/Kより大きVin/Kに比例する前記第の電圧Vin/K1より小さVin/Kに比例する前記第の電圧Vin/Kより大きVin/Kに比例する前記第の電圧Vin/Kより小さい、方法。
  8. 請求項に記載の方法であって、
    Kが2である、方法。
  9. 請求項に記載の方法であって、
    前記降圧動作モードが前記電力コンバータの複数の降圧サイクルを含み、前記昇圧動作モードが前記電力コンバータの複数の昇圧サイクルを含み、前記降昇圧動作モードが一連の交互の前記電力コンバータの降圧サイクルと前記電力コンバータの昇圧サイクルとを含む、方法。
  10. 請求項に記載の方法であって、
    前記降圧動作モードにおいて前記電力コンバータの降圧サイクル後のクロックサイクルについて高値を有、前記昇圧動作モードにおいて前記電力コンバータの昇圧サイクル後のクロックサイクルについて低値を有するように、BUH_BOL信号を制御すること
    前記降圧動作モードの間と前記昇圧動作モードの間に低値を有、前記降昇圧動作モードの間に高値を有するように、BUBO信号を制御すること
    内部制御信号が前記降圧ランプ信号又は前記昇圧ランプ信号を横切らないとき高値を有、前記内部制御信号が前記降圧ランプ信号又は前記昇圧ランプ信号を横切るとき低値を有するように、GAP_DETECT信号を制御すること
    を更に含む、方法。
  11. 請求項10に記載の方法であって、
    GAP_DETECTの立ち上りエッジが前記降圧動作モードでの動作の間に検出されるか、又は、前記降圧動作モードで動作している間に前記電力コンバータの昇圧サイクルが生じるとき、前記降圧動作モードでの動作の後に前記降昇圧動作モードで動作するように、前記電力コンバータを制御すること
    GAP_DETECTの立ち上りエッジが前記昇圧動作モードでの動作の間に検出されるか、又は、前記昇圧動作モードで動作している間に前記電力コンバータの降圧サイクルが生じるとき、前記昇圧動作モードでの動作の後に前記降昇圧動作モードで動作するように、前記電力コンバータを制御すること
    を更に含む、方法。
  12. 請求項10に記載の方法であって、
    前記電力コンバータの2つの連続する降圧サイクルが検出されるとき、前記降昇圧動作モードでの動作の後に前記降圧動作モードで動作するように、前記電力コンバータを制御すること
    前記電力コンバータの2つの連続する昇圧サイクルが検出されるとき、前記降昇圧動作モードでの動作の後に前記昇圧動作モードで動作するように、前記電力コンバータを制御すること
    を更に含む、方法。
  13. 請求項に記載の方法であって、
    前記電力コンバータのスイッチの少なくともいくつかを介してVinを負荷にスイッチングするために、前記第1のランプ信号前記第2のランプ信号に従って前記電力コンバータの前記スイッチを制御することを更に含む、方法。
  14. システムであって、
    複数のトランジスタを含む電力コンバータと、
    前記電力コンバータに結合されるコントローラであって
    第1のランプ生成器
    前記第1のランプ生成器と同時に動作する第2のランプ生成器
    前記第1のランプ生成器前記第2のランプ生成器に結合される処理要素であって
    前記電力コンバータが降昇圧動作モードで動作している間第1のクロックサイクルの間に第1の値で始まって第2の値まで増加する第1のランプ信号を提供し、前記第1のクロックサイクル直後の第2のクロックサイクルの間に前記第1の値で始まって第3の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが前記降昇圧動作モードで動作している間前記第1のクロックサイクルの間に第4の値で始まって第5の値まで減少する第2のランプ信号を提供し、前記第2のクロックサイクルの間に前記第4の値で始まって第6の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御
    前記電力コンバータが降圧動作モードで動作している間に前記第1の値で始まって第7の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが前記降圧動作モードで動作している間に前記第4の値で始まって前記第5の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御し、
    前記電力コンバータの降圧サイクルの後に高値を有し、前記電力コンバータの昇圧サイクルの後に低値を有するように、BUH_BOL信号を制御し、
    前記降圧動作モードの間と前記電力コンバータの昇圧動作モードの間とに低値を有するように、BUBO信号を制御し、
    内部制御信号が前記第1のクロックサイクル又は前記第2のクロックサイクルの低位相の間に前記第1のランプ信号又は前記第2のランプ信号と交差しないときに高値を有し、前記内部制御信号が前記第1のクロックサイクル又は前記第2のクロックサイクルの間に前記第1のランプ信号又は前記第2のランプ信号と交差するときに低値を有するように、GAP_DETECT信号を制御する、
    ように構成される、前記処理要素と、
    を含む、前記コントローラと、
    を含む、システム。
  15. 請求項14に記載のシステムであって、
    前記処理要素が、
    前記電力コンバータが昇圧動作モードで動作している間、前記第1の値で始まって前記第3の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが昇圧動作モードで動作している間、前記第3の値で始まって第7の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御する、
    ように更に構成される、システム。
  16. 請求項15に記載のシステムであって、
    前記第7の値が入力電圧Vinをスケーリング定数Kで割った値である、システム
  17. 請求項14に記載のシステムであって、
    前記第1の値が0であり、前記第2の値が入力電圧Vinをスケーリング定数Kで割った値より大きく、前記第3の値がVin/Kより小さく、前記第4の値がVin/K出力電圧VoutをKで割った値との和であり、前記第5の値がVin/Kより大きく、前記第6の値がVin/Kより小さい、システム。
  18. 請求項14に記載のシステムであって、
    前記処理要素が、前記電力コンバータに更に結合され、前記電力コンバータのスイッチの少なくともいくつかを介して入力電圧Vinを負荷にスイッチングするために前記第1のランプ信号前記第2のランプ信号に従って前記電力コンバータの前記スイッチを制御するように更に構成される、システム。
  19. 回路であって、
    第1のランプ生成器
    前記第1のランプ生成器と同時に動作する第2のランプ生成器
    前記第1のランプ生成器前記第2のランプ生成器に結合され処理要素であって
    電力コンバータが第1の動作モードで動作している間、第1の値で始まって第2の値まで増加する第1のランプ信号を提供するように、前記第1のランプ生成器を制御
    前記電力コンバータが前記第1の動作モードで動作している間、第3の値で始まって第4の値まで減少する第2のランプ信号を提供するように、前記第2のランプ生成器を制御する
    ように構成される、前記処理要素と
    を含み、
    前記第1のランプ信号がクロックサイクルごとに1回前記第1の値にリセットし、前記第2のランプ信号がクロックサイクルごとに1回前記第3の値にリセットし、
    前記第1の動作モードが降圧動作モードであり、前記第1のランプが降圧ランプであり、前記第2のランプが昇圧ランプであり、前記第1の値が0であり、前記第2の値が入力電圧Vinをスケーリング定数Kで割った値であり、前記第3の値がVin/Kと出力電圧VoutをKで割った値との和であり、前記第4の値がVin/Kよりも大きい、回路。
  20. 請求項19に記載の回路であって、
    前記処理要素が、
    前記電力コンバータが降昇圧動作モードで動作している間、第1のクロックサイクルの間に前記第1の値で始まって第5の値まで増加する前記第1のランプ信号を提供し、前記第1のクロックサイクル直後の第2のクロックサイクルの間に前記第1の値で始まって第6の値まで増加する前記第1のランプ信号を提供するように、前記第1のランプ生成器を制御し、
    前記電力コンバータが前記降昇圧動作モードで動作している間、前記第1のクロックサイクルの間に第3の値で始まって前記第4の値まで減少する前記第2のランプ信号を提供し、前記第2のクロックサイクルの間に前記第3の値で始まって第7の値まで減少する前記第2のランプ信号を提供するように、前記第2のランプ生成器を制御する、
    ように更に構成される、回路。
  21. 請求項20に記載の回路であって、
    前記第5の値が入力電圧Vinをスケーリング定数Kで割った値より大きく、前記第6の値がVin/Kより小さく、前記第7の値がVin/Kより小さい、回路。
  22. 回路であって、
    昇圧電力コンバータを制御する際に使用するための状態機械を実装
    内部制御信号がクロックサイクルの間に降圧ランプ信号又は昇圧ランプ信号を横切るかを判別するために前記内部制御信号を監視
    前記内部制御信号が前記クロックサイクルの間に前記降圧ランプ信号又は前記昇圧ランプ信号を横切らないとき前記状態機械の降昇圧状態に遷移する
    ように構成される処理要素を含み、
    前記処理要素が、状態機械の降昇圧状態の間に、
    第2のクロックサイクルの間に0で始まって入力電圧Vinをスケーリング定数Kで割った値まで増加する前記降圧ランプ信号を提供し、前記第2のクロックサイクル直後の第3のクロックサイクルの間に0で始まってVin/Kよりも小さい値まで増加する前記降圧ランプ信号を提供するように、第1のランプ生成器を制御し、
    前記第2のクロックサイクルの間にVin/Kに近似する値と出力電圧VoutをKで割った値との和で始まってVin/Kよりも大きい値まで減少する前記昇圧ランプ信号を提供し、前記第3のクロックサイクルの間にVin/Kに近似する値とVout/Kとの和で始まってVin/Kよりも小さい値まで減少する前記昇圧ランプ信号を提供するように、第2のランプ生成器を制御する、
    ように更に構成される、回路。
  23. 請求項22に記載の回路であって、
    前記処理要素が、前記降昇圧電力コンバータに更に結合され、前記降昇圧電力コンバータのスイッチの少なくともいくつかを介して入力電圧Vinを負荷にスイッチングするために前記降圧ランプ信号前記昇圧ランプ信号に従って前記降昇圧電力コンバータの前記スイッチを制御するように更に構成される、回路。
JP2021537947A 2018-12-26 2019-12-17 固定周波数降圧ブースト電力コンバータ制御 Active JP7367030B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US16/232,214 US10958173B2 (en) 2018-12-26 2018-12-26 Fixed frequency buck-boost power converter control
US16/232,214 2018-12-26
PCT/US2019/066726 WO2020139614A1 (en) 2018-12-26 2019-12-17 Fixed frequency buck-boost power converter control

Publications (3)

Publication Number Publication Date
JP2022516485A JP2022516485A (ja) 2022-02-28
JPWO2020139614A5 true JPWO2020139614A5 (ja) 2022-12-12
JP7367030B2 JP7367030B2 (ja) 2023-10-23

Family

ID=71124280

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2021537947A Active JP7367030B2 (ja) 2018-12-26 2019-12-17 固定周波数降圧ブースト電力コンバータ制御

Country Status (5)

Country Link
US (1) US10958173B2 (ja)
EP (1) EP3903410A4 (ja)
JP (1) JP7367030B2 (ja)
CN (1) CN113016128A (ja)
WO (1) WO2020139614A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114244113B (zh) * 2021-12-09 2022-08-16 广东工业大学 一种混合型双路径降压-升压开关电源转换器

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6166527A (en) 2000-03-27 2000-12-26 Linear Technology Corporation Control circuit and method for maintaining high efficiency in a buck-boost switching regulator
JP2005057954A (ja) 2003-08-07 2005-03-03 Seiko Instruments Inc 昇降圧自動切換え回路
US7518346B2 (en) * 2006-03-03 2009-04-14 Texas Instruments Deutschland Gmbh Buck-boost DC/DC converter with overlap control using ramp shift signal
GB2449914B (en) * 2007-06-07 2012-01-18 Wolfson Microelectronics Plc Improved buck-boost converter
JP4725641B2 (ja) 2008-12-17 2011-07-13 日本テキサス・インスツルメンツ株式会社 昇降圧型スイッチングレギュレータ
TWI436594B (zh) * 2009-03-13 2014-05-01 Richtek Technology Corp Step-up and down power supply converter and control method thereof and sawtooth wave generator and method for applying the same in the step-up and step-down power supply converter
EP2466740B1 (en) 2010-12-14 2020-02-05 Dialog Semiconductor GmbH Circuit of high efficient buck-boost switching regulator and control method thereof
EP2479878B1 (de) 2011-01-25 2016-07-20 Siemens Aktiengesellschaft Verfahren zur Regelung eines Tief-Hochsetzstellers
CN104821715B (zh) 2015-04-24 2017-05-17 成都芯源系统有限公司 升降压开关电路及其控制方法
US10177661B2 (en) * 2015-06-15 2019-01-08 Futurewei Technologies, Inc. Control method for buck-boost power converters
US10038382B2 (en) 2016-01-19 2018-07-31 Intersil Americas LLC Current mode 3-state buck-boost PWM control architecture
US10014778B1 (en) 2018-01-12 2018-07-03 BravoTek Electronics Co., Ltd. SIBO buck-boost converter and control method thereof
US20200076306A1 (en) * 2018-08-31 2020-03-05 Qualcomm Incorporated Buck/boost controller modes

Similar Documents

Publication Publication Date Title
JP4678215B2 (ja) スイッチング電源装置
CN102751856B (zh) 具有过流保护功能的多相开关变换器及其控制方法
US8294439B2 (en) Buck-boost switching regulator and control circuit and method therefor
JP2014509169A5 (ja)
JP2005086998A5 (ja)
JP2012050207A (ja) マルチフェーズ型dc/dcコンバータ回路
JP2009148149A (ja) 昇降圧チョッパ回路の制御方法
TW201919317A (zh) 轉換器及其驅動及控制方法
JP6597544B2 (ja) 信号発生回路及び電源装置
TWI784673B (zh) 多相切換模式的電源
JP6326967B2 (ja) マルチフェーズ電源装置
TW202137685A (zh) 切換式電源供應器及其控制電路與快速響應方法
JPWO2020139614A5 (ja)
TWI708468B (zh) 單模準恒定頻率控制器裝置
JP6851472B2 (ja) スイッチング電源装置
CN203457046U (zh) 开关模式电源、电源电路及直流至直流转换器
JP2005184964A (ja) 電源装置及びその制御方法
JP6968315B1 (ja) 電力変換装置
JP7367030B2 (ja) 固定周波数降圧ブースト電力コンバータ制御
Chen et al. A buck DC-DC converter with a novel PWM/PFM hybrid-mode auto-change technique
TW201526501A (zh) 切換式電源供應器及其控制電路與控制方法
JP2018085827A (ja) 電圧制御装置
Liu et al. Digital control and simulation of parallel current mode for Buck converter
Al-Numay et al. Averaging Method for PWM DC-DC Converters Operating in Discontinuous Conduction Mode With Feedback
JP5713261B2 (ja) Ac/dc変換装置