JPS6410941B2 - - Google Patents
Info
- Publication number
- JPS6410941B2 JPS6410941B2 JP54012090A JP1209079A JPS6410941B2 JP S6410941 B2 JPS6410941 B2 JP S6410941B2 JP 54012090 A JP54012090 A JP 54012090A JP 1209079 A JP1209079 A JP 1209079A JP S6410941 B2 JPS6410941 B2 JP S6410941B2
- Authority
- JP
- Japan
- Prior art keywords
- input
- input protection
- semiconductor substrate
- gate
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 239000004065 semiconductor Substances 0.000 claims description 34
- 239000000758 substrate Substances 0.000 claims description 19
- 239000012535 impurity Substances 0.000 claims description 10
- 230000005669 field effect Effects 0.000 claims description 5
- 239000010410 layer Substances 0.000 claims 4
- 239000011241 protective layer Substances 0.000 claims 1
- 238000009792 diffusion process Methods 0.000 description 15
- 230000015556 catabolic process Effects 0.000 description 8
- 230000000295 complement effect Effects 0.000 description 8
- 238000000034 method Methods 0.000 description 4
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 108091006146 Channels Proteins 0.000 description 2
- 230000006378 damage Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0248—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
- H01L27/0251—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
- H01L27/0288—Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Amplifiers (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
【発明の詳細な説明】
本発明は半導体装置の入力保護装置にかかり、
特に外部入力から半導体基板に対し、高い電圧が
加わつた場合、次段のゲートに対して強い保護能
力を有する半導体装置に関するものである。
特に外部入力から半導体基板に対し、高い電圧が
加わつた場合、次段のゲートに対して強い保護能
力を有する半導体装置に関するものである。
以下の説明は簡単のため相補型半導体装置を例
にしてなされる。
にしてなされる。
一般に、相補型電界効果半導体装置(以下C−
MOSTと略記する)の入力保護装置は、第1図
の如く構成される。第1図はN型半導体基板を用
いた時の図である。この入力保護装置は、外部入
力からN型半導体基板電圧に対して負電圧が入力
電極6に加わつた場合、P+不純物拡散層2とN
型半導体基板1の接合における逆耐圧でブレーク
ダウンが起こり、又、拡散層を長くして、次段の
ゲートに対して抵抗を有する様にして、時定数を
大きくし、次段のゲート破壊に対して保護の役割
をしている。ここで6′は次段のゲートに接続さ
れている。又、逆に外部入力から正電圧が加わつ
た場合、P+不純物拡散層2とN型半導体基板1
の順方向特性で、電荷をN型半導体基板1に流し
て次段のゲート破壊を防止している。しかしなが
らこのような従来技術では、負電圧が加わつた場
合、P+不純物拡散層2とN型半導体基板1の逆
耐圧が高いので、ゲート酸化膜厚が薄くなると、
ゲート破壊が起こる。その対策として、P+不純
物拡散層を長くして、抵抗を大きくすれば効果が
あるが、入力の信号と、その信号がゲートに加わ
る時間の遅れから、動作周波数が低くなるという
欠点があつた。
MOSTと略記する)の入力保護装置は、第1図
の如く構成される。第1図はN型半導体基板を用
いた時の図である。この入力保護装置は、外部入
力からN型半導体基板電圧に対して負電圧が入力
電極6に加わつた場合、P+不純物拡散層2とN
型半導体基板1の接合における逆耐圧でブレーク
ダウンが起こり、又、拡散層を長くして、次段の
ゲートに対して抵抗を有する様にして、時定数を
大きくし、次段のゲート破壊に対して保護の役割
をしている。ここで6′は次段のゲートに接続さ
れている。又、逆に外部入力から正電圧が加わつ
た場合、P+不純物拡散層2とN型半導体基板1
の順方向特性で、電荷をN型半導体基板1に流し
て次段のゲート破壊を防止している。しかしなが
らこのような従来技術では、負電圧が加わつた場
合、P+不純物拡散層2とN型半導体基板1の逆
耐圧が高いので、ゲート酸化膜厚が薄くなると、
ゲート破壊が起こる。その対策として、P+不純
物拡散層を長くして、抵抗を大きくすれば効果が
あるが、入力の信号と、その信号がゲートに加わ
る時間の遅れから、動作周波数が低くなるという
欠点があつた。
本発明は、上記欠点を除き、入力から逆方向電
圧が加つても、容易にゲート破壊されず、しかも
高い動作周波数が可能な相補型半導体装置の入力
保護装置を提供するものである。
圧が加つても、容易にゲート破壊されず、しかも
高い動作周波数が可能な相補型半導体装置の入力
保護装置を提供するものである。
本発明の特徴は、半導体基板に設けられて、電
界効果トランジスタの入力電極と前記電界効果ト
ランジスタのゲート電極間に、前記半導体基板の
一導電型の表面に設けられた逆導電型の入力保護
層を接続した半導体装置の入力保護装置におい
て、前記入力保護層の第1のコンタクト領域と前
記入力電極とを接続し、前記入力保護層の第2の
コンタクト領域と前記ゲート電極とを接続し、前
記第1および第2のコンタクト領域間の前記入力
保護層の表面部分に前記一導電型で、かつ前記入
力保護層よりも不純物濃度の高い領域を設け、前
記領域と前記半導体基板とは電気的に接続されて
いる半導体装置の入力保護装置にある。
界効果トランジスタの入力電極と前記電界効果ト
ランジスタのゲート電極間に、前記半導体基板の
一導電型の表面に設けられた逆導電型の入力保護
層を接続した半導体装置の入力保護装置におい
て、前記入力保護層の第1のコンタクト領域と前
記入力電極とを接続し、前記入力保護層の第2の
コンタクト領域と前記ゲート電極とを接続し、前
記第1および第2のコンタクト領域間の前記入力
保護層の表面部分に前記一導電型で、かつ前記入
力保護層よりも不純物濃度の高い領域を設け、前
記領域と前記半導体基板とは電気的に接続されて
いる半導体装置の入力保護装置にある。
次に本発明の1実施例を図面を用いて詳細に説
明する。
明する。
第2図に示すように通常のC−MOSTの製造
に用いられる写真蝕刻および熱拡散又はイオン注
入技術に基づい、N型半導体基板1にN型チヤン
ネルMOSトランジスターを形成する為のP-−ウ
エル拡散層4aと、本発明の入力保護拡散層4b
を形成する。4aと4bは同工程又は別工程のど
ちらで形成してもよい。次にNチヤンネルMOS
トランジスタのソース、ドレインおよび本発明の
入力保護装置に特長的なN+不純物拡散層3を設
け次にPチヤンネルMOSトランジスターのソー
ス、ドレインおよび入力保護抵抗4bのオーミツ
クコンタクトを取る目的でP+不純物拡散層2,
2を設ける。その後PチヤンネルおよびNチヤン
ネルMOSトランジスタの必要な領域にゲート酸
化膜を設け、さらにコンタクト5を設け、アルミ
蒸着後、写真蝕刻を用いてパターニングしてアル
ミニウム電極6,6′及び6″を設け、本発明の相
補型半導体入力保護装置ができる。ただし6は入
力電極、6′は次段のゲートに接続される電極、
6″は接地用金属電極である。
に用いられる写真蝕刻および熱拡散又はイオン注
入技術に基づい、N型半導体基板1にN型チヤン
ネルMOSトランジスターを形成する為のP-−ウ
エル拡散層4aと、本発明の入力保護拡散層4b
を形成する。4aと4bは同工程又は別工程のど
ちらで形成してもよい。次にNチヤンネルMOS
トランジスタのソース、ドレインおよび本発明の
入力保護装置に特長的なN+不純物拡散層3を設
け次にPチヤンネルMOSトランジスターのソー
ス、ドレインおよび入力保護抵抗4bのオーミツ
クコンタクトを取る目的でP+不純物拡散層2,
2を設ける。その後PチヤンネルおよびNチヤン
ネルMOSトランジスタの必要な領域にゲート酸
化膜を設け、さらにコンタクト5を設け、アルミ
蒸着後、写真蝕刻を用いてパターニングしてアル
ミニウム電極6,6′及び6″を設け、本発明の相
補型半導体入力保護装置ができる。ただし6は入
力電極、6′は次段のゲートに接続される電極、
6″は接地用金属電極である。
本発明の相補型半導体装置の入力保護装置を用
いると、第3図に示すように、入力負電圧が小さ
い時は、拡散層3とP−ウエル4b、及びP−ウ
エル4bとN型半導体基板1の間の逆バイアスに
よる空乏層は小さいので、入力保護抵抗値は小さ
い。しかし、入力負電圧が大きい時は、第4図の
如くそれぞれの逆バイアスによる空乏層が大きく
なり、拡散層3からの空乏層と半導体基板1から
の空乏層が接合して、ピンチオフした状態となり
入力保護抵抗値は大きくなる。すなわち入力負電
圧が変化することにより入力保護抵抗値が変化し
入力負電圧が大きくなる程、入力保護抵抗値が大
きくなるという特徴を有する。この様に、従来の
構造では入力保護抵抗値は入力負電圧の大小にか
かわらず一定であつた為、ゲート破壊と動作周波
数が相反する特性を有していたが、本発明の入力
保護装置を用いる事により動作周波数を高くする
為入力保護抵抗値を小さくしても、過大入力負電
圧が加わつた時は、入力保護抵抗が大きくなつて
ゲート破壊を防ぐという効果が大きくなる。
いると、第3図に示すように、入力負電圧が小さ
い時は、拡散層3とP−ウエル4b、及びP−ウ
エル4bとN型半導体基板1の間の逆バイアスに
よる空乏層は小さいので、入力保護抵抗値は小さ
い。しかし、入力負電圧が大きい時は、第4図の
如くそれぞれの逆バイアスによる空乏層が大きく
なり、拡散層3からの空乏層と半導体基板1から
の空乏層が接合して、ピンチオフした状態となり
入力保護抵抗値は大きくなる。すなわち入力負電
圧が変化することにより入力保護抵抗値が変化し
入力負電圧が大きくなる程、入力保護抵抗値が大
きくなるという特徴を有する。この様に、従来の
構造では入力保護抵抗値は入力負電圧の大小にか
かわらず一定であつた為、ゲート破壊と動作周波
数が相反する特性を有していたが、本発明の入力
保護装置を用いる事により動作周波数を高くする
為入力保護抵抗値を小さくしても、過大入力負電
圧が加わつた時は、入力保護抵抗が大きくなつて
ゲート破壊を防ぐという効果が大きくなる。
上記実施例は相補型半導体装置のN型半導体基
板を用いた場合について説明したが、P型半導体
基板を使つても、同様に実施できることは勿論、
他の型の半導体装置においても数工程の追加によ
り、同一の効果が得られる。
板を用いた場合について説明したが、P型半導体
基板を使つても、同様に実施できることは勿論、
他の型の半導体装置においても数工程の追加によ
り、同一の効果が得られる。
以上、詳細に説明した様に、本発明によれば動
作周波数を低下させることなく、ゲート破壊にも
強い入力保護装置が得られる。
作周波数を低下させることなく、ゲート破壊にも
強い入力保護装置が得られる。
第1図aは従来の相補型半導体装置の入力保護
装置を平面図であり、第1図bは第1図aのA−
A′部の断面図である。第2図aは本発明の相補
型半導体装置の入力保護装置の一実施例の平面図
であり、第2図bは第2図aのB−B′部の断面
図である。第3図は本発明において入力負電圧が
小さい時の入力保護抵抗の空乏層の形状を示す図
であり、第4図は本発明において入力負電圧が大
きい時の入力保護抵抗の空乏層の形状を示す図で
ある。 尚、図において、1……N型半導体基板、2…
…入力保護P+不純物拡散層、3……N+型不純物
拡散層、4a,4b……P−ウエル拡散層、5…
…コンタクト、6,6′,6″……アルミニウム電
極、このうち6″は接地用金属電極、7……空乏
層である。
装置を平面図であり、第1図bは第1図aのA−
A′部の断面図である。第2図aは本発明の相補
型半導体装置の入力保護装置の一実施例の平面図
であり、第2図bは第2図aのB−B′部の断面
図である。第3図は本発明において入力負電圧が
小さい時の入力保護抵抗の空乏層の形状を示す図
であり、第4図は本発明において入力負電圧が大
きい時の入力保護抵抗の空乏層の形状を示す図で
ある。 尚、図において、1……N型半導体基板、2…
…入力保護P+不純物拡散層、3……N+型不純物
拡散層、4a,4b……P−ウエル拡散層、5…
…コンタクト、6,6′,6″……アルミニウム電
極、このうち6″は接地用金属電極、7……空乏
層である。
Claims (1)
- 1 半導体基板に設けられて、電界効果トランジ
スタの入力電極と前記電界効果トランジスタのゲ
ート電極間に、前記半導体基板の一導電型の表面
に設けられた逆導電型の入力保護層を接続した半
導体装置の入力保護装置において、前記入力保護
層の第1のコンタクト領域と前記入力電極とを接
続し、前記入力保護層の第2のコンタクト領域と
前記ゲート電極とを接続し、前記第1および第2
のコンタクト領域間の前記入力保護層の表面部分
に前記一導電型で、かつ前記入力保護層よりも不
純物濃度の高い領域を設け、前記領域と前記半導
体基板とは電気的に接続されていることを特徴と
する半導体装置の入力保護装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1209079A JPS55103769A (en) | 1979-02-05 | 1979-02-05 | Input protection device for semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1209079A JPS55103769A (en) | 1979-02-05 | 1979-02-05 | Input protection device for semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS55103769A JPS55103769A (en) | 1980-08-08 |
JPS6410941B2 true JPS6410941B2 (ja) | 1989-02-22 |
Family
ID=11795866
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1209079A Granted JPS55103769A (en) | 1979-02-05 | 1979-02-05 | Input protection device for semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS55103769A (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2882291B2 (ja) * | 1994-10-31 | 1999-04-12 | 関西日本電気株式会社 | 高耐圧ダイオード及びその製造方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5391679A (en) * | 1977-01-24 | 1978-08-11 | Hitachi Ltd | Semiconductor high breakdown voltage and high resistance element |
JPS53118388A (en) * | 1977-03-25 | 1978-10-16 | Nec Corp | Semiconductor integrated circuit device |
-
1979
- 1979-02-05 JP JP1209079A patent/JPS55103769A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPS55103769A (en) | 1980-08-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH08130308A (ja) | 半導体装置 | |
JPH0770717B2 (ja) | 半導体装置 | |
US5714783A (en) | Field-effect transistor | |
US3518750A (en) | Method of manufacturing a misfet | |
JPH04241452A (ja) | 半導体集積回路装置 | |
JPH0653497A (ja) | 入出力保護回路を備えた半導体装置 | |
US3936862A (en) | MISFET and method of manufacture | |
JPS63244874A (ja) | 入力保護回路 | |
JP3402043B2 (ja) | 電界効果トランジスタ | |
JPS6410941B2 (ja) | ||
JPS626352B2 (ja) | ||
KR940007468B1 (ko) | 반도체 장치 | |
JPS6123669B2 (ja) | ||
US5962898A (en) | Field-effect transistor | |
US5160990A (en) | MIS-FET with small chip area and high strength against static electricity | |
JPS62274778A (ja) | 半導体装置 | |
JPS6334619B2 (ja) | ||
JPS6115593B2 (ja) | ||
JPH039629B2 (ja) | ||
JP2948256B2 (ja) | 半導体記憶装置の製造方法 | |
JPS627710B2 (ja) | ||
JPH03278570A (ja) | 半導体装置およびその製造方法 | |
JPS61207051A (ja) | 半導体装置 | |
JPS63283071A (ja) | 半導体装置 | |
JPS5858747A (ja) | Mos型半導体集積回路 |