JPS6393139A - 半導体集積回路装置 - Google Patents

半導体集積回路装置

Info

Publication number
JPS6393139A
JPS6393139A JP23970586A JP23970586A JPS6393139A JP S6393139 A JPS6393139 A JP S6393139A JP 23970586 A JP23970586 A JP 23970586A JP 23970586 A JP23970586 A JP 23970586A JP S6393139 A JPS6393139 A JP S6393139A
Authority
JP
Japan
Prior art keywords
leads
integrated circuit
semiconductor integrated
circuit device
pellet
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23970586A
Other languages
English (en)
Other versions
JPH0556860B2 (ja
Inventor
Yasushi Tomijima
富島 靖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP23970586A priority Critical patent/JPS6393139A/ja
Publication of JPS6393139A publication Critical patent/JPS6393139A/ja
Publication of JPH0556860B2 publication Critical patent/JPH0556860B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched

Landscapes

  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、半導体集積回路装置用パッケージに関する。
〔従来の技術〕
従来高速バイポーラ用のパッケージは、大きな電流で使
用するので発熱量が多い従って放熱性を良くする必要性
とGND強化の目的でパッケージ裏面1GND接続する
という観点から金属共となっており第2図に示す構成と
なっていた。
しかしこの場合アイランド部3とパッケージ裏面部13
とは電気的に接続されており同電位となる、従りてアイ
ランド部3を最低電位、パッケージ裏面部13をGND
として使用する場合は、第3図に示すように、アイラン
ド部3と、パッケージ裏面部13は、電気的に分離され
ていた。
〔発明が解決しようとする問題点〕
上述した第3図に示す従来のパッケージは、アイランド
部3がパッケージ2内に独立に配置されているため、ベ
レット1をアイランド部3にAu−5t材などのロー材
によりiラント後ステッチ4゜5.6.7とボンディン
グワイヤ8,9,10.11に。
よりボンディング接続する際にアイランド部3に帯電し
ていた静電気がボンディングと同時に放電しベレット1
が静電破壊するという欠点がある。
〔問題点を解決するための手段〕
本発明のパッケージは、入出力および電源用のリードと
は別に、アイランド部にステッチとは分離された直結す
るリードを有している。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一笑施例の平面図と、A−A線の断面
図である。本パッケージは、入出力および電源と接続さ
れているリード12の他にアイランド部と直結するリー
ド14を備えている。ペレット1は、このリード14に
より静電気を防止されたアイランド部3にAu−8i材
などのロー材によりマウントされる。
次にペレット1は、ステッチ4,5,6.7とボンディ
ングワイヤ8,9,10,11によりボンディング接続
される。従って、ペレット1の組立時に静電破壊を生じ
ない。
アイランド部3は、パッケージの裏面部13と電気的に
分離されているためパッケージの裏面部13をGND接
続しても最低を位で使用できる。
さらに半導体集積回路装置として使用する場合、リード
12およびリード14は個別に切断分離される。
〔発明の効果〕 以上説明したように本発明は、アイランド部を別リード
として引き出すことにより初期の静電気の帯電防止を行
っている為静電破壊から半導体集積回路装置を保護する
という効果がある。
さらにパッケージの裏面をGND接続しても、アイラン
ド部は異種電位で使用できるという効果もある。
【図面の簡単な説明】
第1図(5)、(至)は、本発明の平面図とA−A線の
断面図、第2図および第3図(4)、@は従来の平面図
とB−B、il及びC−C線の断面図である。 1・・・・・・ペレット、2・・・・・・パッケージ、
3・・・・・・アイランド部、4・・・・・・ステッチ
、5・・・・・・ステッチ、6・・・・・・ステッチ、
7・・・・・・ステッチ、8・・・・・・ボンディング
ワイヤ、9・・・・・・ボンディングワイヤ、10・・
・・・・ボンディングワイヤ、11・・・・・・ボンデ
ィングワイヤ、12・・・・・・リード、13・・・・
・・パッケージの裏面部。 l へ゛し・ソト    5ズがアチ    q、ボシ
テλシブ)lヤ  tSS・がジ/1東■后部(A) CB) 第 1 図 /へ°L=z)    5.スネソチ    9、ホ゛
ン財〉ヅフI’r   t3. tvly−ス1シ酌坪
(A) CB) 第 2 圏

Claims (1)

    【特許請求の範囲】
  1. 入出力および電源用のリードとは別に、アイランド部に
    ステッチとは分離された直結するリードを有することを
    特徴とする半導体集積回路装置。
JP23970586A 1986-10-07 1986-10-07 半導体集積回路装置 Granted JPS6393139A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23970586A JPS6393139A (ja) 1986-10-07 1986-10-07 半導体集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23970586A JPS6393139A (ja) 1986-10-07 1986-10-07 半導体集積回路装置

Publications (2)

Publication Number Publication Date
JPS6393139A true JPS6393139A (ja) 1988-04-23
JPH0556860B2 JPH0556860B2 (ja) 1993-08-20

Family

ID=17048695

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23970586A Granted JPS6393139A (ja) 1986-10-07 1986-10-07 半導体集積回路装置

Country Status (1)

Country Link
JP (1) JPS6393139A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04123464A (ja) * 1990-09-13 1992-04-23 Mitsubishi Electric Corp 半導体集積回路装置
US5734198A (en) * 1994-11-10 1998-03-31 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US5965936A (en) * 1997-12-31 1999-10-12 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6054754A (en) * 1997-06-06 2000-04-25 Micron Technology, Inc. Multi-capacitance lead frame decoupling device
US6075676A (en) * 1998-04-28 2000-06-13 Fujitsu Limited Head assembly including shorted head leads for preventing damage of head during manufacture of a magnetic storage system
US6114756A (en) * 1998-04-01 2000-09-05 Micron Technology, Inc. Interdigitated capacitor design for integrated circuit leadframes
US6472737B1 (en) 1998-01-20 2002-10-29 Micron Technology, Inc. Lead frame decoupling capacitor, semiconductor device packages including the same and methods

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04123464A (ja) * 1990-09-13 1992-04-23 Mitsubishi Electric Corp 半導体集積回路装置
US5734198A (en) * 1994-11-10 1998-03-31 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6124630A (en) * 1994-11-10 2000-09-26 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6307255B1 (en) 1994-11-10 2001-10-23 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6707136B2 (en) 1996-09-04 2004-03-16 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6515353B2 (en) 1996-09-04 2003-02-04 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6504236B2 (en) 1997-06-06 2003-01-07 Micron Technology, Inc. Semiconductor die assembly having leadframe decoupling characters and method
US6054754A (en) * 1997-06-06 2000-04-25 Micron Technology, Inc. Multi-capacitance lead frame decoupling device
US6781219B2 (en) 1997-06-06 2004-08-24 Micron Technology, Inc. Semiconductor die assembly having leadframe decoupling characters
US6184574B1 (en) 1997-06-06 2001-02-06 Micron Technology, Inc. Multi-capacitance lead frame decoupling device
US6310388B1 (en) 1997-06-06 2001-10-30 Micron Technology, Inc. Semiconductor die assembly having leadframe decoupling characters
US5965936A (en) * 1997-12-31 1999-10-12 Micron Technology, Inc. Multi-layer lead frame for a semiconductor device
US6515359B1 (en) 1998-01-20 2003-02-04 Micron Technology, Inc. Lead frame decoupling capacitor semiconductor device packages including the same and methods
US6472737B1 (en) 1998-01-20 2002-10-29 Micron Technology, Inc. Lead frame decoupling capacitor, semiconductor device packages including the same and methods
US6717257B2 (en) 1998-01-20 2004-04-06 Micron Technology, Inc. Lead frame decoupling capacitor, semiconductor device packages including the same and methods
US7071542B2 (en) 1998-01-20 2006-07-04 Micron Technology, Inc. Lead frame decoupling capacitor, semiconductor device packages including the same and methods
US6396134B2 (en) 1998-04-01 2002-05-28 Micron Technology, Inc. Interdigitated capacitor design for integrated circuit lead frames
US6265764B1 (en) 1998-04-01 2001-07-24 Micron Technology, Inc. Interdigitated capacitor design for integrated circuit lead frames
US6531765B2 (en) 1998-04-01 2003-03-11 Micron Technology, Inc. Interdigitated capacitor design for integrated circuit lead frames and method
US6114756A (en) * 1998-04-01 2000-09-05 Micron Technology, Inc. Interdigitated capacitor design for integrated circuit leadframes
US6730994B2 (en) 1998-04-01 2004-05-04 Micron Technology, Inc. Interdigitated capacitor design for integrated circuit lead frames and methods
US6075676A (en) * 1998-04-28 2000-06-13 Fujitsu Limited Head assembly including shorted head leads for preventing damage of head during manufacture of a magnetic storage system

Also Published As

Publication number Publication date
JPH0556860B2 (ja) 1993-08-20

Similar Documents

Publication Publication Date Title
JP3161128B2 (ja) リード・オン・チップ半導体素子およびその製造方法
JPS6393139A (ja) 半導体集積回路装置
JPH0238446Y2 (ja)
JPS5992556A (ja) 半導体装置
JPH02278740A (ja) 半導体装置のパッケージング方法
JPS6297358A (ja) 樹脂封止形半導体集積回路装置
JPH0546098B2 (ja)
JP2522455B2 (ja) 半導体集積回路装置
JPS6251231A (ja) 半導体集積回路装置
KR0122905Y1 (ko) 반도체 패키지
JPS60234335A (ja) 半導体装置
JPH05291345A (ja) 半導体装置
JPH01282846A (ja) 混成集積回路
JPS63310134A (ja) 半導体集積回路装置
JPH0521694A (ja) 半導体装置
JPH03194961A (ja) 高耐圧半導体装置
JP2003124333A (ja) 半導体icチップ
JPH0621319A (ja) 半導体装置用リードフレーム
KR100216843B1 (ko) 리드프레임의 구조 및 이를 이용한 반도체 패키지
JPS62136062A (ja) 半導体装置
JPS5831733B2 (ja) 集積回路装置
JPS57187962A (en) Surge protector of semiconductor integrated circuit
JPS59101857A (ja) 半導体装置
JPH05326568A (ja) 化合物半導体集積回路
JPH04112561A (ja) 半導体素子

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees