JPS63275158A - 半導体装置 - Google Patents
半導体装置Info
- Publication number
- JPS63275158A JPS63275158A JP62111332A JP11133287A JPS63275158A JP S63275158 A JPS63275158 A JP S63275158A JP 62111332 A JP62111332 A JP 62111332A JP 11133287 A JP11133287 A JP 11133287A JP S63275158 A JPS63275158 A JP S63275158A
- Authority
- JP
- Japan
- Prior art keywords
- metal layer
- layer
- silicon resistor
- bending part
- bent portion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 24
- 229910052751 metal Inorganic materials 0.000 claims abstract description 16
- 239000002184 metal Substances 0.000 claims abstract description 16
- 239000012535 impurity Substances 0.000 claims abstract description 15
- 239000000758 substrate Substances 0.000 claims abstract description 12
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 16
- 230000005669 field effect Effects 0.000 claims description 6
- 238000009792 diffusion process Methods 0.000 abstract description 10
- 238000005452 bending Methods 0.000 abstract description 9
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 5
- 229910052710 silicon Inorganic materials 0.000 abstract description 5
- 239000010703 silicon Substances 0.000 abstract description 5
- 230000015556 catabolic process Effects 0.000 abstract description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 abstract 1
- 239000010410 layer Substances 0.000 description 32
- 238000010586 diagram Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 238000007664 blowing Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000002161 passivation Methods 0.000 description 1
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は半導体装置に関し特に絶縁ゲート型の電界効果
トランジスタのゲート電極を保護するための抵抗体を有
する半導体装置に関する。
トランジスタのゲート電極を保護するための抵抗体を有
する半導体装置に関する。
従来、絶縁ゲート型の電界効果トランジスタ(以下MO
8@FETという)には、ゲート電極の過大入力に対す
る絶縁破壊防止のだめの保全回路が設けられている。
8@FETという)には、ゲート電極の過大入力に対す
る絶縁破壊防止のだめの保全回路が設けられている。
この保護回路は、第2図に示すような抵抗Rとダイオー
ドDi とを含む回路が一般的に知られている。
ドDi とを含む回路が一般的に知られている。
この保護回路は、過大入力に対してダイオードDiがブ
レークダウンして抵抗Rと共にMOS・FETのトラン
ジスタQのゲート電極Gに過大電圧がかからないように
動作する。
レークダウンして抵抗Rと共にMOS・FETのトラン
ジスタQのゲート電極Gに過大電圧がかからないように
動作する。
この抵抗Rは、拡散層型の抵抗や多結晶シリコンによる
抵抗が一般的に適用され、中でも多結晶シリコンによる
抵抗は拡散層型の抵抗に比べ入力容量および入力漏洩電
流を小さくすることができる長所がある。
抵抗が一般的に適用され、中でも多結晶シリコンによる
抵抗は拡散層型の抵抗に比べ入力容量および入力漏洩電
流を小さくすることができる長所がある。
従来のこの種の半導体装置について図面を参照して説明
する。
する。
第3図は従来の半導体装置の一例を示す平面図である。
半導体基板1上には、ソース拡散層5、ドレイン拡散層
6、ゲート電極7、ソース電極8及びドレイン電極9を
含むMOS−FETと、一端がゲート電極7に接続され
他端が信号入力端のポンディングパッド40に接続され
た多結晶シリコン抵抗体10と、一電極がゲート電極7
に接続され多結晶シリコン抵抗体10と共にゲート電極
7を過大入力から保護するためのダイオード領域50と
が形成されている。
6、ゲート電極7、ソース電極8及びドレイン電極9を
含むMOS−FETと、一端がゲート電極7に接続され
他端が信号入力端のポンディングパッド40に接続され
た多結晶シリコン抵抗体10と、一電極がゲート電極7
に接続され多結晶シリコン抵抗体10と共にゲート電極
7を過大入力から保護するためのダイオード領域50と
が形成されている。
これらMOS−FET1多結晶シリコン抵抗体10及び
ダイオード領域50は、それぞれ第2図のトランジスタ
Q1抵抗R及びダイオードDiに対応している。
ダイオード領域50は、それぞれ第2図のトランジスタ
Q1抵抗R及びダイオードDiに対応している。
多結晶シリコン抵抗体10は、通常、抵抗値を大きくす
るために屈曲して形成され、この屈曲部11を流れる電
流Iは最短イ蛋路を流れようとするため屈曲部11の内
側に集中して流れる。
るために屈曲して形成され、この屈曲部11を流れる電
流Iは最短イ蛋路を流れようとするため屈曲部11の内
側に集中して流れる。
上述した従来の半導体装置は、ゲート電極7を保護する
だめの多結晶シリコン抵抗体10が屈曲して形成されて
いるので、過大入力による電流が屈曲部11の内側に集
中して流れ、この電流により多結晶シリコン抵抗体10
の屈曲部11が溶断しやすくなるという欠点がある。
だめの多結晶シリコン抵抗体10が屈曲して形成されて
いるので、過大入力による電流が屈曲部11の内側に集
中して流れ、この電流により多結晶シリコン抵抗体10
の屈曲部11が溶断しやすくなるという欠点がある。
本発明の目的は、過大入力電流による多結晶シリコン抵
抗体の屈曲部の溶断を防止することができる半導体装置
を提供することにある。
抗体の屈曲部の溶断を防止することができる半導体装置
を提供することにある。
本発明の半導体装置は、半導体基板上に形成された、絶
縁ゲート型の電界効果トランジスタと、一端がこの電界
効果トランジスタのゲート電極に接続され他端が信号入
力端に接続された多結晶シリコン抵抗体と、一電極が前
記ゲート電極に接続され前記多結晶シリコン抵抗体と共
に前記ゲート電極を過大入力から保護するためのダイオ
ード領域とを含む半導体装置において前記多結晶シリコ
ン抵抗体の屈曲部に、この屈曲部とそれぞれつながシ、
この屈曲部の上表面を覆った金属層及びこの屈曲部下方
の前記半導体基板に設けられごの半導体基板に対し信号
が絶縁されるように逆導電型とした不純物層のうちの少
なくとも金属層を設けて構成される。
縁ゲート型の電界効果トランジスタと、一端がこの電界
効果トランジスタのゲート電極に接続され他端が信号入
力端に接続された多結晶シリコン抵抗体と、一電極が前
記ゲート電極に接続され前記多結晶シリコン抵抗体と共
に前記ゲート電極を過大入力から保護するためのダイオ
ード領域とを含む半導体装置において前記多結晶シリコ
ン抵抗体の屈曲部に、この屈曲部とそれぞれつながシ、
この屈曲部の上表面を覆った金属層及びこの屈曲部下方
の前記半導体基板に設けられごの半導体基板に対し信号
が絶縁されるように逆導電型とした不純物層のうちの少
なくとも金属層を設けて構成される。
次に、本発明の実施例について図面を参照して説明する
。
。
第1図(a)〜(C)はそれぞれ本発明の一実施例を示
す平面図及び断面図である。
す平面図及び断面図である。
本実施例が第3図に示された従来の半導体装置と相違す
る点は、多結晶シリコン抵抗体10の屈曲部11に、こ
の屈曲部11とそれぞれつながシ、上表面を覆ったアル
ミニウムの金属層20、及び屈曲部11の下方の半導体
基板1に設けらlこの半導体基板1に対し信号が絶縁さ
れるように逆導電型とした不純物層30のうちの少なく
とも金属5一 層20を設けた点にある。
る点は、多結晶シリコン抵抗体10の屈曲部11に、こ
の屈曲部11とそれぞれつながシ、上表面を覆ったアル
ミニウムの金属層20、及び屈曲部11の下方の半導体
基板1に設けらlこの半導体基板1に対し信号が絶縁さ
れるように逆導電型とした不純物層30のうちの少なく
とも金属5一 層20を設けた点にある。
第1図(b)に示されたA−A’断面においては、2つ
の屈曲部11に金属層20及び不純物層30が共に設け
られているが、第1図(C)に示されたB−B′断面に
おいては、ソース拡散層5により近い方の屈曲部11に
は金属層20のみが設けられている。
の屈曲部11に金属層20及び不純物層30が共に設け
られているが、第1図(C)に示されたB−B′断面に
おいては、ソース拡散層5により近い方の屈曲部11に
は金属層20のみが設けられている。
これはソース拡散層50近くに不純物層30を設けると
、信号入力端に過大電圧が印加されたときにソース拡散
層5・不純物層30間で絶縁破壊が起るので、これを防
止するためである。
、信号入力端に過大電圧が印加されたときにソース拡散
層5・不純物層30間で絶縁破壊が起るので、これを防
止するためである。
このように、多結晶シリコン抵抗体10の屈曲部11に
金属層20、不純物層30を設けることにより、屈曲部
11を流れる電流を金属層20及び不純物層30に分散
させることができるので、屈曲部11の溶断を防止する
ことができる。
金属層20、不純物層30を設けることにより、屈曲部
11を流れる電流を金属層20及び不純物層30に分散
させることができるので、屈曲部11の溶断を防止する
ことができる。
なお、これら金属層20及び不純物層30は、他の拡散
層、電極及び配線等を形成する工程で同時に容易に形成
することができる。
層、電極及び配線等を形成する工程で同時に容易に形成
することができる。
以上説明したように本発明は、多結晶シリコン抵抗体の
屈曲部に、これとつながった金属層及び不純物層のうち
の少なくとも金属層を設けた構造とすることによシ、信
号入力端に過大入力が印加されても屈曲部を流れる電流
を分散させることができるので、過大入力による屈曲部
の溶断を防止することができる効果がある。
屈曲部に、これとつながった金属層及び不純物層のうち
の少なくとも金属層を設けた構造とすることによシ、信
号入力端に過大入力が印加されても屈曲部を流れる電流
を分散させることができるので、過大入力による屈曲部
の溶断を防止することができる効果がある。
第1図(a)〜(c)はそれぞれ本発明の一実施例を示
す平面図及び断面図、第2図は従来の半導体装置の一例
を説明するだめの回路図、第3図は従来の半導体装置の
一例を示す平面図である。 1・・・・・・シリコン基板、2・・・・・・フィール
絶縁膜、3・・・・・・層間絶縁膜、4・・・・・・パ
ッシベーション絶縁膜、5・・・・・・ソース拡散層、
6・・・・・・ドレイン拡散層、7・・・・−・ゲート
電極、8・・・・・・ソース電極、9・−・・・・ドレ
イン電極、10・・・・・・多結晶シリコン抵抗体、1
1・・・・・・屈曲部、12・・・・・・コンタクト部
、20・・・・・・金属層、30・・・・・・不純物層
、40・・・・・・ポンディングパッド、50・・・・
・・ダイオード領域、Di ・・・・・・ダイオード、
Q・・・・・・トランジスタ、R・・・・・・抵抗。 第1図(カ) (A−A’断面) (B−B’断面) 刀1図
す平面図及び断面図、第2図は従来の半導体装置の一例
を説明するだめの回路図、第3図は従来の半導体装置の
一例を示す平面図である。 1・・・・・・シリコン基板、2・・・・・・フィール
絶縁膜、3・・・・・・層間絶縁膜、4・・・・・・パ
ッシベーション絶縁膜、5・・・・・・ソース拡散層、
6・・・・・・ドレイン拡散層、7・・・・−・ゲート
電極、8・・・・・・ソース電極、9・−・・・・ドレ
イン電極、10・・・・・・多結晶シリコン抵抗体、1
1・・・・・・屈曲部、12・・・・・・コンタクト部
、20・・・・・・金属層、30・・・・・・不純物層
、40・・・・・・ポンディングパッド、50・・・・
・・ダイオード領域、Di ・・・・・・ダイオード、
Q・・・・・・トランジスタ、R・・・・・・抵抗。 第1図(カ) (A−A’断面) (B−B’断面) 刀1図
Claims (1)
- 半導体基板上に形成された、絶縁ゲート型の電界効果ト
ランジスタと、一端がこの電界効果トランジスタのゲー
ト電極に接続され他端が信号入力端に接続された多結晶
シリコン抵抗体と、一電極が前記ゲート電極に接続され
前記多結晶シリコン抵抗体と共に前記ゲート電極を過大
入力から保護するためのダイオード領域とを含む半導体
装置において、前記多結晶シリコン抵抗体の屈曲部に、
この屈曲部とそれぞれつながり、この屈曲部の上表面を
覆った金属層、及びこの屈曲部下方の前記半導体基板に
設けられこの半導体基板に対し信号が絶縁されるように
逆導電型とした不純物層のうちの少なくとも金属層を設
けたことを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62111332A JPS63275158A (ja) | 1987-05-06 | 1987-05-06 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62111332A JPS63275158A (ja) | 1987-05-06 | 1987-05-06 | 半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63275158A true JPS63275158A (ja) | 1988-11-11 |
Family
ID=14558522
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62111332A Pending JPS63275158A (ja) | 1987-05-06 | 1987-05-06 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63275158A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020044560A1 (ja) * | 2018-08-31 | 2020-03-05 | 株式会社ソシオネクスト | 半導体装置及びその製造方法 |
US11955508B2 (en) | 2019-06-18 | 2024-04-09 | Socionext Inc. | Semiconductor device |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6225448A (ja) * | 1985-07-25 | 1987-02-03 | Nec Corp | ゲ−ト保護半導体装置 |
JPS6290960A (ja) * | 1985-10-16 | 1987-04-25 | Mitsubishi Electric Corp | 半導体装置 |
-
1987
- 1987-05-06 JP JP62111332A patent/JPS63275158A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6225448A (ja) * | 1985-07-25 | 1987-02-03 | Nec Corp | ゲ−ト保護半導体装置 |
JPS6290960A (ja) * | 1985-10-16 | 1987-04-25 | Mitsubishi Electric Corp | 半導体装置 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2020044560A1 (ja) * | 2018-08-31 | 2020-03-05 | 株式会社ソシオネクスト | 半導体装置及びその製造方法 |
JPWO2020044560A1 (ja) * | 2018-08-31 | 2021-08-26 | 株式会社ソシオネクスト | 半導体装置及びその製造方法 |
US11955508B2 (en) | 2019-06-18 | 2024-04-09 | Socionext Inc. | Semiconductor device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH07202126A (ja) | 半導体装置 | |
JPH04361571A (ja) | Mos型半導体装置 | |
JP2722453B2 (ja) | 半導体装置 | |
JPS63275158A (ja) | 半導体装置 | |
JPH08181219A (ja) | 半導体集積回路装置 | |
JP2541518B2 (ja) | 半導体集積回路装置 | |
JPH0252468A (ja) | 半導体装置 | |
US11127826B2 (en) | Semiconductor device | |
US5113230A (en) | Semiconductor device having a conductive layer for preventing insulation layer destruction | |
JP2881907B2 (ja) | 電力用半導体装置 | |
JPS64824B2 (ja) | ||
JP2525558Y2 (ja) | 半導体装置 | |
JPH0821630B2 (ja) | 半導体装置 | |
JP3185723B2 (ja) | 半導体装置 | |
JPH0345898B2 (ja) | ||
JP2676899B2 (ja) | Mos集積回路装置用入力回路保護装置 | |
JPS6225448A (ja) | ゲ−ト保護半導体装置 | |
JPH0456469B2 (ja) | ||
JP2996346B2 (ja) | Mos集積回路 | |
JPH04370943A (ja) | 半導体集積回路装置 | |
JP2776569B2 (ja) | 半導体装置 | |
JP2737334B2 (ja) | 電力集積回路用基板電力供給接点 | |
JPH01185974A (ja) | Mis−fet | |
JPS61100969A (ja) | 絶縁ゲ−ト保護半導体装置 | |
JPS59154056A (ja) | 半導体装置 |