JPS63246025A - パルス周波数変調回路 - Google Patents
パルス周波数変調回路Info
- Publication number
- JPS63246025A JPS63246025A JP7756587A JP7756587A JPS63246025A JP S63246025 A JPS63246025 A JP S63246025A JP 7756587 A JP7756587 A JP 7756587A JP 7756587 A JP7756587 A JP 7756587A JP S63246025 A JPS63246025 A JP S63246025A
- Authority
- JP
- Japan
- Prior art keywords
- pulse frequency
- circuit
- output
- duty
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 13
- 238000010586 diagram Methods 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Landscapes
- Pulse Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はパルス周波数変調装置に係り、特にビデオ信号
などのアナログ情報を光伝送路を経由して伝送する場合
等において、上記アナログ情報をデユーティ50%のパ
ルス信号に予変調するためのパルス周波数変調回路に関
するものである。
などのアナログ情報を光伝送路を経由して伝送する場合
等において、上記アナログ情報をデユーティ50%のパ
ルス信号に予変調するためのパルス周波数変調回路に関
するものである。
従来のパルス周波数変調回路の一例を第2図に示し説明
する。
する。
図において、9はパルス周波数変調器、10はアナログ
信号源、11はこのアナログ信号源10からのアナログ
信号を入力としQ出力とQ出力を有する変調回路、12
はデユーティ制御回路である。
信号源、11はこのアナログ信号源10からのアナログ
信号を入力としQ出力とQ出力を有する変調回路、12
はデユーティ制御回路である。
そして、従来、この種のパルス周波数変調回路は、この
第2図に示すように、パルス周波数変調器9が変調回路
11とデユーティ制御回路12より構成されており、こ
の変調回路11は回路が左右対称になっておりこれによ
りデユーティ比50%のパルス波形が出力されるように
なっている。
第2図に示すように、パルス周波数変調器9が変調回路
11とデユーティ制御回路12より構成されており、こ
の変調回路11は回路が左右対称になっておりこれによ
りデユーティ比50%のパルス波形が出力されるように
なっている。
しかるに、素子の1バラツキ〃によりこのデユーティ比
が変化してしまうことがある。この変化を起さないため
に一般に第3図に示す電流ミラー回路などが用いられる
。
が変化してしまうことがある。この変化を起さないため
に一般に第3図に示す電流ミラー回路などが用いられる
。
この第3図は電流ミラー回路を含む変調器を示す構成図
で、13は第1図の変調回路11に相当する変調回路を
示し、14は直流ミラー回路を示す。
で、13は第1図の変調回路11に相当する変調回路を
示し、14は直流ミラー回路を示す。
そして、この第3図に示す電流ミラー回路14に変調回
路13の左右どちらか一方により電流11が流れると、
この電流11と等しい電流l!かもう一方に流れるため
変調回路13の左右の電流がアンバランスにならず、デ
ユーティ比50%一定であった。
路13の左右どちらか一方により電流11が流れると、
この電流11と等しい電流l!かもう一方に流れるため
変調回路13の左右の電流がアンバランスにならず、デ
ユーティ比50%一定であった。
前述した従来のパルス周波数変調回路では、左右対称で
ある第3図に示すような変調回路においては、回路規模
は小さいが素子の1バラツキIなどでデユーティ比が変
化してしまうという問題点がめった。
ある第3図に示すような変調回路においては、回路規模
は小さいが素子の1バラツキIなどでデユーティ比が変
化してしまうという問題点がめった。
本発明のパルス周波数変調回路は、パルス周波数変調回
路からの出力を平均化する平均値検出回路と、この平均
値検出回路の出力と基準電圧を比較する比較増幅器とを
備え、上記比較増幅器の出力で変調器のデユーティ制御
回路を11rIJ御するようにしたものである。
路からの出力を平均化する平均値検出回路と、この平均
値検出回路の出力と基準電圧を比較する比較増幅器とを
備え、上記比較増幅器の出力で変調器のデユーティ制御
回路を11rIJ御するようにしたものである。
本発明においては、パルス周波数変調された信号はデユ
ーティ比50%であるので、もし、デユーティ比が変動
し平均値変動が起ればこれを検出し、この検出した信号
によりデユーティ制御回路を制御する。
ーティ比50%であるので、もし、デユーティ比が変動
し平均値変動が起ればこれを検出し、この検出した信号
によりデユーティ制御回路を制御する。
以下、図面に基づき本発明の実施例を詳細に説明する。
第1囚は本発明によるパルス周波数変調回路の一実施例
を示すブロック図である。
を示すブロック図である。
図において、1はアナログ信号源、2はパルス周波数変
調器で、このパルス周波数変調器2は、アナログ信号源
1からのアナログ信号を入力としQ出力とQ出力t−V
しかつビデオ信号などのアナログ信号をデユーティ姥5
0%のパルス周波数変調するパルス周波数変調回路3と
デユーティ妬制御回路4によって構成されている。5は
パルス周波数変調回路3のQ出力を反転するインバータ
、6はパルス周波数変調回路3の出力を(反転出力の場
合には出力をインバータ5により反転してから)平均化
する、すなわちパルス周波数変調回路3からの出力を平
均化する平均値検出回路、Tは基準電圧源、8は平均値
検出回路6の出力と基準電圧源7からの基準電圧を比較
する比較増幅器で、この比較増幅器8の出力で変調器の
デユーティ制御回路4を制御するように構成されている
。そして、比較増幅器8の出力がデユーティ比制御回路
4を制御する帰還ループを構成している。
調器で、このパルス周波数変調器2は、アナログ信号源
1からのアナログ信号を入力としQ出力とQ出力t−V
しかつビデオ信号などのアナログ信号をデユーティ姥5
0%のパルス周波数変調するパルス周波数変調回路3と
デユーティ妬制御回路4によって構成されている。5は
パルス周波数変調回路3のQ出力を反転するインバータ
、6はパルス周波数変調回路3の出力を(反転出力の場
合には出力をインバータ5により反転してから)平均化
する、すなわちパルス周波数変調回路3からの出力を平
均化する平均値検出回路、Tは基準電圧源、8は平均値
検出回路6の出力と基準電圧源7からの基準電圧を比較
する比較増幅器で、この比較増幅器8の出力で変調器の
デユーティ制御回路4を制御するように構成されている
。そして、比較増幅器8の出力がデユーティ比制御回路
4を制御する帰還ループを構成している。
つぎにこの第1図に示す実施例の動作を説明する。
まず、アナログ信号源1からのビデオ信号のようなアナ
ログ信号をパルス周波数変調回路3の入力端に入力する
と、Q出力より正のパルス周波数変調波形を出力し、ま
た、Q出力よりQの反転波 。
ログ信号をパルス周波数変調回路3の入力端に入力する
と、Q出力より正のパルス周波数変調波形を出力し、ま
た、Q出力よりQの反転波 。
形が出力されQ出力よりの正の出力波形(Qの反転波形
の場合にはインバータ5を通して反転してから)を平均
化するための平均値検出回路6を通し比較増幅器8の一
方の入力端に供給する。
の場合にはインバータ5を通して反転してから)を平均
化するための平均値検出回路6を通し比較増幅器8の一
方の入力端に供給する。
つぎに、この比較増幅器8においては、平均値検出回路
6からの入力と他方の入力端に供給される基準電圧源7
よりのデユーティ比50%時の基準電圧とを比較して平
均値変動を検出してこの検出信号をパルス周波数変調器
2のデユーティ制御回路4に入力してデユーティ比50
%になるようにこのデユーティ制御回路4t−制御する
。
6からの入力と他方の入力端に供給される基準電圧源7
よりのデユーティ比50%時の基準電圧とを比較して平
均値変動を検出してこの検出信号をパルス周波数変調器
2のデユーティ制御回路4に入力してデユーティ比50
%になるようにこのデユーティ制御回路4t−制御する
。
以上説明したように、本発明によれば、パルス周波数変
調された信号はデユーティ比50%であるので、もし、
デユーティ比が変動し平均値変動が起ればこれを検出し
、この検出した信号によりデユーティ制御回路を制御し
、つねにデユーティ比50%一定の信号を得ることがで
きる効果がある。
調された信号はデユーティ比50%であるので、もし、
デユーティ比が変動し平均値変動が起ればこれを検出し
、この検出した信号によりデユーティ制御回路を制御し
、つねにデユーティ比50%一定の信号を得ることがで
きる効果がある。
【図面の簡単な説明】
第1図は本発明によるパルス周波数変調回路の一実施例
を示すブロック図、第2図は従来のパルス周波数変調回
路の一例を示すブロック図、第3図は第2図の動作説明
に供する電流ミラー回路を含む変調器の構底図である。 1・・・・アナログ信号源、2・・・・バルス周波数変
調器、3Φ・・・パルス周波数変調回路、4・・嗜・デ
ユーティ制御回路、6・・・・平均値検出回路、7・・
・拳基準電圧源、8・・争・比較増幅器。
を示すブロック図、第2図は従来のパルス周波数変調回
路の一例を示すブロック図、第3図は第2図の動作説明
に供する電流ミラー回路を含む変調器の構底図である。 1・・・・アナログ信号源、2・・・・バルス周波数変
調器、3Φ・・・パルス周波数変調回路、4・・嗜・デ
ユーティ制御回路、6・・・・平均値検出回路、7・・
・拳基準電圧源、8・・争・比較増幅器。
Claims (1)
- ビデオ信号などのアナログ信号をデユーテイ50%のパ
ルス周波数変調するパルス周波数変調回路において、前
記パルス周波数変調回路からの出力を平均化する平均値
検出回路と、この平均値検出回路の出力と基準電圧を比
較する比較増幅器とを備え、前記比較増幅器の出力で変
調器のデユーテイ制御回路を制御せしめるようにしたこ
とを特徴とするパルス周波数変調回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7756587A JPS63246025A (ja) | 1987-04-01 | 1987-04-01 | パルス周波数変調回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7756587A JPS63246025A (ja) | 1987-04-01 | 1987-04-01 | パルス周波数変調回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63246025A true JPS63246025A (ja) | 1988-10-13 |
Family
ID=13637533
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP7756587A Pending JPS63246025A (ja) | 1987-04-01 | 1987-04-01 | パルス周波数変調回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63246025A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1994022024A1 (en) * | 1993-03-13 | 1994-09-29 | Ampy Automation - Digilog Limited | Power meter |
US6066972A (en) * | 1998-10-13 | 2000-05-23 | International Business Machines Corporation | Differential receiver with duty cycle asymmetry correction |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS566648A (en) * | 1979-06-27 | 1981-01-23 | Hitachi Ltd | Rotary electric machine to which high temperature load is connected |
-
1987
- 1987-04-01 JP JP7756587A patent/JPS63246025A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS566648A (en) * | 1979-06-27 | 1981-01-23 | Hitachi Ltd | Rotary electric machine to which high temperature load is connected |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1994022024A1 (en) * | 1993-03-13 | 1994-09-29 | Ampy Automation - Digilog Limited | Power meter |
US6066972A (en) * | 1998-10-13 | 2000-05-23 | International Business Machines Corporation | Differential receiver with duty cycle asymmetry correction |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5355299A (en) | Circuit device for preventing saturation of the transformer in a dc/ac converter having a feedback-regulated inverter | |
US4553198A (en) | Power converter symmetry correction circuit | |
US4761605A (en) | Input switching in electronic watthour meter | |
US4306142A (en) | Optical modulation device | |
JPS59104824A (ja) | 三角波発生器 | |
JPS63246025A (ja) | パルス周波数変調回路 | |
JPS5948345B2 (ja) | 磁気制御装置 | |
US4005283A (en) | Squaring circuit apparatus | |
MY100773A (en) | Frequency to current converter circuit. | |
JPH02294269A (ja) | 電源装置 | |
JP3019155B2 (ja) | 過変調監視回路 | |
JPS57111121A (en) | Pulse width modulating method and its circuit by negative feedback circuit configuration | |
KR960008740B1 (ko) | 직류전압 검출방법 및 검출장치 | |
JPH04322161A (ja) | スイッチングレギュレータ制御方式 | |
JPH066980A (ja) | インバータ制御方式 | |
SU649108A1 (ru) | Стабилизатор посто нного напр жени | |
SU1495963A1 (ru) | Устройство симметрировани силового трансформатора инвертора | |
JPS63228924A (ja) | 瞬時電圧低下補償装置 | |
JPS59139869A (ja) | 転流検出方法と装置 | |
JPH0127602B2 (ja) | ||
JP3332046B2 (ja) | 放電灯回路装置 | |
JPS6342484A (ja) | 集積回路装置 | |
JPH10248241A (ja) | 電力変換装置 | |
JP2624044B2 (ja) | ダイオード変調器監視装置 | |
JPH04160916A (ja) | デューティ比可変回路 |