JPS6323716B2 - - Google Patents

Info

Publication number
JPS6323716B2
JPS6323716B2 JP54049950A JP4995079A JPS6323716B2 JP S6323716 B2 JPS6323716 B2 JP S6323716B2 JP 54049950 A JP54049950 A JP 54049950A JP 4995079 A JP4995079 A JP 4995079A JP S6323716 B2 JPS6323716 B2 JP S6323716B2
Authority
JP
Japan
Prior art keywords
brightness adjustment
video signal
voltage
circuit
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP54049950A
Other languages
English (en)
Other versions
JPS55141870A (en
Inventor
Kazuo Koizumi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP4995079A priority Critical patent/JPS55141870A/ja
Publication of JPS55141870A publication Critical patent/JPS55141870A/ja
Publication of JPS6323716B2 publication Critical patent/JPS6323716B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Television Receiver Circuits (AREA)

Description

【発明の詳細な説明】 本発明はテレビジヨン受像機に於ける受信テレ
ビジヨン信号の内容や受像管特性のバラツキ、視
聴者の好み、受像管につながる諸回路のバラツキ
を補正する為の輝度調整回路に関し、特に良好な
輝度調整ができる様にすると共に回路構成が簡易
になる様にしたものである。
以下図面を参照しながら本発明輝度調整回路の
一実施例につき説明しよう。
第1図に於いて、1は例えば第2図Aに示す如
く入力映像信号の水平同期信号のペデスタルレベ
ルを0IREとし、このホワイトピークレベルを
100IREとしたとき入力映像信号の水平ブランキ
ング期間が基準の黒レベルの7.5IREに設定され
た映像信号が供給される映像信号入力端子を示
し、この映像信号入力端子1に供給される第2図
Aに示す如き水平ブランキング期間が基準の黒レ
ベルに設定された映像信号を抵抗器2を介して
npn形トランジスタ3のベースに供給する。この
トランジスタ3のエミツタを可変抵抗器4を介し
て負の直流電圧−Vcが供給される電源端子5に
接続し、このトランジスタ3のコレクタを抵抗器
6を介して正の直流電圧+Vcが供給される電源
端子7に接続する。又電源端子7及び5間に輝度
調整用の可変抵抗器8を挿入する。この場合この
可変抵抗器8の可動子8aには+Vc〜−Vcに亘
る正及び負の両極性の任意値の直流の輝度調整電
圧VSを得ることができる。この輝度調整用の可
変抵抗器8の可動子8aを抵抗器9及びコンデン
サ10の並列回路を介して接地すると共にこの可
動子8aをバツフア増幅回路を構成する演算増幅
回路11の正入力端子に接続する。この演算増幅
回路11の出力側を抵抗器11aを介してゲート
回路を構成する電界効果トランジスタ12のドレ
インに接続し、又この抵抗器11a及び電界効果
トランジスタ12のドレインの接続点を抵抗器1
1bを介してこの演算増幅回路11の負入力端子
に接続すると共にこの抵抗器11a及び電界効果
トランジスタ12のドレインの接続点をコンデン
サ11cを介して接地する。この電界効果トラン
ジスタ12のソース増幅回路を構成する電界効果
トランジスタ13のゲートに接続すると共にこの
電界効果トランジスタ12のソースをバイアス回
路を構成する抵抗器14を介して接地し、この電
界効果トランジスタ12が不導通のときゲート回
路の出力側即ちこの電界効果トランジスタ12の
ソースが接地電位即ち0電圧となる如くする。又
この電界効果トランジスタ12のゲートよりゲー
ト信号入力端子15を導出し、このゲート信号入
力端子15に第2図Bに示す如く映像信号の水平
ブランキング期間内に於いてこの電界効果トラン
ジスタ12が導通するゲート信号15aを供給す
る如くする。又電界効果トランジスタ13のドレ
インを電源端子7に接続し、この電界効果トラン
ジスタ13のソースを抵抗器16を介して負の電
源端子5に接続すると共にこの電界効果トランジ
スタ13のソースをpnp形トランジスタ17のベ
ースに接続し、このトランジスタ17のコレクタ
を負の電源端子5に接続し、このトランジスタ1
7のエミツタを抵抗器18を介して電源端子7に
接続すると共にこのトランジスタ17のエミツタ
を抵抗器19を介してトランジスタ3のコレクタ
に接続する。この場合このトランジスタ3のコレ
クタに於いてトランジスタ17よりの輝度調整信
号と映像信号とが交流的に重畳されることとな
る。
このトランジスタ3のコレクタを増幅回路20
を介してエミツタホロワ増幅回路を構成するnpn
形トランジスタ21のベースに接続し、このトラ
ンジスタ21のコレクタを電源端子7に接続し、
このトランジスタ21のエミツタを抵抗器22を
介して負の電源端子5に接続する。又このトラン
ジスタ21のエミツタをクランプ回路23を構成
するコンデンサ23aを介してnpn形トランジス
タ24のベースに接続し、このコンデンサ23a
及びトランジスタ24のベースの接続点をクラン
プ回路23を構成する抵抗器23bを介して電界
効果トランジスタ23cのドレインに接続し、こ
の電界効果トランジスタ23cのソースを接地
し、クランプ電圧を0電圧とする。この電界効果
トランジスタ23cのゲートよりクランプ信号入
力端子23dを導出し、このクランプ信号入力端
子23dに第2図Dに示す如きゲート信号入力端
子15に供給する映像信号の水平ブランキング期
間内に対応するゲート信号15aの期間内にクラ
ンプするクランプ信号23sを供給する如くす
る。又トランジスタ24のコレクタを負の電源端
子5に接続し、このトランジスタ24のエミツタ
を抵抗器25を介して電源端子7に接続すると共
にこのトランジスタ24のコレクタより受像管に
直結で映像信号を供給する映像信号出力端子26
を導出する。
本発明は上述の如く構成されているので、輝度
調整用可変抵抗器8の可動子8aを調整すること
により演算増幅回路11の出力側に+Vc〜−Vc
の間の任意の輝度調整電圧VSが得られ、ゲート
回路を構成する電界効果トランジスタ12のゲー
トに第2図Bに示す如き映像信号の水平ブランキ
ング期間内に対応するゲート信号が供給されるの
で、このゲート回路の出力端子即ち電界効果トラ
ンジスタ12のソースには第2図Cに示す如くこ
の電界効果トランジスタ12の導通の期間が輝度
調整電圧VSとなりその他の期間が0電圧となさ
れた輝度調整信号が得られる。この場合輝度調整
電圧VSを演算増幅回路11を介して得ていると
共に正及び負の両極性を良好に通過する双方向性
を有する電界効果トランジスタ12を使用してい
るので安定な輝度調整信号を得ることができる。
この第2図Cに示す如き輝度調整信号が電界効果
トランジスタ13及びトランジスタ17を介して
トランジスタ3のコレクタに供給され、又このト
ランジスタ3のコレクタに映像信号入力端子1よ
りの第2図Aに示す如き映像信号が供給され、こ
のトランジスタ3のコレクタでこの映像信号と輝
度調整信号とが重畳される。この場合輝度調整信
号の水平ブランキング期間以外の期間の電圧即ち
この輝度調整信号のセンターは0電圧なので、交
流的に重畳しても映像信号に悪影響を与えること
がない。
この映像信号に輝度調整信号が重畳された信号
をクランプ回路23に供給し、このクランプ回路
23で、第2図Dに示す如きクランプ信号により
映像信号の水平ブランキング期間の輝度調整電圧
VSが重畳された部分を0電圧にクランプするの
で、トランジスタ24のベースには第2図Eに示
す如く映像信号の水平ブランキング期間の輝度調
整電圧VSが重畳された部分を0電圧にクランプ
した映像信号が得られ、これが出力端子26に供
給される。この場合輝度調整電圧VSが負の電圧
のときは例えば第2図Fに示す如き映像信号が出
力端子26に供給され、輝度調整用可変抵抗器8
の可動子8aを調整することによりこの輝度調整
電圧VSを+Vc〜−Vcまで可変でき任意に映像信
号の輝度調整を行うことができる。
以上述べた如く本発明に依れば良好な輝度調整
ができると共に本発明に於いては輝度調整電圧の
センターを0電圧としているので、この0電圧を
基準として輝度調整電圧を得れば良く、この輝度
調整電圧VSを得る回路構成が簡易となる。又本
発明に依れば輝度調整信号の映像信号の水平ブラ
ンキング期間以外の期間は0電圧なので、この輝
度調整信号と映像信号とをそのまま重畳すること
ができ、この回路構成が簡単となると共にこの輝
度調整信号が重畳された映像信号をクランプする
だけで輝度を調整でき、この調整等が簡単となる
利益がある。又上述実施例に於いては入力映像信
号の水平ブランキング期間のレベルを基準黒レベ
ルの7.5IREに設定しているので、輝度調整電圧
VSのセンター即ち0電圧のときに、この輝度調
整信号をこの映像信号に重畳しても入力映像信号
に変化なくこの基準黒レベルの7.5IREにクラン
プすることになり、この状態を基準とすることが
できる。
尚上述実施例ではクランプ回路23のクランプ
電圧を0電圧としたが、この代りに任意の基準電
圧としても良いことは容易に理解できよう。又本
発明は上述実施例に限らず本発明の要旨を逸脱す
ることなくその他種々の構成が取り得ることは勿
論である。
【図面の簡単な説明】
第1図は本発明輝度調整回路の一実施例を示す
構成図、第2図は本発明の説明に供する線図であ
る。 1は映像信号入力端子、3はトランジスタ、8
は輝度調整用可変抵抗器、12はゲート回路を構
成する電界効果トランジスタ、14は抵抗器、2
3はクランプ回路である。

Claims (1)

    【特許請求の範囲】
  1. 1 正及び負の両極性を取り得る輝度調整電圧を
    得る様になされた輝度調整用可変抵抗器と、該輝
    度調整電圧を水平ブランキング期間内において通
    過する様になされた電界効果トランジスタよりな
    るゲート回路と、該ゲート回路の出力側に設けら
    れ、このゲート回路が閉のときにこのゲート回路
    の出力側が略0電圧となる如くなされたバイアス
    回路とが設けられた輝度調整信号発生回路を有
    し、該輝度調整信号発生回路の出力信号と水平ブ
    ランキング期間のレベルを基準黒レベルに設定し
    た映像信号とを交流的に重畳し、該映像信号を上
    記ゲート回路が開いている期間内において所定の
    基準電位にクランプする様にし、上記輝度調整用
    可変抵抗器を調整することにより出力映像信号の
    直流レベルを調整する様にしたことを特徴とする
    輝度調整回路。
JP4995079A 1979-04-23 1979-04-23 Luminance adjusting circuit Granted JPS55141870A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4995079A JPS55141870A (en) 1979-04-23 1979-04-23 Luminance adjusting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4995079A JPS55141870A (en) 1979-04-23 1979-04-23 Luminance adjusting circuit

Publications (2)

Publication Number Publication Date
JPS55141870A JPS55141870A (en) 1980-11-06
JPS6323716B2 true JPS6323716B2 (ja) 1988-05-17

Family

ID=12845303

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4995079A Granted JPS55141870A (en) 1979-04-23 1979-04-23 Luminance adjusting circuit

Country Status (1)

Country Link
JP (1) JPS55141870A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970000851B1 (ko) * 1992-09-01 1997-01-20 마쯔시다덴기산교 가부시기가이샤 영상신호처리장치

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5513475B2 (ja) * 1974-04-24 1980-04-09

Also Published As

Publication number Publication date
JPS55141870A (en) 1980-11-06

Similar Documents

Publication Publication Date Title
US4101927A (en) Vir control apparatus for color television receiver
US4263610A (en) Controlled output composite keying signal generator for a television receiver
US4044375A (en) Brightness control apparatus
US3499104A (en) Video output stage employing stacked high voltage and low voltage transistors
US4414577A (en) Manually gain presettable kinescope driver in an automatic kinescope bias control system
US4110787A (en) Combined blanking level and kinescope bias clamp for a television signal processing system
GB1598591A (en) Brightness control circuit with predictable brightness control range
US3955047A (en) D.C. reinsertion in video amplifier
JPS6323716B2 (ja)
US4275417A (en) Aperture correction signal processing circuit
US3555175A (en) Kinescope bias tracking circuits
US4682233A (en) Video output signal clamping circuit
US3487162A (en) Video blanking and sync pulse insertion circuit
US3619486A (en) Matrix amplifier for developing push-pull color control signals
KR910019458A (ko) 텔레비젼 신호 처리 장치
JPH0211067A (ja) ビデオ信号処理システム
US3679982A (en) Synchronous demodulator employing transistor base-emitter clamping action
JP2540849B2 (ja) 映像信号処理回路
KR0120462B1 (ko) 비디오 카메라용 페데스탈레벨 클램프회로
JPS5910843Y2 (ja) 垂直偏向回路
JPS6311839B2 (ja)
JPS6314531Y2 (ja)
KR100490015B1 (ko) 편향신호펄스정형회로
KR870000730Y1 (ko) 직류분 재생회로
JPH057805Y2 (ja)