JPS6322374B2 - - Google Patents

Info

Publication number
JPS6322374B2
JPS6322374B2 JP56195680A JP19568081A JPS6322374B2 JP S6322374 B2 JPS6322374 B2 JP S6322374B2 JP 56195680 A JP56195680 A JP 56195680A JP 19568081 A JP19568081 A JP 19568081A JP S6322374 B2 JPS6322374 B2 JP S6322374B2
Authority
JP
Japan
Prior art keywords
input
compressor
emphasis
attenuator
emphasis circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56195680A
Other languages
English (en)
Other versions
JPS5897114A (ja
Inventor
Yoshinori Okada
Koichi Hirose
Akira Shibata
Himio Nakagawa
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP56195680A priority Critical patent/JPS5897114A/ja
Publication of JPS5897114A publication Critical patent/JPS5897114A/ja
Publication of JPS6322374B2 publication Critical patent/JPS6322374B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Filters And Equalizers (AREA)

Description

【発明の詳細な説明】 本発明は、映像信号等を記録・再生する磁気記
録再生装置(以下VTRと称す)のノンリニアエ
ンフアシス回路の特性改善に関するものである。
家庭用VTRでは、S/N改善のために、通常の
エンフアシスとともに、信号レベルに応じてエン
フアシス特性を変えるノンリニアエンフアシスを
行なつている。家庭用VTRに用いられている従
来のノンリニアプリエンフアシス回路の構成を第
1図に、従来のノンリニアデイエンフアシス回路
の構成を第2図に示す。第1図において、1は入
力端子、2はハイパスフイルタ(以降HPFと略
す)、3は圧縮器、4は減衰器、5は加算器、6
は出力端子であり、入力端子1には記録すべき映
像信号の内カラー成分が除去され、輝度信号のみ
が入力される。入力された信号の一方は、HPF
2で高域成分が取り出され、次の圧縮器3で大振
幅の部分が圧縮される。圧縮器3の出力は次段の
減衰器4で適当なレベルに減衰され、入力端子1
に入力された信号と加算され、出力端子6から出
力される。
また第2図においては、7は入力端子、8は
HPF、9は圧縮器、10は減衰器、11は減算
器、12は出力端子であり、入力端子7には、記
録時にノンリニアプリエンフアシスされた再生映
像輝度信号が入力される。入力された信号の一方
は、HPF8で高域成分が取り出され、次の圧縮
器9で大振幅の部分が圧縮される。圧縮器9の出
力は、次段の減衰器10で適当なレベルに減衰さ
れ、次に入力端子7に入力された信号と減算され
て、出力端子12から出力される。
第1図に示したノンリニアプリエンフアシス回
路の特性例を第3図に示した。第3図は、入力レ
ベルをパラメータとして周波数とレスポンスとの
関係を示したもので、第1図で示した圧縮器3の
効果により、入力レベルが大きい時(0dB)には
ほとんどプリエンフアシスがかからないが、入力
レベルが小さくなると高域のレスポンスが上が
り、大幅にプリエンフアシスがかかるようになつ
ている。また第2図に示したノンリニアデイエン
フアシス回路の特性例を第4図に示した。ノンリ
ニアデイエンフアシス回路においては、圧縮器9
の効果により、入力レベルが大きい時には元の信
号からほとんど減算されないが、入力レベルが小
さくなると、入力信号の高域成分が大幅に減算さ
れるようになり、ノンリニアプリエンフアシスさ
れた信号がノンリニアデイエンフアシスされる。
このように、レベルの小さい信号に対して、記
録時には、この信号の高域をもち上げるととも
に、再生時は逆に高域を抑圧して、S/Nを改善し
ている。なおノンリニアエンフアシスでは、大振
幅の信号に対しては、ほとんどS/N改善効果がな
く、通常のエンフアシスと併用して用いられてい
る。
ところでかかる従来技術においては、ノンリニ
アデイエンフアシスされた再生映像信号でレベル
変化の急激に大きい部分いわゆるエツジ部では、
ノイズを完全に削除できないという欠点があつ
た。第5図に示した波形図を用いて説明する。第
5図aで示した波形が、ノンリニアプリエンフア
シスされると、第5図bに示した波形となり、磁
気記録されることとなる。再生時には、上記第5
図bとほぼ同一波形で磁気記録再生系の雑音が重
畳された第5図cに示した波形が得られる。この
第5図cの信号は、ノンリニアデイエンフアシス
回路に供給され、第5図dで示した減衰器10の
出力で減算されて、出力端子12では第5図eで
示したエツジ部に雑音の多い波形となる。
本発明の目的は、上記した従来技術の欠点をな
くし、エツジ部のS/Nも向上できるノンリニアエ
ンフアシス回路を提供するにある。
上記目的を達成するために、本発明では、ハイ
パスフイルタ、圧縮器、減衰器を具備したノンリ
ニアエンフアシス回路において、ローパスフイル
タを設け、その分だけハイパスフイルタのしや断
周波数を高域にかつ減衰器の減衰量を小さくさせ
て、再生映像信号のエツジ部のノイズを低減させ
るものである。
以下本発明を実施例を用いて説明する。第6図
は本発明のノンリニアデイエンフアシス回路の一
実施例を示す図で、第7図、第8図は本発明の動
作を説明する図である。第6図において、13は
ローパスフイルタ(以降LPFと略す)であり、
従来例と同等あるいは同一の部分は同一番号を付
してある。記録時にノンリニアプリエンフアシス
された再生映像信号が入力端子7に入力され、入
力された信号の一方は、HPF8で高域成分が取
り出され、次の圧縮器9で大振幅の部分が圧縮さ
れる。この圧縮器9の出力は、次にLPF13に
供給された後、減衰器10で適当なレベルに減衰
され、入力端子7に入力された信号と減算され、
出力端子12から出力される。
次に第7図、第8図を用いて本発明の動作特性
を説明する。今ノンリニアプリエンフアシス特性
に対応して、第7図14に示したノンリニアデイ
エンフアシス曲線を得ようとすると、従来構成で
は、第7図17で示した圧縮器9の出力特性を減
衰器10で適当に減衰して得ていた。これに対し
て、本発明では、圧縮器9の出力として第7図1
6で示した特性を得、次にLPF13により第7
図15で示した特性を得、これを減衰器10で適
当に減衰して、第7図14に示した所望のノンリ
ニアデイエンフアシス特性を得ている。即ち圧縮
器の出力特性は、従来(曲線17)に対して、し
や断周波数が高域に移動した特性(曲線16)に
なり、HPFの時定数を小さくできる。また減衰
器の減衰量は、従来(曲線17と曲線14の差)
に対して、本発明では(曲線15と曲線14との
差)小さくなる。次にこのときのエツジ部ノイズ
低減効果を第8図を用いて説明する。従来と同
様、第8図aで示した映像信号が、ノンリニアプ
リエンフアシスされ、第8図bに示した波形とな
り、磁気記録される。再生時には、上記第8図b
とほぼ同一波形で磁気記録再生系等の雑音が重畳
された第8図cに示した波形が得られ、ノンリニ
アデイエンフアシス回路に供給される。この第8
図cの信号は減算器11に直接入力されるととも
に、一方HPF8、圧縮器9、LPF13、減衰器
10を介して、第8図dに示したように、従来に
対して減衰量が小さく時定数の小さい減算信号が
減算器11に入力される。而して出力端子12に
は、第8図eで示すように、第5図eで示した従
来再生映像信号に対して、エツジ部に雑音の少な
い再生映像信号が得られる。
なお第8図eにおいて、若干波形歪が生じてい
るが、これはノンリニアプリエンフアシス回路に
上記LPFがないためであり、ノンリニアプリエ
ンフアシス回路にも上記LPFを設ければ、上述
の波形歪は解消される。次にこの点について説明
する。第9図は、LPFを設けた場合のノンリニ
アプリエンフアシス回路であり、18がLPFで、
他は第1図と同等あるいは同一部分で同一番号を
付している。第9図及び第6図に示したノンリニ
アエンフアシス回路にて動作した場合の波形変化
を第10図に示す。第10図aは、記録映像信号
で、第9図に示した上記LPF18を具備したノ
ンリニアプリエンフアシス回路を経由して、第1
0図bに示すような波形となる。第10図bの信
号は、磁気記録再生系に供給され、再生時第10
図cに示すような波形が得られる。以下前述の実
施例の場合と同様に動作し、第10図eに示すよ
うに波形歪がなく、かつエツジ部ノイズの少ない
再生映像波形が得られる。
以上述べたように本発明によれば、再生映像信
号のエツジ部(レベル変化の急激に大きい部分)
のS/Nを大幅に改善できるノンリニアエンフアシ
ス回路を実現できる。
【図面の簡単な説明】
第1図は、従来のノンリニアプリエンフアシス
回路図、第2図は従来のノンリニアデイエンフア
シス回路図、第3図はノンリニアプリエンフアシ
ス回路の所望特性図、第4図はノンリニアデイエ
ンフアシス回路の所望特性図、第5図は従来のノ
ンリニアエンフアシス回路の動作を説明する図、
第6図は本発明によるノンリニアデイエンフアシ
ス回路の一実施例図、第7図、第8図、第10図
は本発明の効果を説明する図、第9図は、ノンリ
ニアプリエンフアシス回路の一例を示す回路図で
ある。 1,7…入力端子、2,8…HPF、3,9…
圧縮器、4,10…減衰器、5…加算器、6,1
2…出力端子、11…減算器、13,18…
LPF。

Claims (1)

    【特許請求の範囲】
  1. 1 入力再生映像信号が入力されるハイパスフイ
    ルタと、ハイパスフイルタに接続された圧縮器
    と、圧縮器に接続された減衰器と、減衰器に接続
    された減算器とからなり、前記減衰器の出力信号
    と前記入力再生映像信号とが前記減算器に入力さ
    れ、これら入力された信号が減算器により減算さ
    れ出力されることにより、入力された入力再生映
    像信号をデイエンフアシスして出力するノンリニ
    アエンフアシス回路において、前記圧縮器と減衰
    器との間に、ローパスフイルタが直列に接続され
    ていることを特徴とするノンリニアエンフアシス
    回路。
JP56195680A 1981-12-07 1981-12-07 ノンリニアエンフアシス回路 Granted JPS5897114A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56195680A JPS5897114A (ja) 1981-12-07 1981-12-07 ノンリニアエンフアシス回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56195680A JPS5897114A (ja) 1981-12-07 1981-12-07 ノンリニアエンフアシス回路

Publications (2)

Publication Number Publication Date
JPS5897114A JPS5897114A (ja) 1983-06-09
JPS6322374B2 true JPS6322374B2 (ja) 1988-05-11

Family

ID=16345211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56195680A Granted JPS5897114A (ja) 1981-12-07 1981-12-07 ノンリニアエンフアシス回路

Country Status (1)

Country Link
JP (1) JPS5897114A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0330568U (ja) * 1989-08-02 1991-03-26

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6093682A (ja) * 1983-10-25 1985-05-25 Sony Corp デイジタル非線形プリエンフアシス回路
JP2565157B2 (ja) * 1987-01-27 1996-12-18 ソニー株式会社 波形補正回路
US4860105A (en) * 1987-05-22 1989-08-22 Victor Company Of Japan, Ltd. Noise Reducing circuit of a video signal
JPH02143696A (ja) * 1988-11-25 1990-06-01 Matsushita Electric Ind Co Ltd ノンリニアエンファシス回路とノンリニアディエンファシス回路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4842361A (ja) * 1971-09-30 1973-06-20
JPS5314516A (en) * 1976-07-26 1978-02-09 Matsushita Electric Ind Co Ltd Noise reduction device
JPS55117712A (en) * 1979-02-28 1980-09-10 Matsushita Electric Ind Co Ltd Noise reduction circuit of video signal recording and reproducing device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4842361A (ja) * 1971-09-30 1973-06-20
JPS5314516A (en) * 1976-07-26 1978-02-09 Matsushita Electric Ind Co Ltd Noise reduction device
JPS55117712A (en) * 1979-02-28 1980-09-10 Matsushita Electric Ind Co Ltd Noise reduction circuit of video signal recording and reproducing device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0330568U (ja) * 1989-08-02 1991-03-26

Also Published As

Publication number Publication date
JPS5897114A (ja) 1983-06-09

Similar Documents

Publication Publication Date Title
JPH026271B2 (ja)
US4698696A (en) Noise reduction circuit for video tape recording and playback apparatus
JPH0241951B2 (ja)
US4860105A (en) Noise Reducing circuit of a video signal
JPS6322374B2 (ja)
US5220427A (en) Magnetic reproducing apparatus having circuit for preventing reversal of white peak
US5079633A (en) Video signal processor for removing high frequency noise component
US4802016A (en) Video noise reduction system with signal emphasis preceding FM modulation upper-band luminance
US4864404A (en) Noise reduction circuit of a video signal
KR100236362B1 (ko) 비선형 디엠파시스 회로
JPH0359611B2 (ja)
JP2550578B2 (ja) エンファシス回路
JPH0627023Y2 (ja) ノイズ低減回路
JPH0575313B2 (ja)
JPH0356915Y2 (ja)
JPS598107A (ja) ノイズリダクシヨン回路
JP2564987B2 (ja) 映像信号処理回路
JP2831996B2 (ja) 信号記録装置
JPS60218984A (ja) ビデオエンハンサ
JP3048884B2 (ja) Vtrの映像信号再生回路
JPS63181579A (ja) エンフアシス回路
JPS63266983A (ja) 映像信号処理装置
JPH0498655A (ja) ビデオエンファシス回路
JPH05325406A (ja) 情報信号の記録再生装置
JPH05236426A (ja) 非線形ディエンファシス回路