JPS63178619A - トリガパルス発生回路 - Google Patents
トリガパルス発生回路Info
- Publication number
- JPS63178619A JPS63178619A JP62010301A JP1030187A JPS63178619A JP S63178619 A JPS63178619 A JP S63178619A JP 62010301 A JP62010301 A JP 62010301A JP 1030187 A JP1030187 A JP 1030187A JP S63178619 A JPS63178619 A JP S63178619A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- trigger
- pulse
- input signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000001360 synchronised effect Effects 0.000 claims description 3
- 230000000694 effects Effects 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 2
- 230000001960 triggered effect Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、計測器用電子回路網、特K) IJガーパル
ス発生回路に関する。
ス発生回路に関する。
従来、この種のトリガーパルス発生回路は、コンパレー
タ、あるいはシュミットトリガ−回路によりトリガーパ
ルスを抽出していた。
タ、あるいはシュミットトリガ−回路によりトリガーパ
ルスを抽出していた。
上述した従来のトリガーパルス発生回路は、コンパレー
タ回路やシュミット・トリガー回路によりトリガーパル
スを抽出している為、入力信号に高周波雑音が重なった
場合、又トリガーレベル近傍にて雑音のレベルが大きい
場合、等にミス・トリガーを発生するという欠点がある
。従ってトリガパルス発生回路にローパスフィルター及
ヒバイパスフィルターを備え入力信号に応じて切換えな
ければならず、又フィルターを備えることKよりトリガ
ー信号発生回路の周波数特性に制約を与えるという欠点
がある。
タ回路やシュミット・トリガー回路によりトリガーパル
スを抽出している為、入力信号に高周波雑音が重なった
場合、又トリガーレベル近傍にて雑音のレベルが大きい
場合、等にミス・トリガーを発生するという欠点がある
。従ってトリガパルス発生回路にローパスフィルター及
ヒバイパスフィルターを備え入力信号に応じて切換えな
ければならず、又フィルターを備えることKよりトリガ
ー信号発生回路の周波数特性に制約を与えるという欠点
がある。
本発明のトリガパルス発生回路は、入力信号とトリガレ
ベルと比較し、パルスを出力するコンパレータ回路と、
その出力パルスにより微小パルスを発生させるワンショ
ット回路とワンシMット出力信号の立下りエツジに同期
し前記コンパレータ回路の出力パルス信号をラッチし入
力信号がトリガーレベルを以上か否かを記憶するフリッ
プ・70ツブとこのフリップ・フロップ出力信号と前述
したワンショット回路の出力信号の論理積をとり、トリ
ガーパルスを発生させるAND回路を有している。
ベルと比較し、パルスを出力するコンパレータ回路と、
その出力パルスにより微小パルスを発生させるワンショ
ット回路とワンシMット出力信号の立下りエツジに同期
し前記コンパレータ回路の出力パルス信号をラッチし入
力信号がトリガーレベルを以上か否かを記憶するフリッ
プ・70ツブとこのフリップ・フロップ出力信号と前述
したワンショット回路の出力信号の論理積をとり、トリ
ガーパルスを発生させるAND回路を有している。
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例であり、第2図は、第1図に
示したa −f点の信号波形である。
示したa −f点の信号波形である。
入力端子5はトリガーを発するスロープを決定する信号
入力端子であり、ここでは、ハイレベルが入力された状
態で立下がりスロープが選択されているものとする。入
力端子1に入力された信号aは、コンパレータ回路4に
入力される。コンパレータ回路は電圧源2と可変抵抗器
3で調整されたトリガーレベルbと前記入力信号aを比
較し信号Cを生成し、この信号をワンショット回路6と
1)型フリップ・フロップ回路7のD入力端子とに供給
する。ワン・ショット回路6は、信号Cにトリガされ信
号dを発生させ、その信号を回路7のトリガ入力端子と
AND回路12に供給する。回路7は信号dの立下りエ
ツジによりトリガされ、信号eを出力する。この信号e
は前記入力端子5で選択された条件によりAND回路9
及びOR回路11を径由しAND回路12に供給される
。
入力端子であり、ここでは、ハイレベルが入力された状
態で立下がりスロープが選択されているものとする。入
力端子1に入力された信号aは、コンパレータ回路4に
入力される。コンパレータ回路は電圧源2と可変抵抗器
3で調整されたトリガーレベルbと前記入力信号aを比
較し信号Cを生成し、この信号をワンショット回路6と
1)型フリップ・フロップ回路7のD入力端子とに供給
する。ワン・ショット回路6は、信号Cにトリガされ信
号dを発生させ、その信号を回路7のトリガ入力端子と
AND回路12に供給する。回路7は信号dの立下りエ
ツジによりトリガされ、信号eを出力する。この信号e
は前記入力端子5で選択された条件によりAND回路9
及びOR回路11を径由しAND回路12に供給される
。
AND回路12は前述した信号dと信号eの論理積をと
り、入力信号aの立下りスロープに同期したトリガ信号
fを出力端子13に出力する。
り、入力信号aの立下りスロープに同期したトリガ信号
fを出力端子13に出力する。
以上説明したように、本発明は入力信号に高周波雑音が
重なった場合や、トリガーレベル近傍にて雑音レベルの
大きい場合に於てもトリガー信号発生回路の周波数特性
に制約と与えることなく入力信号のスロープに同期した
トリガーパルスが得られるという効果がある。
重なった場合や、トリガーレベル近傍にて雑音レベルの
大きい場合に於てもトリガー信号発生回路の周波数特性
に制約と与えることなく入力信号のスロープに同期した
トリガーパルスが得られるという効果がある。
第1図は本発明の一実施例を示すブロック図、第2図は
第1図の各点a % fの信号波形を示す。 1・・・・・・信号入力端子、2・・・・・・電圧源、
3・・・・・・町に抵抗器、4・・・・・・コンパレー
タ、5・・・・・・スロープ選択信号入力端子、6・・
・・・・ワンショット回路、7・・・・・・Dタイプフ
リップ・フロップ回路、8・・・・・・反転回路、9,
10・・・・・・AND回路、11・・・・・・OR回
路、12・・・・・・アンド回路、13・・・・・・信
号出力端子。
第1図の各点a % fの信号波形を示す。 1・・・・・・信号入力端子、2・・・・・・電圧源、
3・・・・・・町に抵抗器、4・・・・・・コンパレー
タ、5・・・・・・スロープ選択信号入力端子、6・・
・・・・ワンショット回路、7・・・・・・Dタイプフ
リップ・フロップ回路、8・・・・・・反転回路、9,
10・・・・・・AND回路、11・・・・・・OR回
路、12・・・・・・アンド回路、13・・・・・・信
号出力端子。
Claims (1)
- 入力信号とトリガーレベルを比較しパルスを出力するコ
ンパレータ回路と、前記出力パルスにより微小パルスを
発生させるワンショット回路と、前記ワンショット回路
のワンショット信号の立下りエッジに同期し前記コンパ
レータ回路の出力パルス信号をラッチするフリップ・フ
ロップ回路と、前記フリップ・フロップの出力信号と前
記ワンショット回路の出力信号との論理積をとりトリガ
ーパルスを発生させるAND回路とを有することを特徴
とするトリガパルス発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62010301A JPH0775308B2 (ja) | 1987-01-19 | 1987-01-19 | トリガパルス発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62010301A JPH0775308B2 (ja) | 1987-01-19 | 1987-01-19 | トリガパルス発生回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63178619A true JPS63178619A (ja) | 1988-07-22 |
JPH0775308B2 JPH0775308B2 (ja) | 1995-08-09 |
Family
ID=11746434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62010301A Expired - Lifetime JPH0775308B2 (ja) | 1987-01-19 | 1987-01-19 | トリガパルス発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0775308B2 (ja) |
-
1987
- 1987-01-19 JP JP62010301A patent/JPH0775308B2/ja not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH0775308B2 (ja) | 1995-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6636122B2 (en) | Analog frequency locked loop with digital oversampling feedback control and filter | |
JPH04104614A (ja) | 分周回路及びパルス信号作成回路 | |
US4119910A (en) | Method and apparatus for detecting whether phase difference between two signals is constant | |
US6337649B1 (en) | Comparator digital noise filter | |
JPS63178619A (ja) | トリガパルス発生回路 | |
US4775805A (en) | Differential frequency signal generator | |
JP2545010B2 (ja) | ゲ―ト装置 | |
JPH05315956A (ja) | クロック信号発生回路 | |
JP2628182B2 (ja) | アナログーディジタル混成ic用試験装置 | |
JP3032337B2 (ja) | 半導体集積回路装置の試験装置 | |
JP3085372B2 (ja) | クロック切替回路 | |
JPH06132791A (ja) | ノイズ除去回路 | |
US5159613A (en) | Side-band generator | |
JPS6325808Y2 (ja) | ||
KR930000452B1 (ko) | 비동기 펄스 파형의 동기화 회로 | |
JPH04326867A (ja) | 位相同期回路 | |
JPH01146422A (ja) | 雑音除去回路 | |
SU766034A1 (ru) | Устройство дл формировани частотно- манипулированных сигналов | |
JPH04319869A (ja) | 位相同期回路 | |
JPH04317213A (ja) | 波形整形器 | |
JPH04248470A (ja) | トリガ信号発生回路 | |
JPS6143819A (ja) | 位相比較器 | |
JPS6397069A (ja) | 同期分離回路 | |
JPS63240272A (ja) | フイ−ルド信号発生回路 | |
JPH02311053A (ja) | クロック信号反転検出器 |