JPS63177246A - 高速デ−タ転送制御装置 - Google Patents

高速デ−タ転送制御装置

Info

Publication number
JPS63177246A
JPS63177246A JP62009377A JP937787A JPS63177246A JP S63177246 A JPS63177246 A JP S63177246A JP 62009377 A JP62009377 A JP 62009377A JP 937787 A JP937787 A JP 937787A JP S63177246 A JPS63177246 A JP S63177246A
Authority
JP
Japan
Prior art keywords
data
transfer
time slot
channel information
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62009377A
Other languages
English (en)
Inventor
Masaaki Nagase
正明 永瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic System Solutions Japan Co Ltd
Original Assignee
Matsushita Graphic Communication Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Graphic Communication Systems Inc filed Critical Matsushita Graphic Communication Systems Inc
Priority to JP62009377A priority Critical patent/JPS63177246A/ja
Publication of JPS63177246A publication Critical patent/JPS63177246A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ファクシミリ等の画像処理装置に用いられろ
高速データ転送制御装置に関する。
従来の技術 従来、ファクシミリ等の画像を処理する装置において、
画像読み取り制御部、画像デーク圧超・伸長部、記録制
御部等の各モジュール間で画信号等のデータを転送する
場合、各モジュール間に専用の多重バスを設けたり、ま
た、マルチパス等の汎用共通バスを設けている。
前者の専用の多重バスを用いた場合には、他の転送チャ
ンネルの影響を受けることな(、それぞれの専用バスの
最大転送レートでデータを転送することができ、また、
後者の共通バスを用いた場合には、バス制御部がバスの
制御を行い、各モジュールからの転送要求に応じてバス
の使用権を調整することにより、多数のデータを同一の
バスを介して転送することができる。
発明が解決しようとする問題点 しかしながら、上記の前者の専用の多重バスを用いた場
合には、データを高速転送することができるが、転送ル
ートを変更することが困難であり、したがって、汎用性
に欠けるという問題点がある。
他方、後者の共通バスを用いた場合には、データ転送の
前にバス制御部に対して共通バスの使用権を要求する動
作が必要となり、この場合、各モジュールは、1つのモ
ジュールが共通バスを長い間専有することを防止するた
めに1ワ一ド単位毎に使用権を要求する。
したがって、画信号等の転送レートの非常に高いチャン
ネルが共通バスを専有しているときには、データ転送の
頻度に応じてバスを調停する時間が増加し、共通バスの
効率が著しく低下するために、データを高速転送するこ
とができないという問題点がある。
また、転送レートが低く、優先度が低いチャンネルには
バスの使用権が与えられなくなり、所定の処理能力が得
られなくなるという問題点がある。
本発明は前記問題点に鑑み、共通バスを介して高速でデ
ータを転送することができるとともに、各モジュール間
の転送ルートを変更することができる高速データ転送制
御装置を提供することを目的とする。
問題点を解決するための手段 本発明は前記問題点を解決するために、チャンネル情報
により共通バスの各モジュール間の転送ルートを決定し
、タイムスロット情報により各転送ルートの転送タイミ
ングを設定し、各転送ルートの共通バスの使用頻度を監
初し、各モジュールは、七わぞわの共通バスの使用頻度
に応じて共通バスを時分割制御し、データを送受信jる
ように構成したことを特徴とする。
作    用 本発明は、共通バスを時分割制御するために、各モジュ
ール間の転送ルートを容易に変更することができ、また
、タイムスロット情報により従来のバス調停に費やされ
るバスの不使用時間を少なくし、各転送ルー)Q共通バ
スの使用頻度に応じて共通バスを時分割制御するために
、高速でデータを転送することができる。
実施例 以下、図面を参照して本発明の詳細な説明する。第1図
は、本発明に係るデータ転送システムの全体構成を概略
的に示すブロック図、第2図は、第1図のシステムに組
込まれる高速データ転送制御装置の一実施例を示すブロ
ック図、第3図は、第2図の共通バスの信号を示すタイ
ミングチャートである。
先ず、第1図を参照して本発明に係る高速データ転送制
御装置の全体構成を説明すると、画像読み取り制御部、
画像データ圧縮書伸長部、記録制御部等のデータを送受
信する複数のモジュール1−1〜1−nは、共通バス3
を介してバス制御部2に接続されている。
第2図において、バス制御部2は、中央処理装置(CP
U ’I 20と、モジュール1−1〜1− n間の各
転送ルートを決定するチャンネル情報、各モジュール1
−1〜1−nにそれぞれ前記チャンネル情報を書き込む
ためのモジュール番号及び各モジーール1−1〜1−n
にそねぞれのチャンネル情報を判定させるためのチャン
ネル情報判定信号を発生するチャンネル情報発生部21
と、各モジュール1−1〜1−nに共通のタイミングク
ロックを発生するクロック制御部22と、モジュール1
−1〜1−n間の各転送ルートを使用頻度を監視し、こ
の使用頻度に応じてモジー−ル1−1〜1−n間の各転
送ルートの転送タイミングを決定するためのタイムスロ
ット情報を発生し、また各モジュール1−1〜1−nに
七ねぞれの転送タイミングを判定させるためのタイムス
ロット情報判定信号を発生するタイムスロット情報発生
部23より構成されている。
前記のチャンネル情報は、送受信の方向を示す情報と、
送受信モジュールの論理チャンネルを示す転送ルートの
チャンネル番号を含み、また、前記のタイムスロット情
報は、モジュール1−1〜1−n間の各転送ルートのチ
ャンネル番号を含む。
タイムスロット情報発生部23は、第4図(イ)に示す
ように各転送ルートのデータ線3−1の使用頻度に応じ
てチャンネル番号を記憶するタイムスロットメモリ23
aと、このメモリ238のデータをアクセスするための
メそりアドレスカウンタ23bと、タイムスロット情報
を所定の周期で繰り返すようにこの周期を決定する周期
カウンタ23cと、送信側モジュールから受信側モジュ
ールに対するデータリクエスト信号を監視し、チャンネ
ル毎のデータ線3−1の有効使用率を記憶する監視メモ
リ23dと、監視メモリ23dが所定の周期で監視を繰
り返すように周期カウンタ23cの出力パルスを計数す
る監視タイマ23eより構成されている。
タイムスロットメモリ238には、画像送信又は画像受
信等の各モジュールl−に間のデータ転送に先立って各
転送チャンネルの使用頻度に応じたチャンネル番号が記
憶される。すなわち、データ線3−1の使用頻度の高い
チャンネル番号は多く記憶され、使用頻度の低いチャン
ネル番号は少なく記憶される。
また、周期カウンタ23cには、タイムスロットメモリ
23aに記憶されたチャンネル番号の総数が設定される
共通バス3は、前記チャンネル情報及び各モジュール1
−1〜1−n間のデータが時分割制御さねて流れるデー
タ線3−1と、前記モジー一層番号及び前記タイムスロ
ット情報が流れるアドレス線3−2と、前記タイムスロ
ット情報判定信号が流れる#3−3と、前記チャンネル
情報判定信号が流れる線3−4と、送信側モジュールが
受信側モジュールに対し送出するデータリクエスト信号
が流ねる線3−5と、受信側モジュールが送信側モジュ
ールからのデータリクエスト信号に応答して送出するデ
ータアクルッジメント信号が流れる線3−6と、前記タ
イミングクロックが流れる線3−7より構成されている
各モジュール1−k(k=1〜n)はそれぞわ、チャン
ネル情報検出部4と、タイムスロット情報検出部11と
、受信側モジュールに送信するデータを一時蓄積する送
信バッファ15と、送信側モジュールから受信したデー
タを一時蓄積する受信バッファ16より概略構成されて
いる。
チャンネル情報検出部4は、各モジュール1−にの固有
のアドレスとなるモジュール番号を発生する固有アドレ
ス発生部5と、固有アドレス発生部5からのアドレスと
アドレス線3−2上のモジュール番号を比較し、一致し
たときにチャンネル情報ラッチパルス9を出力するモジ
ュール番号比較回路6と、データ線3−1を介して送出
されるチャンネル情報8をチャンネル情報ラッチパルス
9によりラッチするラッチ回路7より構成されている。
タイムスロット情報検出部11は、チャンネル情報ラッ
チ回路7からのチャンネル情報10のチャンネル番号と
アドレス線3−2を介して送出されるタイムスロット情
報のチャンネル番号を比較し、一致したときにタイムス
ロット抽出パルス14を出力するチャンネル情報比較回
路12と、チャンネル情報比較回路12からのタイムス
ロット抽出パルス14によりデータの送受信を制御し、
また、送信の場合にデータリクエスト信号を発生し、受
信の場合にデータアクルッジメント信号を発生するタイ
ムスロット制御回路13より構成されている。
次に、第3図乃至第5図を参照して上記構成に係る実施
例の動作を説明する。
第3図に示すように、パス制御部2のクロック制御部2
2は、各モジュールに共通のタイミングクロックをクロ
ック線3−7に出力しており、各モジュール1−にはこ
のクロックにより同期して動作する。
バス制御部20チャンネル情報発生部21は、画像送信
又は画像受信等する場合、各モジーール1−に間のデー
タ転送に先立ってデータ線3−1に順次チャンネル情報
を出力し、また各モジュール1−にの固有アドレスと同
じ値のモジー一層番号を順次アドレス線3−2に出力し
、更に、チャンネル情報判定信号を順次線3−4に出力
する。
各モジュール1−kにおいては、チャンネル情報検出部
4のモジチール番号比較回路6が、線3−4上のチャン
ネル情報判定信号に同期して固有アドレス発生部5から
のアドレスとアドレス@3−2上のモジュール番号を比
較し、一致したときにチャンス情報ラッチパルス9を出
力する。
したがって、ラッチ回路7が、データ線3−1を介して
送出されるチャンネル情報をチャンネル情報ラッチパル
ス9によりラッチすることにより、各送受信モジュール
間の転送ルートが決定される。
また、バス制御部2のCPU20は、この装置の画像送
信又は画像受信におけるデータ線3−1の使用頻度に応
じた所定のチャンネル番号を、第4図(イ)に示すよう
にタイムスロットメモリ23aに格納し、周期カウンタ
23Cをリセットする。
転送ルートとデータ線3−1の使用頻度が決定されると
、バス制御部20のメモリアドレスカウンタ23bは順
次カウントし、タイムスロットメモリ23aのチャンネ
ル番号が順次タイムスロット情報としてアドレス線3−
2に出力され、また、タイムスロット情報発生部23か
らタイムスロット判別信号が線3−3に出力される。
各モジュール1−kにおいては、タイムスロット情報検
出部11のチャンネル情報比較回路12が、線3−3上
のタイムスロット情報判定信号に同期してラッチ回路7
からのチャンネル情報10とアドレス線3−2上のタイ
ムスロット情報を比較り、、 一致するとタイムスロッ
ト抽出パルス14を出力する。
次いで、タイムスロット制御回路13がタイムスロット
抽出パルス14により起動され、送受信側モジュールは
それぞれ、送信バッファ15、受信バッファ16を介し
てデータの送受信を行う。
この場合、アドレス線3−2上のタイムスロット情報は
順次切り替わり、多数の転送ルートにおいてデータが時
分割して転送される。また、送信側モジュールは受信側
モジュールに対するデータリクエスト信号をアクティブ
にし、受信側モジュールは受信が可能な場合にデータア
クルッジメント信号をアクティブにし、ハンドシェーク
によるデータ転送が行われる。
更に、バス制御部2の監視メモ1J23dは、線3−5
上のデータリクエスト信号を監視することにより、第5
図(b)に示すように各転送ルートの有効使用率を記憶
し、また、監視タイマ23eが周期カウンタ23cの出
力を計数する。
監視タイマ23eが所定の監ネR時間を計数すると、C
PU20はデータ転送を一旦停止し、タイムスロットメ
モリ23Bに設定された使用頻度と監視メモIJ23d
に格納された有効使用率により、データ線3−IKおけ
る各転送ルートの最適な使用頻度を演算する。
次いで、CPU20は、第4図(ロ)に示すように前記
の最適な使用頻度に応じたチャンネル番号をタイムスロ
ットメモリ23&に書き込み、第5図(elに示すよう
な使用頻度でデータ転送を再開する。CPU20は、所
定の監視周期で共通バスの有効使用率を演算することに
より、順次タイムスロットメモリ23aのチャンネル番
号を書き換える。
以上説明したように、上記実施例によれば、データ線3
−1が時分割で制御さね、また、送受信モジュールはデ
ータバス3−1をその使用頻度に応じて専有″″fるた
めに、高速でデータを転送することができ、また、転送
ルートを変更することができる。
発明の詳細 な説明したように、本発明は、チャンネル情報により共
通バスの各モジュール間の転送ルートを決定し、タイム
スロット情報により各転送ルートの転送タイミングを設
定し、各転送ルートの共通バスの使用頻度を監視し、各
モジュールは、七わぞわの共通バスの使用頻度に応じて
共通バスを時分割制御し、データを送受信するように構
成したので、各モジュール間の転送ルートを容易に変更
することができ、また、タイムスロット情報により従来
のバス調停に費やされるバスの不使用時間を少な(し、
各転送ルートの共通バスの使用頻度に応じて共通バスを
時分割制御するために、高速でデータを転送することが
できる。
【図面の簡単な説明】
第1図は、本発廚が適用されるデータ転送システムの全
体構成を概略的に示すブロック図、第2図は、第1図の
システムに組込まれる高速データ転送制御装置の一実施
例を示すブロック図、第3図は、第2図の共通バスの信
号を示すタイミングチャート、第4図は、第1図のタイ
ムスロットメモリの記憶内容説明図、第5図は、共通バ
スにおける各チャンネルの使用頻度及び有効使用率を示
す説明図である。 1−1〜1−n・・・モジュール、2・・・バス制御!
、3・・・共通バス、4・・・チャンネル情報検出部、
11・・・タイムスロット情報検出部、21・・・チャ
ンネル情報発生部、23・・・タイムスロット情報発生
部、23a・・・タイムスロットメモリ、23d・・・
監視メモリ。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第3図 3−7徂几−−−− 第4図 (イ)              (ロン第5図

Claims (1)

    【特許請求の範囲】
  1. (1)時分割制御によりデータを転送するための共通バ
    スと、 前記共通バスを介してデータを送受信する複数のモジュ
    ールと、 このモジュール間の転送ルートを決定するためのチャン
    ネル情報を発生する手段と、転送ルート毎の共通バスの
    使用頻度を監視しこの使用頻度に応じた前記各転送ルー
    トの転送タイミングを示すタイムスロット情報を発生す
    る手段とを備えたバス制御部とを有し、 前記モジュールはそれぞれ、前記バス制御部からのチャ
    ンネル情報を検出して転送ルートを記憶する手段と、タ
    イムスロット情報を検出する手段を備え、前記タイムス
    ロット情報を検出した場合に、それぞれの転送ルートに
    応じて共通バスを時分割制御し、データを送受信するこ
    とを特徴とする高速データ転送制御装置。
JP62009377A 1987-01-19 1987-01-19 高速デ−タ転送制御装置 Pending JPS63177246A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62009377A JPS63177246A (ja) 1987-01-19 1987-01-19 高速デ−タ転送制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62009377A JPS63177246A (ja) 1987-01-19 1987-01-19 高速デ−タ転送制御装置

Publications (1)

Publication Number Publication Date
JPS63177246A true JPS63177246A (ja) 1988-07-21

Family

ID=11718764

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62009377A Pending JPS63177246A (ja) 1987-01-19 1987-01-19 高速デ−タ転送制御装置

Country Status (1)

Country Link
JP (1) JPS63177246A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0357057A (ja) * 1989-07-26 1991-03-12 Hitachi Medical Corp Scsi利用のデータ転送装置
DE4316100A1 (de) * 1992-05-13 1993-11-18 Mitsubishi Electric Corp Signalübertragungsverfahren

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0357057A (ja) * 1989-07-26 1991-03-12 Hitachi Medical Corp Scsi利用のデータ転送装置
DE4316100A1 (de) * 1992-05-13 1993-11-18 Mitsubishi Electric Corp Signalübertragungsverfahren
US5721946A (en) * 1992-05-13 1998-02-24 Mitsubishi Denki Kabushiki Kaisha Signal transfer method having unique word assigned to terminal stations appended before control frames originated from control station and terminal stations

Similar Documents

Publication Publication Date Title
US4363094A (en) Communications processor
CA2170458C (en) Multi-cluster computer system
CN1135795C (zh) 串行接口的公平方案
US5978938A (en) Fault isolation feature for an I/O or system bus
EP0293860B1 (en) Peripheral controller and adapter interface
US4827471A (en) Method for bus access for data transmission through a multiprocessor bus
JPS63177246A (ja) 高速デ−タ転送制御装置
JPH07248992A (ja) 画像データ転送制御装置
JPS6217779B2 (ja)
JPS63177245A (ja) 高速デ−タ転送制御装置
JPH02284219A (ja) プリンタ光伝送方法およびその装置
EP0629954A1 (en) Adapter for transferring blocks of data having a variable length on a system bus
KR890013568A (ko) 데이타 전송 제어장치
SU898412A1 (ru) Многоканальное устройство дл сопр жени модулей процессора
JP2797419B2 (ja) タイムスロット割当データ設定方法
JP3170827B2 (ja) ポーリングデータ収集システム
CA1301275C (en) Scanner interface for the line adapters of a communication controller
EP0590212A1 (en) Synchronization apparatus for a synchronous data communication system
SU1149238A1 (ru) Устройство дл ввода информации
SU980088A2 (ru) Устройство дл сопр жени вычислительной машины с магистралью
SU968798A1 (ru) Устройство дл сопр жени
KR920001815B1 (ko) 인터럽트 버스의 동기방법
SU1285485A1 (ru) Устройство дл сопр жени электронных вычислительных машин
KR920010581B1 (ko) 다중처리기 시스템에서의 인터럽트 전송 방법
SU1552183A1 (ru) Многоканальное устройство дл управлени обслуживанием запросов