JPS63174127A - ワンチツプ・マイクロプロセツサ - Google Patents

ワンチツプ・マイクロプロセツサ

Info

Publication number
JPS63174127A
JPS63174127A JP62005045A JP504587A JPS63174127A JP S63174127 A JPS63174127 A JP S63174127A JP 62005045 A JP62005045 A JP 62005045A JP 504587 A JP504587 A JP 504587A JP S63174127 A JPS63174127 A JP S63174127A
Authority
JP
Japan
Prior art keywords
address
data
conversion table
page
eeprom
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62005045A
Other languages
English (en)
Inventor
Fumio Anekoji
史男 姉小路
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62005045A priority Critical patent/JPS63174127A/ja
Publication of JPS63174127A publication Critical patent/JPS63174127A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Microcomputers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ROM (読み出し専用メモリ)、RAM(
ランダム・アクセス・メモリ)、および入出力ボートを
備えたワンチップ・マイクロプロセッサに関し、特に命
令コード格納用ROM(以下、命令コードROMという
)のアドレスを切り換えることによって、プログラムお
よびデータを切り換えることのできるワンチップ・マイ
クロプロセッサに関するものである。
〔従来の技術〕
従来、この種のワンチップ・マイクロプロセッサでは、
中央処理装置部は命令コードROMから命令コードを順
次読み出し、これにもとづいて所定の処理を行っている
。この際、命令コードを格納すべきROMの記憶領域は
決まっており、中央処理装置部は命令コードROMの一
定の記憶領域からのみ命令コードを読み出して実行する
。EEPROM (電気的消去可能プログラマブルRO
M)を内蔵したものもあるが、これは単にデータ用RA
Mの不揮発化であって、データの記憶領域を変更するこ
とは可能であるが、命令コードの記憶領域を変更するこ
とは不可能である。
〔発明が解決しようとする問題点〕
このように従来のワンチップ・マイクロプロセッサでは
命令コードROMに格納する命令コードの記憶領域が固
定となっているので、1つのチップを複数の用途で使用
する場合、これら用途に対応したプログラムを別々に開
発して命令コードROMに格納することはできない。す
なわち、このような複数のプログラムは1つのプログラ
ムとして開発して命令コードROMに格納し、実行させ
るときに外部信号を読み取って環境判断を行い、必要な
プログラムに分岐して処理を行わせなければならない。
また、このように実行時にそのつど環境判断を行って分
岐するので、実行速度の低下をまねいている。特に割り
込み処理を高速に実行できないという問題がある。
本発明の目的は、このような問題を解決し、プログラム
の個別開発および処理の高速化を可能とするワンチップ
・マイクロプロセッサを提供することにある。
〔問題点を解決するための手段〕
本発明は、命令用コードを格納するためのROMと、ア
ドレスカウンタを備えたワンチップ・マイクロプロセッ
サにおいて、 前記ROMは、ページアドレスを与えることによりそれ
ぞれアクセスする複数の記憶領域からなり、 前記アドレスカウンタからアドレスを受け、このアドレ
スに格納されているデータを前記ページアドレスとして
前記ROMに出力するEEPROMと、 このEEFROMにデータの書込みを指示する信号を与
える信号入力手段と、 前記EEFROMに書き込むべきデータを与えるデータ
入力手段と、 前記EEPROMに書き込むデータのアドレスを与える
アドレス入力手段とを有することを特徴とする。
〔実施例〕
次に本発明の一実施例について図面を参照して説明する
。本実施例のワンチップ・マイクロプロセッサは、第1
図に示すように、アドレス変換器1と、命令コードRO
M2と、プログラムカウンタ3とを備えている。プログ
ラムカウンタ3が出力するアドレスは、ページ選択アド
レスA1とページ内アドレスA2からなり、前者はアド
レス変換器1に、後者は命令コードR’OM2に入力す
る。
アドレス変換器lはページ選択アドレスA1を変換アド
レスA3に変換し、命令コードROM2に出力する。
命令コードROM2の記憶領域は複数の領域、すなわち
ページに分割されており、各ページにこのワンチップ・
マイクロプロセッサが果たすべき機能に対応するプログ
ラムがそれぞれ格納されている。ページ選択アドレスA
1を変換した変換アドレスA3はこれらページを選択し
、必要なプログラムを走らせるためのものである。各ペ
ージ内のアドレスはページ内アドレスA2により指定す
る。
アドレス変換器1には変換表書き込み信号S、変換表入
力アドレスA4、アドレス変換表入力データDが入力さ
れているが、これらを含め、以下でアドレス変換器1に
ついて、第2図を用いて詳しく説明する。アドレス変換
器1は、アドレス変換用のデータが格納されているE 
E P ROMllと、ページ選択アドレスA1または
変換表入力アドレスA4を切り換えてEEFROMII
に入力するアドレス切換器12と、アドレス変換表入力
データDをEEPROMIIに入力するアドレスデータ
切換器13とによって構成されている。これら構成要素
にはいずれも変換表書き込み信号Sが入力されている。
変換表書き込み信号Sが入力されていない通常の状態で
は、アドレス切換器12はページ選択アドレスA1を選
択し、EEPROMIIにアドレスとして与える。EE
PROMIIにはアドレス変換用のデータが書き込まれ
ており、E E P ROMllはアドレス切換器12
により与えられたアドレスのデータを出力する。このデ
ータは変換アドレスA3として、アドレスデータ切換器
13を通して出力される。
EEPROMIIにアドレス変換用データを書き込む場
合には変換表書き込み信号Sを入力する。
これによって、アドレス切換器12は変換表入力用アド
レスA4を選択して、EEPROMIIに出力し、一方
、アドレスデータ切換器13はアドレス変換用データで
ある変換表入力データDをEEPROMllに与える。
また、EEPROMIIは変換表書き込み信号Sにより
書き込み状態となり、変換表入力用アドレスA4が指定
するアドレスに変換表入力データDが書き込まれる。な
お、変換表入力データDの書き込み中は、アドレスデー
タ切換器13は変換アドレスA3をランチし、これを出
力している。従って、E E P ROMllがデータ
書き込み中でも、このアドレスが指定する命令コードR
OM2のページに格納されているプログラムは実行する
ことができる。
また、変換表入力用アドレスA4、変換表入力データD
、および変換表書き込み信号Sはいずれも外部から入力
することもできるので、EEPROMllのアドレス変
換用データはマイクロプロセッサ内部で書き換えるだけ
でなく、外部から信号を入力して書き換えることもでき
る。
〔発明の効果〕
以上説明したように本発明のワンチップ・マイクロプロ
セッサは、命令コードを格納するROMのページアドレ
スを変換するためのEEFROMを備え、そのデータを
マイクロプロセッサ内部で、あるいは外部から書き換え
が行えるようになっている。そのため、命令コードRO
Mのアドレスマツプをページ単位で自由に変更すること
ができ、プログラムの切り換え、割り込みベクタテーブ
ルの変更、定数データテーブルの変更等を簡単に行うこ
とができる。
従って、機能の異なるプログラムを別々に開発すること
が可能であり、これらの複数書き込み、またはマスク化
を行える。
さらに、一度環境判断を行ってページアドレス変換用の
EEFROMを書き換え、プログラムを切り換えてしま
えば、以後環境判断は一切行う必要がないので処理速度
の低下は起こらない。特に、EEPROMの書き換えに
より割り込みベクタテーブルも切り換えることができる
ので、高速の割り込み処理を行えるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
同実施例の一部を詳細に示すブロック図である。 1・・・アドレス変換器 2・・・命令コードROM 3・・・プログラムカウンタ 11・・・EEPROM 12・・・アドレス切換器

Claims (1)

    【特許請求の範囲】
  1. (1)命令用コードを格納するためのROMと、アドレ
    スカウンタを備えたワンチップ・マイクロプロセッサに
    おいて、 前記ROMは、ページアドレスを与えることによりそれ
    ぞれアクセスする複数の記憶領域からなり、 前記アドレスカウンタからアドレスを受け、このアドレ
    スに格納されているデータを前記ページアドレスとして
    前記ROMに出力するEEPROMと、 このEEPROMにデータの書き込みを指示する信号を
    与える信号入力手段と、 前記EEPROMに書き込むべきデータを与えるデータ
    入力手段と、 前記EEPROMに書き込むデータのアドレスを与える
    アドレス入力手段とを有することを特徴とするワンチッ
    プ・マイクロプロセッサ。
JP62005045A 1987-01-14 1987-01-14 ワンチツプ・マイクロプロセツサ Pending JPS63174127A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62005045A JPS63174127A (ja) 1987-01-14 1987-01-14 ワンチツプ・マイクロプロセツサ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62005045A JPS63174127A (ja) 1987-01-14 1987-01-14 ワンチツプ・マイクロプロセツサ

Publications (1)

Publication Number Publication Date
JPS63174127A true JPS63174127A (ja) 1988-07-18

Family

ID=11600450

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62005045A Pending JPS63174127A (ja) 1987-01-14 1987-01-14 ワンチツプ・マイクロプロセツサ

Country Status (1)

Country Link
JP (1) JPS63174127A (ja)

Similar Documents

Publication Publication Date Title
US4334269A (en) Data processing system having an integrated stack and register machine architecture
US4631663A (en) Macroinstruction execution in a microprogram-controlled processor
JPH0248931B2 (ja)
US3958221A (en) Method and apparatus for locating effective operand of an instruction
WO1982001429A1 (en) Stack for a data processor
JPS6122817B2 (ja)
KR900006854A (ko) 프로그램어블 콘트롤러
JPS63174127A (ja) ワンチツプ・マイクロプロセツサ
JPS6346855B2 (ja)
JP2731618B2 (ja) エミュレータ
JPH0348333A (ja) プロセッサおよび描画プロセッサ
KR100199477B1 (ko) 절약된 메모리를 갖는 전자제어 시스템 및 메모리 절약 방법
JPS6122816B2 (ja)
KR950006585B1 (ko) 마이크로프로그램 제어장치 및 그 제어방법
JPH0683765A (ja) マイクロコンピュータ
KR0164769B1 (ko) 시스템 프로그램 실행 방법
JPS60225253A (ja) 情報処理装置
JPS6112579B2 (ja)
JPS60134940A (ja) 情報処理装置のレジスタ選択方式
JP2743947B2 (ja) マイクロプログラム制御方式
JPS60142740A (ja) マイクロプログラム制御における命令実行方式
JPH048818B2 (ja)
JPH0319570B2 (ja)
JPS63123127A (ja) マイクロプログラム制御方式
JPS61233834A (ja) マイクロプログラム処理装置