JPS6316354A - Output device for peripheral equipment - Google Patents

Output device for peripheral equipment

Info

Publication number
JPS6316354A
JPS6316354A JP16252986A JP16252986A JPS6316354A JP S6316354 A JPS6316354 A JP S6316354A JP 16252986 A JP16252986 A JP 16252986A JP 16252986 A JP16252986 A JP 16252986A JP S6316354 A JPS6316354 A JP S6316354A
Authority
JP
Japan
Prior art keywords
output
control code
output data
circuit
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16252986A
Other languages
Japanese (ja)
Inventor
Eiichi Shirasawa
栄一 白澤
Kenji Azuma
健次 東
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP16252986A priority Critical patent/JPS6316354A/en
Publication of JPS6316354A publication Critical patent/JPS6316354A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To realize the output of many output data with a single control code when plural data of the same style are outputted, by allocating a control code and an output code to different blocks, thereby reducing the capacity of an information area needed for output. CONSTITUTION:The main control circuit 1 of a computer stores a control code block 3c storing a control code for the designation of an output style and an output data block 3d storing the output data into the control code block of a memory device 3. Then the information on the positions and sizes, etc., of both blocks 3c and 3d are stored in an area 3a exclusive for peripheral equipment output device and a peripheral equipment control circuit 2a is started. The circuit 2a actuates a reading circuit and reads both control and output data out of each block based on the information on the area 3a. Then the circuit 2a outputs the output data equivalent to the number of designated pieces to the peripheral equipment in a style shown by a control code.

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、計算機より周辺機器に出力される ・際、
出力情報を読取り周辺機器にデータを出力する周辺機器
出力装置に関するものである。
[Detailed Description of the Invention] [Industrial Application Field] This invention provides output from a computer to a peripheral device.
The present invention relates to a peripheral device output device that reads output information and outputs data to a peripheral device.

〔従来の技術〕[Conventional technology]

第2図は、従来の周辺機器出力装置の構成図である。 FIG. 2 is a configuration diagram of a conventional peripheral device output device.

(1)け、計算機主AiJ−回路、(2)は周辺機器出
力装置、(3) H記憶装置、(4)は周辺i!A器で
ある。
(1) is the computer main AiJ-circuit, (2) is the peripheral output device, (3) is the H storage device, and (4) is the peripheral i! It is an A device.

(2)の同辺機器出力装置は、周辺機器制御回路(2a
)と記憶装置より出力情報を読取る読取り回路(2b)
より構成され、(3ンの記憶装置には、周辺機器出力装
置専用エリア(3a)と出力情報エリア(3b)が存在
する。
(2) The peripheral device output device is the peripheral device control circuit (2a
) and a reading circuit (2b) that reads output information from the storage device.
The storage device 3 has a peripheral device output device exclusive area (3a) and an output information area (3b).

次に動作について説明する。計算機より周辺機器(4)
にデータを出力する場合、計算機の主制御回路(1)は
、記憶装置上の出力情報エリア(3b)出力データと出
力形式を示した制御コードを格納する。
Next, the operation will be explained. Peripherals from computers (4)
When outputting data, the main control circuit (1) of the computer stores the output data and a control code indicating the output format in the output information area (3b) on the storage device.

(この、出力データと制御コードは対になっている。)
次に、出力データ、制御コードの格納されている位置、
大きさ等を周辺機器出力装置に指定する為、記憶装置上
の周辺機器出力装置専用エリア(3a)に橋報を格納す
る、最後に周辺機器出力装置(3)を起幼し、主制御回
路の動作は完了する。
(This output data and control code are paired.)
Next, the location where the output data and control code are stored,
In order to specify the size etc. of the peripheral device output device, the bridge information is stored in the peripheral device output device exclusive area (3a) on the storage device.Finally, the peripheral device output device (3) is raised and the main control circuit operation is completed.

起動をかけられた、周辺機器制御回路(2a)は、読取
り装置(2b)を動作させて、まず、周辺機器出力装置
専用エリアの情報に従がって、対になった制御コード、
出力データを順次読み取り、制御コード示す形式でデー
タを周辺機器に出力する。
The activated peripheral device control circuit (2a) operates the reading device (2b) and first reads the paired control code, according to the information in the peripheral device output device area.
Reads the output data sequentially and outputs the data to the peripheral device in the format indicated by the control code.

〔発明が解決しようとする問題点コ 従来の周辺機器出力装置は以上のように制御コ−ドと出
力データが対になってa成されているので、複数の同じ
形式のデータを出力する場合でも出力データと同じ数の
制御コードが必要であり、出力情報エリアの容量が大き
くなるなどの問題点があった。
[Problems to be Solved by the Invention] Conventional peripheral device output devices have control codes and output data in pairs as described above, so when outputting multiple pieces of data in the same format, However, it required the same number of control codes as output data, which led to problems such as an increase in the capacity of the output information area.

この発明は上記のような、問題点を解消するためKなさ
れたもので、出力情報エリアの容量が減少出来る周辺機
器出力装置を得ることを目的とする。
This invention has been made to solve the above-mentioned problems, and it is an object of the present invention to provide a peripheral device output device in which the capacity of the output information area can be reduced.

〔問題点を解決するための手段] この発明に係る周辺機器出力装置は、出力情報エリアを
、制御コードを格納する制御コードブロックと、出力デ
ータを格納する出力データブロックに分けて、記憶装置
より出力情報を読み取る様にしたものであり、同じ形式
のデー・夕を複数出力する場合一つの制御コードで多数
の出力データを出力するものである。
[Means for Solving the Problems] The peripheral device output device according to the present invention divides the output information area into a control code block for storing control codes and an output data block for storing output data, and outputs data from the storage device. It is designed to read output information, and when multiple data/events of the same format are output, a large number of output data can be output with one control code.

[作用] この発明における周辺機器出力装置は、出力情報を制御
コードと出力データの2つのブロックに分けることによ
シ、複数の同じ形式のデータを出力する場合、出力情報
エリアの容量に、従来のものよl)減少する。
[Function] The peripheral device output device according to the present invention divides the output information into two blocks of control code and output data, so that when outputting multiple pieces of data in the same format, the capacity of the output information area l) decrease.

〔実施例」 以下、この発明の一宍元例を図について説明する。第1
図において、(1)、(2)、(2a)、(2b)、(
3)、(3a)、 (4)は従来と同一であるのでこれ
らの説明は省略する。
[Example] Hereinafter, an example of the present invention will be explained with reference to the drawings. 1st
In the figure, (1), (2), (2a), (2b), (
3), (3a), and (4) are the same as conventional ones, so their explanations will be omitted.

m1図において、(3c)は、出力形式を指定する制御
コードを格納する制御コードブロック、(3d)は出力
データを、格納する出力データブロックである0 (3c) s (Jd)fi、従来の出力情報エリアと
同じ情報を持って2り、それぞれのa或は第3図に示す
In the m1 diagram, (3c) is a control code block that stores a control code that specifies the output format, and (3d) is an output data block that stores output data. The output information area has the same information as shown in Figure 3, respectively.

動作について説明する。計算機の主制御回路(1)は、
記憶装置(3)上の:1」御コードブロックに制御コー
ドを、出力データブロック(3c)に出力データ(3d
)を格納する 次に周辺機器出力装置専用エリア(3a)に、制御コー
ドブロック、出力データブロックの位置、大きさ等の情
報を格納し、周辺機器制御回路(2a) K起動する。
The operation will be explained. The main control circuit (1) of the computer is
The control code is stored in the ":1" control code block on the storage device (3), and the output data (3d) is stored in the output data block (3c).
) Next, information such as the position and size of the control code block and output data block is stored in the peripheral device output device exclusive area (3a), and the peripheral device control circuit (2a) is activated.

周辺機器制御回路は、読取り回路を動作させ、周辺機器
出力装置専用エリアの情報に従がって、制御コードと出
力データをそれぞれのブロックより読取る 次に読取った制御コードの示す形式で指定個数分出力デ
ータを周辺機器に出力する。
The peripheral device control circuit operates the reading circuit, reads the control code and output data from each block according to the information in the peripheral device output device area, and then reads the specified number of control codes in the format indicated by the read control code. Output the output data to peripheral devices.

〔発明の効果〕〔Effect of the invention〕

以上のように、この発明tζよれば、制御コードと出力
データを別号のブロックに分けた構成したので、出力に
必要な、情報エリアの容量を減少出来るものが得られる
効果がある。
As described above, according to the present invention tζ, since the control code and output data are divided into separate blocks, it is possible to reduce the capacity of the information area required for output.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は、この発明の一医施例による周辺機器出力装置
の構成図、第2図は従来の周辺機器出力装置の構成図、
第3図は、制御コードと出力データのl#成を表わした
もので、(a)(ま従来、(′0)は本発明の場合の一
例を示す図である。 (1)は、計算機主制御回路、(2) h周辺機器出力
装置、(3)は記憶装置、(4)I!′i周辺機器、(
2a)は、周辺機器制御回路、(2b)は、読取り回路
、(3a)I/i、周辺振器出力装置専用エリア、(3
b)は、出力情報エリア、(3c)は、制御コードブロ
ック、(3d)は、出力データブロック。 なお、図中、同一符号は同一、又は相当部を示す。
FIG. 1 is a configuration diagram of a peripheral device output device according to a medical embodiment of the present invention, and FIG. 2 is a configuration diagram of a conventional peripheral device output device.
FIG. 3 shows the l# composition of the control code and output data. Main control circuit, (2) h peripheral device output device, (3) storage device, (4) I!'i peripheral device, (
2a) is a peripheral device control circuit, (2b) is a reading circuit, (3a) I/i, peripheral oscillator output device exclusive area, (3
b) is an output information area, (3c) is a control code block, and (3d) is an output data block. In addition, in the figures, the same reference numerals indicate the same or equivalent parts.

Claims (1)

【特許請求の範囲】[Claims] 計算機より周辺機器にデータを出力する出力情報のエリ
アを、出力形式を指定する制御コードブロツクト、出力
データを格納する出力データブロックに分けて設けてな
る周辺機器出力装置。
A peripheral device output device in which the output information area for outputting data from a computer to a peripheral device is divided into a control code block that specifies the output format and an output data block that stores the output data.
JP16252986A 1986-07-08 1986-07-08 Output device for peripheral equipment Pending JPS6316354A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16252986A JPS6316354A (en) 1986-07-08 1986-07-08 Output device for peripheral equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16252986A JPS6316354A (en) 1986-07-08 1986-07-08 Output device for peripheral equipment

Publications (1)

Publication Number Publication Date
JPS6316354A true JPS6316354A (en) 1988-01-23

Family

ID=15756346

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16252986A Pending JPS6316354A (en) 1986-07-08 1986-07-08 Output device for peripheral equipment

Country Status (1)

Country Link
JP (1) JPS6316354A (en)

Similar Documents

Publication Publication Date Title
JPS6316354A (en) Output device for peripheral equipment
JPH02310592A (en) Screen scroll control system
JP2687679B2 (en) Program development equipment
JPS62260242A (en) Large capacity memory device for continuous data
JPS61150047A (en) Remote supervisory control device
JPS61153770A (en) Image processor
JPS61198351A (en) Direct memory access control circuit
JPS60128493A (en) Display control system
JPS6242386A (en) Magnetic bubble memory device
JPS5936833A (en) Data processor
JPS63153655A (en) Memory access control system
JPH05334074A (en) Microprocessor
JPH02226548A (en) Magnetic disk device
JPS6242235A (en) Virtual stack system
JPS6039163U (en) External input/output device
JPS6074076A (en) Processor sharing system
JPS62105230A (en) Capacity reduction system for table in tree structure
JPS58219594A (en) Character display
JPH02166547A (en) Information processor
JPH03287298A (en) Font data control system
JPS63237191A (en) Memory ic card
JPS59142844U (en) Barcode processing device
JPS58139250A (en) Paper tape reader
JPH04113469A (en) Logic simulation processor
JPH03110857A (en) Mask layout data management